CN101888241A - 检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 - Google Patents
检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 Download PDFInfo
- Publication number
- CN101888241A CN101888241A CN2010101853713A CN201010185371A CN101888241A CN 101888241 A CN101888241 A CN 101888241A CN 2010101853713 A CN2010101853713 A CN 2010101853713A CN 201010185371 A CN201010185371 A CN 201010185371A CN 101888241 A CN101888241 A CN 101888241A
- Authority
- CN
- China
- Prior art keywords
- input signal
- pulse input
- phase
- 1pps
- error correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明涉及一种检测秒脉冲输入信号反相并自动纠错的方法、装置及设备,其方法包括:接收秒脉冲输入信号;检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相;当秒脉冲输入信号反相时,对秒脉冲输入信号进行反相纠错处理;输出正常秒脉冲输入信号。本发明通过对接收的秒脉冲输入信号进行检测,并判断该秒脉冲输入信号是否反相,对反相的秒脉冲输入信号进行反相纠错处理,使系统正常工作,提高了设备的兼容性,并节省了设备安装调试时间。
Description
技术领域
本发明涉及无线通讯领域,尤其涉及一种检测秒脉冲输入信号反相并自动纠错的方法、装置及网络设备。
背景技术
在现有的移动通讯3G(第三代移动通讯系统)网络建设中,1588技术是TD-SCDMA系统中所采用的关键技术,其中,1588信号具体由1PPS(1PulsePer Second,秒脉冲)信号和TOD(Time of Day,每日定时)信号组成。
目前,采用1PPS功能的设备没有统一的接口标准,有的使用RS232接口标准,有的使用RJ45接口标准,导致不同厂商的设备在相互对接的时候,会面临接口标准不同的问题。
现有技术中,采用1PPS功能的设备在使用时,通常采用现场临时做线来解决因厂商不同导致接口标准不同所产生的相互对接问题。由于目前没有定义国际接口标准,现场临时做的1PPS输入信号的正负信号线可能会接反,从而导致1PPS输入信号反相而使设备不能正常工作,给设备安装调试带来不便。
发明内容
本发明的主要目的在于提供一种检测秒脉冲输入信号反相并自动纠错的方法、装置及网络设备,可以解决采用1PPS功能且具有不同接口标准的设备之间的正常对接问题,提高设备兼容性,节省设备安装调试时间。
本发明提出的一种检测秒脉冲输入信号反相并自动纠错的方法,包括以下步骤:
接收秒脉冲输入信号;
检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相;
当秒脉冲输入信号反相时,对秒脉冲输入信号进行反相纠错处理;
输出正常秒脉冲输入信号。
优选地,所述秒脉冲输入信号为秒脉冲差分信号。
优选地,所述接收秒脉冲输入信号的步骤之后还包括:
将所述秒脉冲输入信号转换为单根晶体管-晶体管逻辑TTL电平信号。
优选地,所述检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相的步骤具体包括:
对秒脉冲输入信号的正脉冲宽度计数,得到当前计数值;
判断当前计数值是否小于预设标准值,如果是,则输出正常秒脉冲输入信号;否则,对秒脉冲输入信号进行反相纠错处理。
优选地,所述输出正常秒脉冲输入信号的步骤之前还包括:
对秒脉冲输入信号进行频率检测及滤波处理。
本发明提出的一种检测秒脉冲输入信号反相并自动纠错的装置,包括:
接收模块,用于接收秒脉冲输入信号;
检测判断模块,用于检测所述秒脉冲输入信号,并判断秒脉冲输入信号是否反相;
纠错处理模块,用于当秒脉冲输入信号反相时,对秒脉冲输入信号进行反相纠错处理;
输出模块,用于输出正常秒脉冲输入信号。
优选地,所述秒脉冲输入信号为秒脉冲差分信号。
优选地,还包括:
转换模块,用于将秒脉冲输入信号转换为单根晶体管-晶体管逻辑TTL电平信号。
优选地,所述检测判断模块包括:
计数单元,用于对秒脉冲输入信号的正脉冲宽度计数,得到当前计数值;
判断单元,用于判断当前计数值是否小于预设标准值。
优选地,本装置还包括:
频率检测及滤波处理模块,用于对秒脉冲输入信号进行频率检测及滤波处理。
本发明提出的一种网络设备,包括上述的检测秒脉冲输入信号反相并自动纠错的装置。
本发明通过对接收的1PPS输入信号进行检测,并判断该1PPS输入信号是否反相,对反相的1PPS输入信号进行反相纠错处理,使系统正常工作,提高了设备的兼容性,并节省了设备安装调试时间。
附图说明
图1是本发明检测1PPS输入信号反相并自动纠错的方法一实施例流程示意图;
图2是本发明检测1PPS输入信号反相并自动纠错的方法另一实施例流程示意图;
图3是本发明检测1PPS输入信号反相并自动纠错的装置一实施例结构示意图;
图4是本发明检测1PPS输入信号反相并自动纠错的装置另一实施例结构示意图;
图5是图4所示检测1PPS输入信号反相并自动纠错的装置中检测判断模块的具体结构示意图;
图6是本发明网络设备一实施例结构示意图。
具体实施方式
为了使本发明的技术方案更加清楚、明了,下面将结合附图作进一步详述:
图1示出了本发明检测1PPS输入信号反相并自动纠错的方法一实施例流程示意图。
如图1所示,本实施例提供的一种检测1PPS输入信号反相并自动纠错的方法,包括以下步骤:
步骤101,接收1PPS输入信号;
步骤102,检测1PPS输入信号,并判断1PPS输入信号是否反相;
步骤103,当1PPS输入信号反相时,对1PPS输入信号进行反相纠错处理;
步骤104,输出正常1PPS输入信号。
本实施例中,在相互对接的两个设备进行接口对接时,首先对对接设备所接收的1PPS输入信号进行相位检测,当检测到1PPS输入信号反相时,对反相的1PPS输入信号进行自动纠错处理,使对接设备接收正常的输入信号,从而使系统正常工作。
本实施例中,优选地,1PPS输入信号采用1PPS差分信号,采用1PPS差分信号输入主要是因为差分信号的抗干扰能力较强,并且可以实现较长距离的传输。
上述步骤中,首先,接收1PPS输入信号,1PPS输入信号可以通过对接设备的面板接口输入到单板。然后对1PPS输入信号进行EMC(ElectroMagnetic Compatibility,电磁兼容性)防护及滤波处理后,通过专用芯片对1PPS输入信号进行转换使其变为单根TTL(Transistor-Transistor Logic,晶体管-晶体管逻辑)电平信号。然后对转换后的1PPS输入信号进行检测。1PPS输入信号每隔一秒钟,产生一个脉冲信号,即相邻两个1PPS输入信号的间隔是1秒。
本实施例对1PPS输入信号进行检测的具体过程为:采用一个高频率的时钟对每个1PPS输入信号正脉冲宽度进行计数,在计数之前,预先设定一个正脉冲宽度的预设标准值,由于脉冲宽度没有规定统一标准,本实施例对每个1PPS输入信号正脉冲宽度的计数标准设定为30ms,即预设标准值为30ms,以举例说明。当1PPS输入信号正常时,检测到1PPS输入信号的正脉冲宽度的当前计数值小于预设标准值30ms,则判断1PPS输入信号处于正常工作模式,向对接设备输出正常1PPS输入信号,系统正常工作。当1PPS输入信号反相时,1PPS输入信号的间隔变为高电平,而1PPS输入信号的脉宽变为低电平,此时检测到1PPS输入信号正脉冲宽度的当前计数值远大于30ms,由此可以判断1PPS输入信号处于反相工作。
当检测到1PPS输入信号反相时,对1PPS输入信号进行相位取反处理。其具体操作过程为:首先,通过CPU芯片的局部总线(Local Bus)配置一个由CPU芯片控制的反相标志位寄存器,并对反相标志位寄存器进行设置,当1PPS输入信号反相时,反相标志位寄存器设置为“0”,当1PPS输入信号没有反相时,反相标志位寄存器设置为“1”。之后,根据反相标志位寄存器的当前设置值判断是否对1PPS输入信号进行取反处理,在检测1PPS输入信号时,当检测到1PPS输入信号反相时,反相标志位寄存器的当前设置值为“0”,则对1PPS输入信号进行取反处理,使反相的1PPS输入信号相位恢复正常,并输出正常1PPS输入信号,从而使系统正常工作。如果检测到1PPS输入信号没有反相时,则反相标志位寄存器设置值为“1”,输出正常1PPS输入信号,使系统正常工作。
本实施例通过对接收的1PPS输入信号进行检测,并判断该1PPS输入信号是否反相,对反相的1PPS输入信号进行反相纠错处理,使系统正常工作,提高了设备的兼容性,并节省了设备安装调试时间。
图2是本发明检测1PPS输入信号反相并自动纠错的方法另一实施例流程示意图。
如图2所示,本实施例提供的一种检测1PPS输入信号反相并自动纠错的方法,在图1所示的实施例的基础上:
步骤101与步骤102之间还包括:
步骤1012,将1PPS输入信号转换为单根TTL电平信号。
在步骤104之前还包括:
步骤1041,对1PPS输入信号进行频率检测及滤波处理。
本实施例中,上述实施例步骤102具体包括:
步骤1021,对1PPS输入信号的正脉冲宽度计数,得到当前计数值;
步骤1022,判断当前计数值是否小于预设标准值,如果是,则进入步骤1041,否则,进入步骤103。
上述步骤中,通过对接收的1PPS输入信号的正脉冲宽度计数以对接收到的1PPS输入信号进行检测。1PPS输入信号就是每隔一秒钟,产生一个脉冲信号,即相邻两个1PPS输入信号的间隔是1秒。本步骤中,具体检测过程为:采用一个高频率的时钟对每个1PPS输入信号正脉冲宽度进行计数,在计数之前,预先设定一个正脉冲宽度的预设标准值,由于脉冲宽度没有规定统一标准,本实施例对每个1PPS输入信号正脉冲宽度的计数标准设定为30ms,即预设标准值为30ms,以举例说明。当1PPS输入信号正常时,检测到1PPS输入信号的正脉冲宽度的当前计数值小于预设标准值30ms时,则判断1PPS输入信号处于正常工作模式,向对接设备输出正常1PPS输入信号,系统正常工作。当1PPS输入信号反相时,1PPS输入信号的间隔就变为高电平,而1PPS输入信号的脉宽就变为低电平,此时检测到1PPS输入信号正脉冲宽度的当前计数值远大于30ms,由此可以判断1PPS输入信号处于反相工作。
当检测到1PPS输入信号反相时,对1PPS输入信号进行相位取反处理。其具体操作过程为:首先,通过CPU芯片的局部总线(Local Bus)配置一个由CPU芯片控制的反相标志位寄存器,并对反相标志位寄存器进行设置,当1PPS输入信号反相时,反相标志位寄存器设置为“0”,当1PPS输入信号没有反相时,反相标志位寄存器设置为“1”。之后,根据反相标志位寄存器的当前设置值判断是否对1PPS输入信号进行取反处理,在检测1PPS输入信号时,当检测到1PPS输入信号反相时,反相标志位寄存器的当前设置值为“0”,则对1PPS输入信号进行取反处理,使反相的1PPS输入信号相位恢复正常,并输出正常1PPS输入信号,从而使系统正常工作。如果检测到1PPS输入信号没有反相时,则反相标志位寄存器设置值为“1”,则输出正常1PPS输入信号,使系统正常工作。
本实施例中,在输出正常1PPS输入信号之前,对1PPS输入信号进行频率检测及滤波处理,以使对接设备接收的1PPS输入信号更加稳定。
本实施例通过对接收的1PPS输入信号进行检测,并判断该1PPS输入信号是否反相,对反相的1PPS输入信号进行反相纠错处理,使系统正常工作,提高了设备的兼容性,并节省了设备安装调试时间。
图3是本发明检测1PPS输入信号反相并自动纠错的装置一实施例结构示意图。
如图3所示,本实施例提出的一种检测1PPS输入信号反相并自动纠错的装置,包括:
接收模块301,用于接收1PPS输入信号;
检测判断模块302,用于检测1PPS输入信号,并判断1PPS输入信号是否反相;
纠错处理模块303,用于当1PPS输入信号反相时,对1PPS输入信号进行反相纠错处理;
输出模块304,用于输出正常1PPS输入信号。
在相互对接的两个设备进行接口对接时,首先,对对接设备所接收的1PPS输入信号进行相位检测,当检测到1PPS输入信号反相时,对反相的1PPS输入信号进行自动纠错处理,使对接设备接收正常的1PPS输入信号,从而使系统正常工作。
本实施例中,1PPS输入信号采用1PPS差分信号。采用1PPS差分信号输入主要是因为差分信号的抗干扰能力较强,并且可以实现较长距离的传输。
接收模块301接收1PPS输入信号之后,将1PPS输入信号发送给检测判断模块302,由检测判断模块302对1PPS输入信号进行检测并作出判断,具体过程为:采用一个高频率的时钟对每个1PPS输入信号正脉冲宽度进行计数。在计数之前,预先设定一个正脉冲宽度的预设标准值,由于脉冲宽度没有规定统一标准,本实施例对每个1PPS输入信号正脉冲宽度的计数标准设定为30ms,即预设标准值为30ms,以举例说明。当1PPS输入信号正常时,检测到1PPS输入信号的正脉冲宽度的当前计数值小于预设标准值30ms,则判断1PPS输入信号处于正常工作模式,由输出模块304向对接设备输出正常1PPS输入信号,系统正常工作。当1PPS输入信号反相时,1PPS输入信号的间隔变为高电平,而1PPS输入信号的脉宽变为低电平,此时检测到1PPS输入信号正脉冲宽度的当前计数值远大于30ms,由此可以判断1PPS输入信号处于反相工作。
当检测判断模块302检测到1PPS输入信号反相时,由纠错处理模块303对1PPS输入信号进行相位取反处理。本实施例中,纠错处理模块303包括一个与CPU芯片连接的反相标志位寄存器。
纠错处理模块303具体纠错处理过程为:首先,通过CPU芯片的局部总线(Local Bus)与反相标志位寄存器连接,并由CPU芯片控制反相标志位寄存器,对反相标志位寄存器预先进行设置,当1PPS输入信号反相时,反相标志位寄存器设置为“0”,当1PPS输入信号没有反相时,反相标志位寄存器设置为“1”。之后,反相标志位寄存器根据检查判断模块302的处理结果在两设置值“0”和“1”之间切换,纠错处理模块303根据反相标志位寄存器当前设置值判断是否对1PPS输入信号进行取反处理,在检测1PPS输入信号时,当检测到1PPS输入信号反相时,反相标志位寄存器的当前设置值即为“0”,则由纠错处理模块303对1PPS输入信号进行取反处理,使反相的1PPS输入信号相位恢复正常,由输出模块304输出正常1PPS输入信号,从而使系统正常工作。如果检测到1PPS输入信号没有反相时,则反相标志位寄存器设置值为“1”,由输出模块304输出正常1PPS输入信号,使系统正常工作。
图4是本发明检测1PPS输入信号反相并自动纠错的装置另一实施例结构示意图。
如图4所示,本实施例提出的一种检测1PPS输入信号反相并自动纠错的装置,在上述图3所示的实施例的基础上还包括:
转换模块3012,用于将1PPS输入信号转换为单根TTL电平信号;
频率检测及滤波处理模块3034,用于对1PPS输入信号进行频率检测及滤波处理。
本实施例中,接收模块301接收的1PPS输入信号为1PPS差分信号,采用1PPS差分信号输入主要是因为差分信号的抗干扰能力较强,并且可以实现较长距离的传输,之后,接收模块301将接收1PPS输入信号发送给转换模块3012,由转换模块3012将1PPS输入信号转换为单根TTL电平信号。
本实施例中,在输出模块304输出正常1PPS输入信号之前,由频率检测及滤波处理模块3034对1PPS输入信号进行频率检测及滤波处理,以使对接设备接收的1PPS输入信号更加稳定。
如图5所示,本实施例中,检测判断模块302具体包括:
计数单元3021,用于对1PPS输入信号的正脉冲宽度计数,得到当前计数值;
判断单元3022,用于判断当前计数值是否小于预设标准值。
如图6所示,本发明提出的一种网络设备60,包括上述图4所示实施例中的检测1PPS输入信号反相并自动纠错的装置601,该检测1PPS输入信号反相并自动纠错的装置601具体结构如图4所示,在此不再赘述。
本实施例中,该网络设备60可以为基站、服务器等。本实施例可以解决采用1PPS功能的网络设备60(比如基站)与其它接口标准不相同的网络设备(比如基站)之间的接口对接问题。通过对接收的1PPS输入信号进行检测,并判断该1PPS输入信号是否反相,对反相的1PPS输入信号进行反相纠错处理,使系统正常工作,提高了网络设备60的兼容性,并节省了网络设备安装调试时间。
综上所述,本发明实施例通过对接收的1PPS输入信号进行检测,并判断该1PPS输入信号是否反相,对反相的1PPS输入信号进行反相纠错处理,使系统正常工作,提高了设备的兼容性,并节省了设备安装调试时间。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (11)
1.一种检测秒脉冲输入信号反相并自动纠错的方法,其特征在于,包括以下步骤:
接收秒脉冲输入信号;
检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相;
当秒脉冲输入信号反相时,对秒脉冲输入信号进行反相纠错处理;输出正常秒脉冲输入信号。
2.根据权利要求1所述的检测秒脉冲输入信号反相并自动纠错的方法,其特征在于,所述秒脉冲输入信号为秒脉冲差分信号。
3.根据权利要求2所述的检测秒脉冲输入信号反相并自动纠错的方法,其特征在于,所述接收秒脉冲输入信号的步骤之后还包括:
将所述秒脉冲输入信号转换为单根晶体管-晶体管逻辑TTL电平信号。
4.根据权利要求1所述的检测秒脉冲输入信号反相并自动纠错的方法,其特征在于,所述检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相的步骤具体包括:
对秒脉冲输入信号的正脉冲宽度计数,得到当前计数值;
判断当前计数值是否小于预设标准值,如果是,则输出正常秒脉冲输入信号;否则,对秒脉冲输入信号进行反相纠错处理。
5.根据权利要求1至4中任一项所述的检测秒脉冲输入信号反相并自动纠错的方法,其特征在于,所述输出正常秒脉冲输入信号的步骤之前还包括:对秒脉冲输入信号进行频率检测及滤波处理。
6.一种检测秒脉冲输入信号反相并自动纠错的装置,其特征在于,包括:接收模块,用于接收秒脉冲输入信号;
检测判断模块,用于检测秒脉冲输入信号,并判断秒脉冲输入信号是否反相;
纠错处理模块,用于当秒脉冲输入信号反相时,对秒脉冲输入信号进行反相纠错处理;
输出模块,用于输出正常秒脉冲输入信号。
7.根据权利要求6所述的检测秒脉冲输入信号反相并自动纠错的装置,其特征在于,所述秒脉冲输入信号为秒脉冲差分信号。
8.根据权利要求7所述的检测秒脉冲输入信号反相并自动纠错的装置,其特征在于,还包括:
转换模块,用于将秒脉冲输入信号转换为单根晶体管-晶体管逻辑TTL电平信号。
9.根据权利要求6、7或8所述的检测秒脉冲输入信号反相并自动纠错的装置,其特征在于,所述检测判断模块包括:
计数单元,用于对秒脉冲输入信号的正脉冲宽度计数,得到当前计数值;判断单元,用于判断当前计数值是否小于预设标准值。
10.根据权利要求9所述的检测秒脉冲输入信号反相并自动纠错的装置,其特征在于,还包括:
频率检测及滤波处理模块,用于对秒脉冲输入信号进行频率检测及滤波处理。
11.一种网络设备,其特征在于,包括如权利要求10所述的检测秒脉冲输入信号反相并自动纠错的装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010185371.3A CN101888241B (zh) | 2010-05-27 | 2010-05-27 | 检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010185371.3A CN101888241B (zh) | 2010-05-27 | 2010-05-27 | 检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101888241A true CN101888241A (zh) | 2010-11-17 |
CN101888241B CN101888241B (zh) | 2015-04-01 |
Family
ID=43073990
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010185371.3A Expired - Fee Related CN101888241B (zh) | 2010-05-27 | 2010-05-27 | 检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101888241B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2643325Y (zh) * | 2003-08-26 | 2004-09-22 | 中国科学院国家授时中心 | 低频时码信号检测仪 |
CN1773887A (zh) * | 2004-11-08 | 2006-05-17 | 华为技术有限公司 | 宽带码分多址系统中基站间b节点帧号同步方法及其系统 |
US20090034672A1 (en) * | 2007-04-17 | 2009-02-05 | Jae-Hun Cho | Method and apparatus for time synchronization using gps information in communication system |
CN201303334Y (zh) * | 2008-09-26 | 2009-09-02 | 华东电网有限公司 | 一种基于双模设计的卫星同步远程时间控制装置 |
-
2010
- 2010-05-27 CN CN201010185371.3A patent/CN101888241B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2643325Y (zh) * | 2003-08-26 | 2004-09-22 | 中国科学院国家授时中心 | 低频时码信号检测仪 |
CN1773887A (zh) * | 2004-11-08 | 2006-05-17 | 华为技术有限公司 | 宽带码分多址系统中基站间b节点帧号同步方法及其系统 |
US20090034672A1 (en) * | 2007-04-17 | 2009-02-05 | Jae-Hun Cho | Method and apparatus for time synchronization using gps information in communication system |
CN201303334Y (zh) * | 2008-09-26 | 2009-09-02 | 华东电网有限公司 | 一种基于双模设计的卫星同步远程时间控制装置 |
Non-Patent Citations (1)
Title |
---|
梁军等: "基于单片机的秒脉冲误差测量系统设计", 《舰船电子工程》, vol. 30, no. 4, 20 April 2010 (2010-04-20) * |
Also Published As
Publication number | Publication date |
---|---|
CN101888241B (zh) | 2015-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102984059B (zh) | 千兆以太网冗余网卡及其链路切换条件判定结果控制方法 | |
CN104199298A (zh) | 一种can总线波特率自适应的方法 | |
EP2573975A2 (en) | Method and device for selecting sampling clock signal | |
CN102967822B (zh) | 一种rs-485芯片故障自动检测方法及检测系统 | |
CN102594643A (zh) | 一种控制器局域网总线通讯控制方法、装置及系统 | |
CN102355380B (zh) | 同异步串行接口硬件测试装置及方法 | |
CN105959093A (zh) | 一种串行通信波特率实时自适应方法 | |
CN103986615A (zh) | 测试方法及装置 | |
US20100262851A1 (en) | Network apparatus with power saving capability and power saving method applied to network module | |
CN102394734B (zh) | 无极性连接的rs485通讯系统及其控制方法 | |
CN203574663U (zh) | 一种自动波特率检测模块 | |
CN101909310A (zh) | 电子装置测试方法 | |
CN100375459C (zh) | 采用485接口实现抢占式总线通信的方法 | |
CN116896429B (zh) | 基于二总线的通讯信号自适应调制系统及调制方法 | |
CN112885061B (zh) | 一种基于电表实现多设备分时通信的方法 | |
CN101902769A (zh) | 单板的无线调试方法和装置 | |
CN103178909A (zh) | 驻波测量电路的故障检测方法和装置 | |
CN103001808A (zh) | 一种端口故障检测交换机及实现方法 | |
CN101051069B (zh) | 交流耦合差分电路接收器连接状态的检测方法及系统 | |
CN101888241B (zh) | 检测秒脉冲输入信号反相并自动纠错的方法、装置及设备 | |
CN103441818B (zh) | 一种数据传输错误的检测方法及装置 | |
CN102546137B (zh) | 无线链路的检测方法及装置 | |
CN102546215B (zh) | 一种数据链路保护方法、装置及设备 | |
CN103873131A (zh) | 一种无线抄表通信中继方法 | |
CN104243173B (zh) | 一种接口配置方法、母卡及高速子卡 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150401 Termination date: 20170527 |