CN101848813A - 流体喷射装置 - Google Patents
流体喷射装置 Download PDFInfo
- Publication number
- CN101848813A CN101848813A CN200880114483A CN200880114483A CN101848813A CN 101848813 A CN101848813 A CN 101848813A CN 200880114483 A CN200880114483 A CN 200880114483A CN 200880114483 A CN200880114483 A CN 200880114483A CN 101848813 A CN101848813 A CN 101848813A
- Authority
- CN
- China
- Prior art keywords
- signal
- shift register
- address
- line
- voltage level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/0458—Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04541—Specific driving circuit
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/0455—Details of switching sections of circuit, e.g. transistors
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04573—Timing; Delays
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Particle Formation And Scattering Control In Inkjet Printers (AREA)
- Surgical Instruments (AREA)
- Nozzles (AREA)
Abstract
公开了流体喷射装置的实施例。该装置包括控制线、第一控制器和第二控制器,其中控制相应控制器的控制脉冲序列在控制脉冲之间具有不同定时。
Description
背景技术
作为流体喷射系统的一个实施例的喷墨打印系统可以包括打印头、向打印头提供液体墨的墨供应器(supply)和控制打印头的电子控制器。作为流体喷射装置的一个实施例的打印头通过多个孔口或者喷嘴喷射墨滴。
制造商经由降低输入垫(pad)的数量和/或提高打印头管芯(die)上的液滴发生器的数量而继续提高每输入垫的液滴发生器的数量。具有较少输入垫的打印头通常比具有较多输入垫的打印头便宜。此外,具有较多液滴发生器的打印头通常以较高质量和/或打印速度进行打印。
附图说明
参照下列附图来更好地理解实施例。附图的元件不必相对彼此按比例绘制。相似的参考数字指示对应的类似部件。
图1图解喷墨打印系统的一个实施例。
图2是图解打印头管芯的一个实施例的一部分的图示。
图3是图解在打印头管芯的一个实施例中沿墨馈送槽定位的液滴发生器的布局的图示。
图4是图解在打印头管芯的一个实施例中采用的激发(firing)单元的一个实施例的图示。
图5是图解喷墨打印头激发单元阵列的一个实施例的示意图。
图6是图解预充电激发单元的一个实施例的示意图。
图7是图解喷墨打印头激发单元阵列的一个实施例的示意图。
图8是图解激发单元阵列的一个实施例的操作的时序图。
图9是图解打印头管芯中的地址发生器的一个实施例的图示。
图10是图解一个移位寄存器单元的图示。
图11是图解方向电路的一个实施例的图示。
图12是图解地址发生器的一个实施例的操作的表格。
图13是图解打印头管芯中的两个地址发生器和四个激发群的一个实施例的图示。
图14是图解图13的两个地址发生器的一个实施例的操作的表格。
图15是图解用于控制两个地址发生器的一个实施例的控制信号CSYNC中的控制信号序列的表格。
具体实施方式
在下面的详细说明中,参考附图,所述附图形成说明的一部分并且在附图中通过例证的方式示出了其中可以实施本公开的具体实施例。就这一点而言,参考正在说明的(一个或多个)图的方位,使用诸如“顶部”、“底部”、“前”、“后”、“首部”、“尾部”等的方向术语。因为本公开的实施例的部件可以以若干不同的方位定位,因此所述方向术语被用于例证的目的而不以任何方式进行限制。要理解,在不偏离本公开的范围的情况下可以利用其他实施例并且可以进行结构或者逻辑变化。因此,不要以限制的意义看待下面的详细说明,并且本公开的范围由所附的权利要求书来限定。
图1图解了喷墨打印系统20的一个实施例。喷墨打印系统20构成流体喷射系统的一个实施例,所述流体喷射系统包括诸如喷墨打印头组件22的流体喷射装置和诸如墨供应器组件24的流体供应器组件。喷墨打印系统20也包括安装组件26、介质传输组件28和电子控制器30。至少一个电源32给喷墨打印系统20的各个电部件提供功率。
在一个实施例中,喷墨打印头组件22包括至少一个打印头或打印头管芯40,该打印头或打印头管芯40通过多个孔口或喷嘴34向打印介质36喷射墨滴以便打印到打印介质36上。打印头40是流体喷射装置的一个实施例。打印介质36可以是任何类型的合适的片材,诸如纸、卡片材料、幻灯片(transparency)、聚酯薄膜(Mylar)、织物等等。通常,喷嘴34被布置成一个或多个列或者阵列,以致当喷墨打印头组件22和打印介质36彼此相对移动时墨从喷嘴34的适当有序喷射使得在打印介质36上打印字符、符号和/或其他图形或图像。虽然下面的说明指的是从打印头组件22喷射墨,但是要理解可以从打印头组件22喷射其他液体、流体或者可流动的材料(包括透明(clear)流体)。
作为流体供应器组件的一个实施例的墨供应器组件24向打印头组件22提供墨并且包括用于存储墨的储存器38。照此,墨从储存器38流到喷墨打印头组件22。墨供应器组件24和喷墨打印头组件22可以形成单向墨传送系统或再循环墨传送系统。在单向墨传送系统中,基本上所有提供给喷墨打印头组件22的墨在打印期间被消耗。在再循环墨传送系统中,仅一部分被提供给打印头组件22的墨在打印期间被消耗。照此,在打印期间未消耗的墨返回到墨供应器组件24。
在一个实施例中,喷墨打印头组件22和墨供应器组件24一起被容纳在喷墨盒或笔中。喷墨盒或笔是流体喷射装置的一个实施例。在另一个实施例中,墨供应器组件24与喷墨打印头组件22分离,并且通过诸如供应管(未示出)的接口连接向喷墨打印头组件22提供墨。在任一个实施例中,墨供应器组件24的储存器38可以被移除、更换和/或再填充。在喷墨打印头组件22和墨供应器组件24一起被容纳在喷墨盒中的一个实施例中,储存器38包括被定位在该盒内的本地储存器并且也可以包括与该盒分离定位的较大储存器。照此,分离的较大储存器用来再填充该本地储存器。因此,分离的较大储存器和/或本地储存器可以被移除、更换和/或再填充。
安装组件26将喷墨打印头组件22相对于介质传输组件28定位,并且介质传输组件28将打印介质36相对于喷墨打印头组件22定位。因此,在喷墨打印头组件22和打印介质36之间的区域中邻近喷嘴34限定打印区37。在一个实施例中,喷墨打印头组件22是扫描型打印头组件。照此,安装组件26包括用于将喷墨打印头组件22相对于介质传输组件28移动以扫描打印介质36的支架(未示出)。在另一个实施例中,喷墨打印头组件22是非扫描型打印头组件。照此,安装组件26把喷墨打印头组件22相对于介质传输组件28固定在规定位置。因而,介质传输组件28将打印介质36相对于喷墨打印头组件22定位。
电子控制器或打印机控制器30通常包括用于与喷墨打印头组件22、安装组件26和介质传输组件28通信并且对它们进行控制的处理器、固件以及其它电子器件或者其任何组合。电子控制器30从诸如计算机的主机系统接收数据39,并且通常包括用于暂时存储数据39的存储器。通常,数据39沿电子、红外、光学或者其他信息传递路径被发送到喷墨打印系统20。数据39表示例如要打印的文档和/或文件。照此,数据39形成喷墨打印系统20的打印作业,并且包括一个或多个打印作业命令和/或命令参数。
在一个实施例中,电子控制器30控制喷墨打印头组件22从喷嘴34喷射墨滴。照此,电子控制器30限定在打印介质36上形成字符、符号和/或其他图形或者图像的所喷射墨滴的图案。通过打印作业命令和/或命令参数来确定所喷射墨滴的图案。
在一个实施例中,喷墨打印头组件22包括一个打印头40。在另一个实施例中,喷墨打印头组件22是宽阵列或多头打印头组件。在一个宽阵列实施例中,喷墨打印头组件22包括载体,该载体承载打印头管芯40、提供打印头管芯40和电子控制器30之间的电通信、并且提供打印头管芯40和墨供应器组件24之间的流体连通。
图2是图解打印头管芯40的一个实施例的一部分的图示。打印头管芯40包括打印或流体喷射元件42的阵列。打印元件42形成在基底44上,该基底44中形成有墨馈送(feed)槽46。照此,墨馈送槽46给打印元件42提供液体墨的供应。墨馈送槽46是流体馈送源的一个实施例。流体馈送源的其它实施例包括但不限于给对应的汽化室馈送墨的对应单独墨馈送孔、以及每个给对应的流体喷射元件组馈送墨的多个较短的墨馈送沟。薄膜结构48中形成有墨馈送通道54,该墨馈送通道54与基底44中形成的墨馈送槽46连通。孔口层50具有正面(front face)50a以及在正面50a中形成的喷嘴开口34。孔口层50中还形成有与喷嘴开口34和薄膜结构48的墨馈送通道54连通的喷嘴室或汽化室56。激发电阻器52被定位在汽化室56内并且引线58把激发电阻器52电耦合到控制经过所选择激发电阻器的电流的施加的电路。本文所引用的液滴发生器60包括激发电阻器52、喷嘴室或汽化室56以及喷嘴开口34。
在打印期间,墨经由墨馈送通道54从墨馈送槽46流到汽化室56。喷嘴开口34与激发电阻器52操作性地关联以使得在激励激发电阻器52后汽化室56内的墨微滴通过喷嘴开口34(例如基本与激发电阻器52的平面正交地)向打印介质36喷射。
打印头管芯40的示例实施例包括热打印头、压电打印头、静电打印头或者任何其它类型的可以集成为多层结构的本领域已知的流体喷射装置。基底44例如由硅、玻璃、陶瓷或稳定聚合物形成并且薄膜结构48形成为包括二氧化硅、碳化硅、氮化硅、钽、多晶硅玻璃或其它合适材料的一个或多个钝化或绝缘层。薄膜结构48也包括限定激发电阻器52和引线58的至少一个导电层。该导电层例如被制成包括铝、金、钽、钽-铝、或者其它金属或金属合金。在一个实施例中,诸如下面详细说明的激发单元电路被实施在基底和薄膜层(诸如基底44和薄膜结构48)中。
在一个实施例中,孔口层50包括可光成像的(photoimageable)环氧树脂,例如由马萨诸塞州的牛顿市的Micro-Chem销售的称为SU8的环氧树脂。在美国专利No.6,162,589中详细说明了用SU8或其它聚合物制造孔口层50的示例性技术,该专利在此被并入以供参考。在一个实施例中,孔口层50由称为阻挡层(例如干膜光致抗蚀剂阻挡层)和形成在阻挡层上的金属孔口层(例如镍、铜、铁/镍合金、钯、金或铑层)的两个单独层形成。然而,可以采用其它合适的材料来形成孔口层50。
图3是图解在打印头管芯40的一个实施例中沿墨馈送槽46定位的液滴发生器60的图示。墨馈送槽46包括相对的墨馈送槽侧46a和46b。液滴发生器60沿相对的墨馈送槽侧46a和46b的每一个设置。总计n个液滴发生器60沿墨馈送槽46定位,其中m个液滴发生器60沿墨馈送槽侧46a定位而n-m个液滴发生器60沿墨馈送槽侧46b定位。在一个实施例中,沿墨馈送槽46定位有n等于200的液滴发生器60并且沿相对的墨馈送槽侧46a和46b的每个定位有m等于100的液滴发生器60。在其它实施例中,可以沿墨馈送槽46设置任何合适数量的液滴发生器60。
墨馈送槽46把墨提供给沿墨馈送槽46设置的n个液滴发生器60的每一个。n个液滴发生器60的每一个包括激发电阻器52、汽化室56和喷嘴34。n个汽化室56的每一个通过至少一个墨馈送通道54而流体(fluidically)耦合到墨馈送槽46。液滴发生器60的激发电阻器52以受控的序列被激励从而通过喷嘴34从汽化室56喷射流体以把图像打印到打印介质36上。
图4是图解在打印头管芯40的一个实施例中采用的激发单元70的一个实施例的图示。激发单元70包括激发电阻器52、电阻器驱动开关72和存储器电路74。激发电阻器52是液滴发生器60的一部分。驱动开关72和存储器电路74是控制经过激发电阻器52的电流的施加的电路的一部分。激发单元70形成在薄膜结构48中且在基底44上。
在一个实施例中,激发电阻器52是薄膜电阻器并且驱动开关72是场效应晶体管(FET)。激发电阻器52电耦合到激发线76和驱动开关72的漏-源通路。驱动开关72的漏-源通路也电耦合到参考线78,该参考线78耦合到诸如地的参考电压。驱动开关72的栅极电耦合到控制驱动开关72的状态的存储器电路74。
存储器电路74电耦合到数据线80和使能线82。数据线80接收表示部分图像的数据信号DATA并且使能线82接收控制存储器电路74的操作的使能信号ENABLE。存储器电路74在其被使能信号ENABLE使能时存储一个数据位。所存储的数据位的逻辑电平设定驱动开关72的状态(例如接通或关断,导通或不导通)。使能信号ENABLE可以包括一个或多个选择信号以及一个或多个地址信号。
激发线76接收包括能量脉冲的能量信号FIRE并且把能量脉冲提供给激发电阻器52。在一个实施例中,能量脉冲由电子控制器30提供以具有时控的开始时间和时控的持续时间,导致时控的结束时间,从而提供适当量的能量来加热和汽化在液滴发生器60的汽化室56中的流体。如果驱动开关72接通(导通),则能量脉冲加热激发电阻器52以加热流体并从液滴发生器60喷射流体。如果驱动开关72关断(不导通),则能量脉冲不加热激发电阻器52并且流体保留在液滴发生器60中。
图5是图解喷墨打印头激发单元阵列100的一个实施例的示意图。激发单元阵列100包括被布置成n个激发群102a-102n的多个激发单元70。在一个实施例中,激发单元70被布置成四个激发群102a-102n。在一个实施例中,激发单元70被布置成六个激发群102a-102n。在其它实施例中,激发单元70可以被布置成任何合适数量的激发群102a-102n,诸如四个或更多激发群102a-102n。
阵列100中的激发单元70被示意性地布置成L行和m列。激发单元70的这L行电耦合到接收使能信号ENABLE的使能线104。每行激发单元70(在此称为激发单元70的行子群或子群)电耦合到一组子群使能线106a-106L。子群使能线106a-106L接收使能对应子群的激发单元70的子群使能信号SG1、SG2、...SGL。
每列激发单元70(在此被称为数据线群或数据群)电耦合到分别接收数据信号D1、D2...Dm的m个数据线108a-108m中的一个。此外,m列中的每个包括在n个激发群102a-102n的每一个中的激发单元70。换言之,每个数据线108a-108m电耦合到一列中的每个激发单元70,包括每个激发群102a-102n中的激发单元70。例如,数据线108a电耦合到最左边列中的每个激发单元70,包括每个激发群102a-102n中的激发单元70。
在一个实施例中,阵列100被布置成四个激发群102a-102n并且四个激发群102a-102n中的每个包括13个子群和八个数据线群。在其它实施例中,阵列100可以被布置成任何合适数量的激发群102a-102n并且布置成任何合适数量的子群和数据线群。在任一实施例中,激发群102a-102n不限于具有相同数量的子群和数据线群。代替地,每个激发群102a-102n与任何其它激发群102a-102n相比可以具有不同数量的子群和/或数据线群。另外,每个子群与任何其它子群相比可以具有不同数量的激发单元70,并且每个数据线群与任何其它数据线群相比可以具有不同数量的激发单元70。
每个激发群102a-102n中的每个激发单元70电耦合到激发线110a-110n的对应一个激发线。例如,激发群102a中的每个激发单元70电耦合到接收激发信号或能量信号FIRE1的激发线110a。另外,每个激发群102a-102n中的每个激发单元70电耦合到公共参考线112,该公共参考线112被汇接(tie)到诸如地的参考。
在操作中,子群使能信号SG1、SG2、...SGL被提供在子群使能线106a-106L上以使能激发单元70的一个子群。使能的激发单元70存储在数据线108a-108m上提供的数据信号D1、D2...Dm。数据信号D1、D2...Dm被存储在使能的激发单元70的存储器电路74中。每个存储的数据信号D1、D2...Dm设定使能的激发单元70之一中的驱动开关72的状态。基于所存储的数据信号值,驱动开关72被设定成导通或不导通。
在设定了所选择的驱动开关72的状态后,能量信号FIRE1-FIREn被提供在与包括所选择的激发单元70子群的激发群102a-102n对应的激发线110a-110n上。能量信号FIRE1-FIREn包括能量脉冲。该能量脉冲被提供在所选择的激发线110a-110n上以激励具有导通驱动开关72的激发单元70中的激发电阻器52。所激励的激发电阻器52加热墨并把墨喷射到打印介质36上以打印数据信号D1、D2...Dm表示的图像。使能激发单元70子群、把数据信号D1、D2...Dm存储在所使能的子群中以及提供能量信号FIRE1-FIREn来激励所使能的子群中的激发电阻器52的过程继续直到打印终止为止。
在一个实施例中,当能量信号FIRE1-FIREn被提供到选择的激发群102a-102n时,子群使能信号SG1、SG2、...SGL改变为选择并使能不同激发群102a-102n中的另一个子群。新使能的子群存储数据线108a-108m上提供的数据信号D1、D2...Dm并且能量信号FIRE1-FIREn被提供到激发线110a-110n之一上以激励新使能的激发单元70中的激发电阻器52。在任何一个时刻,仅一个激发单元70子群被子群使能信号SG1、SG2、...SGL使能以存储数据线108a-108m上提供的数据信号D1、D2...Dm。在这方面,数据线108a-108m上的数据信号D1、D2...Dm是时分复用的数据信号。此外,在能量信号FIRE1-FIREn被提供到所选择的激发群102a-102n时,在所选择的激发群102a-102n中的仅一个子群包括被设定为导通的驱动开关72。然而,被提供到不同激发群102a-102n的能量信号FIRE1-FIREn可以并且确实重叠。
图6是图解包括电耦合到激发电阻器52的驱动开关172的预充电激发单元120的一个实施例的示意图。驱动开关172是包括漏-源通路的FET,所述漏-源通路的一端电耦合到激发电阻器52的一个端子而另一端耦合到诸如地的参考(在122)。激发电阻器52的另一端子电耦合到接收能量信号或激发信号FIRE的激发线124。能量信号FIRE包括能量脉冲,如果驱动开关172接通(导通)则该能量脉冲激励激发电阻器52。
驱动开关172的栅极形成存储节点电容126,该存储节点电容126用作依据预充电晶体管128和选择晶体管130的顺序激活而存储数据的存储器元件。存储节点电容126以虚线示出,因为它是驱动开关172的一部分。可选地,与驱动开关172分离的电容器可以被用作存储器元件。
预充电晶体管128的栅极和漏-源通路电耦合到接收预充电信号PRECHARGE的预充电线132。驱动开关172的栅极电耦合到预充电晶体管128的漏-源通路和选择晶体管130的漏-源通路。选择晶体管130的栅极电耦合到接收选择信号SELECT的选择线134。预充电信号是一种类型的脉冲充电控制信号。另一类型的脉冲充电控制信号是在放电激发单元的实施例中采用的放电信号。
数据晶体管136、第一地址晶体管138和第二地址晶体管140包括并联电耦合的漏-源通路。数据晶体管136、第一地址晶体管138和第二地址晶体管140的并联组合电耦合在选择晶体管130的漏-源通路和参考122之间。包括耦合到数据晶体管136、第一地址晶体管138和第二地址晶体管140的并联组合的选择晶体管130的串联电路横跨驱动开关172的节点电容126电耦合。数据晶体管136的栅极电耦合到接收数据信号~DATA的数据线142。第一地址晶体管138的栅极电耦合到接收地址信号~ADDRESS1的地址线144而第二地址晶体管140的栅极电耦合到接收地址信号~ADDRESS2的第二地址线146。数据信号~DATA以及地址信号~ADDRESS1和~ADDRESS2在低时有效,如信号名称开头处的波浪号(~)所指示的。节点电容126、预充电晶体管128、选择晶体管130、数据晶体管136、以及地址晶体管138和140形成存储器单元。
在操作中,由预充电晶体管128通过在预充电线132上提供高电平电压脉冲对节点电容126进行预充电。在一个实施例中,在预充电线132上的高电平电压脉冲后,数据信号~DATA被提供在数据线142上以设定数据晶体管136的状态并且地址信号~ADDRESS1和~ADDRESS2被提供在地址线144和146上以设定第一地址晶体管138和第二地址晶体管140的状态。高电平电压脉冲被提供在选择线134上以接通选择晶体管130并且如果数据晶体管136、第一地址晶体管138和/或第二地址晶体管140是接通的话则节点电容126放电。可选地,如果数据晶体管136、第一地址晶体管138和第二地址晶体管140全都关断的话,则节点电容126保持充电。
如果地址信号~ADDRESS1和~ADDRESS2两者都为低,则预充电激发单元120是被寻址的激发单元,并且节点电容126或在数据信号~DATA为高的情况下放电或在数据信号~DATA为低的情况下保持充电。如果地址信号~ADDRESS 1和~ADDRESS2中的至少一个为高,则预充电激发单元120不是被寻址的激发单元,并且不管数据信号~DATA电压电平如何,节点电容126都放电。第一和第二地址晶体管136和138包括地址解码器,并且如果预充电激发单元120被寻址,则数据晶体管136控制节点电容126上的电压电平。
图7是图解喷墨打印头激发单元阵列200的一个实施例的示意图,该喷墨打印头激发单元阵列200包括被布置成四个激发群202a-202d的多个预充电激发单元120。预充电激发单元120被示意性地布置成52行和八列,其中每个激发群202a-202d被示意性地布置成13行和八列。
八列中的每列(在此被称为数据线群或数据群)包括四个激发群202a-202d的每个中的预充电激发单元120。此外,数据群中的每个预充电激发单元120电耦合到分别接收数据信号~D1、~D2...~D8的八个数据线208a-208h中的对应一个。例如,数据线208a电耦合到最左边列中的每个预充电激发单元120,包括四个激发群202a-202d的每个中的预充电激发单元120。数据群中的所有预充电激发单元120电耦合到相同的数据线208a-208h,该相同的数据线208a-208h电耦合到该数据群的每个预充电激发单元120中的数据晶体管136的栅极。在一个实施例中,每个数据信号~D1、~D2...~D8表示图像的一部分。在一个实施例中,每个数据线208a-208h经由对应的接口数据垫而电耦合到外部控制电路。
预充电激发单元120的这52行电耦合到分别接收地址信号~A1、~A2、...~A7的地址线206a-206g。预充电激发单元120的行(在此被称为预充电激发单元120的行子群或子群)中的每个预充电激发单元120电耦合到地址线206a-206g中的两个。行子群中的所有预充电激发单元120电耦合到相同的两个地址线206a-206g。
四个激发群202a-202d的子群被识别为激发群一(FG1)202a中的子群SG1-1到SG1-13、激发群二(FG2)202b中的子群SG2-1到SG2-13、以此类推、直到且包括激发群四(FG4)202d中的子群SG4-1到SG4-13。在其它实施例中,每个激发群202a-202d可以包括任何合适数量的子群,诸如与其它激发群相比不同数量的子群、或者14个或更多子群。
预充电激发单元120的每个子群电耦合到两个地址线206a-206g,所述两个地址线电耦合到该子群的所有预充电激发单元120中的第一和第二地址晶体管138和140。一个地址线电耦合到第一和第二地址晶体管138和140中的一个的栅极,而另一个地址线电耦合到第一和第二地址晶体管138和140中的另一个的栅极。地址线206a-206g接收地址信号~A1、~A2、...~A7并且如下把地址信号~A1、~A2、...~A7提供到阵列200的子群:
行子群地址信号 | 行子群 |
~A1,~A2 | SG1-1,SG2-1...SG4-1 |
~A1,~A3 | SG1-2,SG2-2...SG4-2 |
~A1,~A4 | SG1-3,SG2-3...SG4-3 |
~A1,~A5 | SG1-4,SG2-4...SG4-4 |
~A1,~A6 | SG1-5,SG2-5...SG4-5 |
~A1,~A7 | SG1-6,SG2-6...SG4-6 |
行子群地址信号 | 行子群 |
~A2,~A3 | SG1-7,SG2-7...SG4-7 |
~A2,~A4 | SG1-8,SG2-8...SG4-8 |
~A2,~A5 | SG1-9,SG2-9...SG4-9 |
~A2,~A6 | SG1-10,SG2-10...SG4-10 |
~A2,~A7 | SG1-11,SG2-11...SG4-11 |
~A3,~A4 | SG1-12,SG2-12...SG4-12 |
~A3,~A5 | SG1-13,SG2-13...SG4-13 |
在其它实施例中,地址线206a-206g以地址线206a-206g到子群的任何合适的耦合方式电耦合到阵列200的子群以提供行子群地址信号到行子群的任何合适映射。
通过在地址线206a-206g上提供地址信号~A1、~A2、...~A7来寻址预充电激发单元120的子群。在一个实施例中,地址线206a-206g电耦合到在打印头管芯40上提供的一个或多个地址发生器。在其它实施例中,地址线206a-206g由接口垫电耦合到外部控制电路。
预充电线210a-210d分别接收预充电信号PRE1、PRE2...PRE4,并且每个预充电线210a-210d电耦合到激发群202a-202d之一中的所有预充电激发单元120。预充电线210a电耦合到FG1202a中的所有预充电激发单元120,预充电线210b电耦合到FG2202b中的所有预充电激发单元120,以此类推,直到且包括电耦合到FG4202d中的所有预充电激发单元120的预充电线210d。每个预充电线210a-210d电耦合到对应的激发群202a-202d中的每个预充电晶体管128的栅极和漏-源通路,并且激发群202a-202d中的所有预充电激发单元120电耦合到仅一个预充电线210a-210d。因而,激发群202a-202d中的所有预充电激发单元120的节点电容126经由一个对应的预充电信号PRE1、PRE2...PRE4进行充电。在一个实施例中,每个预充电线210a-210d经由对应的接口垫而电耦合到外部控制电路。
选择线212a-212d分别接收选择信号SEL1、SEL2...SEL4,并且每个选择线212a-212d电耦合到激发群202a-202d之一中的所有预充电激发单元120。选择线212a电耦合到FG1202a中的所有预充电激发单元120,选择线212b电耦合到FG2202b中的所有预充电激发单元120,以此类推,直到且包括电耦合到FG4202d中的所有预充电激发单元120的选择线212d。每个选择线212a-212d电耦合到对应的激发群202a-202d中的每个选择晶体管130的栅极,并且激发群202a-202d中的所有预充电激发单元120电耦合到仅一个选择线212a-212d。在一个实施例中,每个选择线212a-212d经由对应的接口垫而电耦合到外部控制电路。此外,在一个实施例中,一些预充电线210a-210d和一些选择线212a-212d被电耦合在一起以共享接口垫。
激发线214a-214d分别接收激发信号或能量信号FIRE1、FIRE2...FIRE4,并且每个激发线214a-214d电耦合到激发群202a-202d之一中的所有预充电激发单元120。激发线214a电耦合到FG1202a中的所有预充电激发单元120,激发线214b电耦合到FG2202b中的所有预充电激发单元120,以此类推,直到且包括电耦合到FG4202d中的所有预充电激发单元120的激发线214d。每个激发线214a-214d电耦合到对应的激发群202a-202d中的所有激发电阻器52,并且激发群202a-202d中的所有预充电激发单元120电耦合到仅一个激发线214a-214d。激发线214a-214d经由适当的接口垫而电耦合到外部供电电路。阵列200中的所有预充电激发单元120电耦合到参考线216,该参考线216被汇接到诸如地的参考电压。
因而,预充电激发单元120的行子群中的预充电激发单元120电耦合到相同的地址线206a-206g、相同的预充电线210a-210d、相同的选择线212a-212d和相同的激发线214a-214d。
在一个实施例的操作中,激发群202a-202d被选择成接连激发。FG1202a被选择成在FG2202b之前激发,该FG2202b被选择成在激发群三(FG3)之前激发,该FG3被选择成在FG4202d之前激发。在FG4202d后,循环从FG1202a重新开始。
在经过激发群202a-202d的每个循环期间地址信号~A1、~A2、...~A7被设定为一个行子群地址。此外,地址信号~A1、~A2、...~A7在重复行子群地址之前循环经过这13个行子群地址。地址信号~A1、~A2、...~A7在经过激发群202a-202d的第一循环期间选择每个激发群202a-202d中的第一行子群。对于经过激发群202a-202d的下一循环,地址信号~A1、~A2、...~A7选择每个激发群202a-202d中的下一行子群。这继续直到地址信号~A1、~A2、...~A7已选择了每个激发群202a-202d中的最后行子群为止。在最后行子群之后,地址信号~A1、~A2、...~A7可以选择第一行子群以再次重新开始地址循环。
在操作的另一个方面中,激发群202a-202d中的一个激发群接收定义预充电时间间隔或周期的预充电信号PRE1、PRE2...PRE4中的对应一个预充电信号。在预充电时间间隔期间,该一个激发群202a-202d中的每个驱动开关172上的节点电容126被充电至高电压电平以对该激发群202a-202d预充电。
地址信号~A1、~A2、...~A7被提供在地址线206a-206g上以寻址每个激发群202a-202d中的一个行子群,包括预充电激发群202a-202d中的一个行子群。数据信号~D1、~D2...~D8被提供在数据线208a-208h上以把数据提供到所有激发群202a-202d,包括预充电激发群202a-202d中的被寻址的行子群。
接着,选择信号SEL1、SEL2...SEL4中的对应一个被提供在预充电激发群202a-202d的选择线212a-212d上以选择预充电激发群202a-202d。选择信号SEL1、SEL2...SEL4定义用于对这样的预充电激发单元120中的每个驱动开关172上的节点电容126进行放电的放电时间间隔,该预充电激发单元120或不在所选择的激发群202a-202d中的被寻址行子群中或在所选择的激发群202a-202d中被寻址并接收高电平数据信号~D1、~D2...~D8。在所选择的激发群202a-202d中被寻址并接收低电平数据信号~D1、~D2...~D8的预充电激发单元120中节点电容126不放电。节点电容126上的高电压电平接通驱动开关172(导通)。
在所选择的激发群202a-202d中的驱动开关172被设定为导通或不导通后,能量脉冲或电压脉冲被提供在所选择的激发群202a-202d的激发线214a-214d上。具有导通驱动开关172的预充电激发单元120使电流传导经过激发电阻器52以加热墨并且从对应的液滴发生器60喷射墨。
如果激发群202a-202d被接连操作,则一个激发群202a-202d的选择信号SEL1、SEL2...SEL4被用作下一激发群202a-202d的预充电信号PRE1、PRE2...PRE4。这个预充电信号PRE1、PRE2...PRE4在激发群202a-202d的选择信号SEL1、SEL2...SEL4和能量信号FIRE1、FIRE2...FIRE4之前。在这个预充电信号PRE1、PRE2...PRE4之后,数据信号~D1、~D2...~D8在时间上被复用并且经由激发群202a-202d的选择信号SEL1、SEL2...SEL4被存储在激发群202a-202d的被寻址行子群中。激发群202a-202d的能量信号FIRE1、FIRE2...FIRE4中的能量脉冲被提供到所选择的激发群202a-202d以及所选择的行子群中的预充电激发单元120基于所存储的数据信号~D1、~D2...~D8来激发或加热墨。该序列对于下一激发群202a-202d继续,该下一激发群202a-202d已经经由刚发生的选择信号SEL1、SEL2...SEL4被预充电。
图8是图解激发单元阵列200的一个实施例的操作的时序图。接连选择激发群202a-202d以基于数据信号~D1、~D2...~D8(在300处所指示)激励预充电激发单元120。对于每个行子群地址和激发群202a-202d组合,300处的数据信号~D1、~D2...~D8视情况而被改变,如在302处所指示的。304处的地址信号~A1、~A2、...~A7被提供在地址线206a-206g上以从每个激发群202a-202d中寻址一个行子群。对于经过激发群202a-202d的一个循环,304处的地址信号~A1、~A2、...~A7被设定为306处指示的一个地址。在该循环完成之后,304处的地址信号~A1、~A2、...~A7在308处被改变以从每个激发群202a-202d中寻址不同的行子群。304处的地址信号~A1、~A2、...~A7递增经过行子群从而以从1到13且回到1的连续顺序寻址行子群。在其它实施例中,304处的地址信号~A1、~A2、...~A7可以被设定为以任何合适的次序寻址行子群。
在经过激发群202a-202d的循环期间,耦合到FG4202d的选择线212d和耦合到FG1202a的预充电线210a接收SEL4/PRE1信号309,包括SEL4/PRE1信号脉冲310。在一个实施例中,选择线212d和预充电线210a被电耦合在一起以接收相同的信号。在另一个实施例中,选择线212d和预充电线210a未被电耦合在一起但接收类似的信号。
预充电线210a上的310处的SEL4/PRE1信号脉冲对FG1202a中的所有激发单元120预充电。FG1202a中的每个预充电激发单元120的节点电容126被充电至高电压电平。在311处指示的一个行子群SG1-K中的预充电激发单元120的节点电容126被预充电至312处的高电压电平。306处的行子群地址选择子群SG1-K,并且在314处的数据信号集被提供到包括地址选择的行子群SG1-K的所有激发群202a-202d的所有预充电激发单元120中的数据晶体管136。
FG1 202a的选择线212a和FG2 202b的预充电线210b接收SEL1/PRE2信号315,包括SEL1/PRE2信号脉冲316。选择线212a上的SEL1/PRE2信号脉冲316接通FG1 202a中的每个预充电激发单元120中的选择晶体管130。在FG1 202a中的不在地址选择的行子群SG1-K中的所有预充电激发单元120中对节点电容126放电。在地址选择的行子群SG1-K中,如在318处指示的,314处的数据被存储在行子群SG1-K中的驱动开关172的节点电容126中以使驱动开关接通(导通)或关断(不导通)。
预充电线210b上的316处的SEL1/PRE2信号脉冲对FG2 202b中的所有激发单元120预充电。FG2 202b中的每个预充电激发单元120的节点电容126被充电至高电压电平。在319处指示的一个行子群SG2-K中的预充电激发单元120的节点电容126在320处被预充电至高电压电平。306处的行子群地址选择子群SG2-K,并且在328处的数据信号集被提供到包括地址选择的行子群SG2-K的所有激发群202a-202d的所有预充电激发单元120中的数据晶体管136。
激发线214a接收在323处指示的能量信号FIRE1(包括在322处的能量脉冲)以激励FG1 202a中具有导通驱动开关172的预充电激发单元120中的激发电阻器52。在SEL1/PRE2信号脉冲316为高时并且在不导通驱动开关172上的节点电容126正被有效拉低时,FIRE1能量脉冲322变高,如在能量信号FIRE1 323上的324处指示的。在有效拉低该节点电容126时把能量脉冲322切换到高,防止了节点电容126在能量脉冲322变高时通过驱动开关172被不慎充电。SEL1/PRE2信号315变低并且能量脉冲322被提供到FG1 202a达预定时间以加热墨并且通过与导通的预充电激发单元120对应的喷嘴34喷射墨。
FG2 202b的选择线212b和FG3 202c的预充电线210c接收SEL2/PRE3信号325,包括SEL2/PRE3信号脉冲326。在SEL1/PRE2信号脉冲316变低之后且在能量脉冲322为高时,选择线212b上的SEL2/PRE3信号脉冲326接通FG2 202b中的每个预充电激发单元120中的选择晶体管130。在FG2 202b中的不在地址选择的行子群SG2-K中的所有预充电激发单元120上对节点电容126放电。如在330处指示的,用于子群SG2-K的数据信号集328被存储在子群SG2-K的预充电激发单元120中,以使驱动开关172接通(导通)或关断(不导通)。此外,预充电线210c上的SEL2/PRE3信号脉冲对FG3202c中的所有预充电激发单元120进行预充电。
激发线214b接收在331处指示的能量信号FIRE2(包括能量脉冲332)以激励FG2202b中具有导通驱动开关172的预充电激发单元120中的激发电阻器52。在SEL2/PRE3信号脉冲326为高时,FIRE2能量脉冲332变高,如在334处指示的。SEL2/PRE3信号脉冲326变低并且FIRE2能量脉冲332保持高以加热墨并且从对应的液滴发生器60喷射墨。
在SEL2/PRE3信号脉冲326变低后并且在能量脉冲332为高时,SEL3/PRE4信号被提供以选择FG3 202c并预充电FG4 202d。把包括能量脉冲的能量信号提供到FG3 202c的过程继续。
预充电线210d上的SEL3/PRE4信号脉冲对FG4 202d中的所有激发单元120预充电。FG4 202d中的每个预充电激发单元120的节点电容126被充电至高电压电平。在339处指示的一个行子群SG4-K中的预充电激发单元120的节点电容126在341处被预充电至高电压电平。306处的行子群地址选择子群SG4-K,并且数据信号集338被提供到包括地址选择的行子群SG4-K的所有激发群202a-202d的所有预充电激发单元120中的数据晶体管136。
FG4 202d的选择线212d和FG1 202a的预充电线210a接收336处的第二SEL4/PRE1信号脉冲。选择线212d上的第二SEL4/PRE1信号脉冲336接通FG4 202d中的每个预充电激发单元120中的选择晶体管130。在FG4 202d中的不在地址选择的行子群SG4-K中的所有预充电激发单元120中对节点电容126放电。在地址选择的行子群SG4-K中,在340处数据338被存储在每个驱动开关172的节点电容126中以使驱动开关接通或关断。
如342处指示的,预充电线210a上的SEL4/PRE1信号把FG1 202a中的所有激发单元120(包括行子群SG1-K中的激发单元120)中的节点电容126预充电至高电压电平。在地址信号~A1、~A2、...~A7304选择行子群SG1-K、SG2-K等等、直到行子群SG4-K的同时,FG1 202a中的激发单元120被预充电。
激发线214d接收在343处指示的能量信号FIRE4(包括在344处的能量脉冲)以激励FG4 202d中具有导通驱动开关172的预充电激发单元120中的激发电阻器52。在SEL4/PRE1信号脉冲3316为高并且不导通驱动开关172上的节点电容126正被有效拉低时,能量脉冲344变高,如在346处指示的。在有效拉低节点电容126时把能量脉冲344切换到高,防止了节点电容126在能量脉冲344变高时通过驱动开关172被不慎充电。SEL4/PRE1信号脉冲336变低并且能量脉冲344被保持为高长达预定时间以加热墨并且通过与导通的预充电激发单元120对应的喷嘴34喷射墨。
在SEL4/PRE1信号脉冲336变低后并且在能量脉冲344为高时,地址信号~A1、~A2、...~A7304在308处被改变以选择另一组子群SG1-K+1、SG2-K+1,以此类推、直到SG4-K+1。FG1 202a的选择线212a和FG2 202b的预充电线210b接收在348处指示的SEL1/PRE2信号脉冲。选择线212a上的SEL1/PRE2信号脉冲348接通FG1 202a中的每个预充电激发单元120中的选择晶体管130。在FG1 202a中的不在地址选择的子群SG1-K+1中的所有预充电激发单元120中对节点电容126放电。用于行子群SG1-K+1的数据信号集350被存储在子群SG1-K+1的预充电激发单元120中以使驱动开关172接通或关断。预充电线210b上的SEL1/PRE2信号脉冲348对FG2 202b中的所有激发单元120预充电。
激发线214a接收能量脉冲352以激励FG1 202a中具有导通驱动开关172的预充电激发单元120的激发电阻器52。在348处的SEL1/PRE2信号脉冲为高时,能量脉冲352变高。SEL1/PRE2信号脉冲348变低并且能量脉冲352保持高以加热墨并且从对应的液滴发生器60喷射墨。该过程继续直到打印完成为止。
图9是图解打印头管芯40中的地址发生器400的一个实施例的图示。地址发生器400包括移位寄存器402、方向电路404和逻辑阵列406。移位寄存器402通过方向控制线408而电耦合到方向电路404。此外,移位寄存器402通过移位寄存器输出线410a-410m而电耦合到逻辑阵列406。
在下面说明的实施例中,地址发生器400把地址信号提供到激发单元120。在一个实施例中,地址发生器400接收包括控制信号CSYNC和五个定时信号T1-T5的外部信号并且作为响应提供七个地址信号~A1、~A2、...~A7,其中地址信号~A1、~A2、...~A7是如每个信号名称上的前面波浪号所指示的有效低信号。在一个实施例中,定时信号T1-T5被提供在诸如(图7所示的)选择线212a-212d的选择线上。
地址发生器400是控制电路的一个实施例,其被配置成对控制信号(例如CSYNC)做出响应以启动使得能够激活激发单元120的序列(例如正向或反向次序的地址~A1、~A2、...~A7的序列)。
移位寄存器402包括提供十三个移位寄存器输出信号SO1-SO13的十三个移位寄存器单元403a-403m。每个移位寄存器单元403a-403m分别提供移位寄存器输出信号SO1-SO13之一。另外,每个移位寄存器单元403a-403m分别在移位寄存器输出线410a-410m之一上提供移位寄存器输出信号SO1-SO13的对应一个。这十三个移位寄存器单元403a-403m被串联电耦合以提供正向方向和反向方向上的移位。在其它实施例中,移位寄存器402可以包括任何合适数量的移位寄存器单元403以提供任何合适数量的移位寄存器输出信号。
地址发生器400包括接收定时信号T2、T4和T5的电阻器分压网络412、414和416。电阻器分压网络412通过定时信号线418接收定时信号T2并且向下划分(divide down)定时信号T2的电压电平以在第一评估信号线420上提供减小电压电平T2定时信号。电阻器分压网络414通过定时信号线422接收定时信号T4并且向下划分定时信号T4的电压电平以在第二评估信号线424上提供减小的电压电平T4定时信号。电阻器分压网络416通过定时信号线436接收定时信号T5并且向下划分定时信号T5的电压电平以在第四评估信号线428上提供减小电压电平T5定时信号。
移位寄存器402通过控制信号线430接收控制信号CSYNC并且通过方向信号线408接收方向信号。此外,移位寄存器402通过定时信号线432接收定时信号T1以作为第一预充电信号PRE1。通过第一评估信号线420接收减小电压电平T2定时信号作为第一评估信号EVAL1。通过定时信号线434接收定时信号T3作为第二预充电信号PRE2,并且通过第二评估信号线424接收减小电压电平T4定时信号作为第二评估信号EVAL2。
方向电路404通过方向信号线408给移位寄存器402提供方向信号。方向电路404接收控制信号线430上的控制信号CSYNC、定时信号线434上作为第三预充电信号PRE3的定时信号T3、评估信号线424上作为第三评估信号EVAL3的减小电压电平T4定时信号、以及第四评估信号线428上作为第四评估信号EVAL4的减小电压电平T5定时信号。在另一个实施例中,方向电路404接收控制信号线430上的控制信号CSYNC、定时信号线434上作为第三预充电信号PRE3的定时信号T3、作为第三评估信号EVAL3的减小电压电平T5定时信号而不是减小电压电平T4定时信号、以及作为第四评估信号EVAL4的减小电压电平T1定时信号而不是减小电压电平T5定时信号。
逻辑阵列406包括地址线预充电晶体管438a-438g、地址评估晶体管440a-440m、评估防止晶体管442a和442b、以及逻辑评估预充电晶体管444。逻辑阵列406也包括地址晶体管446、448、...470,其解码移位寄存器输出线410a-410m上的移位寄存器输出信号SO1-SO13以提供地址信号~A1、~A2、...~A7。地址晶体管446、448、...470包括地址一晶体管446a和446b到地址十三晶体管470a和470b。
地址线预充电晶体管438a-438g电耦合到T3信号线434和地址线472a-472g。每个地址线预充电晶体管438a-438g的栅极和漏-源通路的一侧电耦合到T3信号线434。每个地址线预充电晶体管438a-438g的漏-源通路的另一侧分别电耦合到地址线472a-472g的对应一个。在一个实施例中,地址线预充电晶体管438a-438g电耦合到T4信号线422而不是T3信号线434,其中T4信号线422电耦合到每个地址线预充电晶体管438a-438g的栅极和漏-源通路的一侧。
每个地址评估晶体管440a-440m的栅极电耦合到逻辑评估信号线474。此外,每个地址评估晶体管440a-440m的漏-源通路的一侧分别电耦合到评估线476a-476m之一,而每个地址评估晶体管440a-440m的漏-源通路的另一侧电耦合到地。逻辑评估预充电晶体管444的栅极和漏-源通路的一侧电耦合到T5信号线436而该漏-源通路的另一侧电耦合到逻辑评估信号线474。
评估防止晶体管442a的栅极电耦合到T3信号线434而评估防止晶体管442b的栅极电耦合到T4信号线422。评估防止晶体管442a和442b中的每个的漏-源通路在一侧电耦合到逻辑评估信号线474而在另一侧电耦合到478处的参考。
地址晶体管446、448、...470的栅极分别经由移位寄存器输出信号线410a-410m被移位寄存器输出信号SO1-SO13驱动。地址晶体管446、448、...470的漏-源通路如下电耦合在地址线472a-472g和评估线476a-476m之间:
地址晶体管 | 耦合在下列线之间 |
446a和446b | 472a-476a和472b-476a |
448a和448b | 472a-476b和472c-476b |
450a和450b | 472a-476c和472d-476c |
452a和452b | 472a-476d和472e-476d |
454a和454b | 472a-476e和472f-476e |
456a和456b | 472a-476f和472g-476f |
458a和458b | 472b-476g和472c-476g |
460a和460b | 472b-476h和472d-476h |
462a和462b | 472b-476i和472e-476i |
464a和464b | 472b-476j和472f-476j |
466a和466b | 472b-476k和472g-476k |
468a和468b | 472c-476l和472d-476l |
470a和470b | 472c-476m和472e-476m |
例如,地址晶体管446a的漏-源通路电耦合在地址线472a和评估线476a之间,而地址晶体管446b的漏-源通路电耦合在地址线472b和评估线476a之间。
移位寄存器输出信号线410a-410m之一上的高电平移位寄存器输出信号SO1-SO13接通对应的地址晶体管446、448、...470。如果经由逻辑评估信号线474上的高电压电平评估信号LEVAL接通地址评估晶体管440a-440m,则导通的地址晶体管446、448、...470有效地把对应的地址线472a-472g拉到低电压电平。
例如,地址一晶体管446a和446b的栅极电耦合到移位寄存器输出信号线410a。移位寄存器输出信号线410a上的高电平移位寄存器输出信号SO1接通地址一晶体管446a和446b。地址评估晶体管440a由逻辑评估信号线474上的高电压电平评估信号LEVAL接通。地址一晶体管446a和地址评估晶体管440a导通以有效地把地址线472a拉到低电压电平,以及地址一晶体管446b和地址评估晶体管440a导通以有效地把地址线472b拉到低电压电平。
移位寄存器402把单个高电压电平输出信号从一个移位寄存器输出信号线410a-410m移位到下一个移位寄存器输出信号线410a-410m。移位寄存器402基于在408处的方向信号以正向方向从移位寄存器输出信号SO1或以反向方向从移位寄存器输出信号SO13移位该单个高电压电平输出信号。
移位寄存器402接收控制线430上的控制信号CSYNC中的控制脉冲和来自定时信号T1-T4的定时脉冲串以把所接收的控制脉冲移位到移位寄存器402中。作为响应,移位寄存器402提供单个高电压电平移位寄存器输出信号SO1或SO13。以低电压电平提供所有其它移位寄存器输出信号SO1-SO13。移位寄存器402接收来自定时信号T1-T4的另一定时脉冲串并且把单个高电压电平输出信号从一个移位寄存器输出信号SO1-SO13移位到下一个移位寄存器输出信号SO1-SO13,其中以低电压电平提供所有其它移位寄存器输出信号SO1-SO13。移位寄存器402接收重复的定时脉冲串并且响应于每个定时脉冲串,移位寄存器402移位单个高电压电平输出信号以提供高达十三个高电压电平移位寄存器输出信号SO1-SO13的串。每个高电压电平移位寄存器输出信号SO1-SO13接通两个地址晶体管446、448、...470以提供地址信号~A1、~A2、...~A7到激发单元120。在对应于十三个移位寄存器输出信号SO1-SO13的十三个地址时隙中提供地址信号~A1、~A2、...~A7。在另一个实施例中,移位寄存器402可以包括任何合适数量的移位寄存器输出信号(诸如十四个)以在任何合适数量的地址时隙(诸如十四个地址时隙)中提供地址信号~A1、~A2、...~A7。
移位寄存器402通过方向信号线408接收来自方向电路404的方向信号。方向信号设置移位寄存器402中的移位方向。移位寄存器402可以被设定为以正向方向从移位寄存器输出信号SO1到移位寄存器输出信号SO13或者以反向方向从移位寄存器输出信号SO13到移位寄存器输出信号SO1移位高电压电平输出信号。
在正向方向上,移位寄存器402接收控制信号CSYNC中的控制脉冲并且提供高电压电平移位寄存器输出信号SO1。以低电压电平提供所有其它移位寄存器输出信号SO2-SO13。移位寄存器402接收下一定时脉冲串并且提供高电压电平移位寄存器输出信号SO2,其中以低电压电平提供所有其它移位寄存器输出信号SO1和SO3-SO13。移位寄存器402接收下一定时脉冲串并且提供高电压电平移位寄存器输出信号SO3,其中以低电压电平提供所有其它移位寄存器输出信号SO1、SO2和SO4-SO13。移位寄存器402继续响应于每个定时脉冲串来移位高电平输出信号,直到且包括提供高电压电平移位寄存器输出信号SO13,其中以低电压电平提供所有其它移位寄存器输出信号SO1-SO12。在提供高电压电平移位寄存器输出信号SO13之后,移位寄存器402接收下一定时脉冲串并且为所有移位寄存器输出信号SO1-SO13提供低电压电平信号。控制信号CSYNC中的另一个控制脉冲被提供以开始或启动移位寄存器402在正向方向上把高电压电平输出信号串从移位寄存器输出信号SO1移位到移位寄存器输出信号SO13。
在反向方向上,移位寄存器402接收控制信号CSYNC中的控制脉冲并且提供高电平移位寄存器输出信号SO13。以低电压电平提供所有其它移位寄存器输出信号SO1-SO12。移位寄存器402接收下一定时脉冲串并且提供高电压电平移位寄存器输出信号SO12,其中以低电压电平提供所有其它移位寄存器输出信号SO1-SO11和SO13。移位寄存器402接收下一定时脉冲串并且提供高电压电平移位寄存器输出信号SO11,其中以低电压电平提供所有其它移位寄存器输出信号SO1-S10、SO12和SO13。移位寄存器402继续响应于每个定时脉冲串来移位高电压电平输出信号,直到且包括提供高电压电平移位寄存器输出信号SO1,其中以低电压电平提供所有其它移位寄存器输出信号SO2-SO13。在提供高电压电平移位寄存器输出信号SO1之后,移位寄存器402接收下一定时脉冲串并且为所有移位寄存器输出信号SO1-SO13提供低电压电平信号。控制信号CSYNC中的另一个控制脉冲被提供以开始或启动移位寄存器402在反向方向上把高电压输出信号串从移位寄存器输出信号SO13移位到移位寄存器输出信号SO1。
方向电路404通过方向信号线408提供两个方向信号以设定移位寄存器402的正向/反向移位方向。方向电路404从定时信号T3-T5接收重复的定时脉冲串。另外,方向电路404接收控制线430上的控制信号CSYNC中的控制脉冲。如果方向电路404接收与定时信号T4中的定时脉冲同时发生(coincident)的控制信号CSYNC中的控制脉冲,则方向电路404提供低电压电平反向方向信号和高电压电平正向方向信号以在正向方向上移位和提供地址。正向方向信号把移位寄存器402设定为在正向方向上从移位寄存器输出信号SO1移位到移位寄存器输出信号SO13。如果方向电路404未接收与定时信号T4中的定时脉冲同时发生的控制脉冲,则方向电路404提供低电压电平正向方向信号和高电压电平反向方向信号以在反向方向上移位和提供地址。反向方向信号把移位寄存器402设定为在反向方向上从移位寄存器输出信号SO13移位到移位寄存器输出信号SO1。
逻辑阵列406接收移位寄存器输出信号线410a-410m上的移位寄存器输出信号SO1-SO13以及来自定时信号线434、422和436上的定时信号T3-T5的定时脉冲。响应于移位寄存器输出信号SO1-SO13中的单个高电压电平输出信号和来自定时信号T3-T5的定时脉冲,逻辑阵列406提供七个地址信号~A1、~A2、...~A7当中的两个低电压电平地址信号。
逻辑阵列406接收来自定时信号T3的定时脉冲,该定时脉冲接通评估防止晶体管442a以把评估信号线474拉到低电压电平并且关断地址评估晶体管440a-440m。此外,来自定时信号T3的定时脉冲通过地址线预充电晶体管438a-438g把地址线472a-472g充电至高电压电平。在一个实施例中,来自定时信号T3的定时脉冲由来自定时信号T4的定时脉冲替换以通过地址线预充电晶体管438a-438g把地址线472a-472g充电至高电压电平。
来自定时信号T4的定时脉冲接通评估防止晶体管442b以把评估信号线474拉到低电压电平并且关断地址评估晶体管440a-440m。移位寄存器输出信号SO1-SO13在来自定时信号T4的定时脉冲期间固定于有效输出信号,并且移位寄存器输出信号SO1-SO13中的单个高电压电平输出信号被提供到逻辑阵列406中的两个地址晶体管446、448、...470的栅极。来自定时信号T5的定时脉冲把评估信号线474充电至高电压电平以接通地址评估晶体管440a-440m。在接通地址评估晶体管440a-440m时,逻辑阵列406中的接收高电压电平移位寄存器输出信号SO1-SO13的两个地址晶体管446、448、...470导通以放电对应的地址线472a-472g。所述对应的地址线472a-472g通过导通的地址晶体管446、448、...470和导通的地址评估晶体管440a-440m之一而被有效地拉低。其它地址线472a-472g保持充电至高电压电平。
逻辑阵列406在每个地址时隙中提供七个地址信号~A1、~A2、...~A7当中的两个低电压电平地址信号。如果移位寄存器输出信号SO1处于高电压电平,则地址一晶体管446a和446b导通以把地址线472a和472b拉到低电压电平并且提供有效低地址信号~A1和~A2,对于每个移位寄存器输出信号SO2-SO13以此类推。在下列表格中阐述了针对十三个地址时隙中的每个的有效低地址信号~A1、~A2、...~A7:
地址 | 有效低地址信号 |
1 | ~A1和~A2 |
2 | ~A1和~A3 |
3 | ~A1和~A4 |
4 | ~A1和~A5 |
5 | ~A1和~A6 |
6 | ~A1和~A7 |
7 | ~A2和~A3 |
8 | ~A2和~A4 |
9 | ~A2和~A5 |
10 | ~A2和~A6 |
11 | ~A2和~A7 |
12 | ~A3和~A4 |
13 | ~A3和~A5 |
在另一个实施例中,逻辑阵列406可以为十三个地址时隙中的每个提供有效地址信号~A1、~A2、...~A7,如下列表格所阐述的:
地址 | 有效低地址信号 |
1 | ~A1和~A3 |
2 | ~A1和~A4 |
3 | ~A1和~A5 |
4 | ~A1和~A6 |
5 | ~A2和~A4 |
6 | ~A2和~A5 |
7 | ~A2和~A6 |
8 | ~A2和~A7 |
9 | ~A3和~A5 |
10 | ~A3和~A6 |
11 | ~A3和~A7 |
12 | ~A4和~A6 |
13 | ~A4和~A7 |
此外,在其它实施例中,逻辑阵列406可以包括地址晶体管,所述地址晶体管为每个高电压电平输出信号SO1-SO13提供任何合适数量的低电压电平地址信号~A1、~A2、...~A7且以任何合适的低电压电平地址信号~A1、~A2、...~A7序列提供。另外,在其它实施例中,逻辑阵列406可以包括任何合适数量的地址线从而在任何合适数量的地址时隙中提供任何合适数量的地址信号。
在操作中,从定时信号T1-T5提供重复的五个定时脉冲的串。每个定时信号T1-T5提供五个定时脉冲的每个串中的一个定时脉冲。来自定时信号T1的定时脉冲后面是来自定时信号T2的定时脉冲,来自定时信号T2的定时脉冲后面是来自定时信号T3的定时脉冲,来自定时信号T3的定时脉冲后面是来自定时信号T4的定时脉冲,来自定时信号T4的定时脉冲后面是来自定时信号T5的定时脉冲。该五个定时脉冲的串以重复的五个定时脉冲串进行重复。
在五个定时脉冲的一个串中,方向电路404在第三预充电信号PRE3中接收来自定时信号T3的定时脉冲,其将正向和反向方向线408两者充电至高电压电平。方向电路404在第三评估信号EVAL3中接收来自定时信号T4的减小电压电平定时脉冲。如果方向电路404在控制信号CSYNC中接收与在第三评估信号EVAL3中来自定时信号T4的减小电压电平定时脉冲同时发生(同时)的控制脉冲,则方向电路404放电反向方向线408。如果方向电路404接收与在第三评估信号EVAL3中来自定时信号T4的减小电压电平定时脉冲同时发生的低电压电平控制信号CSYNC,则反向方向线408保持充电至高电压电平。
接着,方向电路404在第四评估信号EVAL4中接收来自定时信号T5的减小电压电平定时脉冲。如果反向方向线408被放电,则正向方向线408保持充电至高电压电平并且方向线408上的信号电平把移位寄存器402设置为在正向方向上移位。如果反向方向线408被充电,则正向方向线408放电至低电压电平并且方向线408上的信号电平把移位寄存器402设置为在反向方向上移位。在五个定时脉冲的每个串期间设定方向线408上的方向信号。
在五个定时脉冲的一个串中设定方向并且可以在五个定时脉冲的下一串中启动移位寄存器402。为了启动移位寄存器402,移位寄存器402在第一预充电信号PRE1中接收来自定时信号T1的定时脉冲。第一预充电信号PRE1中的定时脉冲预充电在十三个移位寄存器单元403a-403m的每一个中的内部节点。移位寄存器402在第一评估信号EVAL1中接收来自定时信号T2的减小电压电平定时脉冲。如果移位寄存器402接收与第一评估信号EVAL1中的定时脉冲同时发生的控制信号CSYNC中的控制脉冲,则移位寄存器402放电十三个移位寄存器单元之一的内部节点以在放电的内部节点处提供低电压电平。如果与第一评估信号EVAL1中的定时脉冲同时发生的控制信号CSYNC保持在低电压电平,则十三个移位寄存器单元的每个中的内部节点保持在高电压电平。
移位寄存器402在第二预充电信号PRE2中接收来自定时信号T3的定时脉冲。第二预充电信号PRE2中的定时脉冲预充电十三个移位寄存器输出线410a-410m中的每个以提供高电压电平移位寄存器输出信号SO1-SO13。移位寄存器402在第二评估信号EVAL2中接收来自定时信号T4的减小电压电平定时脉冲。如果诸如在接收与第一评估信号EVAL1中的定时脉冲同时发生的来自控制信号CSYNC的控制脉冲后,移位寄存器单元403中的内部节点处在低电压电平,则移位寄存器402将移位寄存器输出信号SO1-SO13维持在高电压电平。如果移位寄存器单元403中的内部节点处在高电压电平(诸如在所有其它移位寄存器单元403中),则移位寄存器402放电移位寄存器输出线410a-410m以提供低电压电平移位寄存器输出信号SO1-SO13。在五个定时脉冲的一个串中启动移位寄存器402。移位寄存器输出信号SO1-SO13在第二评估信号EVAL2中的来自定时信号T4的定时脉冲期间变成有效并且保持有效直到五个定时脉冲的下一串中来自定时信号T3的定时脉冲为止。在五个定时脉冲的每个后续串中,移位寄存器402把高电压电平移位寄存器输出信号SO1-SO13从一个移位寄存器单元403移位到下一个移位寄存器单元403。
逻辑阵列406接收移位寄存器输出信号SO1-SO13。在一个实施例中,逻辑阵列406接收来自定时信号T3的定时脉冲以预充电地址线472a-472g并且关断地址评估晶体管440a-440m。在一个实施例中,逻辑阵列406接收来自定时信号T3的定时脉冲以关断地址评估晶体管440a-440m并且接收来自定时信号T4的定时脉冲以预充电地址线472a-472m。
当移位寄存器输出信号SO1-SO13固定于有效的移位寄存器输出信号SO1-SO13时,逻辑阵列406接收来自定时信号T4的定时脉冲以关断地址评估晶体管440a-440m。如果启动移位寄存器402,则在来自定时信号T4的定时脉冲之后一个移位寄存器输出信号SO1-SO13保持在高电压电平。逻辑阵列406接收来自定时信号T5的定时脉冲以充电评估信号线474并且接通地址评估晶体管440a-440m。接收高电压电平移位寄存器输出信号SO1-SO13的地址晶体管446、448、...470被接通以把七个地址线472a-472g中的两个拉到低电压电平。地址信号~A1、~A2、...~A7中的这两个低电压电平地址信号被用来使得能够激活激发单元120和激发单元子群。地址信号~A1、~A2、...~A7在来自定时信号T5的定时脉冲期间变成有效并且保持有效直到五个定时脉冲的下一串中来自定时信号T3的定时脉冲为止。
如果移位寄存器402未被启动,则所有移位寄存器输出线410a-410m被放电以提供低电压电平移位寄存器输出信号SO1-SO13。低电压电平移位寄存器输出信号SO1-SO13关断地址晶体管446、448、...470并且地址线472a-472g保持充电以提供高电压电平地址信号~A1、~A2、...~A7。高电压电平地址信号~A1、~A2、...~A7防止激发单元120和激发单元子群被使得能够激活。
图10是图解移位寄存器402中的一个移位寄存器单元403a的图示。移位寄存器402包括提供十三个移位寄存器输出信号SO1-SO13的十三个移位寄存器单元403a-403m。每个移位寄存器单元403a-403m提供移位寄存器输出信号SO1-SO13之一并且每个移位寄存器单元403a-403m类似于移位寄存器单元403a。这十三个移位寄存器单元403被串联电耦合以提供正向和反向方向上的移位。在其它实施例中,移位寄存器402可以包括任何合适数量的移位寄存器单元403以提供任何合适数量的移位寄存器输出信号。
移位寄存器单元403a包括以虚线在500处指示的作为输入级的第一级和以虚线在502处指示的作为输出级的第二级。第一级500包括第一预充电晶体管504、第一评估晶体管506、正向输入晶体管508、反向输入晶体管510、正向方向晶体管512和反向方向晶体管514。第二级502包括第二预充电晶体管516、第二评估晶体管518和内部节点晶体管520。
在第一级500中,第一预充电晶体管504的栅极和漏-源通路的一侧电耦合到定时信号线432,该定时信号线432提供定时信号T1到移位寄存器402以作为第一预充电信号PRE1。第一预充电晶体管504的漏-源通路的另一侧通过内部节点线522电耦合到内部节点晶体管520的栅极并电耦合到第一评估晶体管506的漏-源通路的一侧。内部节点线522把级500和502之间的移位寄存器内部节点信号SN1提供到内部节点晶体管520的栅极。
第一评估晶体管506的栅极电耦合到第一评估信号线420,该第一评估信号线420提供减小电压电平T2定时信号到移位寄存器402以作为第一评估信号EVAL1。第一评估晶体管506的漏-源通路的另一侧通过内部通路524而电耦合到正向输入晶体管508的漏-源通路的一侧和反向输入晶体管510的漏-源通路的一侧。
正向输入晶体管508的漏-源通路的另一侧在526处电耦合到正向方向晶体管512的漏-源通路的一侧,并且反向输入晶体管510的漏-源通路的另一侧在528处电耦合到反向方向晶体管514的漏-源通路的一侧。反向方向晶体管514和正向方向晶体管512的漏-源通路的另一侧电在530处耦合到参考(诸如地)。
正向方向晶体管512的栅极电耦合到从方向电路404接收正向方向信号DIRF的方向线408a。反向方向晶体管514的栅极电耦合到从方向电路404接收反向方向信号DIRR的方向线408b。
在第二级502中,第二预充电晶体管516的栅极和漏-源通路的一侧电耦合到定时信号线434,该定时信号线434提供定时信号T3到移位寄存器402以作为第二预充电信号PRE2。第二预充电晶体管516的漏-源通路的另一侧电耦合到第二评估晶体管518的漏-源通路的一侧并且电耦合到移位寄存器输出线410a。第二评估晶体管518的漏-源通路的另一侧在532处电耦合到内部节点晶体管520的漏-源通路的一侧,并且第二评估晶体管518的栅极电耦合到第二评估信号线424以提供减小电压电平T4定时信号到移位寄存器402以作为第二评估信号EVAL2。内部节点晶体管520的栅极电耦合到内部节点线522并且内部节点晶体管520的漏-源通路的另一侧在534处电耦合到诸如地的参考。内部节点晶体管520的栅极包括在536处用于存储移位寄存器单元内部节点信号SN1的电容。移位寄存器输出信号线410a包括在538处用于存储移位寄存器输出信号SO1的电容。
在十三个移位寄存器单元403的串中的每个移位寄存器单元403a-403m类似于移位寄存器单元403a。每个移位寄存器单元403a-403m中的正向方向晶体管508的栅极电耦合到控制线430或移位寄存器输出线410a-410l之一以在正向方向上移位。每个移位寄存器单元403a-403m中的反向方向晶体管510的栅极电耦合到控制线430或移位寄存器输出线410b-410m之一以在反向方向上移位。除了移位寄存器输出信号线410a和410m之外,移位寄存器输出信号线410电耦合到一个正向晶体管508和一个反向晶体管510。移位寄存器输出信号线410a电耦合到移位寄存器单元403b中的正向方向晶体管508但不耦合到反向方向晶体管510。移位寄存器输出信号线410m电耦合到移位寄存器单元403l中的反向方向晶体管510但不耦合到正向方向晶体管508。
当移位寄存器402在正向方向上移位时,移位寄存器单元403a是十三个移位寄存器单元403a-403m的串中的第一移位寄存器单元。移位寄存器单元403a中的正向输入晶体管508的栅极电耦合到控制信号线430以接收控制信号CSYNC。每个其它移位寄存器单元403b-403m中的正向输入晶体管的栅极被电耦合以接收前面的移位寄存器输出信号。例如,第二移位寄存器单元403b中的正向输入晶体管的栅极电耦合到移位寄存器输出线410a以接收移位寄存器输出信号SO1,以此类推,直到且包括电耦合到移位寄存器输出线410l以接收移位寄存器输出信号SO12的第十三移位寄存器单元403m中的正向输入晶体管的栅极。
当移位寄存器402在反向方向上移位时,移位寄存器单元403m是十三个移位寄存器单元403a-403m的串中的第一移位寄存器单元。移位寄存器单元403m的反向输入晶体管的栅极电耦合到控制信号线430以接收控制信号CSYNC。每个其它移位寄存器单元403a-403l中的反向输入晶体管的栅极被电耦合以接收后面的移位寄存器输出信号。例如,移位寄存器单元4031的反向输入晶体管的栅极电耦合到移位寄存器输出线410m以接收移位寄存器输出信号SO13,以此类推,直到且包括电耦合到移位寄存器输出线410b以接收移位寄存器输出信号SO2的移位寄存器单元403a中的反向输入晶体管510的栅极。移位寄存器输出线410a-410m也电耦合到逻辑阵列406。
移位寄存器402接收与第一评估信号EVAL1的减小电压电平T2定时信号中的定时脉冲同时发生的控制信号CSYNC中的控制脉冲并且提供单个高电压电平移位寄存器输出信号SO1或SO13。如上所述且下面详细说明的,移位寄存器402的移位方向是响应于方向信号DIRF和DIRR设定的,所述方向信号是基于430处的控制信号CSYNC在定时信号T3-T5的定时脉冲期间生成的。如果移位寄存器402在正向方向上移位,则移位寄存器402响应于控制脉冲和定时信号T 1-T4上的定时脉冲而把移位寄存器输出线410a和移位寄存器输出信号SO1设定为高电压电平。如果移位寄存器402在反向方向上移位,则移位寄存器402响应于控制脉冲和定时信号T1-T4中的定时脉冲而把移位寄存器输出线410m和移位寄存器输出信号SO13设定为高电压电平。响应于定时信号T1-T4中的定时脉冲,通过移位寄存器402把高电压电平输出信号SO1或SO13从一个移位寄存器单元403移位到下一个移位寄存器单元403。
移位寄存器402在控制脉冲中移位并且使用两个预充电操作和两个评估操作把单个高电平输出信号从一个移位寄存器单元403移位到下一个移位寄存器单元403。每个移位寄存器单元403的第一级500接收正向方向信号DIRF和反向方向信号DIRR。此外,每个移位寄存器403的第一级500接收正向移位寄存器输入信号SIF和反向移位寄存器输入信号SIR。移位寄存器402中的所有移位寄存器单元403被设定为在相同的方向上且在定时信号T1-T4中接收定时脉冲的同时进行移位。
每个移位寄存器单元403的第一级500在正向移位寄存器输入信号SIF或反向移位寄存器输入信号SIR中移位。所选择的移位寄存器输入信号SIF或SIR的电压电平被提供为移位寄存器输出信号SO1-SO13。每个移位寄存器单元403的第一级500在来自定时信号T1的定时脉冲期间预充电内部节点线522并且在来自定时信号T2的定时脉冲期间评估所选择的移位寄存器输入信号SIF或SIR。每个移位寄存器单元403的第二级502在来自定时信号T3的定时脉冲期间预充电移位寄存器输出线410a-410m并且在来自定时信号T4的定时脉冲期间评估内部节点信号SN(例如SN1)。
方向信号DIRF和DIRR设定移位寄存器402中的移位寄存器单元403a和所有其它移位寄存器单元403中的正向/反向移位方向。如果正向方向信号DIRF处于高电压电平且反向方向信号DIRR处于低电压电平,则移位寄存器402在正向方向上移位。如果反向方向信号DIRR处于高电压电平且正向方向信号DIRF处于低电压电平,则移位寄存器402在反向方向上移位。
在正向方向上对移位寄存器单元403a移位的操作中,正向方向信号DIRF被设定为高电压电平并且反向方向信号DIRR被设定为低电压电平。高电压电平正向方向信号DIRF接通正向方向晶体管512,而低电压电平反向方向信号DIRR关断反向方向晶体管514。来自定时信号T1的定时脉冲在第一预充电信号PRE1中被提供到移位寄存器402以通过第一预充电晶体管504把内部节点线522充电至高电压电平。接着,来自定时信号T2的定时脉冲被提供到电阻器分压网络412并且减小电压电平T2定时脉冲在第一评估信号EVAL1中被提供到移位寄存器402。第一评估信号EVAL1中的定时脉冲接通第一评估晶体管506。如果正向移位寄存器输入信号SIF处于高电压电平,则正向输入晶体管508被接通并且由于正向方向晶体管512已经接通,内部节点线522被放电以提供低电压电平内部节点信号SN1。内部节点线522通过第一评估晶体管506、正向输入晶体管508和正向方向晶体管512被放电。如果正向移位寄存器输入信号SIF处于低电压电平,则正向输入晶体管508被关断并且内部节点线522保持充电以提供高电压电平内部节点信号SN1。反向移位寄存器输入信号SIR控制反向输入晶体管510。然而,反向方向晶体管514被关断以使得不能通过反向输入晶体管510放电内部节点线522。
内部节点线522上的内部节点信号SN1控制内部节点晶体管520。低电压电平内部节点信号SN1关断内部节点晶体管520而高电压电平内部节点信号SN1接通内部节点晶体管520。
来自定时信号T3的定时脉冲被提供到移位寄存器402以作为第二预充电信号PRE2,该第二预充电信号PRE2通过第二预充电晶体管516把移位寄存器输出线410a充电至高电压电平。接着,来自定时信号T4的定时脉冲被提供到电阻器分压网络414并且减小电压电平T4定时脉冲被提供到移位寄存器402以作为第二评估信号EVAL2。第二评估信号EVAL2中的定时脉冲接通第二评估晶体管518。如果内部节点晶体管520关断,则移位寄存器输出线410a保持充电至高电压电平。如果内部节点晶体管520接通,则移位寄存器输出线410a被放电至低电压电平。移位寄存器输出信号SO1是与内部节点信号SN1相反的高/低,该内部节点信号SN1是与正向移位寄存器输入信号SIF相反的高/低。因而,正向移位寄存器输入信号SIF的电平被移位到移位寄存器输出信号SO1。
在移位寄存器单元403a中,正向移位寄存器输入信号SIF是控制线430上的控制信号CSYNC。为了把内部节点522放电至低电压电平,与第一评估信号EVAL1中的定时脉冲同时地提供控制信号CSYNC中的控制脉冲。与来自定时信号T2的定时脉冲同时发生的控制信号CSYNC中的控制脉冲启动移位寄存器402以在正向方向上移位。
在反向方向上对移位寄存器单元403a移位的操作中,正向方向信号DIRF被设定为低电压电平并且反向方向信号DIRR被设定为高电压电平。低电压电平正向方向信号DIRF关断正向方向晶体管512,而高电压电平反向方向信号DIRR接通反向方向晶体管514。来自定时信号T1的定时脉冲被提供在第一预充电信号PRE1中以通过第一预充电晶体管504把内部节点线522充电至高电压电平。接着,来自定时信号T2的定时脉冲被提供到电阻器分压网络412并且减小电压电平T2定时脉冲被提供在第一评估信号EVAL1中。第一评估信号EVAL1中的定时脉冲接通第一评估晶体管506。如果反向移位寄存器输入信号SIR处于高电压电平,则反向输入晶体管510被接通并且由于反向方向晶体管514已经接通,内部节点线522被放电以提供低电压电平内部节点信号SN1。内部节点线522通过第一评估晶体管506、反向输入晶体管510和反向方向晶体管514被放电。如果反向移位寄存器输入信号SIR处于低电压电平,则反向输入晶体管510被关断并且内部节点线522保持充电以提供高电压电平内部节点信号SN1。正向移位寄存器输入信号SIF控制正向输入晶体管508。然而,正向方向晶体管512被关断以使得不能通过正向输入晶体管508放电内部节点线522。
来自定时信号T3的定时脉冲被提供在第二预充电信号PRE2中,该第二预充电信号PRE2通过第二预充电晶体管516把移位寄存器输出线410a充电至高电压电平。接着,来自定时信号T4的定时脉冲被提供到电阻器分压网络414并且减小电压电平T4定时脉冲被提供在第二评估信号EVAL2中。第二评估信号EVAL2中的定时脉冲接通第二评估晶体管518。如果内部节点晶体管520关断,则移位寄存器输出线410a保持充电至高电压电平。如果内部节点晶体管520接通,则移位寄存器输出线410a被放电至低电压电平。移位寄存器输出信号SO1是与内部节点信号SN1相反的高/低,该内部节点信号SN1是与反向移位寄存器输入信号SIR相反的高/低。因而,反向移位寄存器输入信号SIR的电平被移位到移位寄存器输出信号SO1。
在移位寄存器单元403a中,反向移位寄存器输入信号SIR是移位寄存器输出线410b上的移位寄存器输出信号SO2。在移位寄存器单元403m中,反向移位寄存器输入信号SIR是控制线430上的控制信号CSYNC。为了把移位寄存器单元403m中的内部节点线522放电至低电压电平,控制信号CSYNC中的控制脉冲与第一评估信号EVAL1中的定时脉冲同时地被提供。与来自定时信号T2的定时脉冲同时发生的控制信号CSYNC中的控制脉冲启动移位寄存器402以在反向方向上从移位寄存器单元403m向移位寄存器单元403a移位。
图11是图解方向电路404的一个实施例的图示。方向电路404包括反向方向信号级550和正向方向信号级552。反向方向信号级550包括预充电晶体管554、评估晶体管556和控制晶体管558。正向方向信号级552包括预充电晶体管560、评估晶体管562和控制晶体管564。
预充电晶体管554的栅极和漏-源通路的一侧电耦合到定时信号线434。该定时信号线434提供定时信号T3到方向电路404以作为第三预充电信号PRE3。预充电晶体管554的漏-源通路的另一侧经由方向信号线408b电耦合到评估晶体管556的漏-源通路的一侧。方向信号线408b提供反向方向信号DIRR到每个移位寄存器单元中的反向方向晶体管的栅极——类似于图10的移位寄存器单元403a中的反向方向晶体管514的栅极。评估晶体管556的栅极电耦合到评估信号线424,该评估信号线424提供减小电压电平T4定时信号到方向电路404以作为第三评估信号EVAL3。评估晶体管556的漏-源通路的另一侧在566处电耦合到控制晶体管558的漏-源通路。控制晶体管558的漏-源通路也在568处电耦合到诸如地的参考。控制晶体管558的栅极电耦合到控制线430以接收控制信号CSYNC。
预充电晶体管560的栅极和漏-源通路的一侧电耦合到定时信号线434。预充电晶体管560的漏-源通路的另一侧经由方向信号线408a电耦合到评估晶体管562的漏-源通路的一侧。方向信号线408a提供正向方向信号DIRF到每个移位寄存器单元中的正向方向晶体管的栅极——类似于图10的移位寄存器单元403a中的正向方向晶体管512的栅极。评估晶体管562的栅极电耦合到评估信号线428,该评估信号线428提供减小电压电平T5定时信号到方向电路404以作为第四评估信号EVAL4。评估晶体管562的漏-源通路的另一侧在570处电耦合到控制晶体管564的漏-源通路。控制晶体管564的漏-源通路也在572处电耦合到诸如地的参考。控制晶体管564的栅极电耦合到方向信号线408b以接收反向方向信号DIRR。
方向信号DIRF和DIRR设定移位寄存器402中的移位方向。如果正向方向信号DIRF被设定为高电压电平且反向方向信号DIRR被设定为低电压电平,则诸如正向方向晶体管512的正向方向晶体管被接通并且诸如反向方向晶体管514的反向方向晶体管被关断并且移位寄存器402在正向方向上移位。如果正向方向信号DIRF被设定为低电压电平且反向方向信号DIRR被设定为高电压电平,则诸如正向方向晶体管512的正向方向晶体管被关断并且诸如反向方向晶体管514的反向方向晶体管被接通并且移位寄存器402在反向方向上移位。方向信号DIRF和DIRR是在定时信号T3、T4和T5的定时脉冲期间设定的。
在操作中,定时信号线434在第三预充电信号PRE3中把定时信号T3中的定时脉冲提供到方向电路404。第三预充电信号PRE3中的定时脉冲把正向方向信号线408a和反向方向信号线408b充电至高电压电平。定时信号T4中的定时脉冲被提供到电阻器分压网络414,该电阻器分压网络414在第三评估信号EVAL3中把减小电压电平T4定时脉冲提供到方向电路404。第三评估信号EVAL3中的定时脉冲接通评估晶体管556。如果控制信号CSYNC中的控制脉冲与第三评估信号EVAL3中的定时脉冲被提供到评估晶体管556同时地被提供到控制晶体管558的栅极,则反向方向信号线408b放电至低电压电平。如果在第三评估信号EVAL3中的定时脉冲被提供到评估晶体管556时控制信号CSYNC保持在低电压电平,则反向方向信号线408b保持充电至高电压电平。
定时信号T5中的定时脉冲被提供到电阻器分压网络416,该电阻器分压网络416在第四评估信号EVAL4中把减小电压电平T5定时脉冲提供到方向电路404。第四评估信号EVAL4中的定时脉冲接通评估晶体管562。如果反向方向信号DIRR处于高电压电平,则正向方向信号线408a放电至低电压电平。如果反向方向信号DIRR处于低电压电平,则正向方向信号线408a保持充电至高电压电平。方向信号DIRF和DIRR在定时信号T1和T2中的定时脉冲期间保持有效,直到定时信号T3中的下一定时脉冲为止。
在另一个实施例中,预充电晶体管554的栅极和漏-源通路的一侧以及预充电晶体管560的栅极和漏-源通路的一侧电耦合到定时信号线422而不是耦合到提供定时信号T3的定时信号线434,其中该定时信号线422提供定时信号T4到方向电路404以作为第三预充电信号PRE3。评估晶体管556的栅极电耦合到评估信号线428而不是耦合到提供减小电压电平T4定时信号的评估信号线424,其中该评估信号线428提供减小电压电平T5定时信号到方向电路404以作为第三评估信号EVAL3。此外,评估晶体管562的栅极电耦合到提供减小电压电平T1定时信号到方向电路404以作为第四评估信号EVAL4的评估信号线,而不是耦合到提供减小电压电平T5定时信号的评估信号线428。方向信号DIRF和DIRR是在定时信号T4、T5和T1的定时脉冲期间设定的。
在操作中,定时信号线422在第三预充电信号PRE3中把定时信号T4中的定时脉冲提供到方向电路404。第三预充电信号PRE3中的定时脉冲把正向方向信号线408a和反向方向信号线408b充电至高电压电平。定时信号T5中的定时脉冲被提供到电阻器分压网络416,该电阻器分压网络416在第三评估信号EVAL3中把减小电压电平T5定时脉冲提供到方向电路404。第三评估信号EVAL3中的定时脉冲接通评估晶体管556。如果控制信号CSYNC中的控制脉冲与第三评估信号EVAL3中的定时脉冲被提供到评估晶体管556同时地被提供到控制晶体管558的栅极,则反向方向信号线408b放电至低电压电平。如果在第三评估信号EVAL3中的定时脉冲被提供到评估晶体管556时控制信号CSYNC保持在低电压电平,则反向方向信号线408b保持充电至高电压电平。
定时信号T1中的定时脉冲被提供到电阻器分压网络,该电阻器分压网络在第四评估信号EVAL4中把减小电压电平T1定时脉冲提供到方向电路404。第四评估信号EVAL4中的定时脉冲接通评估晶体管562。如果反向方向信号DIRR处于高电压电平,则正向方向信号线408a放电至低电压电平。如果反向方向信号DIRR处于低电压电平,则正向方向信号线408a保持充电至高电压电平。方向信号DIRF和DIRR在定时信号T2和T3的定时脉冲期间保持有效,直到定时信号T4的下一定时脉冲为止。
图12是图解地址发生器400的一个实施例的操作的表格。地址发生器400接收从600处的定时信号T1-T5提供的五个定时脉冲的重复串。每个定时信号T1-T5提供五个定时脉冲的每个串中的一个定时脉冲。来自602处的定时信号T1的定时脉冲后面是来自604处的定时信号T2的定时脉冲,来自604处的定时信号T2的定时脉冲后面是来自606处的定时信号T3的定时脉冲,来自606处的定时信号T3的定时脉冲后面是来自608处的定时信号T4的定时脉冲,来自608处的定时信号T4的定时脉冲后面是来自610处的定时信号T5的定时脉冲。从来自612处的定时信号T1的定时脉冲开始、后面是来自614处的定时信号T2的定时脉冲、以此类推,来重复五个定时脉冲的串。
为了启动移位寄存器402,移位寄存器402在第一预充电信号PRE1中接收来自602处的定时信号T1的定时脉冲。在616处,这预充电十三个移位寄存器单元403a-403m的每个中的内部节点SN。接着,在618处移位寄存器402在第一评估信号EVAL1中接收来自604处的定时信号T2的减小电压电平定时脉冲以确定内部节点SN。如果移位寄存器402接收与第一评估信号EVAL1中的定时脉冲同时发生的620处的控制信号CSYNC中的控制脉冲,则移位寄存器402在618处放电第一移位寄存器单元403a或最后移位寄存器单元403m的内部节点SN以在放电的内部节点SN处提供低电压电平。如果方向信号DIRR和DIRF设定正向方向则放电第一移位寄存器单元403a的内部节点SN,而如果方向信号DIRR和DIRF设定反向方向则放电最后移位寄存器单元403m的内部节点SN。如果与第一评估信号EVAL1中的定时脉冲同时发生的620处的控制信号CSYNC保持在低电压电平,则十三个移位寄存器单元的每个中的内部节点SN在618处保持在高电压电平。
移位寄存器402在第二预充电信号PRE2中接收来自606处的定时信号T3的定时脉冲,在622处该第二预充电信号PRE2预充电十三个移位寄存器输出线410a-410m的每个以提供高电压电平移位寄存器输出信号SO1-SO13。移位寄存器402在第二评估信号EVAL2中接收来自608处的定时信号T4的减小电压电平定时脉冲。如果诸如在接收与第一评估信号EVAL1中的定时脉冲同时发生的来自620处的控制信号CSYNC的控制脉冲之后,移位寄存器单元403中的内部节点处于低电压电平,则在624处移位寄存器402把移位寄存器输出信号SO1-SO13维持在高电压电平。如果移位寄存器单元403中的内部节点处在高电压电平(诸如在所有其它移位寄存器单元403中),则在624处移位寄存器402放电移位寄存器输出线410a-410m以提供低电压电平移位寄存器输出信号SO1-SO13。在五个定时脉冲的一个串中启动移位寄存器402并且624处的移位寄存器输出信号SO1-SO13在来自608处的定时信号T4的定时脉冲期间变成有效并且保持有效直到五个定时脉冲的下一串中来自定时信号T3的定时脉冲为止。
在来自600处的定时信号T1-T5的五个定时脉冲的每个后续串中,移位寄存器402把高电压电平移位寄存器输出信号SO1-SO13从一个移位寄存器单元403移位到下一个移位寄存器单元403。五个定时脉冲的下一串始于移位寄存器402在第一预充电信号PRE1中接收来自612处的定时信号T1的定时脉冲。在626处,这预充电十三个移位寄存器单元403a-403m的每个中的内部节点SN。接着,在628处移位寄存器402在第一评估信号EVAL1中接收来自614处的定时信号T2的减小电压电平定时脉冲以确定内部节点SN。正向移位寄存器输入信号SIF或反向移位寄存器输入信号SIR基于方向信号DIRR和DIRF被移位到每个移位寄存器单元403中。如先前说明地继续预充电和评估。
逻辑阵列406接收来自606处的定时信号T3的定时脉冲以在630处预充电地址线472a-472g并且关断地址评估晶体管440a-440m。在另一个实施例中,逻辑阵列406接收来自606处的定时信号T3的定时脉冲以关断地址评估晶体管440a-440m并且接收来自608处的定时信号T4的定时脉冲以预充电地址线472a-472m。
逻辑阵列406接收移位寄存器输出信号SO1-SO13和来自608处的定时信号T4的定时脉冲,所述定时脉冲在移位寄存器输出信号SO1-SO13固定于有效的移位寄存器输出信号SO1-SO13时关断地址评估晶体管440a-440m。如果启动移位寄存器402,则在来自608处的定时信号T4的定时脉冲之后,一个移位寄存器输出信号SO1-SO13保持在高电压电平。逻辑阵列406接收来自610处的定时信号T5的定时脉冲以在632处评估地址信号~A1、~A2、...~A7。来自610处的定时信号T5的定时脉冲充电评估信号线474并且接通地址评估晶体管440a-440m。接收高电压电平移位寄存器输出信号SO1-SO13的地址晶体管446、448、...470被接通以把七个地址线472a-472g的两个拉到低电压电平。地址信号~A1、~A2、...~A7中的两个低电压电平地址信号被用来使得能够激活激发单元120和激发单元子群。地址信号~A1、~A2、...~A7在来自610处的定时信号T5的定时脉冲期间变成有效并且在612处的定时信号T1和614处的定时信号T2的定时脉冲期间在634和636保持有效。地址信号~A1、~A2、...~A7保持有效直到来自定时信号T3的定时脉冲为止,来自定时信号T3的定时脉冲跟在614处的定时信号T2中的定时脉冲之后。
如果移位寄存器402未被启动,则所有移位寄存器输出线410a-410m被放电以提供低电压电平移位寄存器输出信号SO1-SO13。低电压电平移位寄存器输出信号SO1-SO13关断地址晶体管446、448、...470并且地址线472a-472g保持充电以提供高电压电平地址信号~A1、~A2、...~A7。高电压电平地址信号~A1、~A2、...~A7防止激发单元120和激发单元子群被使得能够激活。
方向电路404在定时信号T2的定时脉冲期间提供有效方向信号DIRR和DIRF以提供正向或反向的地址信号~A1、~A2、...~A7序列。为了启动移位寄存器402并且提供634和636处的有效地址信号~A1、~A2、...~A7,方向电路404在604处的定时信号T2的定时脉冲期间提供638处的有效方向信号DIRR和DIRF。为了继续地址信号~A1、~A2、...~A7序列,方向电路404在614处的定时信号T2的定时脉冲期间提供640处的有效方向信号DIRR和DIRF。
方向电路404在来自定时信号T4的定时脉冲期间或者在来自定时信号T5的定时脉冲期间在控制信号CSYNC中接收控制脉冲以在定时信号T2的定时脉冲期间提供有效方向信号DIRR和DIRF。方向信号DIRR和DIRF是控制脉冲后的两个有效定时脉冲,并且方向信号DIRR和DIRF保持有效达两个定时脉冲。如果方向信号DIRR和DIRF经由与来自608处的定时信号T4的定时脉冲同时发生的控制信号CSYNC中的642处的控制脉冲而被启动,则方向信号DIRR和DIRF在612处的定时信号T1和614处的定时信号T2中的定时脉冲期间有效。如果方向信号DIRR和DIRF经由与来自610处的定时信号T5的定时脉冲同时发生的控制信号CSYNC中的644处的控制脉冲而被启动,则方向信号DIRR和DIRF在614处的定时信号T2和下一定时信号T3中的定时脉冲期间有效。
在一个实施例中,方向电路404在第三预充电信号PRE3中接收来自606处的定时信号T3的定时脉冲,第三预充电信号PRE3将正向和反向方向线408a和408b两者充电至高电压电平。方向电路404在第三评估信号EVAL3中接收来自608处的定时信号T4的减小电压电平定时脉冲。如果方向电路404接收与在第三评估信号EVAL3中来自608处的定时信号T4的减小电压电平定时脉冲同时发生的642处的控制信号CSYNC中的控制脉冲,则方向电路404放电反向方向线408b。如果方向电路404接收与在第三评估信号EVAL3中来自608处的定时信号T4的减小电压电平定时脉冲同时发生的低电压电平控制信号CSYNC,则反向方向线408b保持充电至高电压电平。
接着,方向电路404在第四评估信号EVAL4中接收来自610处的定时信号T5的减小电压电平定时脉冲。如果反向方向线408b被放电,则正向方向线408a保持充电至高电压电平并且方向线408a和408b上的信号电平把移位寄存器402设置为在正向方向上移位。如果反向方向线408b被充电,则正向方向线408a放电至低电压电平并且方向线408上的信号电平把移位寄存器402设置为在反向方向上移位。方向信号DIRR和DIRF在612处的定时信号T1和614处的定时信号T2中的定时脉冲期间有效。方向信号DIRR和DIRF在五个定时脉冲的每个串期间被设定以提供地址信号~A1、~A2、...~A7序列。
在另一个实施例中,方向电路404在第三预充电信号PRE3中接收来自608处的定时信号T4的定时脉冲,第三预充电信号PRE3将正向和反向方向线408a和408b两者充电至高电压电平。方向电路404在第三评估信号EVAL3中接收来自610处的定时信号T5的减小电压电平定时脉冲。如果方向电路404接收与在第三评估信号EVAL3中来自610处的定时信号T5的减小电压电平定时脉冲同时发生的控制信号CSYNC中的644处的控制脉冲,则方向电路404放电反向方向线408b。如果方向电路404接收与在第三评估信号EVAL3中来自610处的定时信号T5的减小电压电平定时脉冲同时发生的644处的低电压电平控制信号CSYNC,则反向方向线408b保持充电至高电压电平。
接着,方向电路404在第四评估信号EVAL4中接收来自612处的定时信号T1的减小电压电平定时脉冲。如果反向方向线408b被放电,则正向方向线408a保持充电至高电压电平并且方向线408a和408b上的信号电平把移位寄存器402设置为在正向方向上移位。如果反向方向线408b被充电,则正向方向线408a放电至低电压电平并且方向线408上的信号电平把移位寄存器402设置为在反向方向上移位。方向信号DIRR和DIRF在614处的定时信号T2和下一定时信号T3中的定时脉冲期间有效。方向信号DIRR和DIRF在五个定时脉冲的每个串期间被设定以提供地址信号~A1、~A2、...~A7序列。
图13是图解打印头管芯40中的两个地址发生器700和702以及四个激发群704a-704d的一个实施例的图示。南地址发生器702类似于图9的地址发生器400并且包括方向电路404,该方向电路404经由与定时信号T4中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲来设定方向信号DIRR和DIRF。北地址发生器700类似于图9的地址发生器400,除了它包括经由与定时信号T5中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲来设定方向信号DIRR和DIRF的方向电路的实施例。激发群704a-704d类似于图7中所图解的激发群202a-202d。
地址发生器700通过第一地址线706电耦合到激发群704a和704b。地址线706把地址信号~A1、~A2、...~A7从地址发生器700提供到激发群704a和704b中的每个。此外,地址发生器700电耦合到控制线710,该控制线710接收控制信号CSYNC并提供控制信号CSYNC到地址发生器700。另外,地址发生器700电耦合到选择线708a-708e。选择线708a-708e类似于图7中所图解的选择线212a-212d。
选择线708a-708e接收选择信号SEL1、SEL2、...SEL5并且提供选择信号SEL1、SEL2、...SEL5到地址发生器700以及到对应的激发群704a-704d。选择线708a提供选择信号SEL1到地址发生器700以作为定时信号T5。选择线708b提供选择信号SEL2到地址发生器700以作为定时信号T1。选择线708c提供选择信号SEL3到地址发生器700以作为定时信号T2。选择线708d提供选择信号SEL4到地址发生器700以作为定时信号T3,并且选择线708e提供选择信号SEL5到地址发生器700以作为定时信号T4。
地址发生器702通过第二地址线712电耦合到激发群704c和704d。第二地址线712把地址信号B1、~B2、...~B7从地址发生器702提供到激发群704c和704d中的每个。此外,地址发生器702电耦合到控制线710,该控制线710接收控制信号CSYNC并提供控制信号CSYNC到地址发生器702。另外,地址发生器702电耦合到选择线708a-708e。
选择线708a-708e提供选择信号SEL1、SEL2、...SEL6到地址发生器702以及到对应的激发群704a-704d。选择线708a提供选择信号SEL1到地址发生器702以作为定时信号T3。选择线708b提供选择信号SEL2到地址发生器702以作为定时信号T4。选择线708c提供选择信号SEL3到地址发生器702以作为定时信号T5。选择线708d提供选择信号SEL4到地址发生器702以作为定时信号T1,并且选择线708e提供选择信号SEL5到地址发生器702以作为定时信号T2。
选择信号SEL1、SEL2、...SEL5以五个脉冲的重复串提供五个脉冲的串。每个选择信号SEL1、SEL2、...SEL5提供五个脉冲的串中的一个脉冲。在一个实施例中,选择信号SEL1中的脉冲后面是选择信号SEL2中的脉冲,选择信号SEL2中的脉冲后面是选择信号SEL3中的脉冲,选择信号SEL3中的脉冲后面是选择信号SEL4中的脉冲,选择信号SEL4中的脉冲后面是选择信号SEL5中的脉冲。在选择信号SEL5中的脉冲之后,该串从选择信号SEL1中的脉冲开始重复。控制信号CSYNC提供与选择信号SEL1、SEL2、...SEL5中的脉冲同时发生的脉冲以启动地址发生器700和702并且设定地址发生器700和702中的移位方向。
地址发生器700响应于708a-708e处的选择信号SEL1、SEL2、...SEL5和710处的控制信号CSYNC而生成地址信号~A1、~A2、...~A7。地址信号~A1、~A2、...~A7通过第一地址线706被提供到激发群704a和704b并且在定时信号T1和T2中的定时脉冲期间有效,所述定时信号T1和T2中的定时脉冲对应于选择信号SEL2和SEL3中的定时脉冲。与对应于选择信号SEL1中的定时脉冲的定时信号T5中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲设定方向信号DIRR和DIRF以在正向方向上移位地址发生器700。与对应于选择信号SEL1中的定时脉冲的定时信号T5中的定时脉冲同时发生的710处的控制信号CSYNC中的低电压电平设定方向信号DIRR和DIRF以在反向方向上移位地址发生器700。与对应于选择信号SEL3中的定时脉冲的定时信号T2中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲启动地址发生器700。
704a处的激发群二(FG2)和704b处的激发群三(FG3)在选择信号SEL2和SEL3中的定时脉冲期间接收有效地址信号~A1、~A2、...~A7。704a处的激发群FG2接收地址信号~A1、~A2、...~A7和选择信号SEL1、SEL2、...SEL5中的脉冲以使得所选择的行子群SG2中的激发单元120能够由激发信号FIRE2激活。704b处的激发群FG3接收地址信号~A1、~A2、...~A7和选择信号SEL1、SEL2、...SEL5中的脉冲以使得所选择的行子群SG3中的激发单元120能够由激发信号FIRE3激活。
地址发生器702响应于708a-708e处的选择信号SEL1、SEL2、...SEL5和710处的控制信号CSYNC而生成地址信号~B1、~B2、...~B7。地址信号~B1、~B2、...~B7通过第二地址线712被提供到激发群704c和704d。地址信号~B1、~B2、...~B7在定时信号T1和T2中的定时脉冲期间有效,所述定时信号T 1和T2中的定时脉冲对应于选择信号SEL4和SEL5中的定时脉冲。与对应于选择信号SEL2中的定时脉冲的定时信号T4中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲设定方向信号DIRR和DIRF以在正向方向上移位地址发生器702。与对应于选择信号SEL2中的定时脉冲的定时信号T4中的定时脉冲同时发生的710处的控制信号CSYNC中的低电压电平设定方向信号DIRR和DIRF以在反向方向上移位地址发生器702。与对应于选择信号SEL5中的定时脉冲的定时信号T2中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲启动地址发生器702。
704c处的激发群四(FG4)和704d处的激发群五(FG5)在选择信号SEL4和SEL5中的脉冲期间接收有效地址信号~B1、~B2、...~B7。704c处的激发群FG4接收地址信号~B1、~B2、...~B7和选择信号SEL1、SEL2、...SEL5中的脉冲以使得所选择的行子群SG4中的激发单元120能够由激发信号FIRE4激活。704d处的激发群FG5接收地址信号~B1、~B2、...~B7和选择信号SEL1、SEL2、...SEL5中的脉冲以使得所选择的行子群SG5中的激发单元120能够由激发信号FIRE5激活。
704a处的激发群FG2和704b处的激发群FG3中的激发单元120分别经由选择信号SEL2和SEL3中的脉冲进行选择,同时接收有效地址信号~A1、~A2、...~A7。704c处的激发群FG4和704d处的激发群FG5中的激发单元120分别经由选择信号SEL4和SEL5中的脉冲进行选择,同时接收有效地址信号~B1、~B2、...~B7。在所图解的实施例中,没有激发群一(FG1),因为地址信号在SEL1期间无效。
在一个示例操作中,在五个脉冲的一个串期间,与选择信号SEL1和SEL2中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲设定用于在正向方向上移位地址发生器700和702的方向信号。与选择信号SEL1中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲设定地址发生器700中的方向信号DIRR和DIRF以在正向方向上移位地址发生器700。与选择信号SEL2中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲设定地址发生器702中的方向信号DIRR和DIRF以在正向方向上移位地址发生器702。
在五个脉冲的下一串中,提供与选择信号SEL1、SEL2、SEL3和SEL5中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲。与选择信号SEL1和SEL2中的定时脉冲同时发生的控制脉冲设定用于在正向方向上移位地址发生器700和702的方向信号。与选择信号SEL3中的定时脉冲同时发生的控制脉冲启动地址发生器700来生成地址信号~A1、~A2、...~A7,而与选择信号SEL5中的定时脉冲同时发生的控制脉冲启动地址发生器702来生成地址信号~B1、~B2、...~B7。
在定时脉冲的第三串期间,地址发生器700生成在选择信号SEL2和SEL3中的定时脉冲期间有效的地址信号~A1、~A2、...~A7。有效地址信号~A1、~A2、...~A7被用于使得能够激活704a和704b处的激发群FG2和FG3中的行子群SG2和SG3中的激发单元120。此外,在定时脉冲的第三串期间,地址发生器702生成在选择信号SEL4和SEL5中的定时脉冲期间有效的地址信号~B1、~B2、...~B7。有效地址信号~B1、~B2、...~B7被用于使得能够激活704c和704d处的激发群FG4和FG5中的行子群SG4和SG5中的激发单元120。
在选择信号SEL1、SEL2、...SEL5中的定时脉冲的第三串期间,地址信号~A1、~A2、...~A7包括对应于十三个地址中的一个的低电压电平信号,而地址信号~B1、~B2、...~B7包括对应于十三个地址中的相同一个的低电压电平信号。在来自选择信号SEL1、SEL2、...SEL5的定时脉冲的每个后续串期间,地址信号~A1、~A2、...~A7和地址信号~B1、~B2、...~B7包括对应于十三个地址中的相同一个的低电压电平信号。定时脉冲的每个串是地址时隙,以致在定时脉冲的每个串期间提供十三个地址中的一个。
在正向方向操作中,地址一首先由地址发生器700和702提供,接着是地址二、以此类推,直到地址十三。在地址十三之后,地址发生器700和702提供全高电压电平地址信号~A1、~A2、...~A7和~B1、~B2、...~B7。此外,在来自选择信号SEL1、SEL2、...SEL5的定时脉冲的每个串期间,提供与选择信号SEL1和SEL2中的定时脉冲同时发生的控制脉冲以继续在正向方向上移位。
在另一个示例操作中,在五个脉冲的一个串期间,与选择信号SEL1和SEL2中的定时脉冲同时发生的710处的控制信号CSYNC中的低电压电平设定用于在反向方向上移位地址发生器700和702的方向信号。与选择信号SEL1中的定时脉冲同时发生的低电压电平设定地址发生器700中的方向信号以在反向方向上移位地址发生器700。与选择信号SEL2中的定时脉冲同时发生的低电压电平设定地址发生器702中的方向信号以在反向方向上移位地址发生器702。
在五个脉冲的下一串中,提供与选择信号SEL3和SEL5中的定时脉冲同时发生的710处的控制信号CSYNC中的控制脉冲。与选择信号SEL3和SEL5中的定时脉冲同时发生的控制脉冲启动地址发生器700和702来生成地址信号~A1、~A2、...~A7和~B1、~B2、...~B7。与选择信号SEL3中的定时脉冲同时发生的控制脉冲启动地址发生器700,而与选择信号SEL5中的定时脉冲同时发生的控制脉冲启动地址发生器702。
在定时脉冲的第三串期间,地址发生器700生成在选择信号SEL2和SEL3中的定时脉冲期间有效的地址信号~A1、~A2、...~A7。有效地址信号~A1、~A2、...~A7被用于使能704a和704b处的激发群FG2和FG3中的行子群SG2和SG3中的激发单元120。地址发生器702生成在选择信号SEL4和SEL5中的定时脉冲期间有效的地址信号~B1、~B2、...~B7。有效地址信号~B1、~B2、...~B7被用于使得能够激活704c和704d处的激发群FG4和FG5中的行子群SG4和SG5中的激发单元120。
在选择信号SEL1、SEL2、...SEL5中的定时脉冲的第三串期间,地址信号~A1、~A2、...~A7包括对应于十三个地址中的一个的低电压电平信号,而地址信号~B1、~B2、...~B7包括对应于十三个地址中的相同一个的低电压电平信号。在来自选择信号SEL1、SEL2、...SEL5的定时脉冲的每个后续串期间,地址信号~A1、~A2、...~A7和地址信号~B1、~B2、...~B7包括对应于十三个地址中的相同一个的低电压电平信号。定时脉冲的每个串是地址时隙,以致在定时脉冲的每个串期间提供十三个地址中的一个。
在反向方向操作中,地址十三首先由地址发生器700和702提供,接着是地址十二、以此类推,直到地址一。在地址一之后,地址发生器700和702提供全高电压电平地址信号~A1、~A2、...~A7和~B1、~B2、...~B7。此外,在来自选择信号SEL1、SEL2、...SEL5的定时脉冲的每个串期间,提供与选择信号SEL1和SEL2中的定时脉冲同时发生的低电压电平以继续在反向方向上移位。
图14是图解图13的地址发生器700和702的一个实施例的操作的表格。地址发生器700和702接收从800处的选择信号SEL1、SEL2、...SEL5提供的五个定时脉冲的重复串。800处的每个选择信号SEL1、SEL2、...SEL5提供五个定时脉冲的每个串中的一个定时脉冲。来自802处的选择信号SEL1的定时脉冲后面是来自804处的选择信号SEL2的定时脉冲,来自804处的选择信号SEL2的定时脉冲后面是来自806处的选择信号SEL3的定时脉冲,来自806处的选择信号SEL3的定时脉冲后面是来自808处的选择信号SEL4的定时脉冲,来自808处的选择信号SEL4的定时脉冲后面是来自810处的选择信号SEL5的定时脉冲。从来自812处的选择信号SEL1的定时脉冲开始、后面是来自814处的选择信号SEL2的定时脉冲、后面是来自816处的选择信号SEL3的定时脉冲、后面是来自818处的选择信号SEL4的定时脉冲、后面是来自820处的选择信号SEL5的定时脉冲,来重复五个定时脉冲的串。
北地址发生器700接收822处的选择信号SEL1、SEL2、...SEL5,而南地址发生器702接收824处的选择信号SEL1、SEL2、...SEL5。选择信号SEL1被提供到北地址发生器700作为定时信号T5并且被提供到南地址发生器702作为定时信号T3。选择信号SEL2被提供到北地址发生器700作为定时信号T1并且被提供到南地址发生器702作为定时信号T4。选择信号SEL3被提供到北地址发生器700作为定时信号T2并且被提供到南地址发生器702作为定时信号T5。选择信号SEL4被提供到北地址发生器700作为定时信号T3并且被提供到南地址发生器702作为定时信号T1。选择信号SEL5被提供到北地址发生器700作为定时信号T4并且被提供到南地址发生器702作为定时信号T2。
在来自800处的选择信号SEL1、SEL2、...SEL5的五个脉冲的第一串中,与802处的选择信号SEL1和804处的选择信号SEL2中的定时脉冲同时发生的控制信号CSYNC中的控制信号设定地址发生器700和702中的方向信号。与802处的选择信号SEL1中的定时脉冲同时发生的826处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器700。与802处的选择信号SEL1中的定时脉冲同时发生的826处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器700。与804处的选择信号SEL2中的定时脉冲同时发生的828处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器702。与804处的选择信号SEL2中的定时脉冲同时发生的828处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器702。
与选择信号SEL3和SEL5中的定时脉冲同时发生的控制信号CSYNC中的控制脉冲启动地址发生器700和702来生成地址信号~A1、~A2、...~A7和~B1、~B2、...~B7。与选择信号SEL3中的定时脉冲同时发生的830处的控制信号CSYNC中的控制脉冲启动地址发生器700,而与选择信号SEL5中的定时脉冲同时发生的832处的控制信号CSYNC中的控制脉冲启动地址发生器702。
在来自800处的选择信号SEL1、SEL2、...SEL5的五个脉冲的下一串中,与812处的选择信号SEL1和814处的选择信号SEL2中的定时脉冲同时发生的控制信号CSYNC中的控制信号设定用于在地址发生器700和702中移位的方向信号。与812处的选择信号SEL1中的定时脉冲同时发生的834处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器700。与812处的选择信号SEL1中的定时脉冲同时发生的834处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器700。与814处的选择信号SEL2中的定时脉冲同时发生的836处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器702。与814处的选择信号SEL2中的定时脉冲同时发生的836处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器702。在来自选择信号SEL1、SEL2、...SEL5的定时脉冲的每个串期间,提供与选择信号SEL1和SEL2中的定时脉冲同时发生的控制信号以继续在所选择的方向上移位。
地址发生器700生成在814处的选择信号SEL2和816处的选择信号SEL3中的定时脉冲期间有效的838和840处的地址信号~A1、~A2、...~A7。有效地址信号~A1、~A2、...~A7被用于使能704a和704b处的激发群FG2和FG3中的行子群SG2和SG3中的激发单元120。地址发生器702生成在818处的选择信号SEL4和820处的选择信号SEL5中的定时脉冲期间有效的842和844处的地址信号~B1、~B2、...~B7。有效地址信号~B1、~B2、...~B7被用于使得能够激活704c和704d处的激发群FG4和FG5中的行子群SG4和SG5中的激发单元120。
图15是图解用于控制地址发生器700和702的一个实施例的912处的控制信号CSYNC中的控制信号序列的表格。地址发生器700和702接收来自900处的选择信号SEL1、SEL2、...SEL5的五个定时脉冲的重复串。900处的每个选择信号SEL1、SEL2、...SEL5提供五个定时脉冲的每个串中的一个定时脉冲。来自902处的选择信号SEL1的定时脉冲后面是来自904处的选择信号SEL2的定时脉冲,来自904处的选择信号SEL2的定时脉冲后面是来自906处的选择信号SEL3的定时脉冲,来自906处的选择信号SEL3的定时脉冲后面是来自908处的选择信号SEL4的定时脉冲,来自908处的选择信号SEL4的定时脉冲后面是来自910处的选择信号SEL5的定时脉冲。
与902处的选择信号SEL 1和904处的选择信号SEL2中的定时脉冲同时发生的912处的控制信号CSYNC中的控制信号设定用于在地址发生器700和702中移位的方向信号。与902处的选择信号SEL1中的定时脉冲同时发生的914处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器700。与902处的选择信号SEL1中的定时脉冲同时发生的914处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器700。与904处的选择信号SEL2中的定时脉冲同时发生的916处的控制信号CSYNC中的控制脉冲设定方向信号以在正向方向上移位地址发生器702。与904处的选择信号SEL2中的定时脉冲同时发生的916处的控制信号CSYNC中的低电压电平设定方向信号以在反向方向上移位地址发生器702。
与906处的选择信号SEL3和910处的选择信号SEL5中的定时脉冲同时发生的912处的控制信号CSYNC中的控制脉冲启动地址发生器700和702来生成地址信号~A1、~A2、...~A7和~B1、~B2、...~B7。与906处的选择信号SEL3中的定时脉冲同时发生的918处的控制信号CSYNC中的控制脉冲启动地址发生器700,而与910处的选择信号SEL5中的定时脉冲同时发生的920处的控制信号CSYNC中的控制脉冲启动地址发生器702。在这个实施例中,908处的选择信号SEL4中的定时脉冲是占位符(place holder)并且与908处的选择信号SEL4同时发生的912处的控制信号CSYNC中的控制信号对地址发生器700和702的操作没有影响。
虽然已经在此图解和说明了具体实施例,但是本领域内的普通技术人员会明白,在不偏离本发明的范围的情况下可以将多种替换的和/或等效的实施方式替代所示和所述的具体实施例。本申请旨在覆盖在此讨论的具体实施例的任何变型或者变化。因此,本发明旨在仅仅由权利要求书及其等效物限定。
Claims (10)
1.一种流体喷射装置(22/40/22,24),包括:
控制线(430/710),被配置成接收控制脉冲;
第一控制器(700),被配置成经由第一控制脉冲序列而被控制;以及
第二控制器(702),被配置成经由第二控制脉冲序列而被控制,其中该第一控制脉冲序列和该第二控制脉冲序列在控制脉冲之间具有不同的定时。
2.权利要求1的流体喷射装置,包括:
选择线(708a-708e),被配置成接收选择脉冲,其中该第一控制脉冲序列包括第一控制脉冲而该第二控制脉冲序列包括第二控制脉冲,并且该第一控制脉冲与所述选择脉冲中的两个同时发生而该第二控制脉冲与所述选择脉冲中的另外两个同时发生。
3.权利要求2的流体喷射装置,其中所述选择线是接收五个选择脉冲的五个选择线(708a-708e)。
4.权利要求1的流体喷射装置,其中该第一控制脉冲序列包括第一控制脉冲而该第二控制脉冲序列包括与第一控制脉冲不同的第二控制脉冲。
5.权利要求4的流体喷射装置,包括:
选择线(708a-708e),被配置成接收选择脉冲的重复串中的选择脉冲,其中每个所述选择线接收所述选择脉冲的重复串中的选择脉冲之一并且该第一控制脉冲与所述选择脉冲的重复串中的选择脉冲中的两个同时发生而该第二控制脉冲与所述选择脉冲的重复串中的选择脉冲中的另外两个同时发生。
6.权利要求1的流体喷射装置,包括:
第一激发单元(70,120,704a,704b);
第二激发单元(70,120,704c,704d);以及
选择线(708a-708e),被配置成接收选择信号,其中该第一控制器被配置成对第一控制脉冲序列和选择信号中的两个选择信号做出响应以启动适于使得能够激活第一激发单元的第一序列并且启动为该第一序列选择正向和反向方向,而该第二控制器被配置成对第二控制脉冲序列和选择信号中的另外两个选择信号做出响应以启动适于使得能够激活第二激发单元的第二序列并且启动为该第二序列选择正向和反向方向,其中该第一控制器包括第一方向电路(404)而该第二控制器包括第二方向电路(404)。
7.一种流体喷射装置(22/40/22,24),包括:
第一激发单元(70,120,704a,704b);
第二激发单元(70,120,704c,704d);
控制线(430/710),被配置成接收控制信号;
第一选择线(708c),被配置成接收第一选择信号;
第二选择线(708a),被配置成接收第二选择信号;
第三选择线(708e),被配置成接收第三选择信号;
第四选择线(708b),被配置成接收第四选择信号;
第一控制器(700),被配置成对所述控制信号和第一选择信号做出响应以启动适于使得能够激活所述第一激发单元的第一序列并且对所述控制信号和第二选择信号做出响应以启动为该第一序列选择正向和反向方向;以及
第二控制器(702),被配置成对所述控制信号和第三选择信号做出响应以启动适于使得能够激活所述第二激发单元的第二序列并且对所述控制信号和第四选择信号做出响应以启动为该第二序列选择正向和反向方向,其中所述第一控制器和第二控制器接收小于六个选择信号。
8.权利要求7的流体喷射装置,其中第一控制器和第二控制器仅接收五个选择信号,包括第一选择信号、第二选择信号、第三选择信号和第四选择信号。
9.权利要求7的流体喷射装置,其中第一控制器包括为第一序列提供正向和反向方向信号的第一方向电路(404)而第二控制器包括为第二序列提供正向和反向方向信号的第二方向电路(404)。
10.权利要求7的流体喷射装置,其中第一控制器包括:
第一方向电路(404,700),被配置成接收控制信号和第二选择信号并且基于该控制信号是否包括与第二选择信号中的选择信号脉冲同时发生的第一控制信号脉冲来提供正向方向信号和反向方向信号;以及
移位寄存器电路(402,700),被配置成响应于与第一选择信号中的选择信号脉冲同时发生的控制信号中的第二控制信号脉冲而在经由正向方向信号和反向方向信号指示的方向上启动第一序列。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/849748 | 2007-09-04 | ||
US11/849,748 | 2007-09-04 | ||
US11/849,748 US8109586B2 (en) | 2007-09-04 | 2007-09-04 | Fluid ejection device |
PCT/US2008/075032 WO2009032816A2 (en) | 2007-09-04 | 2008-09-02 | Fluid ejection device |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101848813A true CN101848813A (zh) | 2010-09-29 |
CN101848813B CN101848813B (zh) | 2014-06-11 |
Family
ID=40406739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200880114483.0A Active CN101848813B (zh) | 2007-09-04 | 2008-09-02 | 流体喷射装置 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8109586B2 (zh) |
EP (1) | EP2188130B3 (zh) |
CN (1) | CN101848813B (zh) |
HR (1) | HRP20150165T4 (zh) |
SI (1) | SI2188130T1 (zh) |
TW (1) | TWI468300B (zh) |
WO (1) | WO2009032816A2 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102950895A (zh) * | 2011-08-26 | 2013-03-06 | 研能科技股份有限公司 | 喷墨芯片 |
CN106687294A (zh) * | 2014-07-30 | 2017-05-17 | 惠普发展公司有限责任合伙企业 | 布设在预充电晶体管上方的预充电线 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7815273B2 (en) * | 2008-04-01 | 2010-10-19 | Hewlett-Packard Development Company, L.P. | Fluid ejection device |
EP3089877B1 (en) | 2014-01-03 | 2020-08-19 | Hewlett-Packard Development Company, L.P. | Fluid ejection device with integrated ink level sensors |
US10160203B2 (en) | 2014-10-29 | 2018-12-25 | Hewlett-Packard Development Company, L.P. | Printhead fire signal control |
JP6852319B2 (ja) * | 2016-09-09 | 2021-03-31 | ブラザー工業株式会社 | インクジェット記録装置 |
JP6852320B2 (ja) * | 2016-09-09 | 2021-03-31 | ブラザー工業株式会社 | インクジェット記録装置 |
JP6726805B2 (ja) | 2016-10-06 | 2020-07-22 | ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. | 信号経路を介して伝搬された入力制御信号 |
US11351787B2 (en) * | 2018-11-21 | 2022-06-07 | Hewlett-Packard Development Company, L.P. | Curved fluid ejection devices |
EP3710276B1 (en) | 2019-02-06 | 2021-12-08 | Hewlett-Packard Development Company, L.P. | Die for a printhead |
WO2020162909A1 (en) | 2019-02-06 | 2020-08-13 | Hewlett-Packard Development Company, L.P. | Die for a printhead |
MX2021009131A (es) * | 2019-02-06 | 2021-09-08 | Hewlett Packard Development Co | Matriz para un cabezal de impresion. |
US11701880B2 (en) * | 2019-02-06 | 2023-07-18 | Hewlett-Packard Development Company, L.P. | Die for a printhead |
CN113396065B (zh) | 2019-02-06 | 2022-11-18 | 惠普发展公司,有限责任合伙企业 | 用于打印头的管芯、包括管芯的打印头和形成管芯的方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050231541A1 (en) * | 2004-04-19 | 2005-10-20 | Benjamin Trudy L | Fluid ejection device |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0132896B1 (ko) | 1992-07-20 | 1998-04-14 | 강진구 | 고속 열전사 프린터 |
KR0136762B1 (ko) | 1992-09-25 | 1998-04-29 | 김광호 | 프린터의 계조데이타 처리방법 및 그 장치 |
US5675365A (en) | 1995-09-13 | 1997-10-07 | Xerox Corporation | Ejector activation scheduling system for an ink-jet printhead |
US6729707B2 (en) | 2002-04-30 | 2004-05-04 | Hewlett-Packard Development Company, L.P. | Self-calibration of power delivery control to firing resistors |
US6318828B1 (en) | 1999-02-19 | 2001-11-20 | Hewlett-Packard Company | System and method for controlling firing operations of an inkjet printhead |
US7036914B1 (en) | 1999-07-30 | 2006-05-02 | Hewlett-Packard Development Company, L.P. | Fluid ejection device with fire cells |
US6439697B1 (en) | 1999-07-30 | 2002-08-27 | Hewlett-Packard Company | Dynamic memory based firing cell of thermal ink jet printhead |
US6190000B1 (en) | 1999-08-30 | 2001-02-20 | Hewlett-Packard Company | Method and apparatus for masking address out failures |
JP2002029055A (ja) | 2000-07-13 | 2002-01-29 | Canon Inc | 記録ヘッド、その記録ヘッドを有するヘッドカートリッジ、その記録ヘッドを用いた記録装置、及び、記録ヘッド素子基板 |
US6582042B1 (en) | 2000-10-30 | 2003-06-24 | Hewlett-Packard Development Company, L.P. | Method and apparatus for transferring information to a printhead |
US6481817B1 (en) | 2000-10-30 | 2002-11-19 | Hewlett-Packard Company | Method and apparatus for ejecting ink |
US6425653B1 (en) | 2000-12-07 | 2002-07-30 | Xerox Corporation | Single pass printing of text among interleaved printing of non-text material |
DE60204485T2 (de) | 2001-01-05 | 2006-03-16 | Hewlett-Packard Development Co., L.P., Houston | Integrierter programmierbarer Auslösepulsgenerator für Tintenstrahldruckkopf |
US6585339B2 (en) | 2001-01-05 | 2003-07-01 | Hewlett Packard Co | Module manager for wide-array inkjet printhead assembly |
US6478396B1 (en) | 2001-03-02 | 2002-11-12 | Hewlett-Packard Company | Programmable nozzle firing order for printhead assembly |
US6726300B2 (en) | 2002-04-29 | 2004-04-27 | Hewlett-Packard Development Company, L.P. | Fire pulses in a fluid ejection device |
CN1930000B (zh) * | 2003-12-25 | 2010-06-02 | 柯尼卡美能达控股株式会社 | 液体喷射装置 |
US7278703B2 (en) | 2004-04-19 | 2007-10-09 | Hewlett-Packard Development Company, L.P. | Fluid ejection device with identification cells |
US7722144B2 (en) | 2004-04-19 | 2010-05-25 | Hewlett-Packard Development Company, L.P. | Fluid ejection device |
US7488056B2 (en) | 2004-04-19 | 2009-02-10 | Hewlett--Packard Development Company, L.P. | Fluid ejection device |
US7384113B2 (en) | 2004-04-19 | 2008-06-10 | Hewlett-Packard Development Company, L.P. | Fluid ejection device with address generator |
US7188928B2 (en) | 2004-05-27 | 2007-03-13 | Silverbrook Research Pty Ltd | Printer comprising two uneven printhead modules and at least two printer controllers, one of which sends print data to both of the printhead modules |
US7275805B2 (en) | 2004-05-27 | 2007-10-02 | Silverbrook Research Pty Ltd | Printhead comprising different printhead modules |
US7735944B2 (en) | 2004-05-27 | 2010-06-15 | Silverbrook Research Pty Ltd | Printer comprising two printhead modules and at least two printer controllers |
US8011747B2 (en) | 2004-05-27 | 2011-09-06 | Silverbrook Research Pty Ltd | Printer controller for controlling a printhead with horizontally grouped firing order |
US7328956B2 (en) | 2004-05-27 | 2008-02-12 | Silverbrook Research Pty Ltd | Printer comprising a printhead and at least two printer controllers connected to a common input of the printhead |
US7484831B2 (en) | 2004-05-27 | 2009-02-03 | Silverbrook Research Pty Ltd | Printhead module having horizontally grouped firing order |
JP2006295019A (ja) | 2005-04-14 | 2006-10-26 | Fujitsu Ltd | 電子部品を基板に取り付け及び取り外す加熱装置 |
US7384115B2 (en) | 2005-08-31 | 2008-06-10 | Lexmark International, Inc. | Method for controlling a printhead |
US7648227B2 (en) * | 2005-10-31 | 2010-01-19 | Hewlett-Packard Development Company, L.P. | Fluid ejection device with data signal latch circuitry |
-
2007
- 2007-09-04 US US11/849,748 patent/US8109586B2/en active Active
-
2008
- 2008-08-06 TW TW97129806A patent/TWI468300B/zh active
- 2008-09-02 SI SI200831382T patent/SI2188130T1/sl unknown
- 2008-09-02 EP EP08829480.6A patent/EP2188130B3/en active Active
- 2008-09-02 CN CN200880114483.0A patent/CN101848813B/zh active Active
- 2008-09-02 WO PCT/US2008/075032 patent/WO2009032816A2/en active Application Filing
-
2015
- 2015-02-11 HR HRP20150165TT patent/HRP20150165T4/hr unknown
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050231541A1 (en) * | 2004-04-19 | 2005-10-20 | Benjamin Trudy L | Fluid ejection device |
CN1953870A (zh) * | 2004-04-19 | 2007-04-25 | 惠普开发有限公司 | 流体喷射装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102950895A (zh) * | 2011-08-26 | 2013-03-06 | 研能科技股份有限公司 | 喷墨芯片 |
CN102950895B (zh) * | 2011-08-26 | 2014-12-17 | 研能科技股份有限公司 | 喷墨芯片 |
CN106687294A (zh) * | 2014-07-30 | 2017-05-17 | 惠普发展公司有限责任合伙企业 | 布设在预充电晶体管上方的预充电线 |
US10029457B2 (en) | 2014-07-30 | 2018-07-24 | Hewlett-Packard Development Company, L.P. | Pre-charge line routed over pre-charge transistor |
Also Published As
Publication number | Publication date |
---|---|
HRP20150165T4 (hr) | 2018-09-07 |
TWI468300B (zh) | 2015-01-11 |
US20090058896A1 (en) | 2009-03-05 |
TW200911540A (en) | 2009-03-16 |
HRP20150165T1 (en) | 2015-04-10 |
US8109586B2 (en) | 2012-02-07 |
WO2009032816A2 (en) | 2009-03-12 |
EP2188130B3 (en) | 2018-07-18 |
SI2188130T1 (sl) | 2015-04-30 |
EP2188130B1 (en) | 2015-01-28 |
WO2009032816A3 (en) | 2009-05-28 |
EP2188130A4 (en) | 2011-03-30 |
EP2188130A2 (en) | 2010-05-26 |
CN101848813B (zh) | 2014-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101848813B (zh) | 流体喷射装置 | |
CN100478176C (zh) | 流体喷射装置 | |
US7794057B2 (en) | Fluid ejection device | |
US6764152B2 (en) | Liquid jetting apparatus and method for driving the same | |
US20080043051A1 (en) | Fluid ejection device with identification cells | |
TWI435808B (zh) | 流體噴出裝置 | |
US7648227B2 (en) | Fluid ejection device with data signal latch circuitry | |
US7722144B2 (en) | Fluid ejection device | |
JP4278976B2 (ja) | 情報をプリントヘッドに伝達するための方法および装置 | |
KR101274187B1 (ko) | 데이터 신호 래치 회로를 갖는 유체 분사 장치 | |
SG175663A1 (en) | Fluid ejection device with data signal latch circuitry |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |