CN101841699B - 译码装置及其译码方法 - Google Patents

译码装置及其译码方法 Download PDF

Info

Publication number
CN101841699B
CN101841699B CN 200910118199 CN200910118199A CN101841699B CN 101841699 B CN101841699 B CN 101841699B CN 200910118199 CN200910118199 CN 200910118199 CN 200910118199 A CN200910118199 A CN 200910118199A CN 101841699 B CN101841699 B CN 101841699B
Authority
CN
China
Prior art keywords
packet element
border
packet
decoder
bit stream
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 200910118199
Other languages
English (en)
Other versions
CN101841699A (zh
Inventor
许传昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MStar Software R&D Shenzhen Ltd
MStar Semiconductor Inc Taiwan
Original Assignee
MStar Software R&D Shenzhen Ltd
MStar Semiconductor Inc Taiwan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MStar Software R&D Shenzhen Ltd, MStar Semiconductor Inc Taiwan filed Critical MStar Software R&D Shenzhen Ltd
Priority to CN 200910118199 priority Critical patent/CN101841699B/zh
Publication of CN101841699A publication Critical patent/CN101841699A/zh
Application granted granted Critical
Publication of CN101841699B publication Critical patent/CN101841699B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开了一种译码装置及其译码方法,能够降低因编码数据有时会被传输错误,而造成译码装置无法正确地译码编码数据的可能性。译码装置包含:一比特流提供器、一译码器及一判断电路。比特流提供器用以提供第一及二封包单元并判断出第一封包单元的边界而发出一第一边界通知讯号。译码器用以译码第一封包单元及第二封包单元,并判断出第一封包单元的边界而发出一第二边界通知讯号。判断电路依据第一及二边界通知讯号产生一判断结果信号。且译码器及比特流提供器依据判断结果信号进行操作以使当第一封包单元无法被正确地译码时第二封包单元仍可被正确地译码。

Description

译码装置及其译码方法
技术领域
本发明涉及译码装置及译码方法,尤指一种处理多个封包单元及译码该些封包单元的译码装置及译码方法。
背景技术
H.264是国际电信联盟远程通信标准化组(ITU-T:ITUTelecommunication Standardization Sector)的VCEG(视频编码专家组)和ISO/IEC的MPEG(动态影像专家组)的联合视频组(JVT:joint videoteam)开发的一个数字视频编码标准,H.264的算法在概念上可以分为两层:视频编码层(VCL:Video Coding Layer)高效率地表示视频内容;网络提取层(NAL:Network Abstraction Layer),编排(format)视频编码层编码过后的数据,并以适当的方式提供给各网络或储存媒体进行数据传输时所要求的表头信息(header information)。图1为一视讯的结构的示意图。于H.264规范中,把NAL单元(NAL-Unit)当作是一个封包(packet)单元,而视讯Sin中的影像数据系存于多个NAL单元中。图1中示例地显示一视讯Sin包含有三个分别标示为NAL0、NAL1、NAL2的封包单元。每一例如为NAL单元的封包单元包含一表头部(header)101以及一内容部(payload)102。表头部101用以提供此NAL单元的表头信息,例如起始码前缀(start code prefix)、档案种类、指标(index)等。内容部102包含多个被编码过后的语法数据(syntax)Stx0、Stx1至StxN。
例如数字电视的显示装置,系利用一译码器对其所接收到的视讯Sin进行译码,但由于数据传输的过程中,视讯Sin的片断的影像数据有时会传输错误,而造成显示装置无法正确地译码及播放。
发明内容
本发明所要解决的技术问题是提供一种译码装置及其译码方法,能够降低因编码数据有时会被传输错误,而造成译码装置无法正确地译码编码数据的可能性。。
为了解决以上技术问题,本发明提供了如下技术方案:
本发明提供了一种译码装置,其是用以处理连续的一第一封包单元及一第二封包单元。译码装置包含:一比特流提供器、一译码器及一判断电路。比特流提供器用以提供第一封包单元及第二封包单元,并判断出第一封包单元的边界而发出一第一边界通知讯号。译码器耦接于该比特流提供器,且用以译码第一封包单元及第二封包单元,并判断出第一封包单元的边界而发出一第二边界通知讯号。判断电路耦接于比特流提供器与译码器,用以接收第一边界通知讯号及第二边界通知讯号,并依据第一边界通知讯号及第二边界通知讯号产生一判断结果信号。且译码器及比特流提供器依据判断结果信号进行操作,以使当第一封包单元无法被正确地译码时第二封包单元仍可被正确地译码。
本发明另提供了一种译码方法,用以处理连续的一第一封包单元及一第二封包单元。译码方法包含:(a)提供第一封包单元及第二封包单元,并判断出第一封包单元的边界而发出一第一边界通知讯号;(b)译码第一封包单元,并判断出第一封包单元的边界而发出一第二边界通知讯号;(c)依据第一边界通知讯号及第二边界通知讯号产生一判断结果信号;以及(d)依据判断结果信号使得当第一封包单元无法被正确地译码时,第二封包单元仍可被正确地译码。
本发明采用的译码装置及其译码方法,能够降低因编码数据有时会被传输错误,而造成译码装置无法正确地译码编码数据的可能性。于一实施例中译码装置及译码方法可以应用在影像处理装置及相关方法,其能够降低因视讯Sin的片断的影像数据有时会被传输错误,而造成译码装置无法译码此视讯Sin的可能性。
附图说明
图1为一视讯的结构的示意图。
图2为依本发明一实施例的译码装置耦接于一动态随机存取内存的方块图。
图3为一编码数据的结构的示意图。
图4为译码装置发生译码错误时的一示例的示意图。
图5为译码装置发生译码错误时的一示例的示意图。
图6为本发明一实施例译码装置的结构的方块图。
图7为译码装置发生译码错误时的一示例的示意图。
图8为译码装置发生译码错误时的一示例的示意图。
图9为本发明一实施例译码方法的流程图。
【主要组件符号说明】
10               编码装置
101              表头部
102              内容部
11               动态随机存取内存
12               比特流提供器
121              静态随机存取内存
13               移位器
14               译码器
15               判断电路
151              第一逻辑单元
152              第一缓存器
153              第二逻辑单元
154              第二缓存器
155             第三逻辑单元
511             第一多任务器
512             第一互斥或门(XOR门)
531             第二多任务器
532             第二互斥或门(XOR门)
NAL0~NAL2      封包单元
Smux1           输出讯号
Smux2           输出讯号
Stx0~Stx1N     语法数据
具体实施方式
图2为依本发明一实施例的译码装置耦接于一动态随机存取内存的方块图。本实施例中译码装置可以用于处理影像讯号,译码装置10适于装设在设有一动态随机存取内存11(DRAM:Dynamic Random AccessMemory)的显示装置中,用以处理此显示装置所接收到的视讯Sin。视讯Sin系可以为一种经过编码的数据。请参照图1,译码装置10耦接于动态随机存取内存11,且译码装置10包含一比特流提供器12(bit streamfeeder)、一译码器14(decoder)、及一判断电路15。判断电路15分别耦接比特流提供器12及译码器14。比特流提供器12包含一静态随机存取内存121(SRAM:Static Random Access Memory)。动态随机存取内存11自一输入端(未图标)接收一视讯Sin,视讯Sin可以为一比特流BS(bit stream)。于译码装置10进行操作时,比特流提供器12从动态随机存取内存11接收视讯Sin,并将其暂存于静态随机存取内存121。比特流提供器12依序地将视讯Sin中的多个位数据Bits提供给译码器14。于本实施例中,译码装置10可以更包含有一移位器13(shifter),耦接于比特流提供器12及译码器14间。操作时,比特流提供器12依序地将视讯Sin中的多个位数据Bits提供至移位器13。译码器14依据目前处理的封包中的语法数据,自移位器13取出所需位数量bn的位数据以进行译码,并透过一控制讯号CS(未图标)告知比特流提供器12将取走bn个位数据。接着,比特流提供器12根据控制讯号CS所内含的位数目bn,将位于移位器13最前端的bn个位数据删除后,再将随后未处理的位数据往前移至移位器13的最前端部分,并自SRAM121接收新的位数据以填入移位器13的后端部分。
于视讯Sin的数据传输的过程中,视讯Sin的影像数据片断有时会被传输错误,而造成译码装置无法译码此视讯Sin,其原因之一说明如下。
于封包单元中,以NAL单元为例,其多个语法数据的位长度系由影像数据被编码的过程所决定且可以彼此相异。因此,该些封包单元的位长度亦可以彼此相异。图3为一编码数据的结构的示意图。请参照图3,本实施例中编码数据可以为一影像数据。原封包单元NAL1的位长度为例如80位,且位长度系依据影像数据内容而决定。当封包单元NAL1被传输错误时(即封包单元NAL1的语法数据内容错误),可能造成译码器14使用非80个位长度来将NAL1单元译码,而导致原本没有传输错误的NAL2单元可能因为起始点的错误而无法被正确译码。甚者,一个封包单元NAL1的传输错误可能造成后续许多封包单元的译码错误,而形成错误散播(errorpropagation)现象,最后导致显示装置无法正常译码及播放此视讯Sin。
请再参照图2,于本实施例中,比特流提供器12提供封包单元NAL1的一语法数据的位数据给译码器14的过程中,更判断封包单元NAL1的边界,亦即封包单元NAL1的结束点,或者是封包单元NAL2的起点,并发出一边界通知讯号BF给判断电路15。译码器14于译码封包单元NAL1的过程中,更判断封包单元NAL1的边界,并发出另一边界通知讯号BD给判断电路15。判断电路15依据边界通知讯号BF及边界通知讯号BD产生一判断结果信号Sr。比特流提供器12及/或译码器14依据此判断结果信号Sr选择性地执行一异常步骤,以使译码器14能依据封包单元NAL2的位数据正确地译码封包单元NAL2。
于本实施例中,边界通知讯号BF和边界通知讯号BD可以为逻辑值1或逻辑值0。逻辑值1代表比特流提供器12与译码器14分别已找到封包单元NAL1的边界;而逻辑值0则否。当判断电路15判断边界通知讯号BF及边界通知讯号BD的逻辑值皆为逻辑值1或逻辑值0时,产生具有逻辑值1的判断结果信号Sr;当判断电路15判断边界通知讯号BF及边界通知讯号BD的其一具有逻辑值1,而另一不具有逻辑值1时,开始产生具有逻辑值0的判断结果信号Sr,直到判断电路15测得该另一边界通知讯号具有逻辑值1后,才开始产生具有逻辑值1的判断结果信号Sr。当判断结果信号Sr具有逻辑值1表示比特流提供器12与译码器14目前正处理相同的封包单元(同步状态),更具体而言,表示比特流提供器12与译码器14皆未发现封包单元NAL1的边界;或比特流提供器12与译码器14皆发现封包单元NAL1的边界。当判断结果信号Sr具有逻辑值0则表示相反于上述情况,用以表示异常情况。
图4为译码装置发生译码错误时的示意图。图4显示比特流提供器12较译码器14早发现封包单元NAL1的边界的情况。当比特流提供器12判断出封包单元NAL1的边界并接收到具有逻辑值0的判断结果信号Sr时,表示此时比特流提供器12较译码器14早发现封包单元NAL1的边界,此时若译码器14要求提供位数据,比特流提供器12可提供至少一虚设位(dummy bits),直到判断结果信号Sr指示译码器14发现封包单元NAL1的边界后,再开始提供封包单元NAL2的位数据。
图5为译码装置发生译码错误时的示意图。图5显示译码器14较比特流提供器12早发现封包单元NAL1的边界的情况。当译码器14判断出封包单元NAL1的边界并接收到具有逻辑值0的判断结果信号Sr时,表示此时译码器14较比特流提供器12早发现封包单元NAL1的边界,译码器14不使用比特流提供器12所提供的封包单元NAL1的位数据,于本实施例中系舍弃比特流提供器12所提供的位数据的一部分,直到判断结果信号Sr表示比特流提供器12发现封包单元NAL1的边界后,译码器14再开始接收比特流提供器12所提供的封包单元NAL2的位数据。
于本实施例中,不限定比特流提供器12及译码器14判断出封包单元NAL1的边界的方法。以下示例地说明找出封包单元NAL1的边界的方法。依H.264的规范,NAL单元的结尾系字节对齐(byte-aligned)的地址处起算连续24个位的0值所构成;此外NAL单元包含起始码前缀(start codeprefix),例如0x000001,记载于NAL单元的表头部。因此,比特流提供器12或译码器14可以依据封包单元NAL1或NAL2的位数据的至少其一,判断出封包单元的边界。更具体而言,比特流提供器12及译码器14可以检查其所处理的数据中是否出现连续三个0值的格式(pattern),若有即可判断出封包单元NAL1的结尾;或者可以检查其所处理的数据中是否出现起始码前缀,若有即可判断出封包单元NAL2的前端,如上述即可判断出封包单元NAL1与封包单元NAL2间的边界。此外,译码器14亦可以依据封包单元NAL1的语法数据判断出封包单元NAL1的边界。例如,译码器14依据特定的算法将封包单元NAL1中所需的语法数据都译码完成时,便可测得封包单元NAL1的结尾;或者,利用辨识封包单元NAL1的语法数据中某些特定的旗标(flag),来判断封包单元NAL1的结尾。
图6为本发明一实施例译码装置的结构的方块图。图6显示图2所示的译码装置的细部结构,相同的组件使用相同的符号并省略其相关说明。为使比特流提供器12及译码器14能够更正确地判断出封包单元NAL1的边界,且方便判断比特流提供器12及译码器14目前所处理的封包单元是否为相同的封包单元,本实施例的译码装置10更为视讯Sin的每一封包单元增设一同位性的特性。较佳的情况系相邻的封包单元的同位性(parity)具有相异的逻辑值,如图7及图8所示封包单元NAL0、NAL1及NAL2的同位性的逻辑值分别为0、1及0。此外,本实施例系以硬件的方式加以实现,相关说明如后述。
以下更详细地说明本实施例判断电路15的一示例的具体结构。请参照图6,判断电路15包含一第一逻辑单元151、一第二逻辑单元153、一第一缓存器152、一第二缓存器154及一第三逻辑单元155。第一缓存器152用以储存比特流提供器12目前处理的封包单元的同位性(以下称为第一同位性ParityFD):第二缓存器154用以储存译码器14目前处理的封包单元的同位性(以下称为第二同位性ParityDEC)。第一逻辑单元151接收来自比特流提供器12的边界通知讯号BF及存储于第一缓存器152的第一同位性ParityFD,并依据边界通知讯号BF及第一同位性ParityFD的逻辑值选择性地更改第一同位性ParityFD的逻辑值,用以表示开始处理下一封包单元。第二逻辑单元153接收来自译码器14的边界通知讯号BD及存储于第二缓存器154的第二同位性ParityDEC,并依据边界通知讯号BD及第二同位性Pari tyDEC选择性地更改第二同位性ParityDEC的逻辑值,用以表示开始处理下一封包单元。
更具体而言,本实施例的第一逻辑单元151包含一第一多任务器511及一第一互斥或门(XOR门)512。本文的互斥或门又称为“异或门”。第一多任务器511包含输入逻辑值1的一输入端及输入逻辑值0的另一输入端,并依据边界通知讯号BF选择性地输出具有逻辑值1或逻辑值0的输出讯号Smux1。当边界通知讯号BF为逻辑值1时,第一多任务器511输出具有逻辑值1的输出讯号Smux1;当边界通知讯号BF为逻辑值0时,第一多任务器511输出具有逻辑值0的输出讯号Smux1。第一XOR门512接收第一同位性ParityFD及输出讯号Smux1,当输出讯号Smux1及第一同位性ParityFD具有相同逻辑值时输出逻辑值0并储存于第一缓存器152内,藉以使第一同位性ParityFD为逻辑值0;当输出讯号Smux1及第一同位性ParityFD具有相异逻辑值时输出逻辑值1并储存于第一缓存器152内,藉以使第一同位性ParityFD为逻辑值1。据此,在比特流提供器12未侦测到目前其处理的封包单元的边界的期间,同位性ParityFD的逻辑值维持不变。而在跨越封包单元的边界时,同位性ParityFD的逻辑值会反向,随后同位性ParityFD的逻辑值又再维持不变,直到封下一个封包单元的边界。如此,第三逻辑单元155即可藉由储存于第一缓存器152的第一同位性ParityFD的逻辑值,得知比特流提供器12目前处理的封包单元的同位性。
本实施例的第二逻辑单元153包含一第二多任务器531及一第二互斥或门(XOR门)532。第二逻辑单元153的运作方式与第一逻辑单元151相同,在此不再赘述。如此,第三逻辑单元155即可藉由储存于第二缓存器154的第二同位性ParityDEC的逻辑值,得知译码器14目前处理的封包单元的同位性。
第三逻辑单元155判断比特流提供器12及译码器14目前分别处理的封包单元的同位性是否相同并产生一判断结果信号Sr。于本实施例中第三逻辑单元155可以为一反互斥或门(XNOR闸),接收第一同位性ParityFD及第二同位性ParityDEC。当第一同位性ParityFD及第二同位性ParityDEC具有相同逻辑值时,第三逻辑单元155输出具有逻辑值1的判断结果信号Sr,表示比特流提供器12及译码器14为同步状态;当第一同位性ParityFD及第二同位性ParityDEC具有相异逻辑值时,第三逻辑单元155输出具有逻辑值0的判断结果信号Sr,表示比特流提供器12及译码器14为异步状态。
图7为本发明的译码装置预防发生译码错误的一示例的示意图。请参照图7,显示比特流提供器12较译码器14早发现封包单元NAL1的边界的情况。当比特流提供器12已找到封包单元NAL1的边界,且接收到具有逻辑值0的判断结果信号Sr,表示比特流提供器12较译码器14早发现封包单元NAL1的边界。此时,若译码器14要求提供位数据,比特流提供器12开始提供至少一虚设位,直到接收到具有逻辑值1的判断结果信号Sr后,再开始提供封包单元NAL2的位数据。
图8为本发明的译码装置预防发生译码错误的一示例的示意图。请参照图8,译码器14较比特流提供器12早发现封包单元NAL1的边界的情况。当译码器14已找到封包单元NAL1的边界,且接收到具有逻辑值0的判断结果信号Sr,表示译码器14较比特流提供器12早发现封包单元NAL1的边界。此时,译码器14舍弃比特流提供器12所提供的数据的一部分,直到接收到具有逻辑值1的判断结果信号Sr后,再开始接收比特流提供器12所提供的封包单元NAL2的位数据。
本发明不限定比特流提供器12及/或译码器14依据此判断结果信号Sr选择性地执行一异常步骤,以使译码器14能依据封包单元NAL2的位数据正确地译码封包单元NAL2的方式。于本发明另一实施例中,亦可以为当比特流提供器12及译码器14分别已找到封包单元NAL1的边界,且接收到具有逻辑值0的判断结果信号Sr后,通知对方停止处理封包单元NAL1,而直接处理封包单元NAL2。
图9为本发明一实施例译码方法的流程图。本实施例的译码方法可以用于处理一视讯Sin,此视讯Sin包含连续的一封包单元NAL1及一封包单元NAL2,封包单元NAL1及NAL2分别包含多个位数据。此译码方法包含以下步骤:
步骤S02:分别为封包单元NAL1及封包单元NAL2设置一同位性,且封包单元NAL1的同位性的逻辑值相异于封包单元NAL2的同位性的逻辑值。一实施例中步骤S02包含:为封包单元NAL2设置一同位性的步骤;以及为封包单元NAL1设置一同位性的步骤。
步骤S04:提供封包单元NAL1及封包单元NAL2,并判断出封包单元NAL1的边界而发出边界通知讯号BF。于一实施例中,可以为提供封包单元NAL1后连续地提供封包单元NAL2。
步骤S06:译码封包单元NAL1,并判断出封包单元NAL1的边界而发出一边界通知讯号BD。
步骤S08:依据边界通知讯号BF及边界通知讯号BD产生一判断结果信号Sr。于一实施例中,当步骤S04发出边界通知讯号BF后,步骤S08即可测得步骤S04目前处理的封包单元已从封包单元NAL1改变为封包单元NAL2,当步骤S06发出边界通知讯号BD后,步骤S08即可测得步骤S06目前处理的封包单元已从封包单元NAL1改变为封包单元NAL2。由于封包单元NAL1的同位性的逻辑值相异于封包单元NAL2的同位性的逻辑值,因此步骤S08可再藉由判断步骤S04目前处理的封包单元的同位性的逻辑值,以及步骤S06目前处理的封包单元的同位性的逻辑值是否相同,以产生判断结果信号Sr。当判断结果为相同时,产生具有逻辑值1的判断结果信号Sr,表示步骤S04及步骤S06目前为同步状态;当判断结果为相异时,产生具有逻辑值0的判断结果信号Sr,表示步骤S04及步骤S06目前为异步状态。请注意,步骤S04及步骤S06的执行顺序并非一定是步骤S04全部完成后才执行步骤S06,事实上在某段时间内,步骤S04及步骤S06会同时进行。
步骤S10:依据判断结果信号Sr使得当封包单元NAL1无法被正确地译码时,封包单元NAL2仍可被正确地译码。例如,在某一情况下,当步骤S10依据判断结果信号Sr,得知步骤S04早于步骤S06判断出封包单元NAL1的边界,而且此时若译码步骤S06要求提供位数据,则提供至少一虚设位,直到判断结果信号Sr表示为同步状态为止。在另一情况下,当步骤S10依据判断结果信号Sr,得知步骤S06早于步骤S04判断出封包单元NAL1的边界时,则不使用并舍弃步骤S04所提供的封包单元NAL1的位数据,直到判断结果信号Sr表示为同步状态为止,而后步骤S06再开始接收步骤S04所提供的位数据。在上述的两个例子中,即使当封包单元NAL1无法被正确地译码时,封包单元NAL2仍可被正确地译码。
以上,虽以影像处理为实施例对本发明加以说明,但本发明的译码装置及译码方法不限制于影像处理,其可以用于对任一编码数据进行译码。
依本实施例的译码装置及译码方法,其能够降低因编码数据有时会被传输错误,而造成译码装置无法正确地译码编码数据的可能性。于一实施例中译码装置及译码方法可以用于处理编码后的影像讯号,能够减少因视讯Sin的片断的影像数据被传输错误,而造成显示装置无法播放此视讯Sin的现象产生。
在较佳实施例的详细说明中所提出的具体实施例仅用以方便说明本发明的技术内容,而非将本发明狭义地限制于上述实施例,在不超出本发明的精神及权利要求的情况,所做的种种变化实施,皆属于本发明的范围。

Claims (16)

1.一种译码装置,用以处理连续的一第一封包单元及一第二封包单元,其特征在于,该译码装置包含:
一比特流提供器,用以提供该第一封包单元及该第二封包单元,并判断该第一封包单元的边界而发出一第一边界通知讯号;
一译码器,耦接于该比特流提供器,用以译码该第一封包单元及该第二封包单元,并判断出该第一封包单元的边界而发出一第二边界通知讯号;以及
一判断电路,耦接于该比特流提供器与该译码器,用以接收该第一边界通知讯号及该第二边界通知讯号,当该第一边界通知讯号及该第二边界通知讯号具有相异逻辑值时,输出表示异常情况的判断结果信号,以同步该译码器及该比特流提供器的操作,使得当该第一封包单元无法被正确地译码时,该第二封包单元仍被正确地译码。
2.如权利要求1所述的译码装置,其特征在于,该第一封包单元包含多个第一位数据,而该第二封包单元包含多个第二位数据,当该比特流提供器依据该判断结果信号测得该比特流提供器较该译码器早判断出该第一封包单元的边界,且若译码器要求提供位数据时,该比特流提供器提供至少一虚设位给该译码器,藉以使该译码器依据完整的上述第二位数据译码该第二封包单元。
3.如权利要求1所述的译码装置,其特征在于,该第一封包单元包含多个第一位数据,而该第二封包单元包含多个第二位数据,当该译码器依据该判断结果信号测得该译码器较该比特流提供器早判断出该第一封包单元的边界时,该译码器舍弃该比特流提供器所提供的上述第一位数据的一部分,藉以使该译码器依据完整的上述第二位数据译码该第二封包单元。
4.如权利要求1所述的译码装置,其特征在于,该第一封包单元包含 多个第一位数据,而该第二封包单元包含多个第二位数据,该比特流提供器或该译码器是依据上述第一位数据的至少其一所形成的一特定格式,判断出该第一封包单元的边界。
5.如权利要求1所述的译码装置,其特征在于,该比特流提供器或该译码器是依据该第二封包单元的一起始码前缀或该第一封包单元的结尾识别字节,判断出该第一封包单元的边界。
6.如权利要求1所述的译码装置,其特征在于,该译码器是依据该第一封包单元的至少一语法数据,判断出该第一封包单元的边界。
7.如权利要求1所述的译码装置,其特征在于,该译码装置更分别为该第一封包单元及该第二封包单元设置一同位性,且该第一封包单元的该同位性的逻辑值相异于该第二封包单元的该同位性的逻辑值。
8.如权利要求7所述的译码装置,其特征在于,该判断电路包含:
一第一缓存器,储存一第一暂存值,该第一暂存值是用以表示该比特流提供器目前处理的封包单元的同位性;
一第二缓存器,储存一第二暂存值,该第二暂存值是用以表示该译码器目前处理的封包单元的同位性;
一第一逻辑单元,用以依据该第一边界通知讯号选择性地更改该第一暂存值;
一第二逻辑单元,用以依据该第二边界通知讯号选择性地更改该第二暂存值;以及
一第三逻辑单元,用以依据该第一暂存值及该第二暂存值来产生该判断结果信号。
9.一种译码方法,用以处理连续的一第一封包单元及一第二封包单元,其特征在于,该译码方法包含:
(a)提供该第一封包单元及该第二封包单元,并判断该第一封包单元的边界而发出一第一边界通知讯号; 
(b)译码该第一封包单元,并判断出该第一封包单元的边界而发出一第二边界通知讯号;
(c)当该第一边界通知讯号及该第二边界通知讯号具有相异逻辑值时,产生一表示异常情况的判断结果信号;以及
(d)依据该表示异常情况的判断结果信号,使得当该第一封包单元无法被正确地译码时,正确地译码该第二封包单元。
10.如权利要求9所述的译码方法,其特征在于,该第一封包单元包含多个第一位数据,该第二封包单元包含多个第二位数据,该步骤(d)包含:
当该步骤(a)较该步骤(b)早判断出该第一封包单元的边界,且若步骤(b)要求提供位数据时,提供至少一虚设位,藉以能够依据完整的上述第二位数据译码该第二封包单元。
11.如权利要求9所述的译码方法,其特征在于,该第一封包单元包含多个第一位数据,该第二封包单元包含多个第二位数据,该步骤(d)包含:
当该步骤(b)较该步骤(a)早判断出该第一封包单元的边界时,舍弃上述第一位数据的一部分,藉以能够依据完整的上述第二位数据译码该第二封包单元。
12.如权利要求9所述的译码方法,其特征在于,该第一封包单元包含多个第一位数据,该第二封包单元包含多个第二位数据,该步骤(a)或该步骤(b)包含:
依据该第一封包单元的上述第一位数据的至少其一所形成的一特定格式,判断出该第一封包单元的边界。
13.如权利要求9所述的译码方法,其特征在于,该步骤(a)或该步骤(b)包含:
依据该第二封包单元的一起始码前缀或该第一封包单元的结尾识别字节,判断出该第一封包单元的边界。
14.如权利要求9所述的译码方法,其特征在于,该步骤(b)是依据该第一封包单元的至少一语法数据,判断出该第一封包单元的边界。
15.如权利要求9所述的译码方法,其特征在于,更包含:
(e)分别为该第一封包单元及该第二封包单元设置一同位性,其中该第一封包单元的该同位性的逻辑值相异于该第二封包单元的该同位性的逻辑值。
16.如权利要求15所述的译码方法,其特征在于,该步骤(c)更包含:
分别依据该第一边界通知讯号及该第二边界通知讯号,测得该步骤(a)中目前处理的封包单元及该步骤(b)中目前处理的封包单元,并判断该步骤(a)中目前处理的封包单元的同位性及该步骤(b)中目前处理的封包单元的同位性的逻辑值是否相同,以产生该判断结果信号。 
CN 200910118199 2009-03-18 2009-03-18 译码装置及其译码方法 Expired - Fee Related CN101841699B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910118199 CN101841699B (zh) 2009-03-18 2009-03-18 译码装置及其译码方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910118199 CN101841699B (zh) 2009-03-18 2009-03-18 译码装置及其译码方法

Publications (2)

Publication Number Publication Date
CN101841699A CN101841699A (zh) 2010-09-22
CN101841699B true CN101841699B (zh) 2012-06-27

Family

ID=42744772

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910118199 Expired - Fee Related CN101841699B (zh) 2009-03-18 2009-03-18 译码装置及其译码方法

Country Status (1)

Country Link
CN (1) CN101841699B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1474603A (zh) * 2002-08-05 2004-02-11 华邦电子股份有限公司 可预防错误传递的可变长度解码器
CN1960335A (zh) * 2005-10-31 2007-05-09 恩益禧电子股份有限公司 流数据处理器
CN101057501A (zh) * 2004-09-22 2007-10-17 高通股份有限公司 具有高效数据恢复的视频解多路复用器和解码器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1474603A (zh) * 2002-08-05 2004-02-11 华邦电子股份有限公司 可预防错误传递的可变长度解码器
CN101057501A (zh) * 2004-09-22 2007-10-17 高通股份有限公司 具有高效数据恢复的视频解多路复用器和解码器
CN1960335A (zh) * 2005-10-31 2007-05-09 恩益禧电子股份有限公司 流数据处理器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开2008-252955A 2008.10.16

Also Published As

Publication number Publication date
CN101841699A (zh) 2010-09-22

Similar Documents

Publication Publication Date Title
KR100667739B1 (ko) 무선 데이터 송수신 장치 및 그 방법
US10212440B2 (en) Virtual frame buffer system and method
TWI517629B (zh) 傳輸流封包標頭壓縮技術
US20060182274A1 (en) Method for ciphering a compressed audio or video stream with error tolerance
JP3633884B2 (ja) 再生画像伝送装置
CN103338385A (zh) 视频处理系统及相应方法
CN102318348A (zh) 数据流的块划分
US7549000B2 (en) Apparatus and method for generating bitstream of S/PDIF data in HDMI
CN101578876A (zh) 在多视点编码视频中使用高级语法参考视点的视频差错隐藏方法和装置
CN109788299A (zh) 一种移动设备间视频传输方法、系统、设备及计算机介质
JP2006311508A (ja) データ伝送システムとその送信側装置及び受信側装置
CN104255008A (zh) 使用无保护的传递服务实现受保护内容的传递
US6940909B2 (en) Video decoding during I-frame decode at resolution change
US7653287B2 (en) Information storage medium storing multi-angle data and method and apparatus for reproducing the multi-angle data
CN108141615A (zh) Mpeg运输帧同步
CN101841699B (zh) 译码装置及其译码方法
US8818019B2 (en) Robust watermark
CN102055963A (zh) 一种视频编码、解码方法及编码、解码装置
US9014259B2 (en) Apparatus and method for sequentially parsing bitstreams based on removal of emulation prevention byte
CN101228793A (zh) 解码装置
CN109600616A (zh) 一种基于h.264视频压缩标准的码流封装方法
CN109743627B (zh) 基于avs+视频编码数字电影包的播放方法
CN101847394B (zh) 用以解码及显示视讯文件的存储器映射方法及装置
TWI520615B (zh) 解碼裝置及其解碼方法
CN101147395B (zh) 记录装置及记录方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120627

Termination date: 20190318