CN101788645B - 测试电路及其增加芯片电路扫描覆盖率的方法 - Google Patents
测试电路及其增加芯片电路扫描覆盖率的方法 Download PDFInfo
- Publication number
- CN101788645B CN101788645B CN2009100059841A CN200910005984A CN101788645B CN 101788645 B CN101788645 B CN 101788645B CN 2009100059841 A CN2009100059841 A CN 2009100059841A CN 200910005984 A CN200910005984 A CN 200910005984A CN 101788645 B CN101788645 B CN 101788645B
- Authority
- CN
- China
- Prior art keywords
- circuit
- tested person
- coverage rate
- signal
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明提供一种测试电路及其增加芯片电路扫描覆盖率的方法。该方法包括,辨别该受测试电路的一覆盖率是否低于一界限值;当该覆盖率低于一界限值时,分析所述的受测试电路以决定至少一个该受测试电路的插入点;以一测试电路插入所述的受测试电路的所述的插入点,其中该受测试电路因该测试电路插入而使该受测试电路包含位于该插入点之前的一第一电路以及位于该插入点之后的一第二电路;以及输入一自动测试向量至所述的测试电路及所述的受测试电路,以进行对该受测试电路进行扫描。
Description
技术领域
本发明是有关于集成电路的扫描,特别是有关于电路的扫描覆盖率。
背景技术
于芯片生产时,为了维持最终产出的芯片的质量,避免生产过程中的瑕疵所导致的坏片流入终端客户手中,必须于生产结束时对产出的芯片进行测试,以筛选坏片。进行测试时,是以自动测试向量(automatic test pattern)输入至芯片,以对芯片进行扫描,从而测试芯片是否动作正确无误。因此,必须事先安插扫描电路至芯片,以供输入自动测试向量至芯片进行扫描。
扫描电路可对芯片内的多个节点进行扫描。此外,扫描电路一般由计算机程序自动安插至芯片的网表(netlist)档。当扫描电路安插至芯片后,并不一定能完全的对芯片的所有节点均进行扫描。芯片中未能扫描到的节点称之为未覆盖点。芯片中的未覆盖点愈多,表示芯片中无法确认生产瑕疵的节点愈多,因而扫描愈不完全。未覆盖点的数目与芯片所有节点的数目的比率称之为未覆盖率。因此,通常必须确保未覆盖率低于一界限值,或是覆盖率高于一界限值,例如9x%,以保证大多数的芯片节点都可被扫描到。
当覆盖率低于界限值时,有必要采取方法来提升芯片的覆盖率。现有技术采用插入观察点法,以提高扫描过程的覆盖率。图1A显示插入观察点法所运用的观察电路100。观察电路100包括多个控制寄存器(controlregister)112~116、输出寄存器106、以及多路选择器(multiplexer)104。假设一芯片网表经模拟分析存在多个未覆盖点。为了增加电路的扫描覆盖率,增加观察电路100以提高对于未覆盖点P1~P8的覆盖率(这里P1~P8可以指部分未覆盖点,也可以指全部未覆盖点)。
控制寄存器112、114、116具有两数据输入端D、SI及一数据输出端D。控制寄存器112、114、116的功能等效于图1B所示,多路选择器(multiplexer)152加一D型正反器(D flip-flop)154。D型正反器154依据频率信号CLK的触发以输入值D更新其内储存值后输出于输出端Q。多路选择器152依据扫描激活信号SE选取数据输入D与自动测试向量SI其中之一作为D型正反器154的输入值D。因此,图lA中的相串接的控制寄存器112、114、116可于扫描过程中储存自动测试向量SI的连续三个位值,并输出至多路选择器104。
多路选择器104的输入端分别耦接至未覆盖点P1~P8,并依据控制寄存器112、114、116的输出值选取未覆盖节点P1~P8于扫描过程中的逻辑值以输出至输出寄存器106。输出寄存器106则储存多路选择器104的输出值并输出为信号SO。如此则观察电路100可检测未覆盖点P1~P8于扫描过程中的信号值,以核对是否在这些测试点上存在制造缺陷,从而增加芯片的扫描覆盖率。
然而,当芯片逻辑电路包含庞大数量的未覆盖点(例如10000个)时,为了有效提高测试覆盖率,需要增加大量的测试电路,而导致芯片面积增大,从而增加芯片成本。同时需要相当数量额外的测试向量来覆盖这些未覆盖的点及新增的测试电路,导致测试成本的增加。因此,需要一种方法,能有效增加受测电路覆盖率,但同时并不会显著增加芯片面积,同时降低对测试向量数量的需求,进而减少测试成本。
发明内容
有鉴于此,本发明的目的在于提供一种增加芯片中受测试电路节点的覆盖率的方法,以解决现有技术存在的问题。首先,通过模拟得到该芯片的详细覆盖率分布报告。当该覆盖率低于一界限值时,依据该覆盖率报告决定测试电路的插入点位置,每一测试电路将原始电路分割成位于该插入点之前的第一电路以及位于该插入点之后的第二电路。在插入测试电路后,重新对该芯片进行模拟得到新的覆盖率报告。
本发明提供一种测试电路,插入至一受测试(包含多个组合逻辑电路)电路的一插入点,该组合逻辑电路包含位于该插入点前端的一第一电路以及位于该插入点后端的一第二电路,其中该测试电路插入于该第一电路与该第二电路之间。于一实施例中,该测试电路包括一第一寄存器、一第二寄存器、以及一多路选择器。该第一寄存器输出一第一储存值为一第一信号,当一扫描激活信号激活时寄存该组合逻辑电路所接收的一自动测试向量(automatic testpattern)为该第一储存值,而当该扫描激活信号未激活时寄存1为该第一储存值。该第二寄存器输出一第二储存值为一第三信号,当该扫描激活信号激活时寄存该第一信号为该第二储存值,而当该扫描激活信号未激活时寄存该第一电路输出的一第二信号为该第二储存值。该多路选择器(multiplexer)输出一第四信号至该第二电路的输入端,当该扫描激活信号激活时依据该第一信号选取该第二信号与该第三信号其中之一作为该第四信号,而当该扫描激活信号未激活时选取该第二信号作为该第四信号。
数字逻辑电路由时序逻辑(寄存器与锁存器等等)和组合逻辑门(与门,或门与非门等等)组成。通常组合逻辑电路包含了绝大部分电路节点,因为对于每个时序逻辑包含的节点只是输入和输出的几个节点。所以,我们在后面篇幅着重说明对于组合逻辑电路的分割来增加芯片整体的覆盖率。
附图说明
图1A显示现有的插入观察点法所运用的观察电路;
图1B显示图1A的输入寄存器及输出寄存器的细部结构;
图2为一组合逻辑电路的示意图;
图3为于图2的组合逻辑电路的插入点插入依据本发明的一测试电路后的示意图;
图4为依据本发明的增加组合逻辑电路的覆盖率的方法的流程图;
图5为一组合逻辑电路的实施例的区块图;
图6显示将依据本发明的测试电路插入图5的组合逻辑电路的区块图。
附图标号:
104~多路选择器;
112、114、116、106~寄存器;
202、206~寄存器;
204~组合逻辑电路;
256~插入点;
310~测试电路;
312、314~寄存器;
316~多路选择器;
602、616~寄存器;
604、608、610、614~加法器;
606、612~乘法器;
600~组合逻辑电路;
650~测试电路;
652、654~寄存器;
656~多路选择器。
具体实施方式
为了让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举数较佳实施例,并配合所附图示,作详细说明如下:
图2为一芯片的部份受测电路200的示意图。于一实施例中,组合逻辑电路204耦接至输入寄存器202以及输出寄存器206,以利依据自动测试向量SI对组合逻辑电路204进行扫描。当扫描激活信号SE激活时,扫描过程便启动,将自动测试向量(automatic test pattern)SI输入组合逻辑电路204。输入寄存器202及输出寄存器206其中一种细部结构类型可以如图1B所示,于扫描激活信号SE激活时依据频率信号CLK寄存SI端的输入值。输入寄存器202依据频率信号CLK的触发运作,用以寄存并输出自动测试向量SI至组合逻辑电路204。组合逻辑电路204接着依据自动测试向量SI运作,并输出一输出信号于节点254。输出寄存器206接着于节点254,当初次扫描激活信号SE激活时(即扫描测试的第一阶段),依据自动测试向量SI运作组合逻辑电路204输出一输出信号至输出寄存器206;当扫描激活信号SE未激活时(即扫描测试的第二阶段),输出寄存器206接收并寄存组合逻辑电路204的输出信号,也就是节点254的值;当扫描激活信号SE再次激活时(即进入扫描测试的第三阶段),输出寄存器206串行送出上一阶段所捕获组合逻辑电路204的输出,即决定其输出信号SO,于此阶段中也可以同时送入下一组测试向量SI于逻辑电路。于一实施例中,该组合逻辑电路204为一数字逻辑电路。
假设组合逻辑电路204包含多个无法经由测试工具产生的测试向量覆盖的测试点(此后表示为未覆盖点),因而无法于扫描过程验证有否误动作而找出生产过程的电路瑕疵。为了提高组合逻辑电路204于扫描过程的覆盖率(Coverage rate),必须对组合逻辑电路204的所述的未覆盖点进行进一步的处理。因此,本发明拟将一测试电路插入组合逻辑电路204,以提高组合逻辑电路204于扫描过程的覆盖率。假设节点256为组合逻辑电路204的其中之一节点(或用来把原组合逻辑电路分割为第一电路和第二电路的一系列节点),并且被选取为依据本发明的测试电路的插入点。组合逻辑电路204依据节点256可分为两部分,位于节点256前端的为第一电路212,而位于节点256后端的为第二电路214。
图3为于图2的组合逻辑电路204的插入点256插入依据本发明的一测试电路310后的示意图。于一实施例中,该组合逻辑电路204依节点256被断开,而在第一电路212的输出端257与第二电路214的输入端258之间插入测试电路310。于一实施例中,测试电路310包括寄存器312、314、以及多路选择器316。寄存器312及314于扫描激活信号SE激活时,依据频率信号CLK寄存SI输入端的值并将寄存值输出于输出端Q。当扫描激活信号SE激活时,寄存器312依据频率信号CLK储存输入寄存器202所输出的自动测试向量SI为寄存值,并输出该寄存值为信号S1。
寄存器314的SI输入端耦接至寄存器312的输出端,而寄存器314的D输入端耦接至第一电路212的输出端257。图2的组合逻辑电路204的插入点256断开后形成图3的第一电路212的输出端257及第二电路214的输入端258。当扫描激活信号SE激活时,寄存器314依据频率信号CLK储存输入寄存器312所输出的信号S1为寄存值,并输出该寄存值为信号S3。当扫描激活信号SE失能时,寄存器314依据频率信号CLK储存第一电路212于节点257输出的信号S2为寄存值,并输出该寄存值为信号S3。多路选择器316耦接至寄存器312、314的输出端,以及第二电路214的输入端之间。多路选择器316依据寄存器312输出的信号S1选取第一电路的输出信号S2与寄存器314的输出信号S3其中之一作为其输出信号S4,并输出信号S4至第二电路214于节点258的输入端。
图3的组合逻辑电路300的插入点256已插入测试电路310。在正常工作模式(即非测试模式),寄存器312的输出S1(上电初值)会被设为1,因此多路选择器316会选取第一电路212的输出信号S2作为其输出信号S4输出至第二电路214于节点258的输入端。因此,当正常工作模式时,组合逻辑电路204仍可如图2未经插入测试电路310前的正常模式运作。因此于此模式下可忽略测试电路310的存在。
当芯片被置于测试模式。当扫描激活信号SE激活时,寄存器312的输出信号S1是由自动测试向量SI所决定。当自动测试向量SI为1时,寄存器312的输出信号S1的值为1。此时由于多路选择器316会依据信号S1的值1选取第一电路212的输出信号S2作为信号S4输出至第二电路214,因此受测电路300可如图2的受测电路200般运作。当自动测试向量SI为0时,寄存器312的输出信号S1的值为0。此时由于多路选择器316会依据信号S1的值0选取寄存器314的输出信号S3作为信号S4输出至第二电路214,而寄存器314的输出信号S3是依据自动测试向量SI的值决定,因此第二电路214会依据自动测试向量SI的值运作。这样可产生类似流水线的效果,减少寄存器间组合逻辑的深度。因此,这样的电路设计降低了扫描过程中产生自动测试向量SI的难度,减少了扫描过程所需要的自动测试向量SI的数目,从而大大提高测试点的覆盖率,并减少扫描过程所需的时间。因此,图2的受测电路200在于图3中插入测试电路310后可显著地提高覆盖率并降低测试成本。因此,本发明提供的图3的测试电路310显著优于现有技术的插入观察点法的图1的观察电路100。
此外,当扫描激活信号SE激活时,输入寄存器202寄存并输出该自动测试向量SI至第一电路212的输入端252及寄存器312的输入端。当扫描激活信号SE未激活时,输入寄存器202寄存并输出数据信号D至第一电路212的输入端252及寄存器312的输入端。另外,当扫描激活信号SE激活时,输出寄存器206寄存并输出寄存器314的输出信号S3。当扫描激活信号SE未激活时,输出寄存器206寄存并输出第二电路214的输出信号。
图4为依据本发明的增加组合逻辑电路的覆盖率的方法400的流程图。我们设计芯片通常使用RTL级描述(采用Verilog HDL语言或其他硬件描述语言)。然后我们需要使用EDA工具把RTL一级的描述转换成门级描述即网表(netlist)形式,并进行优化。在这一过程中,可以通过EDA工具把标准的flip-flop替换成可以扫描的flip-flop(scan flip-flop),并插入扫描链。这一扫描测试电路的插入是由EDA工具自动完成的。首先,使用EDA工具将芯片寄存器传输级描述(register transfer level code,RTL)转换成网表档(门级描述(步骤402)。接着,使用EDA工具自动插入扫描链电路(步骤404),其中该扫描链电路用以输入自动测试向量(ATPG)至组合逻辑电路(如图2的输入寄存器202及输出寄存器206)。接着,使用EDA工具对已插入扫描链的网表文件进行模拟,生成自动测试向量,并得到覆盖率分布报告(步骤406)。若芯片整体覆盖率超过一界限值(步骤408),则表示扫描过程可对芯片逻辑电路的大部分电路的生产瑕疵进行检验,因此此芯片的扫描测试覆盖率可以被接受。
若芯片整体扫描覆盖率低于一界限值(步骤408),则依据覆盖率报告分析组合逻辑电路的未覆盖点分布(步骤410)。接着,可执行412a或412b步骤。操作者可在寄存器传输级描述(RTL)上增加插入测试电路的寄存器传输级(RTL)描述(步骤412a)。插入测试电路的目的是为了提高测试覆盖率。测试电路在RTL上修改,但是在RTL到门级的转换过程中EDA工具还会在此基础上完成扫描电路的替换和插入(替换flip-flop以及把他们串成扫描链)。接着再重复执行步骤402至408,以检测插入本发明的测试电路后的覆盖率是否提升至高过界限值。操作者也可在网表上修改并插入测试电路(步骤412b)。直接在EDA工具插完扫描链的网表(netlist)上修改,此时就必须使用门级的描述,把新增的测试电路与之前的扫描链串到一起。接着再重复执行步骤406至408,以检测插入本发明的测试电路后的覆盖率是否提升至高过界限值。由于此时组合逻辑电路的未覆盖点已于步骤410、412a/412b进行测试电路的插入,进行重新扫描时的覆盖率将大为增加。
图5为一包含大量组合逻辑电路的功能电路600的实施例的区块图。这一功能电路600包括多个10位寄存器602,多个33位加法器604、608、610、及614,多个乘法器606,33×10位乘法器612,以及43位寄存器616。假设组合逻辑电路600已经经过模拟扫描,扫描报告中指出,在扫描过程中组合逻辑电路600具有大量未覆盖点存在,而未覆盖点可随机分布于组合逻辑电路600的各部位。又假设其中大量未覆盖点分布于33×10位乘法器612内部。为了增加组合逻辑电路600于扫描过程的覆盖率,必须于组合逻辑电路600中插入依据本发明的测试电路。当然,测试电路的插入点可选择位于33×10位乘法器612之前,或位于33×10位乘法器612之后,所需求的测试电路的数量会因插入点的不同而异,得到了覆盖率也会不同,可由操作者视应用情况而灵活选择。
假设操作者选取33×10位乘法器612的输出端与加法器614的输入端间的节点635为插入点,而决定经由插入点635将测试电路插入组合逻辑电路600中。由于33×10位乘法器612的输出端输出43个位,因此共有43个插入点,每点用以传递1位数据,每点均须插入图6的测试电路650。图6显示将依据本发明的一测试电路650插入图5的组合逻辑电路600的插入点635的区块图。如图所示,测试电路650如图3的测试电路310般,包括寄存器652、654、及多路选择器656。当扫描激活信号SE未激活时,组合逻辑电路600可如不存在测试电路650般正常运作。当扫描过程执行时,扫描激活信号SE被激活,使测试电路650依据输入的自动测试向量SI运作,而提升组合逻辑电路600的覆盖率。因此,本发明的测试电路可提高扫描过程中对组合逻辑电路的测试点的覆盖率,并减少对测试向量的需求,从而有效降低测试时间,进而降低测试成本。
在上述实施例中共需插入43个测试电路,每一测试电路皆含有两个寄存器652、654与一多路选择器656。而在另一实施例中,假设其受测电路与图6相同仍需插入43个受测电路,则在此例中的测试电路仅需含有一寄存器与一多路选择器(如上述的寄存器654与多路选择器656),而原先所使用的另一寄存器(如上述的寄存器652),在此例中则可利用一或数个寄存器(小于43个)共享。
而在另一各实施例中,其每一测试电路还可以包含多个寄存器,以依据实际受测试电路的复杂度而有所变动,不会因此失去弹性。
因此,可以知道本发明的测试电路具有一定的设计弹性,且其扫描链的顺序(也就是每个寄存器SI端连到哪一个寄存器的Q端)也并非一定要如同上述的实施例所述,而可以依照实际需要自行设定或是由工具自动设定,并非固定不变的。
在一芯片的受测试电路中会包含多个组合逻辑电路,因此上述实施例中虽然都以组合逻辑电路作为说明,但这仅是为了解说方便而已,并不限定本发明的范围。也即表示在受测试电路中只要是属于数字电路皆可以利用本发明的方法,在适当的位置插入测试电路以提高电路覆盖率。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何熟习此项技术者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视权利要求所界定者为准。
Claims (13)
1.一种增加受测试电路的覆盖率的方法,其特征在于,该方法包括:
辨别该受测试电路的一覆盖率是否低于一界限值;
当该覆盖率低于一界限值时,分析所述的受测试电路以决定至少一个该受测试电路的插入点;
以一测试电路插入所述的受测试电路的所述的插入点,其中该受测试电路因该测试电路插入而使该受测试电路包含位于该插入点之前的一第一电路以及位于该插入点之后的一第二电路;以及
输入一自动测试向量至所述的测试电路及所述的受测试电路,以进行对该受测试电路进行扫描。
2.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,该方法还包含一步骤于辨别所述的受测试电路的一覆盖率是否低于一界限值步骤之前:
分析所述的受测试电路以产生一覆盖率报告,而得到该受测试电路的一覆盖率。
3.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,当该覆盖率低于一界限值时,分析所述的受测试电路以决定至少一个该受测试电路的插入点的步骤还包含:
分析所述的受测试电路以得到一覆盖点分布状态;以及
依据所述的覆盖点分布状态以决定至少一个所述的受测试电路的插入点。
4.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,所述的测试电路的插入是以修改该受测试电路的寄存器传输级描述的方式进行。
5.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,所述的测试电路的插入是以修改该受测试电路的网表文件的方式进行。
6.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,所述的测试电路包括:
一第一寄存器,一第二寄存器以及一多路选择器。
7.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,所述的测试电路是用以提升该受测试电路于扫描过程的覆盖率。
8.如权利要求1所述的增加受测试电路的覆盖率的方法,其特征在于,所述的覆盖率是扫描过程的覆盖点的数目与所述的受测试电路的所有节点数目的比率。
9.一种测试电路,可应用至一芯片受测试电路中任一节点,其特征在于,该测试电路插入于该受测试电路中,将该受测试电路分为一第一电路与一第二电路,该测试电路包括:
一第一寄存器,输出一第一储存值为一第一信号,当一扫描激活信号激活时寄存所述的受测试电路所接收的一自动测试向量为所述的第一储存值,而当该扫描激活信号未激活时寄存一第一数值为所述的第一储存值;
一第二寄存器,输出一第二储存值为一第三信号,当所述的扫描激活信号激活时寄存所述的第一信号为所述的第二储存值,而当该扫描激活信号未激活时寄存所述的第一电路输出的一第二信号为所述的第二储存值;以及
一多路选择器,输出一第四信号至所述的第二电路的输入端,依据所述的第一信号选取所述的第二信号与所述的第三信号其中的一作为该第四信号。
10.如权利要求9所述的测试电路,其特征在于,所述的多路选择器依据第一信号会选取所述的第二信号作为所述的第四信号,在一正常工作模式下。
11.如权利要求9所述的测试电路,其特征在于,所述的测试电路还包括一输入寄存器,当所述的扫描激活信号激活时寄存并输出所述的自动测试向量至所述的第一电路的输入端及所述的第一寄存器的输入端,当所述的扫描激活信号未激活时寄存并输出一数据信号至所述的第一电路的输入端及所述的第一寄存器的输入端。
12.如权利要求9所述的测试电路,其特征在于,所述的测试电路还包括一输出寄存器,当所述的扫描激活信号激活时寄存并输出所述的第三信号,当所述的扫描激活信号未激活时寄存并输出所述的第二电路的输出信号。
13.如权利要求9所述的测试电路,其特征在于,所述的测试电路还包括多个寄存器,可任意耦接于所述的第一寄存器或所述的第二寄存器,以增加所述的受测试电路的覆盖率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009100059841A CN101788645B (zh) | 2009-01-22 | 2009-01-22 | 测试电路及其增加芯片电路扫描覆盖率的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009100059841A CN101788645B (zh) | 2009-01-22 | 2009-01-22 | 测试电路及其增加芯片电路扫描覆盖率的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101788645A CN101788645A (zh) | 2010-07-28 |
CN101788645B true CN101788645B (zh) | 2012-01-04 |
Family
ID=42531929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009100059841A Expired - Fee Related CN101788645B (zh) | 2009-01-22 | 2009-01-22 | 测试电路及其增加芯片电路扫描覆盖率的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101788645B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103257265B (zh) * | 2012-02-16 | 2015-07-08 | 扬智科技股份有限公司 | 电子装置、唤醒时间检测电路及方法 |
CN109144806B (zh) * | 2017-06-19 | 2022-02-01 | 合肥君正科技有限公司 | 一种寄存器传输级电路的功能验证方法及装置 |
CN112560390B (zh) * | 2020-12-23 | 2022-09-06 | 海光信息技术股份有限公司 | 自动生成交叉覆盖点中的忽略仓的方法、装置、设备 |
CN116244169B (zh) * | 2022-09-26 | 2023-10-27 | 上海合见工业软件集团有限公司 | 基于时序型覆盖数据库的回归测试系统 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1737599A (zh) * | 2005-09-01 | 2006-02-22 | 上海交通大学 | 基于电路分割的低功耗扫描测试方法 |
-
2009
- 2009-01-22 CN CN2009100059841A patent/CN101788645B/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1737599A (zh) * | 2005-09-01 | 2006-02-22 | 上海交通大学 | 基于电路分割的低功耗扫描测试方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101788645A (zh) | 2010-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7725849B2 (en) | Feature failure correlation | |
US8615691B2 (en) | Process for improving design-limited yield by localizing potential faults from production test data | |
CN101788645B (zh) | 测试电路及其增加芯片电路扫描覆盖率的方法 | |
Cong et al. | Technology mapping for FPGAs with embedded memory blocks | |
WO2005119531A2 (en) | Rule-based design consultant and method for integrated circuit design | |
CN104375078B (zh) | 一种扫描测试锁存器宏单元及扫描测试方法 | |
CN112036104A (zh) | 一种基于rtl网表的有限状态机识别及提取方法 | |
Werner et al. | Reverse engineering of cryptographic cores by structural interpretation through graph analysis | |
CN105677525B (zh) | 基于可重复配置单元的fpga局部互联资源自动化测试方法 | |
CN115293084A (zh) | 一种门级网表跨时钟域自动化分析方法及系统 | |
CN101957740A (zh) | 半导体集成电路、信息处理设备和方法、以及程序 | |
US20030221173A1 (en) | Method and apparatus for detecting connectivity conditions in a netlist database | |
US6499125B1 (en) | Method for inserting test circuit and method for converting test data | |
Kuzmicz et al. | Defect-oriented fault simulation and test generation in digital circuits | |
US8943457B2 (en) | Simulating scan tests with reduced resources | |
US20050022085A1 (en) | Functional failure analysis techniques for programmable integrated circuits | |
Jas et al. | The region-exhaustive fault model | |
WO2003021495A2 (en) | Model-based logic design | |
CN105372582B (zh) | 一种模块级边界扫描链的生成方法及系统 | |
US20110191739A1 (en) | Circuit design method, circuit design system, and recording medium | |
US20210295939A1 (en) | A digital circuit testing and analysis module, system and method thereof | |
Pomeranz et al. | Diagnostic test generation based on subsets of faults | |
CN100417950C (zh) | 构造具有低测试功耗的两级扫描测试结构的方法 | |
TWI298394B (en) | Method for detecting defects of a chip | |
US12007440B1 (en) | Systems and methods for scan chain stitching |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120104 Termination date: 20190122 |
|
CF01 | Termination of patent right due to non-payment of annual fee |