CN101729280A - 数据传输方法以及能自动选择传输接口的电路装置 - Google Patents

数据传输方法以及能自动选择传输接口的电路装置 Download PDF

Info

Publication number
CN101729280A
CN101729280A CN200810172078A CN200810172078A CN101729280A CN 101729280 A CN101729280 A CN 101729280A CN 200810172078 A CN200810172078 A CN 200810172078A CN 200810172078 A CN200810172078 A CN 200810172078A CN 101729280 A CN101729280 A CN 101729280A
Authority
CN
China
Prior art keywords
package
interface
module
port
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200810172078A
Other languages
English (en)
Other versions
CN101729280B (zh
Inventor
张至岩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
MStar Semiconductor Inc Taiwan
Original Assignee
MStar Software R&D Shenzhen Ltd
MStar Semiconductor Inc Taiwan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MStar Software R&D Shenzhen Ltd, MStar Semiconductor Inc Taiwan filed Critical MStar Software R&D Shenzhen Ltd
Priority to CN2008101720786A priority Critical patent/CN101729280B/zh
Publication of CN101729280A publication Critical patent/CN101729280A/zh
Application granted granted Critical
Publication of CN101729280B publication Critical patent/CN101729280B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种数据传输方法以及能自动选择传输接口的电路装置,可以节省相当的制造与管理成本。其包含复数个接口端口、一暂存模块以及复数个接口驱动模块。该等接口驱动模块之的一第一接口驱动模块经由该第一接口端口接收一第一中断封包、转换该第一中断封包成为一第一指令封包并且将该第一指令封包储存于该暂存模块。该等接口驱动模块中之的一第二接口驱动模块经由该第二接口端口接收一第二中断封包、转换该第二中断封包成为一第二指令封包并且将该第二指令封包储存于该暂存模块。其中该第一中断封包之的格式不同于该第二中断封包之的格式,且该第一指令封包与该第二指令封包符合一共同格式。

Description

数据传输方法以及能自动选择传输接口的电路装置
技术领域
本发明涉及一种数据传输方法及其相关装置,尤指一种能自动选择传输接口的数据传输方法及相关的电路装置,以及能自动选择传输接口的电路系统。
背景技术
一般来说,两个不同的电路装置之间,可以藉由实体总线与接口端口的连接来达成数据传输。接口端口有相当多不同的种类,如通用序列总线端口(Universal Serial Bus,USB)、通用异步收发器(Universal AsynchronousReceiver/Transmitter,UART)端口、安全数字输入输出(Secure DigitalInput/Output,SDIO)埠、序列周边接口(Serial Peripheral Interface,SPI)端口以及集成电路中介(Inter-Integrated Circuit,I2C)埠等。
传统上,针对不同种类的接口端口,供货商要提供不同版本的电路装置来配合。举例而言,针对USB接口端口,供货商就要提供可配合USB接口端口的电路装置;针对UART接口端口,供货商就要提供可配合UART接口端口的电路装置。换言之,为了配合多种不同的接口端口,针对具有相同功能的电路装置,供货商需要制造多种不同的版本,也因此提高了制造成本与管理成本。
因此,本发明的主要范畴在于提供一种数据传输方法、能自动选择传输接口的电路装置以及能自动选择传输接口的电路系统,以解决上述问题。
发明内容
本发明所要解决的技术问题是提供一种数据传输方法以及能自动选择传输接口的电路装置,可以节省相当的制造与管理成本。
为了解决以上技术问题,本发明提供了如下技术方案:
本发明提供了一种数据传输方法以及能自动选择传输接口的电路装置,其藉由复数个接口驱动模块(interface driver module)转换不同格式的中断封包(interrupt packet)成为符合一共同格式的指令封包(command packet)。
根据本发明的一具体实施例为一种能自动选择传输接口的电路装置,其包含复数个接口端口、一暂存模块以及复数个接口驱动模块。该等接口驱动模块中的一第一接口驱动模块耦接于该等接口端口中的一第一接口端口。该第一接口驱动模块用以经由该第一接口端口接收一第一中断封包、转换该第一中断封包成为一第一指令封包并且将该第一指令封包储存于该暂存模块。该等接口驱动模块中的一第二接口驱动模块耦接于该等接口端口中的一第二接口端口。该第二接口驱动模块用以经由该第二接口端口接收一第二中断封包、转换该第二中断封包成为一第二指令封包并且将该第二指令封包储存于该暂存模块。其中该第一中断封包的格式不同于该第二中断封包的格式,且该第一指令封包与该第二指令封包符合一共同格式。
根据本发明的另一具体实施例的数据传输方法用于一从属(slave)电路装置,且该从属电路装置包含复数个接口端口。该数据传输方法,首先,经由该等接口端口中的一第一接口端口接收一第一中断封包。接着,该数据传输方法注册一第一应用程序接口。之后,该数据传输方法转换该第一中断封包成为一第一指令封包。然后,该数据传输方法解译该第一指令封包成为一第一预定指令。而后,该数据传输方法根据该第一预定指令产生一第一回复封包。最后,该数据传输方法根据该第一应用程序接口来选择该第一接口端口,并经由该第一接口端口传送该第一回复封包。
根据本发明的另一具体实施例为一种能自动选择传输接口的电路装置,其包含第一接口端口与第二接口端口、暂存模块以及第一接口驱动模块与第二接口驱动模块。第一接口驱动模块与第二接口驱动模块耦接于该暂存模块。该第一接口驱动模块耦接于该第一接口端口,用以经由该第一接口端口接收一第一中断封包、转换该第一中断封包成为一第一指令封包并且将该第一指令封包储存于该暂存模块;该第二接口驱动模块耦接于该第二接口端口,用以经由该第二接口端口接收一第二中断封包、转换该第二中断封包成为一第二指令封包并且将该第二指令封包储存于该暂存模块。该第一中断封包的格式不同于该第二中断封包的格式,且该第一指令封包与该第二指令封包符合一共同格式。
本发明采用的数据传输方法以及能自动选择传输接口的电路装置,其藉由复数个接口驱动模块转换不同格式的中断封包成为符合一共同格式的指令封包。再者,由于电路装置包含各种不同的接口端口,也具备处理各种不同格式的中断封包的能力,所以也就可以接收以及处理不同格式的中断封包,也就是说,电路装置具有不同种类接口端口的兼容性。藉此,只需要一个电路装置,就可以配合不同的接口端口,而不需要提供不同版本的电路装置来配合接口端口。如此一来,可以节省相当的制造与管理成本。
附图说明
图1为根据本发明的一具体实施例的电路装置的功能方块图。
图2A为根据本发明的一具体实施例的数据传输方法的流程图。
图2B为本发明的数据传输方法中电路装置1同时连接两个主要电路装置时的流程图。
【主要组件符号说明】
7:电路系统             3、5:主要电路装置
1:电路装置             IP1-IPN:接口端口
IP1:第一接口端口       IP2:第二接口端口
10:暂存模块            ID1-IDN:接口驱动模块
ID1:第一接口驱动模块   ID2:第二接口驱动模块
12:解译模块            14:应用模块
16:抽象层模块          S10-S20:步骤流程
S30-S40:步骤流程
具体实施方式
请参阅图1,图1为根据本发明一具体实施例的电路装置1的功能方块图。于此具体实施例中,该电路装置1具有自动选择传输接口的功能。于实际应用中,电路装置1可为一射频辨识(Radio Frequency Identification,RFID)电路装置,但不以此为限。如图1所示,电路装置1包含复数个接口端口IP1-IPN、一暂存模块10以及复数个接口驱动模块ID1-IDN。接口驱动模块ID1-IDN耦接至暂存模块10。该等接口驱动模块ID1-IDN中的一第一接口驱动模块ID1耦接于该等接口端口IP1-IPN中的一第一接口端口IP1,且该等接口驱动模块ID1-IDN中的一第二接口驱动模块ID2耦接于该等接口端口IP1-IPN中的一第二接口端口IP2,以此类推。
于实际应用中,该等接口端口IP1-IPN中的每一个接口端口可为通用序列总线端口、通用异步收发器端口、安全数字输入输出端口、序列周边接口端口、集成电路中介端口的其中之一或其它类似接口端口。实务上,该等接口端口IP1-IPN可为各自相异。
于此具体实施例中,第一接口驱动模块ID1可经由第一接口端口IP1接收一第一中断封包、转换该第一中断封包成为一第一指令封包并且将该第一指令封包储存于暂存模块10。第二接口驱动模块ID2可经由第二接口端口IP2接收一第二中断封包、转换该第二中断封包成为一第二指令封包并且将该第二指令封包储存于暂存模块10。
值得注意的是,该第一中断封包的格式不同于该第二中断封包的格式,且该第一指令封包与该第二指令封包符合一共同格式。举例而言,该第一中断封包的格式为一USB中断封包格式,且该第二中断封包的格式为一UART中断封包格式。而经过转换后的该第一指令封包以及该第二指令封包二者皆符合一共同指令封包格式。
于一具体实施例中,电路装置1可经由第一接口端口IP1连接于一主要(master)电路装置3,而该第一中断封包由主要电路装置3产生。因此,电路装置1可经由第一接口端口IP1接收由主要电路装置3产生的该第一中断封包。同样地,电路装置1可经由第二接口端口IP2连接于另一主要电路装置5,而该第二中断封包由主要电路装置5产生。因此,电路装置1可经由第二接口端口IP2接收由主要电路装置5产生的该第二中断封包。于实际应用中,电路装置1不必定同时与主要电路装置3以及电路装置5相连接,而是可以单独与主要电路装置3相连接,或单独与主要电路装置5相连接。
如图1所示,于实际应用中,主要电路装置3可藉由一实体总线BUS与第一接口端口IP1相连接,实体总线BUS用以作为该第一中断封包的传送媒介。相同地,主要电路装置5亦可藉由实体总线BUS与第二接口端口IP2相连接,实体总线BUS用以作为该第二中断封包的传送媒介。
于一具体实施例中,电路装置1可进一步包含一解译模块(parsingmodule)12,耦接于暂存模块10,如图1所示。解译模块12可用以自暂存模块10撷取该第一指令封包并解译成一第一预定指令。相同地,解译模块12亦可用以自暂存模块10撷取该第二指令封包并解译成一第二预定指令。值得注意的是,基于上文所提到,第一指令封包以及该第二指令封包二者皆符合一共同指令封包格式,所以解译模块12只需要具备解译符合该共同指令封包格式的指令封包的能力,就可以顺利完成解译的工作。
于一具体实施例中,电路装置1可进一步包含一应用模块14以及一抽象层模块(abstraction layer module)16。如图1所示,应用模块14耦接于解译模块12,而抽象层模块16耦接于应用模块14以及该等接口驱动模块ID1-IDN。应用模块14可接收该第一预定指令并根据该第一预定指令产生一第一回复封包,且抽象层模块16可传送该第一回复封包至第一接口驱动模块ID1。若电路装置1与主要电路装置3相连接,则电路装置1的第一接口驱动模块ID1可经由该第一接口端口IP1传送该第一回复封包至主要电路装置3。
同样地,应用模块14亦可接收该第二预定指令并根据该第二预定指令产生一第二回复封包,且抽象层模块16可传送该第二回复封包至该第二接口驱动模块ID2。若电路装置1与主要电路装置5相连接,则电路装置1的第二接口驱动模块ID2可经由该第二接口端口IP2传送该第二回复封包至主要电路装置5。
于实际应用中,当第一接口驱动模块ID1接收该第一中断封包时,第一接口驱动模块ID1可向抽象层模块16注册一第一应用程序接口(ApplicationInterface,API),抽象层模块16可透过该第一应用程序接口传送该第一回复封包至第一接口驱动模块ID1。同样地,当第二接口驱动模块ID2接收该第二中断封包时,第二接口驱动模块ID2可向抽象层模块16注册一第二应用程序接口,抽象层模块16可透过该第二应用程序接口传送该第二回复封包至第二接口驱动模块ID2。实务上,第一接口驱动模块ID1以及第二接口驱动模块ID2可以宣告函数指针的方式来向抽象层模块16注册其应用程序接口。
由于该电路装置包含各种不同的接口端口,也具备处理各种不同格式的中断封包的能力,所以也就可以接收以及处理不同格式的中断封包。藉此,因为该电路装置具有不同格式接口端口的兼容性,供货商也就不需要提供不同版本的电路装置来配合不同种类的接口端口。如此一来,可以节省相当的制造与管理成本。
请参阅图2A且一并参阅图1。图2A为根据本发明一具体实施例的数据传输方法的流程图。于此具体实施例中,该数据传输方法可用于一从属电路装置,其中该从属电路装置包含复数个接口端口。于实际应用中,该从属电路装置可等同前述的电路装置1,但不以此为限。
如图2A所示,若该从属电路装置与主要电路装置3相连接,该数据传输方法,首先,执行步骤S10,经由该等接口端口IP1-IPN中的第一接口端口IP1自主要电路装置3接收一第一中断封包。接着,该数据传输方法执行步骤S12,注册一第一应用程序接口。之后,该数据传输方法执行步骤S14,转换该第一中断封包成为一第一指令封包。而后,该数据传输方法执行步骤S16,撷取该第一指令封包并解译成一第一预定指令。然后,该数据传输方法执行步骤S18,根据该第一预定指令产生一第一回复封包。最后,该数据传输方法执行步骤S20,根据该第一应用程序接口来选择该第一接口端口IP1,并经由第一接口端口IP1传送该第一回复封包至主要电路装置3。
请参阅图2B且一并参阅图1。图2B为本发明的数据传输方法中电路装置1同时连接两个主要电路装置时的流程图。如图2B所示,若电路装置1与主要电路装置3及主要电路装置5相连接,假设该数据传输方法先执行步骤S30,电路装置1经由该等接口端口IP1-IPN中的第一接口端口IP1自主要电路装置3接收一第一中断封包并进行后续的处理程序(如同上述步骤S12-S20),然后完成与主要电路装置3之间的一个完整的指令沟通。之后若主要电路装置5欲与电路装置1沟通,则主要电路装置5透过该等接口端口IP1-IPN中的第二接口端口IP2将第二中断封包传送至电路装置1,则该数据传输方法将会执行步骤S32,注册一第二应用程序接口。该第一中断封包的格式可以不同于该第二中断封包的格式。
接着,该数据传输方法执行步骤S34,转换该第二中断封包成为该第二指令封包。于此实施例中,该第一指令封包与该第二指令封包可符合一共同格式。也就是说,若原本第一中断封包与第二中断封包的格式不同,则转换后也可成为具有共同格式的第一指令封包与第二指令封包。
而后,该数据传输方法执行步骤S36,撷取该第二指令封包并将其解译成一第二预定指令。基于上文所提到,第一指令封包以及第二指令封包二者皆符合一共同指令封包格式,所以该数据传输方法只需具备解译符合该共同指令封包格式的指令封包的能力,就可以顺利完成上述解译的工作。然后,该数据传输方法执行步骤S38,根据该第二预定指令产生一第二回复封包。最后,该数据传输方法执行步骤S40,根据第二应用程序接口选择由第二接口端口IP2传送第二回复封包至主要电路装置5。
需注意的是,为了确保上述的程序不出错,主要电路装置3与主要电路装置5之间最好事先完成协调沟通,以避免两者同时发送中断封包给电路装置1,也就是主要电路装置3与电路装置1完成一次完整的指令沟通后,主要电路装置5才可以对电路装置1发送其中断封包。
同样示于图1,其中为根据本发明另一具体实施例的电路系统7的功能方块图。于此具体实施例中,电路系统7具有自动选择传输接口的功能。如图1所示,电路系统7包含主要电路装置3、电路装置1以及实体总线BUS。电路装置1包含接口端口IP1-IPN、暂存模块10以及接口驱动模块ID1-IDN。关于主要电路装置3、电路装置1以及实体总线BUS的内容及范例已详述于上文,在此不再赘述。须特别注意的是,电路系统7可进一步包含主要电路装置5,但并不以此为限。实务上,电路装置1不必定同时与主要电路装置3以及电路装置5相连接,而是可以单独与主要电路装置3相连接,或单独与主要电路装置5相连接。
根据本发明的数据传输方法、能自动选择传输接口的电路装置以及能自动选择传输接口的电路系统,其藉由复数个接口驱动模块转换不同格式的中断封包成为符合一共同格式的指令封包。再者,由于电路装置包含各种不同的接口端口,也具备处理各种不同格式的中断封包的能力,所以也就可以接收以及处理不同格式的中断封包,也就是说,电路装置具有不同种类接口端口的兼容性。因此,相较于先前技术,本发明只需要一个电路装置,就可以配合不同的接口端口,而不需要提供不同版本的电路装置来配合接口端口。如此一来,可以节省相当的制造与管理成本。
藉由以上较佳具体实施例的详述,希望能更加清楚描述本发明的特征与精神,而并非以上述所揭露的较佳具体实施例来对本发明的范畴加以限制。相反地,其目的是希望能涵盖各种改变及具相等性的安排于本发明所欲申请的专利范围的范畴内。因此,本发明所申请的专利范围的范畴应该根据上述的说明作最宽广的解释,以致使其涵盖所有可能的改变以及具相等性的安排。

Claims (11)

1.一种能自动选择传输接口的电路装置,其特征在于,它包含:
第一接口端口与第二接口端口;
一暂存模块;以及
第一接口驱动模块与第二接口驱动模块,耦接于该暂存模块;该第一接口驱动模块耦接于该第一接口端口,该第一接口驱动模块用以经由该第一接口端口接收一第一中断封包、转换该第一中断封包成为一第一指令封包并且将该第一指令封包储存于该暂存模块;该第二接口驱动模块耦接于该第二接口端口,该第二接口驱动模块用以经由该第二接口端口接收一第二中断封包、转换该第二中断封包成为一第二指令封包并且将该第二指令封包储存于该暂存模块;
其中,该第一中断封包的格式不同于该第二中断封包的格式,且该第一指令封包与该第二指令封包符合一共同格式。
2.如权利要求1所述的能自动选择传输接口的电路装置,其特征在于,进一步包含:
一解译模块,耦接于该暂存模块,用以撷取该第一指令封包及该第二指令封包,并分别解译成一第一预定指令及一第二预定指令。
3.如权利要求2所述的能自动选择传输接口的电路装置,其特征在于,进一步包含:
一应用模块,耦接于该解译模块,该应用模块可接收该第一预定指令及该第二预定指令,并根据该第一预定指令及该第二预定指令来分别产生一第一回复封包及一第二回复封包;以及
一抽象层模块,耦接于该应用模块以及该等接口驱动模块,该抽象层模块可传送该第一回复封包及该第二回复封包分别至该第一接口驱动模块及该第二接口驱动模块。
4.如权利要求3所述的能自动选择传输接口的电路装置,其特征在于,其中
当该第一接口驱动模块接收该第一中断封包时,该第一接口驱动模块向该抽象层模块注册一第一应用程序接口,该抽象层模块根据该第一应用程序接口传送该第一回复封包至该第一接口驱动模块;以及
当该第二接口驱动模块接收该第二中断封包时,该第二接口驱动模块向该抽象层模块注册一第二应用程序接口,该抽象层模块根据该第二应用程序接口传送该第二回复封包至该第二接口驱动模块。
5.如权利要求3所述的能自动选择传输接口的电路装置,其特征在于,其由
若该电路装置经由该第一接口端口接收由一主要电路装置产生的该第一中断封包,该电路装置经由该第一接口端口传送该第一回复封包至该主要电路装置;以及
若该电路装置经由该第二接口端口接收由该主要电路装置产生的该第二中断封包,该电路装置经由该第二接口端口传送该第二回复封包至该主要电路装置。
6.如权利要求1所述的能自动选择传输接口的电路装置,其特征在于,其中该第一接口端口为选自由一通用序列总线端口、一通用异步收发器端口、一安全数字输入输出端口、一序列周边接口端口以及一集成电路中介端口所组成的一群组中的其一。
7.如权利要求1所述的能自动选择传输接口的电路装置,其特征在于,其中该电路装置为一射频辨识电路装置。
8.一种数据传输方法,用于一从属电路装置,该从属电路装置包含复数个接口端口,其特征在于,该方法包含下列步骤:
经由该等接口端口中的一第一接口端口接收一第一中断封包;
注册一第一应用程序接口;
转换该第一中断封包成为一第一指令封包;
解译该第一指令封包成为一第一预定指令;
根据该第一预定指令产生一第一回复封包;以及
根据该第一应用程序接口来选择该第一接口端口,并经由该第一接口端口传送该第一回复封包。
9.如权利要求8所述的数据传输方法,其特征在于,进一步包含下列步骤:
经由该等接口端口中的一第二接口端口接收一第二中断封包;以及
转换该第二中断封包成为一第二指令封包;
其中该第一中断封包的格式不同于该第二中断封包的格式,且该第一指令封包与该第二指令封包符合一共同格式。
10.如权利要求8所述的数据传输方法,其特征在于,其中该第一接口端口为选自由一通用序列总线端口、一通用异步收发器端口、一安全数字输入输出端口、一序列周边接口端口以及一集成电路中介端口所组成的一群组中的至少其一。
11.如权利要求8所述的数据传输方法,其特征在于,其中该从属电路装置为一射频辨识电路装置。
CN2008101720786A 2008-10-29 2008-10-29 数据传输方法以及能自动选择传输接口的电路装置 Active CN101729280B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008101720786A CN101729280B (zh) 2008-10-29 2008-10-29 数据传输方法以及能自动选择传输接口的电路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008101720786A CN101729280B (zh) 2008-10-29 2008-10-29 数据传输方法以及能自动选择传输接口的电路装置

Publications (2)

Publication Number Publication Date
CN101729280A true CN101729280A (zh) 2010-06-09
CN101729280B CN101729280B (zh) 2012-01-11

Family

ID=42449554

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101720786A Active CN101729280B (zh) 2008-10-29 2008-10-29 数据传输方法以及能自动选择传输接口的电路装置

Country Status (1)

Country Link
CN (1) CN101729280B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110399324A (zh) * 2019-06-28 2019-11-01 苏州浪潮智能科技有限公司 中断转换器及中断转换方法
CN112565096A (zh) * 2019-09-26 2021-03-26 瑞昱半导体股份有限公司 路由器及路由方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IES950458A2 (en) * 1995-06-26 1996-10-02 Laserform Holdings Limited A diverter device for a computer, and a computer¹containing the diverter device
CN100430868C (zh) * 2005-12-26 2008-11-05 威盛电子股份有限公司 数据缓冲系统及数据缓冲装置的读取方法
CN101127023B (zh) * 2006-08-17 2010-05-26 四川维肯电子有限公司 一种多总线接口的通用异步串口扩展芯片

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110399324A (zh) * 2019-06-28 2019-11-01 苏州浪潮智能科技有限公司 中断转换器及中断转换方法
CN112565096A (zh) * 2019-09-26 2021-03-26 瑞昱半导体股份有限公司 路由器及路由方法
CN112565096B (zh) * 2019-09-26 2023-01-03 瑞昱半导体股份有限公司 路由器及路由方法

Also Published As

Publication number Publication date
CN101729280B (zh) 2012-01-11

Similar Documents

Publication Publication Date Title
CN103902488B (zh) 基于Android系统的利用USB-OTG扩展其他接口的方法和系统
CN104090857A (zh) 一种扩展智能终端外部接口的系统及方法
CN101452430B (zh) 多处理器之间的通信方法与包括多处理器的通信装置
US20080288768A1 (en) Arrangement and method for reprogramming control devices
CN101729280B (zh) 数据传输方法以及能自动选择传输接口的电路装置
CN101753395A (zh) 通过现场总线耦合器的非循环数据传输
CN103814367A (zh) 具有通过用于串行芯片间数据传输的物理传输路径的逻辑多通道通信的通信装置
CN103077139A (zh) 使用内部集成电路总线的集成电路及其控制方法
CN203706058U (zh) 一种基于can总线的多i/o板卡扩展结构
CN101208675A (zh) 帧序处理装置、系统和方法
US20140149616A1 (en) I2c bus structure and address management method
US11288223B2 (en) Bridge chip with function of expanding external devices and associated expansion method
CN109359083A (zh) 一种芯片内可重构串行总线控制器的硬件实现方法
CN101739367B (zh) 多类总线存储控制的方法与装置
TWI403905B (zh) 資料傳輸方法以及能自動選擇傳輸介面之電路裝置
US7076310B2 (en) Electronic apparatus for a bus system
CN101047721B (zh) 采用dma控制器进行数据过滤处理的方法
CN102087509B (zh) 集成电路及其控制方法
CN101959323A (zh) 移动通讯装置及其自动增快传输方法
CN100538679C (zh) 一种提高人机接口设备兼容性的方法及装置
CN100450028C (zh) 一种电信设备系统资源管理的方法
CN103488601A (zh) 一种时钟延时、数据访问方法、系统及设备
CN100559796C (zh) 使应用程序独占端口的方法和装置
CN112199312A (zh) 通信设备的接口转换装置及通信系统
CN100514971C (zh) 一种ip核接口标准化方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20201023

Address after: No. 1, Xingzhu Road, Hsinchu Science Park, Taiwan, China

Patentee after: MEDIATEK Inc.

Address before: 405, 4th floor, 1st District, Shenzhen Bay science and technology ecological park, Aohai street, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Mstar Semiconductor,Inc.

Patentee before: MEDIATEK Inc.

Effective date of registration: 20201023

Address after: 405, 4th floor, 1st District, Shenzhen Bay science and technology ecological park, Aohai street, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: Mstar Semiconductor,Inc.

Patentee after: MEDIATEK Inc.

Address before: 4 building 518057, block C, Institute of international technology innovation, South tech ten road, Shenzhen hi tech Zone, Guangdong

Patentee before: Mstar Semiconductor,Inc.

Patentee before: MSTAR SEMICONDUCTOR Inc.