CN101702147A - 数据传输方法和高速数据传输接口装置 - Google Patents
数据传输方法和高速数据传输接口装置 Download PDFInfo
- Publication number
- CN101702147A CN101702147A CN200910205950A CN200910205950A CN101702147A CN 101702147 A CN101702147 A CN 101702147A CN 200910205950 A CN200910205950 A CN 200910205950A CN 200910205950 A CN200910205950 A CN 200910205950A CN 101702147 A CN101702147 A CN 101702147A
- Authority
- CN
- China
- Prior art keywords
- data
- buffer area
- synchronizing signal
- transmission
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开了数据传输方法和高速数据传输接口装置。本发明实施例中,通过将带内传输的与同步信号对齐的数据写入缓存区;当通过带外传输收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延,使得高速传输接口的传输的时延固定,相对于现有技术,无需精确测量时延高速接口的时延,同时有利于高速接口内的器件替换。
Description
技术领域
本发明涉及通信技术领域,具体涉及数据传输方法和高速数据传输接口装置。
背景技术
目前的高速接口,如串并转换接口(Serialize and Deserialize,SerDes),在互联结构中广泛应用。由于高速接口内含多级先进先出(First In First Out,FIFO)缓存,导致高速接口的延时普遍不确定。这对于某些需要严格定时准确的系统是一个很大的问题。
为了精确获知高速接口的传输延迟,现有技术中采取一种是基于静态的测量高速接口延时处理方案。但测量时,由于高速接口内存在FIFO,有一定的延时不确定性,因而接口的每一种对接场景,均需要进行测量,计算量大,并且存在一定的误差。
在对现有技术的研究和实践过程中,本发明的发明人发现,现有技术基于测量的高速接口传输延迟获知方式,不但计算量大、存在误差,针对每一种接口对接场景,均需要进行测量,并且不利于高速接口内器件的更换,一旦更换器件,则需要重新测试延迟。
发明内容
本发明实施例提供数据传输方法和高速数据传输接口装置,可以精确高速接口的延迟,并有利于高速接口内的器件替换。
本发明实施例提供的一种数据传输方法,包括:
将带内传输的与同步信号对齐的数据写入缓存区;
当通过带外传输收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延。
本发明实施例提供的一种高速传输接口装置,包括:
数据发送单元,用于接收与同步信号对齐的数据并通过带内传输给数据接收单元;
所述数据接收单元,用于在收到所述带内传输的与同步信号对齐的数据后,将所述数据写入缓存区;当通过带外收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延。
本发明实施例中,通过带内同步信号和带外同步信号同时传输,将带内传输的与同步信号对齐的数据写入缓存区;当通过带外传输收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延,使得高速传输接口的传输的时延固定,相对于现有技术,无需精确测量时延,只需满足预置的时长大于带内同步信号在接口内的传输时延即可,同时有利于高速接口内的器件替换。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一数据传输方法的流程图;
图2是本发明实施例二数据传输方法的流程图;
图3是本发明应用例一示意图;
图4是本发明实施例三高速传输接口装置的结构示意图;
图5是本发明实施例四高速传输接口装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一、一种数据传输方法,流程图如图1所示,包括:
A1,将带内传输的与同步信号对齐的数据写入缓存区。
A2,当通过带外传输收到同步信号时,延迟预置的时长后,将缓存区内的数据输出,预置的时长大于数据的传输时延。
本发明实施例中,带内传输指通过高速接口内传输数据的线路传输,通过带内传输同步信号与数据,例如将同步信号和数据封装在一起,可以实现同步信号与数据的对齐;带外传输指同步信号通过另一与传输数据不同的线路传输,例如,可以通过高速接口之外互联线的其他输入输出(I/O)管脚传输。
带内传输的同步信号和带外传输的同步信号是将同一同步信号分成两路通过带内、带外的方式传输,因此带内传输的同步信号的延时跟高速接口自身的传输延时是相同的,而带外传输的同步信号延时则可以忽略不计。
本发明实施例中,高速接口的一端接收到数据后,通过带内传输的方式将数据与同步信号对齐,同时通过带外传输的方式将同步信号传输到高速接口的另一端;高速接口的另一端接收到带内传输的同步信号后,将与同步信号对齐的数据写入缓存区;当高速接口的另一端通过带外收到同步信号时,延迟预置的时长后,将缓存区内的数据输出。
其中,该预置的时延应长大于数据在高速接口内部的传输时延,从而才能使得高速传输接口的传输的时延固定。该预置的时长即为该高速接口传输数据的时延。
本实施例提供的方法,可以保证高速接口数据传输时延的精确性和稳定性,可以应用于各种对传输时延的精确性和稳定性有要求的应用场景;并且本实施例提供的方法,也无需事先测量时延,只需预先设定一个时延即可,从而有利于高速接口器件的替换。
实施例二、一种数据传输方法,流程图如图2所示,包括:
B1,接收同步信号和数据,将数据和同步信号封装成数据帧。
本实施例中,同步信号为一周期性的信号,接收同步信号和数据包括:接收数据流和周期性的同步信号。
接收到数据和同步信号后,按照高速接口支持的格式将同步信号和数据封装在一起,例如,可以将同步信号作为数据帧的头部,和数据封装在一起。
B2,通过带内传输的方式将数据帧传输到缓存区。
B3,利用同步信号复位缓存区的写地址为初始地址。
本实施例中,初始地址可以是缓存区的首地址,如:0地址,可以是其他地址,只需满足该初始地址与后续读取数据的首地址对齐即可。
B4,从缓存区的初始地址开始将数据写入到缓存区;
B5,当收到带外传输的同步信号时,延迟预置的时长后,复位缓存区的读地址为初始地址。
预置的时长大于带内同步信号在接口内的传输时延,延时可以采用一延时器或者该缓存区自带的延时功能实现。当延时预置的时长后,利用该带外传输的同步信号对缓存区的读地址复位,使复位后缓存区读取数据的初始地址和写入数据的初始地址一致。该缓存区可以采用FIFO缓存。
本实施例中,带内传输的同步信号和带外传输的同步信号为同一同步信号,但是分成2路通过2种不同的路径传输,带内传输的同步信号的延时跟高速接口自身的传输延时是一样的,而带外的同步信号由于是通过普通的输出输出(I/O)管脚传输(如互联线直接传输),其延时可以忽略不计。
B6,从缓存区的初始地址开始输出缓存区的数据。
本实施例中,缓存区的空间需要满足大于等于在最大传输带宽下,延迟预置的时长高速接口所能传输的最大数据量。
本发明实施例二中,使用带内传输的同步信号和带外传输的同步信号,达到自适应的调整高速接口的延时。
在发送端,将同步信号和数据对齐,同时,通过带外传输同步信号到接收端。接收端使用一个延时缓冲,接收到带外同步信号后,开始计时,在计时的过程中,如果接收到与带内同步信号对齐的数据,将该数据写入缓缓存区,计时达到设定的时长x(x大于数据传输时延)后,采用先进先出的方式从缓冲区的读并输出数据。
如此整个高速口的整体延时被确定为x,只要x设计的容量足够大,则无论多次上电或者更换高速口器件,都不会影响延时值x。在本发明中,高速接口的收发延时是可以事先确定、设计的,不随应用场景的变化而变化。
可以理解的是,本实施例提供的方法,接收到的数据可以是一段时间内连续的数据流,因此,在一段数据采用同步信号调整时延后,便无需对后续连续接收到的数据流调整时延。因此,本实施例提供的方法,可以适用于传输流式数据,例如通用公共无线接口(Common Public Radio Interface,CPRI)数据。本实施例提供的方法,可以应用于REC(Radio Equipment Control,REC)或者无线电设备(Radio Equipment,RE)设备中,以传输CPRI数据。
下面结合具体应用场景,对本发明提供的数据传输方法进行描述,如图3所示,是本发明应用例一的结构示意图,图中的高速接口包括:高速接口单元1和高速接口处理单元2,高速接口处理单元1和高速接口处理单元2代表收发的一对高速接口,如:高速接口处理单元1为串并转换器、高速接口处理单元2为并串转换器,高速接口处理单元1和高速接口处理单元2中间的连接线表示印刷电路板(Printed Circuit Board,PCB)走线,由于高速接口内部有众多的先进先存(First Input First Output,FIFO)缓存,所以主要的传输延时都在2个高速接口内部,由于高速接口内部的缓存其实际进出延时的不确定性,会带来整个带内数据传输的延时不确定。
本实施例使用带内同步信号和带外同步信号解决这个问题,带内同步信号用于和数据对齐,可以经过高速接口单元1和高速接口单元2之间连同数据一起传输;带外同步信号通过另一直连线,不经过高速接口单元1和高速接口单元2,直接传输,因此带外同步信号可以认为没有延迟。假设带内数据的延时在0~y之间抖动,那么带外同步信号的固定延时就可以设定为x,x>y。在接收方放置一个FIFO缓存区,其深度>x-y。利用同步信号在发送端的t时间点和数据对齐,在t+y的时间内,将数据写入缓存区,在(t+x)的时间点从缓存区读出数据并输出,这样,数据的传输时延就固定为x,不受高速接口1和高速接口2的内部时延的影响。
下面对本发明实施例提供的高速传输接口装置进行详细描述,为了便于说明,仅示出了与本发明实施例相关的部分,该设高速传输接口装置,其包含的功能模块/单元可以是硬件模块/单元、软件模块/单元或软硬件相结合的模块/单元。
实施例三、一种高速传输接口装置,接口示意图如图4所示,包括:
数据发送单元510,用于接收与同步信号对齐的数据并通过带内传输给数据接收单元520。
数据接收单元520,用于在收到所述带内传输的与同步信号对齐的数据后,将所述数据写入缓存区;当通过带外收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延。
本发明实施例三提供的高速接口装置,将与带内传输的同步信号对齐的数据写入缓存区;通过带外收到同步信号后,延迟预置的时长,将缓存区内的数据输出,预置的时长大于数据的传输时延,使得高速传输接口的传输的时延固定。
本实施例提供的装置,可以保证传输时延的稳定性和精确性,有利于高速接口内的器件替换,可以方便的应用于各种应用场景。
本实施例提供的装置,适合于传输流格式的数据,例如,可以用于传输CPRI格式的数据,应用于REC或RE设备之上。
实施例四、一种高速传输接口装置,接口示意图如图5所示,包括:
数据发送单元510,用于接收与同步信号对齐的数据并通过带内传输给数据接收单元520;
数据发送单元510具体包括:
同步信号获取单元511,用于获取同步信号。
该同步信号可以为周期性的同步信号。
数据传递单元512,用于接收数据,并将同步信号获取单元511获取的同步信号与接收的数据封装成数据帧发送给所述数据接收单元520。
带外同步信号发送单元513,用于将同步信号获取单元511获取的同步信号通过带外发送给数据接收单元520。
数据接收单元520,用于在收到带内传输的同步信号时,将带内传输的同步信号对齐的数据写入缓存区523;当接收到同步信号发送单元513发送的同步信号时,延迟预置的时长,将缓存区523内的数据输出。
该预置的时长大于数据的传输时延。
数据接收单元520具体可以包括:
数据写入单元521,用于接收数据传递单元512发送的数据帧,利用数据帧内的同步信号复位缓存区523的写地址为初始地址;从缓存区523的初始地址开始将数据写入缓存区523。
数据读取单元522,用于当接收到接收到同步信号发送单元513的发送同步信号时,延迟预置的时长后,复位所述缓存区的读地址为初始地址;从所述缓存区的初始地址开始输出所述缓存区的数据,所述预置的时长大于数据的传输时延。
缓存区523,用于存储数据。
缓存区523的存储空间需要满足大于等于在最大传输带宽下,延迟预置的时长所能存储的最大数据量。
可以理解,本实施例中,所述缓存区可以在数据接收单元内部,也可以再数据接收单元外部,通过接口与数据接收单元相连,具体的缓存区位置不构成对本发明的限制。
本实施例提供的装置,可以保证传输时延的稳定性和精确性,有利于高速接口内的器件替换,可以方便的应用于各种应用场景。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:只读存储器(Read-Only Memory,ROM)、随机存取器(RandomAccess Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
上述本发提供的高速传输接口装置可以运行的方法参照上述方法实施例的描述,此处不再赘述。
以上对本发明实施例所提供的数据传输方法和高速数据传输接口装置进行了详细介绍,本发明提供的方法和接口技术可以应用于对时延有精确要求的高速接口。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种数据传输方法,其特征在于,包括:
将带内传输的与同步信号对齐的数据写入缓存区;
当通过带外传输收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延。
2.如权利要求1所述的方法,其特征在于,所述将带内传输的与同步信号对齐的数据写入缓存区,包括:
接收同步信号和数据,将所述数据和所述同步信号封装成数据帧;
通过带内传输的方式将所述数据帧传输到所述缓存区;
利用所述同步信号复位所述缓存区的写地址为初始地址;
从所述缓存区的初始地址开始将所述数据写入所述缓存区。
3.如权利要求2所述的方法,其特征在于,所述接收同步信号和数据,包括:
接收数据流和周期性的同步信号。
4.如权利要求1所述的方法,其特征在于,所述将所述缓存区的数据输出,包括:
利用所述带外传输的同步信号复位所述缓存区的读地址为初始地址;
从所述缓存区的初始地址开始输出所述缓存区的数据。
5.如权利要求1所述的方法,其特征在于,所述同步信号在带外以互联线传输。
6.如权利要求1至5任意一项所述的方法,其特征在于,所述缓存区的存储空间大于等于最大传输带宽下,延迟所述预置的时长所传输的数据量。
7.一种高速传输接口装置,其特征在于,包括:
数据发送单元,用于接收与同步信号对齐的数据并通过带内传输给数据接收单元;
所述数据接收单元,用于在收到所述带内传输的与同步信号对齐的数据后,将所述数据写入缓存区,当通过带外收到所述同步信号时,延迟预置的时长后,将所述缓存区内的数据输出,所述预置的时长大于所述数据的传输时延。
8.如权利要求7所述的装置,其特征在于,所述数据发送单元具体包括:
同步信号获取单元,用于获取同步信号;
数据传递单元,用于接收数据,并将所述同步信号获取单元获取的同步信号与接收的数据封装成数据帧发送给所述数据接收单元;
带外同步信号发送单元,用于将所述同步信号通过带外发送给所述数据接收单元。
9.如权利要求8所述的装置,其特征在于,所述数据接收单元包括:
数据写入单元,用于接收所述数据传递单元发送的数据帧,利用所述数据帧内的同步信号复位所述缓存区的写地址为初始地址,从所述缓存区的初始地址开始将所述数据写入所述缓存区;
数据读取单元,用于当接收到所述带外同步信号发送单元发送的同步信号时,延迟预置的时长后,利用所述带外同步信号发送单元发送的同步信号复位所述缓存区的读地址为初始地址,从所述缓存区的初始地址开始输出所述缓存区保存的数据;
缓存区,用于存储数据。
10.如权利要求8或9所述的装置,其特征在于,所述数据接收单元内缓存区的存储空间大于等于在最大传输带宽下,延迟所述预置的时长所述数据发送单元传输的数据量。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009102059507A CN101702147B (zh) | 2009-11-17 | 2009-11-17 | 数据传输方法和高速数据传输接口装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009102059507A CN101702147B (zh) | 2009-11-17 | 2009-11-17 | 数据传输方法和高速数据传输接口装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101702147A true CN101702147A (zh) | 2010-05-05 |
CN101702147B CN101702147B (zh) | 2011-12-21 |
Family
ID=42157063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102059507A Active CN101702147B (zh) | 2009-11-17 | 2009-11-17 | 数据传输方法和高速数据传输接口装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101702147B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104301024A (zh) * | 2014-09-12 | 2015-01-21 | 上海卫星工程研究所 | 星载多载荷数据帧传输系统 |
CN104067252B (zh) * | 2012-01-25 | 2017-03-01 | 高通股份有限公司 | 用于高速同步串行接口(hsi)的多通道高速接口及相关系统和方法 |
CN108231039A (zh) * | 2018-01-29 | 2018-06-29 | 京东方科技集团股份有限公司 | 一种基于fpga的帧起始位动态捕捉方法及装置 |
CN113590520A (zh) * | 2021-06-15 | 2021-11-02 | 珠海一微半导体股份有限公司 | Spi系统自动写入数据的控制方法及spi系统 |
-
2009
- 2009-11-17 CN CN2009102059507A patent/CN101702147B/zh active Active
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104067252B (zh) * | 2012-01-25 | 2017-03-01 | 高通股份有限公司 | 用于高速同步串行接口(hsi)的多通道高速接口及相关系统和方法 |
CN104301024A (zh) * | 2014-09-12 | 2015-01-21 | 上海卫星工程研究所 | 星载多载荷数据帧传输系统 |
CN104301024B (zh) * | 2014-09-12 | 2018-01-12 | 上海卫星工程研究所 | 星载多载荷数据帧传输系统 |
CN108231039A (zh) * | 2018-01-29 | 2018-06-29 | 京东方科技集团股份有限公司 | 一种基于fpga的帧起始位动态捕捉方法及装置 |
CN108231039B (zh) * | 2018-01-29 | 2021-02-09 | 京东方科技集团股份有限公司 | 一种基于fpga的帧起始位动态捕捉方法及装置 |
CN113590520A (zh) * | 2021-06-15 | 2021-11-02 | 珠海一微半导体股份有限公司 | Spi系统自动写入数据的控制方法及spi系统 |
CN113590520B (zh) * | 2021-06-15 | 2024-05-03 | 珠海一微半导体股份有限公司 | Spi系统自动写入数据的控制方法及spi系统 |
Also Published As
Publication number | Publication date |
---|---|
CN101702147B (zh) | 2011-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11990912B2 (en) | Data transmission using delayed timing signals | |
CN101681670B (zh) | 存储器系统中的时钟同步 | |
US10108220B2 (en) | Computer architecture having selectable, parallel and serial communication channels between processors and memory | |
CN101702147B (zh) | 数据传输方法和高速数据传输接口装置 | |
KR20090077015A (ko) | 듀얼-모드 메모리 상호접속을 포함하는 메모리 제어기 | |
EP1486037A1 (en) | Rf and baseband subsystems interface | |
CN111930176B (zh) | 多路lvds数据处理装置及方法 | |
CN103888693A (zh) | 图像传输装置 | |
CN105578585B (zh) | 一种确定链路延时的方法、装置和通信设备 | |
US7796063B2 (en) | Data transmission circuits and data transceiver systems | |
US10002090B2 (en) | Method for improving the performance of synchronous serial interfaces | |
CN104380273B (zh) | 基于环形缓冲器的数据的自适应偏移同步 | |
US10942884B2 (en) | Dual-edge triggered ring buffer and communication system | |
US10593374B2 (en) | Memory module | |
US10680963B2 (en) | Circuit and method for credit-based flow control | |
CN1856835A (zh) | 同步的ram存储电路 | |
CN107977328B (zh) | 一种onfi接口双时钟沿采样装置 | |
CN103347023A (zh) | 一种工业现场环境下hdlc通信控制器 | |
CN110536512B (zh) | 多路控制用数据缓冲装置、多路led控制系统及控制方法 | |
US20100254270A1 (en) | Signal transmitting apparatus and signal transmitting method | |
CN107608654B (zh) | 多路异步信息的传输控制装置及方法 | |
JP2009094778A (ja) | 高速ネットワークシステム及び関連装置 | |
CN113806268B (zh) | 基于aurora接口的多通道数据同步接收方法及系统 | |
US9191182B2 (en) | Data transmission method and associated signal transmitter | |
US11626149B2 (en) | SPI NOR memory with optimized read and program operation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |