CN101645016A - Bios设定值切换系统 - Google Patents
Bios设定值切换系统 Download PDFInfo
- Publication number
- CN101645016A CN101645016A CN200810303632A CN200810303632A CN101645016A CN 101645016 A CN101645016 A CN 101645016A CN 200810303632 A CN200810303632 A CN 200810303632A CN 200810303632 A CN200810303632 A CN 200810303632A CN 101645016 A CN101645016 A CN 101645016A
- Authority
- CN
- China
- Prior art keywords
- bios
- setting value
- memory
- read
- bios setting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4403—Processor initialisation
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
Abstract
一种BIOS设定值切换系统,包括一南桥芯片、一存储单元、一开关单元及一BIOS芯片,所述南桥芯片与所述存储单元及开关单元相连,并通过一总线与所述BIOS芯片相连,所述存储单元用于存储预先设定的若干组BIOS设定值,所述开关单元控制所述南桥芯片选择性地从所述存储单元中读出一组BIOS设定值,并将其写入所述BIOS芯片中。上述BIOS设定值切换系统可实现在不同的BIOS设定值之间进行切换的功能。
Description
技术领域
本发明涉及一种BIOS(Basic Input Output System,基本输入输出系统)设定值切换系统。
背景技术
一般来说,BIOS的各项设定值、真实时间时钟及系统开机设定存储于主板上内建的CMOSRAM(Complementary Metal Oxide Semiconductor Random-access Memory,互补式金属氧化半导体型的随机存储器)中,其记忆容量约为128-256个字节,而BIOS的设定值中包括:CMOS的设定(例如:日期、时间、软盘驱动器、硬件时序及显示器模式等)、CPU(centralprocessing unit,中央处理器)的速度、频率及工作电压的设定、温度保护的设定、芯片组的设定、电源管理的设定、即插即用与外围设备连接接口组态的设定、系统激活顺序的设定、计算机硬件密码的设定、用户密码的设定及硬盘自动侦测的设定等。用户通过调整上述各项设定值,以维持计算机系统的正常工作,也可根据实际需求将计算机系统设定到最佳工作状态。
然而,当计算机的用途不同时,其BIOS设定值亦不同。例如,当用计算机处理日常事务(如上网,文字编辑等)时,只需采用BIOS的默认设定值,即可维持其正常工作;但当用计算机进行游戏时,则需在BIOS中进行超频设定,才能达到最佳的游戏效果,且不同游戏的超频要求也不尽相同。每当用户想从一种使用状态转换到另一种使用状态时,都需对BIOS的设定值进行一次重新调整,才能达到最佳使用效果。因BIOS的设定项目繁多,且需对所有项目一一进行设定与调整,故步骤繁琐且耗时较长,从而给用户的使用带来了极大的不便。
发明内容
鉴于以上内容,有必要提供一种能在不同的BIOS设定值之间进行简便快捷切换的BIOS设定值切换系统。
一种BIOS设定值切换系统,包括一南桥芯片、一存储单元、一开关单元及一BIOS芯片。所述南桥芯片与所述存储单元及开关单元相连,并通过一总线与所述BIOS芯片相连,所述存储单元用于存储预先设定的若干组BIOS设定值,所述开关单元控制所述南桥芯片选择性地从所述存储单元中读出一组BIOS设定值,并将其写入所述BIOS芯片中。
上述BIOS设定值切换系统通过预先设定并存储不同的BIOS设定值,再利用所述开关的控制作用,实现了根据用户的实际需要在不同的BIOS设定值之间进行切换的功能。
附图说明
下面结合附图及较佳实施方式对本发明作进一步详细描述:
图1是本发明BIOS设定值切换系统较佳实施方式的电路图。
具体实施方式
本发明BIOS设定值切换系统通过预先设定并存储不同的BIOS设定值来实现根据实际需要在不同的BIOS设定值之间进行切换的功能,其较佳实施方式仅以预先设定并存储两组BIOS设定值并在所述两组BIOS设定值之间进行切换为例来说明。
请参考图1,在本发明的较佳实施方式中,所述BIOS设定值切换系统包括一南桥芯片10、一存储单元20、一开关单元30及一BIOS芯片50。所述南桥芯片10与所述存储单元20及开关单元30相连,并通过一总线与所述BIOS芯片50相连。所述存储单元20包括一第一只读存储器22及一第二只读存储器24,所述第一只读存储器22及第二只读存储器24分别用于存储第一组BIOS设定值及第二组BIOS设定值。所述开关单元30包括两个与所述两组BIOS设定值相对应的开关K1和K2,所述开关K1的一端与所述南桥芯片10的一通用输入/输出引脚GPIO1相连,并通过一电阻R1与一电源Vcc相连,另一端接地。所述开关K2的一端与所述南桥芯片10的另一通用输入/输出引脚GPIO2相连,并通过一电阻R2与所述电源Vcc相连,另一端接地。
所述南桥芯片10中设有预定程序,可根据所述开关K1和K2的断开或闭合状态将相应的所述第一组BIOS设定值或第二组BIOS设定值写入所述BIOS芯片50中。例如:当用户闭合所述开关K1时,所述南桥芯片10侦测到其通用输入/输出引脚GPIO1为低电平,便根据侦测到的信息来执行相应的程序,即从所述存储单元20中读出所述第一组BIOS设定值,并将其写入所述BIOS芯片50中。所述南桥芯片10默认侦测到的低电平信号为有效信息,即只有侦测到低电平信号才执行相应程序,若侦测到高电平信号则不执行。
在本较佳实施方式中,BIOS设定值的设定过程如下:用户在开机过程中按下触发按键(一般预设为键盘中的DEL键),计算机系统随即执行BIOS程序,并显示对应的BIOS操作界面,用户即可通过所述BIOS操作界面进行各项设定值的设定操作,设定完各项设定值后,计算机系统通过所述南桥芯片10将第一组BIOS设定值写入所述第一只读存储器22中。第一组BIOS设定值存储后,进行第二组BIOS设定值的设定(设定过程同上),并将设定好的第二组BIOS设定值通过所述南桥芯片10写入所述第二只读存储器24中。所述第一只读存储器22及第二只读存储器24可为EEPROM(Flectrically Erasable Programmable Read-Only Memory,电擦除式只读存储器)或Flash ROM(Flash Read-Only Memory,闪存)。
当需要运行所述第一组BIOS设定值时,在计算机开机之前,先闭合所述开关K1,开机之后,所述南桥芯片10侦测到其通用输入/输出引脚GPIO1变为低电平,便将存储于所述第一只读存储器22内的所述第一组BIOS设定值读出并写入所述BIOS芯片50中,以覆盖原有的设定值,并发出RESET信号,令系统重新开机,再次开机后,BIOS运行所述第一组BIOS设定值对系统进行重新设定。同理,当需要运行所述第二组BIOS设定值时,只需在开机之前闭合所述开关K2,开机之后,计算机系统就会根据预先设定好的程序,将所述第二组BIOS设定值写入所述BIOS芯片50中,并运行所述第二组BIOS设定值对系统进行重新设定。
在其他实施方式中,所述存储单元20包括一只读存储器,所述只读存储器至少包括两内存区间,所述两内存区间分别用于存储两组BIOS设定值。若需预先设定并存储多组BIOS设定值并在所述多组BIOS设定值之间进行切换时,只需在所述存储单元20中相应增加只读存储器数目,或将只读存储器划分为相应的多个存储区间,并在所述开关单元30中相应增加开关数目即可。
上述BIOS设定值切换系统通过预先设定并存储不同的BIOS设定值,再利用所述开关的控制作用,实现了根据用户的实际需要在不同的BIOS设定值之间进行切换的功能,切换过程简便快捷,从而给用户的使用带来了极大的方便。
Claims (7)
1.一种BIOS设定值切换系统,包括一南桥芯片、一存储单元、一开关单元及一BIOS芯片,所述南桥芯片与所述存储单元及开关单元相连,并通过一总线与所述BIOS芯片相连,所述存储单元用于存储预先设定的若干组BIOS设定值,所述开关单元控制所述南桥芯片选择性地从所述存储单元中读出一组BIOS设定值,并将其写入所述BIOS芯片中。
2.如权利要求1所述的BIOS设定值切换系统,其特征在于:所述开关单元包括若干与所述若干组BIOS设定值相对应的开关,当闭合其中一开关时,所述南桥芯片从所述存储单元中读出相应的一组BIOS设定值,并将其写入所述BIOS芯片中。
3.如权利要求2所述的BIOS设定值切换系统,其特征在于:每一开关的一端分别与所述南桥芯片对应的一通用输入/输出引脚相连,并分别通过一电阻与一电源相连,另一端接地。
4.如权利要求1所述的BIOS设定值切换系统,其特征在于:所述存储单元包括若干个只读存储器,所述若干组BIOS设定值分别存储于所述若干个只读存储器。
5.如权利要求1所述的BIOS设定值切换系统,其特征在于:所述存储单元包括一只读存储器,所述只读存储器包括若干个存储区间,所述若干组BIOS设定值分别存储于所述若干存储区间。
6.如权利要求4或5所述的BIOS设定值切换系统,其特征在于:所述只读存储器为电擦除式只读存储器。
7.如权利要求4或5所述的BIOS设定值切换系统,其特征在于:所述只读存储器为闪存。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200810303632A CN101645016A (zh) | 2008-08-08 | 2008-08-08 | Bios设定值切换系统 |
US12/238,397 US20100037042A1 (en) | 2008-08-08 | 2008-09-25 | System for switching bios set-values |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200810303632A CN101645016A (zh) | 2008-08-08 | 2008-08-08 | Bios设定值切换系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101645016A true CN101645016A (zh) | 2010-02-10 |
Family
ID=41653986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200810303632A Pending CN101645016A (zh) | 2008-08-08 | 2008-08-08 | Bios设定值切换系统 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20100037042A1 (zh) |
CN (1) | CN101645016A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104182367A (zh) * | 2014-07-28 | 2014-12-03 | 英业达科技有限公司 | 存储控制装置与其调用方法 |
CN104699487A (zh) * | 2015-03-20 | 2015-06-10 | 浪潮集团有限公司 | 一种易于bios代码维护管理的方法 |
CN108958823A (zh) * | 2017-05-18 | 2018-12-07 | 佛山市顺德区顺达电脑厂有限公司 | 修改基本输入输出系统设定值的方法 |
CN111159672A (zh) * | 2019-12-31 | 2020-05-15 | 山东浪潮人工智能研究院有限公司 | 一种通过bmc实现平台账户信息切换的方法 |
CN114201220A (zh) * | 2020-08-27 | 2022-03-18 | 技嘉科技股份有限公司 | 基本输入输出系统的切换系统及方法 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102262431A (zh) * | 2010-05-31 | 2011-11-30 | 鸿富锦精密工业(深圳)有限公司 | 电脑系统 |
CN102479088A (zh) * | 2010-11-25 | 2012-05-30 | 鸿富锦精密工业(深圳)有限公司 | Bios刷新装置 |
WO2012149759A1 (zh) * | 2011-09-22 | 2012-11-08 | 华为技术有限公司 | 实现不同处理器兼容的方法及装置 |
CN104143350A (zh) * | 2013-05-10 | 2014-11-12 | 鸿富锦精密工业(深圳)有限公司 | 电子装置 |
US11334447B2 (en) | 2020-08-27 | 2022-05-17 | Nuvoton Technology Corporation | Integrated circuit facilitating subsequent failure analysis and methods useful in conjunction therewith |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6748524B1 (en) * | 1997-04-30 | 2004-06-08 | Gateway, Inc. | Display and recordation of non-volatile memory changes |
US6892323B2 (en) * | 1999-05-05 | 2005-05-10 | Giga-Byte Technology Co., Ltd. | Dual basic input/output system for a computer |
US7577829B2 (en) * | 2006-04-28 | 2009-08-18 | Dell Products L.P. | System and method for maintaining multiple information handling system configuration images |
-
2008
- 2008-08-08 CN CN200810303632A patent/CN101645016A/zh active Pending
- 2008-09-25 US US12/238,397 patent/US20100037042A1/en not_active Abandoned
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104182367A (zh) * | 2014-07-28 | 2014-12-03 | 英业达科技有限公司 | 存储控制装置与其调用方法 |
CN104182367B (zh) * | 2014-07-28 | 2017-05-17 | 英业达科技有限公司 | 存储控制装置与其调用方法 |
CN104699487A (zh) * | 2015-03-20 | 2015-06-10 | 浪潮集团有限公司 | 一种易于bios代码维护管理的方法 |
CN108958823A (zh) * | 2017-05-18 | 2018-12-07 | 佛山市顺德区顺达电脑厂有限公司 | 修改基本输入输出系统设定值的方法 |
CN108958823B (zh) * | 2017-05-18 | 2022-10-28 | 佛山市顺德区顺达电脑厂有限公司 | 修改基本输入输出系统设定值的方法 |
CN111159672A (zh) * | 2019-12-31 | 2020-05-15 | 山东浪潮人工智能研究院有限公司 | 一种通过bmc实现平台账户信息切换的方法 |
CN114201220A (zh) * | 2020-08-27 | 2022-03-18 | 技嘉科技股份有限公司 | 基本输入输出系统的切换系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
US20100037042A1 (en) | 2010-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101645016A (zh) | Bios设定值切换系统 | |
US5280283A (en) | Memory mapped keyboard controller | |
US7451257B2 (en) | Universal serial bus device having logical circuit for conversive and immediate host reset operation | |
TWI516903B (zh) | 定相反及閘的電源開啟重設 | |
US9081909B2 (en) | Electronic device and method for switching modes of thunderbolt connector thereof | |
TW200419331A (en) | Power shutdown method of wireless peripheral device | |
US20100088547A1 (en) | Computer motherboard and power-on self-test method thereof | |
US20090172444A1 (en) | Computer System and Power-Saving Method Thereof | |
US6286101B1 (en) | Central processing unit and microcomputer system having an internal operation unit for cryptographic | |
TW202040571A (zh) | 寫入保護電路 | |
US20130132740A1 (en) | Power Control for Memory Devices | |
CN1936850A (zh) | 基本输入/输出系统的设定值存取方法 | |
WO2024139401A1 (zh) | 数据管理方法、装置、存储介质以及电子设备 | |
CN111444515A (zh) | 基于pcie接口的可信度量方法 | |
CN102982290A (zh) | 存储装置及终端设备 | |
CN205427710U (zh) | 主机板的开机电路、主机板及计算机 | |
TWI765328B (zh) | 顯示卡的模式切換裝置 | |
US20130061030A1 (en) | System capable of booting through a universal serial bus device and method thereof | |
CN101388680A (zh) | 可携式电子装置及其省电方法 | |
CN208239938U (zh) | 一种计算机主板电路 | |
CN108258757B (zh) | 一种控制方法及设备 | |
CN107688383A (zh) | 电流断路电路、具有其的半导体器件及其操作方法 | |
CN111400222A (zh) | 具备可信计算功能的pcie接口 | |
CN111428243A (zh) | 基于m.2接口的可信度量方法 | |
CN107122034A (zh) | 电压监控的装置和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20100210 |