CN101610202A - 异步数据的交换方法及装置 - Google Patents
异步数据的交换方法及装置 Download PDFInfo
- Publication number
- CN101610202A CN101610202A CNA2008101252288A CN200810125228A CN101610202A CN 101610202 A CN101610202 A CN 101610202A CN A2008101252288 A CNA2008101252288 A CN A2008101252288A CN 200810125228 A CN200810125228 A CN 200810125228A CN 101610202 A CN101610202 A CN 101610202A
- Authority
- CN
- China
- Prior art keywords
- data
- road
- serial data
- clock
- serial
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Abstract
本发明公开了一种异步数据的交换方法。本发明实施例还提供相应的异步数据的交换装置。将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟;对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。本发明实施例可以较容易的实现异步数据的交换,同时也使得对各路串行数据进行实时在线的性能监测成为可能。
Description
技术领域
本发明涉及数据交换技术领域,尤其涉及异步数据的交换方法及装置。
背景技术
现有技术中进行异步串行数据交换时,大多采用交叉点(crosspoint)的方式,参考图2的示意图,该方案包括以下流程:
A1、均衡处理单元对各路输入串行信号分别进行均衡处理。
信号经过长距离的传输后,信号质量通常会降低,为改善信号质量,可以对信号进行均衡处理,使信号恢复到较好的波形,便于后续的信号判决。
A2、交换单元按照当前配置的输出和输入的对应关系,对经均衡处理后的各路串行信号进行交换。
对信号进行交换时,可以直接进行开关选择,交换单元的每一路输出可以选择任意一路输入信号进行输出,在该方案中,交换单元的输出和输入的对应关系是通过配置确定的,配置完成之后即确定了输出信号和输入信号之间的连接关系,该连接关系一直保持,直到配置被更新。
A3、预加重处理单元对经交换后的各路串行信号分别进行预加重处理。
在发送串行信号前,为解决长距离传输对信号质量的影响,可以对信号先行进行预加重处理,以使信号在到达对端后,仍具有较好的质量。
在实现本发明的过程中,发明人发现该现有技术方案至少存在以下问题:串行差分数据的速率很高(通常在1.0Gbit/s~4.25Gbit/s之间),而处理速度有限,因此直接对高速的串行差分数据进行交换的难度较大,并且无法对各路串行数据进行实时在线的性能监测。
发明内容
本发明实施例提供异步数据的交换方法及装置,可以较容易的实现异步数据的交换。
为解决上述技术问题,本发明的实施例提供以下技术方案:
一种异步数据的交换方法,包括:
将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟;
对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;
将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
一种异步数据的交换装置,包括:
串并转换单元,用于将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟;
数据交换单元,用于对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;
并串转换单元,用于将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
从以上技术方案可以看出,本发明实施例中,将串行数据转换为并行数据之后进行异步数据的交换,在完成数据交换后再将并行数据恢复为串行数据,由于并行数据的速率较低,因此,与现有技术中直接对高速的串行数据进行异步交换相比,本发明实施例可以较容易的实现异步数据的交换,同时也使得对各路串行数据进行实时在线的性能监测成为可能。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术SerDes基本收发示意图;
图2是现有技术异步串行数据交换的示意图;
图3是本发明异步数据的交换方法实施例一的流程图;
图4是本发明异步数据的交换方法实施例二的示意图;
图5是本发明异步数据的交换装置实施例一的结构图;
图6是本发明异步数据的交换装置实施例二的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图3,本发明异步数据的交换方法实施例一给出本发明异步数据的交换方法的基本流程,该方法包括:
B1、将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟。
B2、对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换。
B3、将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
本发明实施例中,将串行数据转换为并行数据之后进行异步数据的交换,在完成数据交换后再将并行数据恢复为串行数据,由于并行数据的速率较低,因此,与现有技术中直接对高速的串行数据进行异步交换相比,本发明实施例可以较容易的实现异步数据的交换,同时也使得对各路串行数据进行实时在线的性能监测成为可能。
参考图4的示意图,本发明异步数据的交换方法实施例二包括:
C1、均衡单元对所接收的多路串行数据进行均衡处理。
信号经过长距离的传输后,信号质量通常会降低,为改善信号质量,可以对信号进行均衡处理,使信号恢复到较好的波形,便于后续的信号判决。
C2、串并转换单元将经过均衡处理的多路串行数据分别转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟。
对于每路串行数据来说,接收参考时钟的频率与串行数据的频率相关,通常,接收参考时钟的频率与串行数据的频率有一定的倍数关系。
由于串行数据的频率通常是不固定的,会有多种频率的可能性,因此,在本实施例中,串行数据的接收参考时钟可以是由时钟选择单元根据本路串行数据的频率,从多个给定的参考时钟中所选择的。
C3、数据交换单元对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换。
在本实施例中,可以将串并转换单元转换后的各路串行数据对应的并行数据输入到数据交换单元的每一路输出接口,每一路输出接口则从输入的各路并行数据中选择其中一路进行输出。
C4、并串转换单元将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
C5、预加重单元对转换后的串行数据进行预加重处理。
在发送串行信号前,为解决长距离传输对信号质量的影响,可以对信号先行进行预加重处理,以使信号在到达对端后,仍具有较好的质量。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,所述的程序可以存储于计算机可读取存储介质中,该程序在执行时,可以包括如下步骤:将所接收的多路串行数据转换为并行数据;对于所述多路串行数据,分别利用各自的接收参考时钟提取随路时钟;对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。这里所称得的存储介质,如:ROM/RAM、磁碟、光盘等。
参考图5,本发明异步数据的交换装置实施例一包括串并转换单元510、数据交换单元520和并串转换单元530:
串并转换单元510用于将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟。
数据交换单元520用于对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换。
并串转换单元530用于将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
参考图6,本发明异步数据的交换装置实施例二包括均衡单元610、时钟选择单元620、串并转换单元630、数据交换单元640、并串转换单元650和预加重单元660:
均衡单元610用于对所接收的串行数据进行均衡处理。
时钟选择单元620用于根据串行数据的频率,从多个参考时钟中选择串行数据的接收参考时钟。
串并转换单元630用于将进行均衡处理后的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟。
数据交换单元640用于对串并转换单元630进行转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换。其中,所述对转换后的多路串行数据进行数据交换包括:将每路串行数据对应的并行数据输入到数据交换单元的每路输出接口,每路输出接口从输入的各路并行数据中选择其中一路进行输出。
并串转换单元650用于将数据交换单元640进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
预加重单元660用于对并串转换单元650转换后的串行数据进行预加重处理。
在本发明实施例中,所述异步数据的交换装置可以是在专用集成电路(ASIC)中实现。
本发明实施例中,将串行数据转换为并行数据之后进行异步数据的交换,在完成数据交换后再将并行数据恢复为串行数据,由于并行数据的速率较低,因此,与现有技术中直接对高速的串行数据进行异步交换相比,本发明实施例可以较容易的实现异步数据的交换,同时也使得对各路串行数据进行实时在线的性能监测成为可能。
以上对本发明实施例所提供的异步数据的交换方法及装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1、一种异步数据的交换方法,其特征在于,包括:
将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟;
对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;
将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
2、如权利要求1所述的异步数据的交换方法,其特征在于,串行数据的接收参考时钟是由时钟选择单元根据本路串行数据的频率,从多个参考时钟中所选择的。
3、如权利要求1所述的异步数据的交换方法,其特征在于,所述对转换后的多路串行数据进行数据交换包括:将每路串行数据对应的并行数据输入到数据交换单元的每路输出接口,每路输出接口从输入的各路并行数据中选择其中一路进行输出。
4、如权利要求1或2或3所述的异步数据的交换方法,其特征在于,在将串行数据转换为并行数据前还包括:对所接收的串行数据进行均衡处理。
5、如权利要求1所述的异步数据的交换方法,其特征在于,在将进行数据交换后的并行数据转换为串行数据后还包括:对转换后的串行数据进行预加重处理。
6、一种异步数据的交换装置,其特征在于,包括:
串并转换单元,用于将所接收的多路串行数据转换为并行数据和随路时钟,其中,对于每路串行数据,利用该路的接收参考时钟提取随路时钟;
数据交换单元,用于对转换后的多路并行数据进行数据交换,其中各路串行数据对应的随路时钟与该路的并行数据一起参加交换;
并串转换单元,用于将进行数据交换后的各路并行数据转换为串行数据,其中转换后的每路串行数据的发送参考时钟与本路的随路时钟同源。
7、如权利要求6所述的异步数据的交换装置,其特征在于,所述装置还包括时钟选择单元,用于根据串行数据的频率,从多个参考时钟中选择串行数据的接收参考时钟。
8、如权利要求6所述的异步数据的交换装置,其特征在于,所述对转换后的多路串行数据进行数据交换包括:将每路串行数据对应的并行数据输入到数据交换单元的每路输出接口,每路输出接口从输入的各路并行数据中选择其中一路进行输出。
9、如权利要求6或7或8所述的异步数据的交换装置,其特征在于,所述装置还包括均衡单元,用于在串并转换单元将串行数据转换为并行数据前,对所接收的串行数据进行均衡处理。
10、如权利要求9所述的异步数据的交换装置,其特征在于,所述装置还包括预加重单元,用于在并串转换单元将进行数据交换后的并行数据转换为串行数据后,对转换后的串行数据进行预加重处理。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2008101252288A CN101610202A (zh) | 2008-06-16 | 2008-06-16 | 异步数据的交换方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2008101252288A CN101610202A (zh) | 2008-06-16 | 2008-06-16 | 异步数据的交换方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101610202A true CN101610202A (zh) | 2009-12-23 |
Family
ID=41483798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2008101252288A Pending CN101610202A (zh) | 2008-06-16 | 2008-06-16 | 异步数据的交换方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101610202A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104297590A (zh) * | 2014-09-30 | 2015-01-21 | 东南大学 | 一种基于电信号并行测试装置 |
CN104316784A (zh) * | 2014-09-30 | 2015-01-28 | 东南大学 | 一种基于光电混合信号并行测试装置 |
CN106301386A (zh) * | 2015-05-18 | 2017-01-04 | 华为技术有限公司 | 数据保存方法及解串器 |
-
2008
- 2008-06-16 CN CNA2008101252288A patent/CN101610202A/zh active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104297590A (zh) * | 2014-09-30 | 2015-01-21 | 东南大学 | 一种基于电信号并行测试装置 |
CN104316784A (zh) * | 2014-09-30 | 2015-01-28 | 东南大学 | 一种基于光电混合信号并行测试装置 |
CN106301386A (zh) * | 2015-05-18 | 2017-01-04 | 华为技术有限公司 | 数据保存方法及解串器 |
CN106301386B (zh) * | 2015-05-18 | 2019-11-05 | 华为技术有限公司 | 数据保存方法及解串器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103604449B (zh) | 基于fpga的快速寻峰方法及系统 | |
CN108463977A (zh) | 带内嵌时钟的正交差分向量信令码 | |
CN102012717B (zh) | 一种时钟切换方法及时钟切换装置 | |
CN101478785B (zh) | 资源池管理系统及信号处理方法 | |
CN102447554B (zh) | 过采样并行数据恢复方法和装置 | |
CN103888147A (zh) | 一种串行转并行转换电路和转换器以及转换系统 | |
CN101610202A (zh) | 异步数据的交换方法及装置 | |
CN104811407B (zh) | 通信方法及系统、通信信号接收方法及装置 | |
CN103888361B (zh) | 一种面向胖树型拓扑结构的光路由器 | |
CN103078667A (zh) | 一种基于超五类线的lvds高速数据传输方法 | |
CN105553646A (zh) | 面向分组密码算法并行计算的可重构s盒电路结构 | |
CN106155979B (zh) | 一种基于粗粒度可重构架构的des算法密钥扩展系统及扩展方法 | |
CN100518043C (zh) | 一种频域滤波器及实现频域滤波的方法 | |
CN101079634B (zh) | 一种流水线结构的数字∑-△调制器 | |
CN103997355B (zh) | 一种插值滤波方法及插值滤波器 | |
CN102457251B (zh) | 一种实现通用数字滤波器的方法及装置 | |
CN205228473U (zh) | 一种基于现场可编程门阵列的微型导航计算机 | |
CN105812289B (zh) | 一种数据交换方法和装置 | |
CN201917845U (zh) | 一种时钟切换装置 | |
CN204143430U (zh) | 弹性先进先出存储器 | |
CN110225211B (zh) | 多通道脉冲编码调制语音交换系统及方法 | |
CN103810142B (zh) | 可重构系统及其构建方法 | |
CN202799169U (zh) | 一种支持lte协议数据实时记录与分析的测试设备 | |
CN102946293A (zh) | 一种基于ds编码的并行接收方法及其装置 | |
TW201044797A (en) | Method and system for operating a MIMO decoder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20091223 |