CN101592835A - 像素结构、主动组件数组基板、显示面板以及显示装置 - Google Patents

像素结构、主动组件数组基板、显示面板以及显示装置 Download PDF

Info

Publication number
CN101592835A
CN101592835A CNA2009101065873A CN200910106587A CN101592835A CN 101592835 A CN101592835 A CN 101592835A CN A2009101065873 A CNA2009101065873 A CN A2009101065873A CN 200910106587 A CN200910106587 A CN 200910106587A CN 101592835 A CN101592835 A CN 101592835A
Authority
CN
China
Prior art keywords
wiring
pixel region
pairing
time
shared
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2009101065873A
Other languages
English (en)
Other versions
CN101592835B (zh
Inventor
汪广魁
黄金海
颜思琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CPT DISPLAY TECHNOLOGY (SHENZHEN)CO., LTD.
Original Assignee
CPT Display Technology Shenzheng Ltd
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CPT Display Technology Shenzheng Ltd, Chunghwa Picture Tubes Ltd filed Critical CPT Display Technology Shenzheng Ltd
Priority to CN2009101065873A priority Critical patent/CN101592835B/zh
Publication of CN101592835A publication Critical patent/CN101592835A/zh
Application granted granted Critical
Publication of CN101592835B publication Critical patent/CN101592835B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明适用于液晶显示器技术领域,提供了一种像素结构,其相邻两次像素间形成与数据配线平行的共享配线。此共享配线可与其两侧相邻像素的像素电极分别形成储存电容,且可作为遮光层,避免两相邻次像素之间的漏光。由于两个次像素共享一条共享配线,因此有助于增加像素的开口率,同时也有助于降低制程中发生对位偏移时所造成的开口率损失。此外,作为遮光层的共享配线因为具有稳定的共享电压,因此可以降低馈通电压的变异,避免两次像素间的信号干扰,从而减轻显示面板的画面闪烁问题。另外,一种应用此像素结构的主动组件数组基板、显示面板以及显示装置也被提出。

Description

像素结构、主动组件数组基板、显示面板以及显示装置
技术领域
本发明属于液晶显示器技术领域,尤其涉及一种像素结构、主动组件数组基板、显示面板以及显示装置。
背景技术
现今社会多媒体技术相当发达,多半受惠于半导体组件与显示装置的进步。就显示器而言,具有高画质、空间利用效率佳、低消耗功率、无辐射等优越特性的液晶显示面板已逐渐成为市场的主流。一般而言,液晶显示面板(LCD panel)主要是由一主动组件数组基板、一彩色滤光基板与位于两基板之间的液晶层所构成。
图1为已知一种主动组件数组的上视图。如图1所示,主动组件数组100包括多条扫描配线110、多条数据配线120、横跨数据配线120的共享配线130、多个主动组件140以及多个像素电极150。扫描配线110与数据配线120相交并定义出多个像素区190。主动组件140与像素电极150分别位于所对应的像素区190内,其中主动组件140分别连接到所对应的扫描配线110与数据配线120,且同一像素区190内的主动组件140以及像素电极150彼此电性连接。由图1所绘示的架构可知,已知此种主动组件数组100的像素结构重复排列,即,相邻两像素区190内的相同组件相距一个像素宽度。
此外,为了克服非预期的漏光问题,已知会在彩色滤光基板或是主动组件数组基板上制作黑矩阵,藉以遮蔽主动组件数组基板上可能会漏光的区域。
图2为图1的主动组件数组基板沿A-A’线的剖面图,且图2更同时绘示了与该主动组件数组基板对应的黑矩阵。如图2所示,在制作液晶显示面板的过程中,若黑矩阵180与像素结构之间产生对位偏移(misalignment),将使得黑矩阵180与像素结构之间产生位移S,而在每个像素区内造成对应于此位移S的开口率损失。
发明内容
本发明关于一种像素结构,其可减少显示面板制作过程中因对位偏移造成的开口率损失,因而有助于提高制程良率。
本发明另关于一种主动组件数组基板,可有效避免在显示面板制作过程中因对位偏移造成的开口率损失,因而有助于提高制程良率。
本发明更关于一种应用前述的主动组件数组基板的显示面板,其可有效避免因制程对位偏移造成的开口率损失,因而具有较佳的制程良率。
本发明又关于一种应用前述的显示面板的显示装置。
为具体描述本发明的内容,在此提出一种像素结构,其位于一显示面板的一像素区内。此像素结构包括一扫描配线、一第一数据配线、一第二数据配线、一共享配线、一第一主动组件、一第二主动组件、一第一像素电极以及一第二像素电极。第一数据配线以及第二数据配线分别位于像素区的相对两侧,且第一数据配线以及第二数据配线实质上相互平行,并分别与扫描配线相交。共享配线连接到一共享电压源,且此共享配线实质上平行于第一数据配线以及第二数据配线,并位于第一数据配线与第二数据配线之间,以将像素区分为一第一次像素区以及一第二次像素区,其中第一次像素区位于第一数据配线与共享配线之间,而第二次像素区位于第二数据配线与共享配线之间。第一主动组件位于第一次像素区内,并且电性连接至扫描配线以及第一数据配线。第二主动组件位于第二次像素区内,并且电性连接至扫描配线以及第二数据配线。第一像素电极以及第二像素电极分别位于第一次像素区以及第二次像素区内,并分别电性连接至第一主动组件与第二主动组件,其中第一像素电极以及第二像素电极分别与共享配线有部分重迭。
在本发明的一实施例中,第一主动组件以及第二主动组件是以共享配线为中心轴而呈镜像配置于共享配线的相对两侧。
在本发明的一实施例中,共享配线、第一数据配线以及第二数据配线位于同一膜层。
在本发明的一实施例中,上述的像素结构更包括一第一分支配线以及一第二分支配线,分别位于第一次像素区以及第二次像素区内,并且电性连接至共享配线。此外,第一分支配线以及第二分支配线分别绕行第一像素电极以及第二像素电极的边缘,且第一分支配线以及第二分支配线分别与第一像素电极以及第二像素电极有部分重迭。
在本发明的一实施例中,第一分支配线以及第二分支配线是以共享配线为中心轴而呈镜像配置于共享配线的相对两侧。
在本发明的一实施例中,第一分支配线或第二分支配线是由共享配线向外延伸所形成。
在本发明的一实施例中,第一主动组件或第二主动组件为一薄膜晶体管。
在此另提出一种主动组件数组基板,主要包括一基板、多条扫描配线、多条成对的数据配线、多条共享配线、多个第一主动组件、多个第二主动组件、多个第一像素电极以及多个第二像素电极。扫描配线配置于基板上且实质上相互平行。成对的数据配线配置于该基板上,其中每一对数据配线包括实质上相互平行的一第一数据配线与一第二数据配线,且第一数据配线以及第二数据配线分别与扫描配线相交。基板上由每一对数据配线以及两相邻的扫描配线所围成的区域被定义为一像素区。共享配线配置于基板上并连接到一共享电压源,且共享配线实质上相互平行并对应于成对的数据配线。每一共享配线位于所对应的第一数据配线与第二数据配线之间,以将每一像素区分为一第一次像素区以及一第二次像素区,其中第一次像素区位于第一数据配线与共享配线之间,而第二次像素区位于第二数据配线与共享配线之间。第一主动组件配置于基板上并分别位于第一次像素区内,且每一第一主动组件电性连接至所对应的扫描配线以及第一数据配线。第二主动组件配置于基板上并分别位于第二次像素区内,且每一第二主动组件电性连接至所对应的扫描配线以及第二数据配线。第一像素电极分别位于第一次像素区内,并电性连接至所对应的第一主动组件,其中每一第一像素电极与所对应的共享配线有部分重迭。第二像素电极分别位于第二次像素区内,并电性连接至所对应的第二主动组件,其中每一第二像素电极与所对应的共享配线有部分重迭。
在本发明的一实施例中,每一像素区内的第一主动组件以及第二主动组件是以所对应的共享配线为中心轴而呈镜像配置于共享配线的相对两侧。
在本发明的一实施例中,共享配线、第一数据配线以及第二数据配线位于同一膜层。
在本发明的一实施例中,上述的主动组件数组基板更包括多条第一分支配线以及多条第二分支配线。第一分支配线分别位于第一次像素区内,并且分别电性连接至所对应的共享配线,其中每一第一分支配线绕行所对应的第一像素电极的边缘,且第一分支配线与第一像素电极有部分重迭。此外,第二分支配线分别位于第二次像素区内,并且分别电性连接至所对应的共享配线,其中每一第二分支配线绕行所对应的第二像素电极的边缘,且第二分支配线与第二像素电极有部分重迭。
在本发明的一实施例中,每一像素区内的第一分支配线以及第二分支配线是以所对应的共享配线为中心轴而呈镜像配置于共享配线的相对两侧。
在本发明的一实施例中,每一第一分支配线或每一第二分支配线是由所对应的共享配线向外延伸所形成。
在本发明的一实施例中,每一第一主动组件或每一第二主动组件为一薄膜晶体管。
在此又提出一种显示面板,主要包括前述的主动组件数组基板、一对向基板以及一显示介质层,其中显示介质层配置于主动组件数组基板与对向基板的间。
在本发明的一实施例中,对向基板为一彩色滤光基板。
在本发明的一实施例中,显示介质层为一液晶层。
在此另提出一种显示装置,其采用前述的显示面板并搭配一背光模块而成。背光模块配置于显示面板旁,以提供一背光源至显示面板。
基于上述,本发明所提出的像素结构在相邻两次像素间形成与数据配线平行的共享配线。此共享配线可与其两侧相邻像素的像素电极分别形成储存电容,且可作为遮光层,避免两相邻次像素之间的漏光。由于两个次像素共享一条共享配线,因此有助于增加像素的开口率,同时也有助于降低制程中发生对位偏移时所造成的开口率损失。此外,作为遮光层的共享配线因为具有稳定的共享电压,因此可以降低馈通电压(Feed-ThroughVoltage)的变异,避免两次像素间的信号干扰,从而减轻显示面板的画面闪烁(flicker)问题。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1为现有技术的一种主动组件数组的上视图。
图2为图1的主动组件数组基板沿A-A’线的剖面图。
图3为依据本发明的一实施例的一种主动组件数组基板的线路布局。
图4进一步示出了图3的主动组件数组基板中的像素结构。
图5为图4的像素结构沿B-B’线的剖面图。
图6-8分别示出了依据本发明的不同实施例的多种像素结构。
图9为本发明的一实施例的一种显示面板的示意图。
图10为依据本发明的一实施例的一种显示装置。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
图3为依据本发明的一实施例的一种主动组件数组基板的线路布局。本实施例的主动组件数组基板可应用于各类型的显示面板上,例如液晶显示面板或有机电激发光显示面板等,以驱动显示介质,进而显示画面。如图3所示的主动组件数组基板300,本实施例是在一基板(未示出)上形成多条扫描配线310、多条成对的数据配线320、多条共享配线330、多个第一主动组件342、多个第二主动组件344、多个第一像素电极352以及多个第二像素电极354。此处的基板例如是一玻璃基板或是一石英基板。扫描配线310相互平行,并且与成对的数据配线320相交,以定义出多个像素区390。此外,共享配线330连接到一共享电压源Vcom,且共享配线330实质上相互平行并对应于成对的数据配线320。
更详细而言,每一对数据配线320包括实质上相互平行的一第一数据配线322与一第二数据配线324。并且,共享配线330位于所对应的第一数据配线322与第二数据配线324之间,以将每一像素区390分为一第一次像素区392以及一第二次像素区394,其中第一次像素区392位于第一数据配线322与共享配线330之间,而第二次像素区394位于第二数据配线324与共享配线330之间。
第一主动组件342与第二主动组件344分别位于第一次像素区392与第二次像素区394内。在本实施例中,第一主动组件342与第二主动组件344例如分别是一薄膜晶体管。第一主动组件342电性连接至所对应的扫描配线310以及第一数据配线322,而第二主动组件344电性连接至所对应的扫描配线310以及第二数据配线324。此外,第一像素电极352分别位于第一次像素区392内,并电性连接至所对应的第一主动组件342,而第二像素电极354分别位于第二次像素区394内,并电性连接至所对应的第二主动组件344。另外,第一像素电极352以及第二像素电极354会分别与所对应的共享配线330有部分重迭,以形成储存电容。
为更详细说明本发明的特点,图4进一步绘示图3的主动组件数组基板中的像素结构。如图3与4所示,本实施例是将像素区390分别两个次像素区392与394,并在该两个次像素区392与394内分别形成像素结构。所述两个次像素结构分别包括扫描配线310、数据配线320、主动组件342、344以及像素电极352、354,并且共享同一条共享配线330。共享配线330的材质可为不透光的金属,其可作为遮光层,以避免两相邻次像素区392、394之间的漏光。如此,将有助于增加像素的开口率。
在本实施例中,共享配线330较佳是与第一数据配线322以及第二数据配线324同时制作,即共享配线330、第一数据配线322以及第二数据配线324可位于同一膜层,例如是对同一个金属层图案化所形成者。
此外,共享配线330会与其两侧的像素电极352与354分别形成储存电容。并且,由于共享配线330具有稳定的共享电压Vcom,因此可以有效降低馈通电压的变异,避免两像素间的信号干扰,从而减轻显示面板的画面闪烁问题。
在本实施例中,位于第一次像素区392以及第二次像素区394内的像素结构是以共享配线330为中心轴而呈镜像配置。更详细而言,第一主动组件342以及第二主动组件344、第一数据配线322以及第二数据配线324都是位于共享配线330的相对两侧,并以共享配线330为中心轴而呈镜像配置。
相较于图1所示出的已知的像素结构,本实施例的第一次像素区392以及第二次像素区394是共享一条共享配线330,当在制程中发生对位偏移时,将有助于降低此对位偏移时所造成的开口率损失。更详细而言,请参照图5绘示的图4的像素结构沿B-B’线的剖面图。在制作液晶显示面板的过程中,若黑矩阵380与像素结构之间产生对位偏移,将使得黑矩阵380与像素结构之间产生位移S。然而,值得注意的是,由于本实施例是将两个像素结构整合在一起,共享同一条共享配线330做为遮光层,因此共享配线330上不需要形成黑矩阵。如此一来,对位偏移仅会对每两个成对的像素结构造成一个位移S所对应的开口率损失。换言之,与图1所绘示的像素结构相比,本实施例的像素结构在面对相同的对位偏移时,所造成的开口率损失仅是已知的像素结构的一半。
另一方面,请再参考图4。为了增加每一次像素区内的储存电容,本实施例更在每一共享配线330的两侧配置一第一分支配线332以及一第二分支配线334。第一分支配线332与第二分支配线334分别位于第一次像素区392与第二次像素区394内,并且电性连接至共享配线330。在本实施例中,第一分支配线332与第二分支配线334例如是由共享配线330向外延伸所形成。并且,第一分支配线332以及第二分支配线334是以所对应的共享配线330为中心轴而呈镜像配置于共享配线330的相对两侧。
换言之,第一分支配线332、第二分支配线334以及共享配线330是位于同一膜层,例如是对同一个金属层图案化所形成者。此外,第一分支配线332绕行所对应的第一像素电极392的边缘,且第一分支配线332与第一像素电极352有部分重迭,以形成储存电容。第二分支配线334绕行所对应的第二像素电极354的边缘,且第二分支配线334与第二像素电极354有部分重迭,以形成储存电容。
当然,本发明所揭露的像素结构,其分支配线或其它组件的细部结构并非限于前述实施例所述。在可能的情况下,可依据实际所需的储存电容或遮光效果,同时考虑整体像素结构的设计,来改变分支配线或其它组件的形状。以下再列举多个实施例来说明分支配线可能的变化。当然该实施例仅是举例之用,并非用以限定本发明。
图6-8分别示出了依据本发明的不同实施例的多种像素结构。图6-8的像素结构明显与前述实施例的像素结构具有不同形状的分支配线。针对类似的组件,将采用相同的组件标号,而其它相同且未叙及的部份,可参照前述实施例,将不再进一步说明。在图6-8中,第一分支配线332以及第二分支配线334分别是呈直线形、T形或L型,并分别呈镜像配置在共享配线330的相对两侧。此外,随着分支配线形状的改变,如图8所示的第一主动组件342与第二主动组件344的位置也可以移至共享配线330旁。
图9为本发明的一实施例的一种显示面板的示意图。请参照图9,本实施例的显示面板900包括一主动组件数组基板910、一对向基板920以及配置于主动组件数组基板910以及对向基板920之间的显示介质层930。此处的主动组件数组基板910可以是本发明前述多个实施例所绘示的或是其它未示出的主动组件数组基板。对向基板920例如是具有黑矩阵980的一彩色滤光基板。当然,在可能的情况下,对向基板920也可以是仅具有共享电极的玻璃基板或石英基板,其上可制作黑矩阵,而对应的主动组件数组基板910上则可能形成有彩色滤光层。在本实施例中,显示介质层930例如是一液晶层,而显示面板900为一液晶显示面板。当然,在其它实施例中,显示介质层930也可能是电激发光(electroluminescent)材料,则显示面板900为电激发光显示面板,其中电激发光材料例如是有机材料、无机材料或其组合。
应用上述的显示面板,图10更示出了依据本发明的一实施例的一种显示装置。以液晶显示装置为例,由于液晶显示面板1010无法自发光,因此液晶显示面板1010旁会配置一背光模块1020。背光模块1020可提供背光源L至液晶显示面板1010,以使液晶显示面板1010显示画面。
综上所述,本发明通过上述像素结构的设计,可以通过共享配线来形成储存电容并同时提供遮光层的效果。相邻两次像素之间是共享一条共享配线,可大幅增加像素的开口率,同时可降低制程中发生对位偏移时所造成的开口率损失,提升制程良率。此外,共享配在线具有稳定的共享电压,可降低馈通电压的变异,避免两次像素间的信号干扰,从而减轻显示面板的画面闪烁问题,以提供较佳的显示质量。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种像素结构,位于一显示面板的一像素区内,其特征在于,所述像素结构包括:
一扫描配线;
一第一数据配线以及一第二数据配线,分别位于所述像素区的相对两侧,所述第一数据配线以及所述第二数据配线实质上相互平行,并分别与所述扫描配线相交;
一共享配线,连接到一共享电压源,所述共享配线实质上平行于所述第一数据配线以及所述第二数据配线,并位于所述第一数据配线与所述第二数据配线之间,以将所述像素区分为一第一次像素区以及一第二次像素区,其中所述第一次像素区位于所述第一数据配线与所述共享配线之间,而所述第二次像素区位于所述第二数据配线与所述共享配线之间;
一第一主动组件,位于所述第一次像素区内,并且电性连接至所述扫描配线以及所述第一数据配线;
一第二主动组件,位于所述第二次像素区内,并且电性连接至所述扫描配线以及所述第二数据配线;以及
一第一像素电极以及一第二像素电极,分别位于所述第一次像素区以及所述第二次像素区内,并分别电性连接至所述第一主动组件与所述第二主动组件,其中所述第一像素电极以及所述第二像素电极分别与所述共享配线有部分重迭。
2.如权利要求1所述的像素结构,其特征在于,所述第一主动组件以及所述第二主动组件是以所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
所述共享配线、所述第一数据配线以及所述第二数据配线位于同一膜层;
所述像素结构进一步包括一第一分支配线以及一第二分支配线,分别位于所述第一次像素区以及所述第二次像素区内,并且电性连接至所述共享配线,其中所述第一分支配线以及所述第二分支配线分别绕行所述第一像素电极以及所述第二像素电极的边缘,且所述第一分支配线以及所述第二分支配线分别与所述第一像素电极以及所述第二像素电极有部分重迭。
3.如权利要求2所述的像素结构,其特征在于,所述第一分支配线以及所述第二分支配线是以所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
所述第一分支配线或所述第二分支配线是由所述共享配线向外延伸所形成;
所述第一主动组件或所述第二主动组件为一薄膜晶体管。
4.一种主动组件数组基板,其特征在于,包括:
一基板;
多条扫描配线,配置于所述基板上,所述扫描配线实质上相互平行;
多条成对的数据配线,配置于所述基板上,每一对数据配线包括实质上相互平行的一第一数据配线与一第二数据配线,且所述第一数据配线以及所述第二数据配线分别与所述扫描配线相交,其中所述基板上由每一对数据配线以及两相邻的扫描配线所围成的区域被定义为一像素区;
多条共享配线,配置于所述基板上并连接到一共享电压源,所述共享配线实质上相互平行并对应于所述成对的数据配线,每一共享配线位于所对应的所述第一数据配线与所述第二数据配线之间,以将每一像素区分为一第一次像素区以及一第二次像素区,其中所述第一次像素区位于所述第一数据配线与所述共享配线之间,而所述第二次像素区位于所述第二数据配线与所述共享配线之间;
多个第一主动组件,配置于所述基板上并分别位于所述第一次像素区内,每一第一主动组件电性连接至所对应的所述扫描配线以及所述第一数据配线;
多个第二主动组件,配置于所述基板上并分别位于所述第二次像素区内,每一第二主动组件电性连接至所对应的所述扫描配线以及所述第二数据配线;
多个第一像素电极,分别位于所述第一次像素区内,并电性连接至所对应的所述第一主动组件,其中每一第一像素电极与所对应的所述共享配线有部分重迭;以及
多个第二像素电极,分别位于所述第二次像素区内,并电性连接至所对应的所述第二主动组件,其中每一第二像素电极与所对应的所述共享配线有部分重迭。
5.如权利要求4所述的主动组件数组基板,其特征在于,每一像素区内的所述第一主动组件以及所述第二主动组件是以所对应的所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
所述共享配线、所述第一数据配线以及所述第二数据配线位于同一膜层;
所述主动组件数组基板进一步包括:
多条第一分支配线,分别位于所述第一次像素区内,并且分别电性连接至所对应的所述共享配线,其中每一第一分支配线绕行所对应的所述第一像素电极的边缘,且所述第一分支配线与所述第一像素电极有部分重迭;以及
多条第二分支配线,分别位于所述第二次像素区内,并且分别电性连接至所对应的所述共享配线,其中每一第二分支配线绕行所对应的所述第二像素电极的边缘,且所述第二分支配线与所述第二像素电极有部分重迭。
6.如权利要求5所述的主动组件数组基板,其特征在于,每一像素区内的所述第一分支配线以及所述第二分支配线是以所对应的所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
每一第一分支配线或每一第二分支配线是由所对应的所述共享配线向外延伸所形成;
每一第一主动组件或每一第二主动组件为一薄膜晶体管。
7.一种显示面板,其特征在于,包括:
一主动组件数组基板,包括:
一基板;
多条扫描配线,配置于所述基板上,所述扫描配线实质上相互平行;
多条成对的数据配线,配置于所述基板上,每一对数据配线包括实质上相互平行的一第一数据配线与一第二数据配线,且所述第一数据配线以及所述第二数据配线分别与所述扫描配线相交,其中所述基板上由每一对数据配线以及两相邻的扫描配线所围成的区域被定义为一像素区;
多条共享配线,配置于所述基板上并连接到一共享电压源,所述共享配线实质上相互平行并对应于所述成对的数据配线,每一共享配线位于所对应的所述第一数据配线与所述第二数据配线之间,以将每一像素区分为一第一次像素区以及一第二次像素区,其中所述第一次像素区位于所述第一数据配线与所述共享配线之间,而所述第二次像素区位于所述第二数据配线与所述共享配线之间;
多个第一主动组件,配置于所述基板上并分别位于所述第一次像素区内,每一第一主动组件电性连接至所对应的所述扫描配线以及所述第一数据配线;
多个第二主动组件,配置于所述基板上并分别位于所述第二次像素区内,每一第二主动组件电性连接至所对应的所述扫描配线以及所述第二数据配线;
多个第一像素电极,分别位于所述第一次像素区内,并电性连接至所对应的所述第一主动组件,其中每一第一像素电极与所对应的所述共享配线有部分重迭;
多个第二像素电极,分别位于所述第二次像素区内,并电性连接至所对应的所述第二主动组件,其中每一第二像素电极与所对应的所述共享配线有部分重迭;
一对向基板;以及
一显示介质层,配置于所述主动组件数组基板与所述对向基板之间。
8.如权利要求7所述的显示面板,其特征在于,每一像素区内的所述第一主动组件以及所述第二主动组件是以所对应的所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
所述共享配线、所述第一数据配线以及所述第二数据配线位于同一膜层;
所述主动组件数组基板更包括:
多条第一分支配线,分别位于所述第一次像素区内,并且分别电性连接至所对应的所述共享配线,其中每一第一分支配线绕行所对应的所述第一像素电极的边缘,且所述第一分支配线与所述第一像素电极有部分重迭;以及
多条第二分支配线,分别位于所述第二次像素区内,并且分别电性连接至所对应的所述共享配线,其中每一第二分支配线绕行所对应的所述第二像素电极的边缘,且所述第二分支配线与所述第二像素电极有部分重迭。
9.如权利要求8所述的显示面板,其特征在于,每一像素区内的所述第一分支配线以及所述第二分支配线是以所对应的所述共享配线为中心轴而呈镜像配置于所述共享配线的相对两侧;
每一第一分支配线或每一第二分支配线是由所对应的所述共享配线向外延伸所形成;
每一第一主动组件或每一第二主动组件为一薄膜晶体管;
所述对向基板为一彩色滤光基板;
所述显示介质层为一液晶层。
10.一种显示装置,其特征在于,包括:
如权利要求7所述的一显示面板;以及
一背光模块,配置于所述显示面板旁,以提供一背光源至所述显示面板。
CN2009101065873A 2009-04-15 2009-04-15 像素结构、主动组件数组基板、显示面板以及显示装置 Expired - Fee Related CN101592835B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009101065873A CN101592835B (zh) 2009-04-15 2009-04-15 像素结构、主动组件数组基板、显示面板以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009101065873A CN101592835B (zh) 2009-04-15 2009-04-15 像素结构、主动组件数组基板、显示面板以及显示装置

Publications (2)

Publication Number Publication Date
CN101592835A true CN101592835A (zh) 2009-12-02
CN101592835B CN101592835B (zh) 2010-12-08

Family

ID=41407570

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101065873A Expired - Fee Related CN101592835B (zh) 2009-04-15 2009-04-15 像素结构、主动组件数组基板、显示面板以及显示装置

Country Status (1)

Country Link
CN (1) CN101592835B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346342A (zh) * 2010-08-03 2012-02-08 乐金显示有限公司 液晶显示器
CN106502016A (zh) * 2016-12-09 2017-03-15 惠科股份有限公司 一种显示面板和显示装置
CN107844008A (zh) * 2017-11-06 2018-03-27 深圳市华星光电技术有限公司 阵列基板、阵列基板的检测方法及显示面板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346342A (zh) * 2010-08-03 2012-02-08 乐金显示有限公司 液晶显示器
CN106502016A (zh) * 2016-12-09 2017-03-15 惠科股份有限公司 一种显示面板和显示装置
CN107844008A (zh) * 2017-11-06 2018-03-27 深圳市华星光电技术有限公司 阵列基板、阵列基板的检测方法及显示面板

Also Published As

Publication number Publication date
CN101592835B (zh) 2010-12-08

Similar Documents

Publication Publication Date Title
US8259249B2 (en) Display substrate, method of manufacturing the display substrate and display device having the display substrate
US11264407B2 (en) Array substrate
US20130194168A1 (en) Liquid crystal display
US20170031223A1 (en) Array substrate, liquid crystal display panel and display device
US20170116940A1 (en) Thin film transistor array substrate, display panel thereon, and method of testing single color image of display panel
US8947472B2 (en) Pixel array
US9524988B2 (en) Array substrate, manufacturing method thereof, liquid crystal panel and liquid crystal display
CN109669305B (zh) 阵列基板和液晶显示面板
CN110764329A (zh) 阵列基板及其制备方法、液晶显示面板、显示装置
EP2618209B1 (en) Active matrix substrate and electronic device comprising the same
KR20010066254A (ko) 액정표시장치
US10303002B2 (en) Pixel structure, driving method thereof, display substrate and display device
CN103235452A (zh) 一种阵列基板及显示装置
US11415849B2 (en) Display panel and display device
CN105629605A (zh) 阵列基板、液晶显示面板及液晶显示装置
CN203232230U (zh) 一种阵列基板及显示装置
US8730444B2 (en) Pixel array structure
CN101592835B (zh) 像素结构、主动组件数组基板、显示面板以及显示装置
US20180143472A1 (en) Array substrate and display panel
CN106647086B (zh) 阵列基板及显示面板
CN102566180A (zh) 像素阵列
US11221530B2 (en) Display panel and display device
US20210405467A1 (en) Display device
CN102096256A (zh) 像素阵列结构
CN110361901B (zh) 像素阵列基板及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: CPT TECHNOLOGY (GROUP) CO., LTD.

Free format text: FORMER OWNER: CPT DISPLAY TECHNOLOGY SHENZHEN LTD.

Effective date: 20130704

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518000 SHENZHEN, GUANGDONG PROVINCE TO: 350000 FUZHOU, FUJIAN PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20130704

Address after: 350000, No. 6 West Road, Mawei District, Fujian, Fuzhou

Patentee after: CPT DISPLAY TECHNOLOGY (SHENZHEN)CO., LTD.

Patentee after: Chunghwa Picture Tubes Ltd.

Address before: 518000, Guangming hi tech Industrial Park, Shenzhen, Guangdong, No. 9, Ming Tong Road, Baoan District

Patentee before: CPT Display Technology Shenzhen Ltd.

Patentee before: Chunghwa Picture Tubes Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101208

Termination date: 20200415