CN101477988A - 像素阵列基板以及液晶显示装置 - Google Patents

像素阵列基板以及液晶显示装置 Download PDF

Info

Publication number
CN101477988A
CN101477988A CNA2008100016201A CN200810001620A CN101477988A CN 101477988 A CN101477988 A CN 101477988A CN A2008100016201 A CNA2008100016201 A CN A2008100016201A CN 200810001620 A CN200810001620 A CN 200810001620A CN 101477988 A CN101477988 A CN 101477988A
Authority
CN
China
Prior art keywords
pixel electrode
liquid crystal
pixel
crystal indicator
main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008100016201A
Other languages
English (en)
Other versions
CN101477988B (zh
Inventor
谢志勇
陈建宏
陈英仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to CN200810001620A priority Critical patent/CN101477988B/zh
Publication of CN101477988A publication Critical patent/CN101477988A/zh
Application granted granted Critical
Publication of CN101477988B publication Critical patent/CN101477988B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种像素阵列基板以及液晶显示装置。此液晶显示装置包括像素阵列基板、对向基板以及配置于像素阵列基板与对向基板之间的液晶层。对向基板具有共用电极。像素阵列基板具有多个像素区、多个第一像素电极与多个第二像素电极。各像素区内配置有对应的第一像素电极与第二像素电极。各第二像素电极完整地包围对应的第一像素电极并与对应的第一像素电极分离。此液晶显示装置及其像素阵列基板具有高成品率。

Description

像素阵列基板以及液晶显示装置
技术领域
本发明涉及一种像素阵列基板以及液晶显示装置,且特别涉及一种多域垂直配向设计的像素阵列基板以及液晶显示装置。
背景技术
针对多媒体社会的急速进步,多半受惠于半导体元件或显示装置的飞跃性进步。就显示装置而言,具有高画质、空间利用效率佳、低消耗功率、无辐射等优越特性的薄膜晶体管液晶显示装置(Thin Film Transistor LiquidCrystal Display,TFT-LCD)已逐渐成为市场的主流。
目前,市场对于液晶显示装置的性能要求是朝向高对比(high contrastratio)、无灰阶反转(no gray scale inversion)、色偏小(low color shift)、亮度高(high luminance)、高色彩丰富度、高色饱和度、快速反应与广视角等特性。目前能够达成广视角要求的技术包括了扭转向列型(twisted nematic,TN)液晶加上广视角膜(wide viewing film)、共平面切换式(in-plane switching,IPS)液晶显示装置、边际场切换式(fringe field switching)液晶显示装置与多域垂直配向薄膜晶体管液晶显示装置等。
在此,针对已知多域垂直配向液晶显示装置进行说明。图1为已知多域垂直配向液晶显示装置的像素阵列基板的单一像素区的俯视图。请参照图1,在已知多域垂直配向液晶显示装置中,像素阵列基板100上配置有扫描线102与数据线104,扫描线102与数据线104可定义一个像素区。单一像素区中,像素阵列基板100上配置有第一有源元件106、第二有源元件108以及像素电极110。第一有源元件106与第二有源元件108电性连接扫描线102与数据线104。像素电极110具有多个配向狭缝(alignment-slit)112与多个细狭缝(fine-slit)114。此外,为了使多域垂直配向液晶显示面板的显示效果更为提升,可以利用配向狭缝112将像素电极110区分为彼此分离的第一像素电极110A以及第二像素电极110B。第一像素电极110A以及第二像素电极110B分别电性连接第一有源元件106与第二有源元件108。
像素阵列基板100可与具有多个狭缝的彩色滤光基板(未绘示)组装,并在其间填入液晶以构成液晶显示装置。由于,配置于彩色滤光基板(未绘示)或像素阵列基板100上的狭缝(112、114)在通电后由于电场在狭缝处会呈现弯曲,利用此边场效应,可以使得液晶分子呈多方向排列,得到数个不同的配向域(domain),因此多域垂直配向式液晶显示装置能够达成广视角的要求。另外,当多域垂直配向液晶显示装置进行显示时,可使第一像素电极110A以及第二像素电极110B具有不同的电压,以改善大视角观看显示画面时可能存在的色偏与色饱和度不足的问题。
然而,为了使像素电极110具有如图1所示的布局,第二像素电极110B必须具有多个细长的连接部116以将不同位置上的电极图案连接。这些连接部116可以长达数十微米。因此,在制作像素电极110时,一旦工艺发生些微误差,就容易使连接部116断线。若有一个连接部116发生断线,第二像素电极110B将被分离成两个独立的电极图案,且其中一个电极图案将无法接收第二有源元件108所传送的电压信号而无法进行显示。换言之,些微的工艺误差就可能造成多域垂直配向液晶显示装置工艺成品率的下降。所以,要使多域垂直配向液晶显示装置的成品率提升并维持良好的广视角显示效果,需先克服制作像素电极110时细长的连接部116断线所产生的问题。
发明内容
本发明提供一种像素阵列基板,以解决已知的像素电极容易产生断线而造成电极图案分离的问题。
本发明还提供一种液晶显示装置,以提升液晶显示装置的工艺成品率。
本发明提出一种像素阵列基板,具有多个像素区、多个第一像素电极与多个第二像素电极。各像素区内配置有对应的第一像素电极与第二像素电极,各第二像素电极完整地包围对应的第一像素电极并与对应的第一像素电极分离。
本发明还提出一种液晶显示装置,包括像素阵列基板、对向基板以及配置于像素阵列基板与对向基板之间的液晶层。对向基板具有共用电极。像素阵列基板具有多个像素区、多个第一像素电极与多个第二像素电极。各像素区内配置有对应的第一像素电极与第二像素电极,各第二像素电极完整地包围对应的第一像素电极并与对应的第一像素电极分离。
在本发明的像素阵列基板及液晶显示装置的一实施例中,上述的第一像素电极实质上呈V字形。
在本发明的像素阵列基板及液晶显示装置的一实施例中,上述的第一像素电极实质上呈W字形。
在本发明的像素阵列基板及液晶显示装置的一实施例中,上述的像素阵列基板还具有多条扫描线、多条数据线、多个有源元件。其中,扫描线与数据线相交而定义出像素区。各像素区内更配置有对应的有源元件。有源元件对应地电性连接扫描线与数据线,且各有源元件电性连接位于同一像素区的第一像素电极与第二像素电极。
在本发明的像素阵列基板及液晶显示装置的一实施例中,第一像素电极以及第二像素电极的边缘具有多个细狭缝。
在本发明的液晶显示装置的一实施例中,上述的各第二像素电极具有呈条状的至少一连接部,而连接部的延伸方向实质上与数据线的延伸方向平行。各第二像素电极的连接部与被对应包围的第一像素电极之间间隔有第一主狭缝。共用电极具有平行于第一主狭缝的多个第二主狭缝。第一主狭缝的位置实质上对应第二主狭缝的位置,且第一主狭缝的宽度与第二主狭缝的宽度相异。此外,第一主狭缝的宽度可小于第二主狭缝的宽度。
在本发明的液晶显示装置的一实施例中,上述的各第二像素电极具有呈条状的至少一连接部。连接部的延伸方向实质上与数据线的延伸方向平行。各第二像素电极的连接部与被对应包围的第一像素电极之间间隔有主狭缝。共用电极具有实质上与主狭缝夹一锐角的多个细狭缝。细狭缝的位置实质上对应主狭缝的位置,且主狭缝的宽度大于细狭缝的宽度。此外,上述锐角例如实质上为45度。
在本发明的液晶显示装置的一实施例中,上述的各第二像素电极具有呈条状的至少一连接部。连接部的延伸方向实质上与数据线的延伸方向平行。各第二像素电极的连接部与被对应包围的第一像素电极之间间隔有第一主狭缝。共用电极具有平行于第一主狭缝的多个第二主狭缝与多个第三主狭缝。各第二主狭缝与对应的第三主狭缝相邻,且相邻的第二主狭缝与第三主狭缝的位置实质上对应第一主狭缝其中之一的位置。此外,各第二主狭缝的位置实质上例如对应第一主狭缝其中之一的边缘的位置,边缘邻近第一像素电极。
在本发明的液晶显示装置的一实施例中,还包括背光模块,而像素阵列基板、对向基板以及液晶层配置于背光模块上。
在本发明的液晶显示装置的一实施例中,各第一像素电极与对应的第二像素电极之间隔有多个第一配向主狭缝。第一配向主狭缝的延伸方向相交于扫描线的延伸方向及数据线的延伸方向。此外,共用电极具有多个平行于第一配向主狭缝的第二配向主狭缝。或者,液晶显示装置还包括多个配向凸起物,配置于对向基板上,且配向凸起物的延伸方向相交于扫描线的延伸方向及数据线的延伸方向。
本发明的像素阵列基板及液晶显示装置的单一像素区中,第二像素电极具有封闭的图案并完整地包围第一像素电极。因此,第二像素电极不易受到些微的工艺误差影响而有部分区域无法进行显示。详言之,若因为工艺发生些微误差而使第二像素电极存在一处断线,第二像素电极也不会分离成多个独立的电极图案。因此,本发明的像素阵列基板以及液晶显示装置的设计有助于提高工艺成品率。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举优选实施例,并配合所附图示,作详细说明如下。
附图说明
图1为已知多域垂直配向液晶显示装置的像素阵列基板的单一像素区的俯视图。
图2绘示为本发明的一实施例的液晶显示装置的示意图。
图3A绘示为本发明的一实施例的液晶显示装置单一像素区的俯视示意图。
图3B为图3A的单一像素区的像素阵列基板的俯视示意图。
图3C为图3A的单一像素区的对向基板的俯视示意图。
图3D为图3A的单一像素区的另一种对向基板的俯视示意图。
图4A绘示为本发明的另一实施例的液晶显示装置中单一像素区的对向基板的俯视示意图。
图4B为图3B的像素阵列基板搭配图4A的对向基板的俯视示意图。
图5A绘示为本发明的再一实施例的液晶显示装置中单一像素区的对向基板的俯视示意图。
图5B为图3B的像素阵列基板搭配图5A的对向基板的俯视示意图。
图6A为本发明的又一实施例的液晶显示装置中单一像素区的像素阵列基板的俯视示意图。
图6B为搭配图6A的单一像素区的对向基板的俯视示意图。
附图标记说明
100、210:像素阵列基板
102、214A:扫描线
104、216:数据线
106、218A:第一有源元件
108、218B:第二有源元件
110:像素电极
110A、212A、612A:第一像素电极
110B、212B、612B:第二像素电极
112:配向狭缝
114、522:细狭缝
116、302、304、306、614:连接部
200:液晶显示装置
214B:电容电极
218:有源元件
218C:第三有源元件
220:对向基板
222、420、520、620:共用电极
224、422、622:第二主狭缝
226:第二配向主狭缝
228:配向凸起物
230:液晶层
240:背光模块
312、314、316:区块部
322、616:第一主狭缝
324:第一配向主狭缝
424:第三主狭缝
E1、E2:边缘
P:像素区
具体实施方式
图2绘示为本发明的一实施例的液晶显示装置的示意图。图3A为本发明的一实施例的液晶显示装置单一像素区的俯视示意图。请参照图2,液晶显示装置200包括像素阵列基板210、对向基板220以及配置于像素阵列基板210与对向基板220之间的液晶层230。此外,液晶分子无法自行发光,因此若液晶显示装置200采用穿透式或半穿透半反射式设计时,液晶显示装置200可还包括背光模块240。像素阵列基板210、对向基板220以及液晶层230配置于背光模块240上。
请同时参照图2与图3A,液晶显示装置200中,对向基板220具有共用电极222。像素阵列基板210具有多个像素区P、多个第一像素电极212A与多个第二像素电极212B。各像素区P内配置有对应的第一像素电极212A与第二像素电极212B。实务上,像素阵列基板210还可具有多条扫描线214A、多条数据线216、多个有源元件218,其中一条扫描线214A与对应的数据线216相交而定义出像素区P。像素阵列基板210上还配置有电容电极214B,位于第一像素电极212A及第二像素电极212B下方。
另外,本发明并不限定各像素区P中所配置的有源元件218的数量。各像素区P中可以配置有两个或更多个有源元件218,例如第一有源元件218A与第二有源元件218B。第一有源元件218A、第二有源元件218B会与对应的第一像素电极212A或第二像素电极212B电性连接。此外,各像素区P还可以配置有与下一级的扫描线214A电性连接的第三有源元件218C,其中第三有源元件218C与第二像素电极212B电性连接。当下一级的扫描线214A开启第三有源元件218C时,可使第二像素电极212B的电压产生一压降。如此,第一像素电极212A与第二像素电极212B可具有不同的显示电压而呈现不同的显示亮度。以下的说明当中将针对第一像素电极212A与第二像素电极212B的配置关系进行描述。
图3B为图3A的单一像素区的像素阵列基板的俯视示意图,而图3C为图3A的单一像素区的对向基板的俯视示意图。请先参照图3B,第一像素电极212A例如大致为V形,而第二像素电极212B完整地包围第一像素电极212A并与第一像素电极212A分离,亦即第一像素电极212A与第二像素电极212B之间没有相连的地方。另外,第一像素电极212A与第二像素电极212B例如是由同一膜层的氧化物导电层所制作而成的。具体来说,第一像素电极212A与第二像素电极212B可以由同一层铟锡氧化物或铟锌氧化物材料层图案化而成。
第二像素电极212B具有呈条状的至少一连接部,而图3B中绘示多个连接部302、304及306。其中,连接部302、304及306的延伸方向实质上可与数据线216的延伸方向平行。此外,第二像素电极212B还具有多个区块部312、314与316。连接部302、304及306将多个区块部312、314与316连接起来,而形成具有封闭图案的第二像素电极212B。换句话说,每一区块部312、314与316的两端会分别连接不同的连接部302、304及306。
因为连接部302、304及306较为细长,制作第一像素电极212A与第二像素电极212B时,些许的工艺误差就可能造成其中一个连接部302、304及306断线。本实施例中,每一区块部312、314及316的两端会分别连接不同的连接部302、304及306,因此即使其中一个连接部302、304或306断线,区块部312、314及316仍有一端会与连接部302、304或306其中之一连接。
举例来说,第二有源元件218B例如是直接电性连接区块部312。若因工艺误差而使长度延伸较长的连接部306发生断线,则会切断区块部314与区块部316之间的电性连结。不过,区块部316仍可通过另一端的连接部302与区块部312连接。同样地,区块部314仍可通过另一端的连接部304与区块部312连接。因此,第二像素电极212B的各区块部312、314及316间仍可彼此连接,也就是各区块部312、314及316都可以接收电压信号而进行显示。进一步来说,本实施例的第二像素电极212B的设计有助于提高液晶显示装置的工艺成品率。
此外,请同时参照图3B与图3C,连接部302的设计,使得连接部302与被对应包围的第一像素电极212A之间间隔有第一主狭缝322。液晶显示装置的共用电极222具有平行于这些第一主狭缝322的多个第二主狭缝224。
接着,请再参照图3A,第一主狭缝322的位置实质上对应第二主狭缝224的位置。本实施例中,第一主狭缝322的宽度小于第二主狭缝224的宽度。当然,在其他实施例中,第一主狭缝322的宽度也可以大于第二主狭缝224的宽度。由垂直液晶显示装置的显示面的方向观察,第一主狭缝322与第二主狭缝224部分重叠。当液晶显示装置进行显示时,在第一主狭缝322与第二主狭缝224的重叠部分存在的电场较弱,因此位于此处的液晶分子的倾斜角度相当小而实质上保持垂直排列。由此,可减低第一主狭缝322上方的液晶分子的倾倒方向不符合理想状态而影响显示品质的程度。
实质上,第二像素电极212B的各区块部312、314及316与第一像素电极212A之间还形成有第一配向主狭缝324。第一配向主狭缝324的延伸方向相交于扫描线214A的延伸方向及数据线216的延伸方向。举例来说,第一配向主狭缝324的延伸方向例如与第一主狭缝322的延伸方向相交45度,而共用电极222则配置有平行这些第一配向主狭缝324的第二配向主狭缝226。另外,图3D为图3A的单一像素区的另一种对向基板的俯视示意图。请参照图3D,在对向基板220上也可配置有平行这些第一配向主狭缝324的配向凸起物228。如此设计的下,则可以利用配向凸起物228的凸起,而使得配向凸起物228附近的液晶分子有一个预倾角,也可以得到与图3C中第二配向主狭缝226相同的效果,可使本发明的液晶显示装置具有广视角的显示效果。
另外,本发明的共用电极的结构并不限定于上述实施例。图4A绘示为本发明的另一实施例的液晶显示装置中单一像素区的对向基板的俯视示意图,而图4B为图3B的像素阵列基板搭配图4A的对向基板的俯视示意图。请同时参照图4A与图4B,共用电极420具有多个第二主狭缝422与多个第三主狭缝424。第二主狭缝422与第三主狭缝424皆平行于第一主狭缝322,且各第二主狭缝422与对应的第三主狭缝424相邻。相邻的第二主狭缝422与第三主狭缝424的位置实质上对应第一主狭缝322的位置。也就是说,相邻的第二主狭缝422与第三主狭缝424会对应一个第一主狭缝322。
此外,第二主狭缝422的位置例如对应第一主狭缝322其中之一的边缘E1的位置,边缘E1邻近第一像素电极212A。换言之,第二主狭缝422的位置会在第一像素电极212A与第一主狭缝322交界处,即第一像素电极212A与第一主狭缝322交界的边缘E1部分会位于第二主狭缝422内。同时,第一主狭缝322与第二主狭缝422部分重叠。另外,第三主狭缝424的位置则对应第二像素电极212B远离第一主狭缝322的边缘E2,即第二像素电极212B远离第一主狭缝322的部分边缘E2会位于第三主狭缝424内。通过第二主狭缝422与第三主狭缝424的设计,可适当规范第一主狭缝322上方的液晶分子,避免影响显示品质的程度。
更进一步来说,本发明在此再提出一种共用电极的设计。图5A绘示为本发明的再一实施例的液晶显示装置中单一像素区的对向基板的俯视示意图,而图5B为图3B的像素阵列基板搭配图5A的对向基板的俯视示意图。请同时参照图5A与图5B,共用电极520具有多个细狭缝522。在同一像素区中,细狭缝522与第一主狭缝322夹一锐角θ,其中锐角θ例如为45度。部分的细狭缝522的位置实质上对应第一主狭缝322的位置,且第一主狭缝322的宽度大于细狭缝522的宽度。通过在共用电极520上设计位于第一主狭缝322上方的细狭缝522,可让位于第一主狭缝322上方的液晶分子尽量以平行于细狭缝522方向倾倒而符合理想状态。
具体来说,以本实施例的第一像素电极212A与第二像素电极212B的设计而言,液晶显示装置中液晶分子的倾倒方向应与第一主狭缝322的延伸方向相交45度,亦即垂直于第一配向主狭缝324的延伸方向。所以,共用电极520上细狭缝522的延伸方向优选如图5B所绘示,也就是与第一主狭缝322的延伸方向相交45°,以使位于此处的液晶分子以理想的方向倾倒。当然,若第一像素电极212A与第二像素电极212B的设计在于使液晶分子朝向其他方向倾倒,则共用电极520上细狭缝522的延伸方向可以随着不同的产品设计而有所改变。
当然本发明的单一像素区中,第二像素电极212B的形状并不限于V形。图6A为本发明的又一实施例的液晶显示装置中单一像素区的像素阵列基板的俯视示意图,而图6B为搭配图6A的单一像素区的对向基板的俯视示意图。请参照图6A,第一像素电极612A例如大致为W形,而第二像素电极612B完整地包围W形的第一像素电极612A。因此,本实施例的第二像素电极612B的设计同样可解决断线发生时电压信号无法输入整个电极图案的问题,有助于提高液晶显示装置的工艺成品率。
此外,第二像素电极612B具有呈条状的连接部614。其中,连接部614的延伸方向例如实质上与数据线(未绘示)的延伸方向平行。此外,第二像素电极612B的连接部614与被对应包围的第一像素电极612A之间间隔有第一主狭缝616。如上所述的实施例一般,第一主狭缝616上方的液晶分子的倾倒方向可能不符合理想状态而影响液晶显示装置的显示品质。因此,液晶显示装置中,可以配置有如图6B所绘示的共用电极620。共用电极620具有多个第二主狭缝622。通过调整这些第二主狭缝622的位置及形状,可与第一主狭缝616搭配而使位于第一主狭缝616上方的液晶分子朝向正确的方向倾倒。实务上,共用电极620中第二主狭缝622的形状与位置的调整方式可以参考上述实施例的图3C、4A以及图5A的共用电极222、共用电极420及共用电极520。也就是说,共用电极620可以具有与第一主狭缝616对应配置的一个或多个主狭缝或是细狭缝,甚至多个配向凸起物。
综上所述,本发明的像素阵列基板以及液晶显示装置中,单一像素区具有第一像素电极以及完整包围第一像素电极的第二像素电极。其中,第二像素电极为封闭的图案化电极。当制作图案化电极发生些微误差而使第二像素电极的任何一处发生断裂时,第二像素电极并不会被分割成独立的多个电极图案。因此,制作本发明的像素阵列基板以及液晶显示装置时具有较高的工艺成品率。此外,本发明还提出随着第一像素电极与第二像素电极的不同而设计所搭配的共用电极的狭缝图案,以进一步提升本发明的液晶显示装置的显示品质。
虽然本发明已以优选实施例披露如上,然其并非用以限定本发明,任何所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附的权利要求所界定者为准。

Claims (16)

1、一种像素阵列基板,具有多个像素区、多个第一像素电极与多个第二像素电极,各该像素区内配置有对应的该第一像素电极与该第二像素电极,各该第二像素电极完整地包围对应的该第一像素电极并与对应的该第一像素电极分离。
2、如权利要求1所述的像素阵列基板,其中各该第一像素电极实质上呈V字形或W字形。
3、如权利要求1所述的像素阵列基板,还具有多条扫描线、多条数据线、多个有源元件,其中这些扫描线与这些数据线相交而定义出这些像素区,各该像素区内更配置有对应的该有源元件,这些有源元件对应地电性连接这些扫描线与这些数据线,各该有源元件电性连接位于同一像素区的该第一像素电极与该第二像素电极。
4、如权利要求1所述的像素阵列基板,其中这些第一像素电极以及这些第二像素电极的边缘具有多个细狭缝。
5、一种液晶显示装置,包括:
像素阵列基板,具有多个像素区、多个第一像素电极与多个第二像素电极,各该像素区内配置有对应的该第一像素电极与该第二像素电极,各该第二像素电极完整地包围对应的该第一像素电极并与对应的该第一像素电极分离;
对向基板,具有共用电极;以及
液晶层,配置于该像素阵列基板与该对向基板之间。
6、如权利要求5所述的液晶显示装置,其中该像素阵列基板还具有多条扫描线、多条数据线、多个有源元件,其中这些扫描线与这些数据线相交而定义出这些像素区,各该像素区内更配置有对应的该有源元件,这些有源元件对应地电性连接这些扫描线与这些数据线,且这些有源元件对应地电性连接位于同一像素区的该第一像素电极与该第二像素电极。
7、如权利要求6所述的液晶显示装置,其中各该第二像素电极具有呈条状的至少一连接部,该连接部的延伸方向实质上与这些数据线的延伸方向平行,各该第二像素电极的该连接部与被对应包围的该第一像素电极之间间隔有第一主狭缝,该共用电极具有平行于这些第一主狭缝的多个第二主狭缝,这些第一主狭缝的位置实质上对应这些第二主狭缝的位置。
8、如权利要求7所述的液晶显示装置,其中这些第一主狭缝的宽度小于这些第二主狭缝的宽度。
9、如权利要求6所述的液晶显示装置,其中各该第二像素电极具有呈条状的至少一连接部,该连接部的延伸方向实质上与这些数据线的延伸方向平行,各该第二像素电极的该连接部与被对应包围的该第一像素电极之间间隔有一主狭缝,该共用电极具有实质上与这些主狭缝夹一锐角的多个细狭缝,这些细狭缝的位置实质上对应这些主狭缝的位置,且这些主狭缝的宽度大于这些细狭缝的宽度。
10、如权利要求9所述的液晶显示装置,其中该锐角实质上为45度。
11、如权利要求6所述的液晶显示装置,其中各该第二像素电极具有呈条状的至少一连接部,该连接部的延伸方向实质上与这些数据线的延伸方向平行,各该第二像素电极的该连接部与被对应包围的该第一像素电极之间间隔有第一主狭缝,该共用电极具有平行于这些第一主狭缝的多个第二主狭缝与多个第三主狭缝,各该第二主狭缝与对应的该第三主狭缝相邻,且相邻的该第二主狭缝与该第三主狭缝的位置实质上对应这些第一主狭缝其中之一的位置。
12、如权利要求11所述的液晶显示装置,其中各该第二主狭缝的位置实质上对应这些第一主狭缝其中之一的边缘的位置,这些边缘邻近这些第一像素电极。
13、如权利要求6所述的液晶显示装置,其中各该第一像素电极与对应的其中一该第二像素电极之间隔有多个第一配向主狭缝,这些第一配向主狭缝的延伸方向相交于这些扫描线的延伸方向及这些数据线的延伸方向。
14、如权利要求13所述的液晶显示装置,其中该共用电极具有多个平行于这些第一配向主狭缝的第二配向主狭缝。
15、如权利要求13所述的液晶显示装置,还包括多个配向凸起物,配置于该对向基板上,且这些配向凸起物的延伸方向相交于这些扫描线的延伸方向及这些数据线的延伸方向。
16、如权利要求5所述的液晶显示装置,还包括背光模块,而该像素阵列基板、该对向基板以及该液晶层配置于该背光模块上。
CN200810001620A 2008-01-04 2008-01-04 像素阵列基板以及液晶显示装置 Active CN101477988B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810001620A CN101477988B (zh) 2008-01-04 2008-01-04 像素阵列基板以及液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810001620A CN101477988B (zh) 2008-01-04 2008-01-04 像素阵列基板以及液晶显示装置

Publications (2)

Publication Number Publication Date
CN101477988A true CN101477988A (zh) 2009-07-08
CN101477988B CN101477988B (zh) 2012-08-29

Family

ID=40838655

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810001620A Active CN101477988B (zh) 2008-01-04 2008-01-04 像素阵列基板以及液晶显示装置

Country Status (1)

Country Link
CN (1) CN101477988B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103901681A (zh) * 2014-03-28 2014-07-02 南京中电熊猫液晶显示科技有限公司 一种液晶显示器的单位像素结构
CN106950757A (zh) * 2016-01-06 2017-07-14 三星显示有限公司 显示基板以及包括该显示基板的液晶显示装置
CN109283754A (zh) * 2017-07-21 2019-01-29 京东方科技集团股份有限公司 一种像素结构、阵列基板及液晶显示装置
CN110941121A (zh) * 2013-08-02 2020-03-31 三星显示有限公司 液晶显示器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100362405C (zh) * 2002-09-13 2008-01-16 奇美电子股份有限公司 液晶显示器

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110941121A (zh) * 2013-08-02 2020-03-31 三星显示有限公司 液晶显示器
CN110941121B (zh) * 2013-08-02 2022-09-09 三星显示有限公司 液晶显示器
CN103901681A (zh) * 2014-03-28 2014-07-02 南京中电熊猫液晶显示科技有限公司 一种液晶显示器的单位像素结构
CN103901681B (zh) * 2014-03-28 2016-08-17 南京中电熊猫液晶显示科技有限公司 一种液晶显示器的单位像素结构
CN106950757A (zh) * 2016-01-06 2017-07-14 三星显示有限公司 显示基板以及包括该显示基板的液晶显示装置
CN106950757B (zh) * 2016-01-06 2021-06-22 三星显示有限公司 显示基板以及包括该显示基板的液晶显示装置
CN109283754A (zh) * 2017-07-21 2019-01-29 京东方科技集团股份有限公司 一种像素结构、阵列基板及液晶显示装置

Also Published As

Publication number Publication date
CN101477988B (zh) 2012-08-29

Similar Documents

Publication Publication Date Title
US7768616B2 (en) Pixel structure and liquid crystal display panel
CN102156367B (zh) 阵列基板、液晶面板和液晶显示器
US7924387B2 (en) Liquid crystal display including neighboring sub-pixel electrodes with opposite polarities in the same pixel
US20160187743A1 (en) Pixel structure of transparent liquid crystal display panel
WO2005015296A1 (en) Liquid crystal display
TWI360010B (en) Pixel array substrate and liquid crystal display
EP2618209B1 (en) Active matrix substrate and electronic device comprising the same
JP4336645B2 (ja) 多重ドメイン液晶表示装置及びその薄膜トランジスタ基板
US20150049288A1 (en) Pixel structure
CN103185993A (zh) Ips/ffs型液晶显示装置的阵列基板
US6850304B2 (en) In-plane switching mode liquid crystal display with a compensation electrode structure and method of forming the same
CN101477988B (zh) 像素阵列基板以及液晶显示装置
CN101738802B (zh) 液晶显示面板及液晶显示装置
CN201289560Y (zh) 多畴垂直取向液晶显示面板
CN111123590B (zh) 像素阵列基板
CN1779536B (zh) 液晶显示器及其存储电容
CN100498490C (zh) 液晶显示面板与像素
CN1333295C (zh) 适用于广视角液晶显示器的像素结构
CN100432808C (zh) 多区域垂直排列液晶显示面板及其薄膜晶体管阵列
CN101127361B (zh) 像素结构与液晶显示面板
US6888603B2 (en) IPS-LCD with a compensation structure for reducing transmittance difference
CN1797138A (zh) 液晶显示装置
KR100852807B1 (ko) 프린지 필드 스위칭 모드 액정표시장치
CN110764321B (zh) 薄膜晶体管像素电极层结构及显示面板
CN100388110C (zh) 像素结构与液晶显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20120711

Address after: Miaoli County, Taiwan, China

Applicant after: Chimei Optoelectronics Co., Ltd.

Address before: Tainan County, Taiwan, China

Applicant before: Chimei Optoelectronics Co., Ltd.

C14 Grant of patent or utility model
GR01 Patent grant