CN101341698A - 减少互连等待时间的方法和系统 - Google Patents

减少互连等待时间的方法和系统 Download PDF

Info

Publication number
CN101341698A
CN101341698A CNA2006800483937A CN200680048393A CN101341698A CN 101341698 A CN101341698 A CN 101341698A CN A2006800483937 A CNA2006800483937 A CN A2006800483937A CN 200680048393 A CN200680048393 A CN 200680048393A CN 101341698 A CN101341698 A CN 101341698A
Authority
CN
China
Prior art keywords
request
grouping
arbitration
packet
routing infrastructure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800483937A
Other languages
English (en)
Other versions
CN101341698B (zh
Inventor
F·G·阿贝尔
A·F·班纳
R·R·格里滋布朗斯基
B·R·小赫曼维
I·艾利达斯
R·克里什纳穆希
R·P·路易藤
C·明肯伯格
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Corning Inc
Original Assignee
Corning Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Corning Inc filed Critical Corning Inc
Publication of CN101341698A publication Critical patent/CN101341698A/zh
Application granted granted Critical
Publication of CN101341698B publication Critical patent/CN101341698B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/62Wavelength based
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/58Changing or combining different scheduling modes, e.g. multimode scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • H04L49/254Centralised controller, i.e. arbitration or scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/417Bus networks with decentralised control with deterministic access, e.g. token passing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • H04L43/087Jitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3027Output queuing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/50Overload detection or protection within a single switching element
    • H04L49/505Corrective measures
    • H04L49/508Head of Line Blocking Avoidance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

用于减少判断等待时间的方法和系统使用推测的发送(STX)而无需与路由结构(306)调度的判断结合的现有判断。通过经调度的判断,并且还通过推测的判断,从源位置(321)把分组发送到路由结构(306),以无一异议地把以前未保留在路由结构(306)中的输出分配给推测地发送的分组。

Description

减少互连等待时间的方法和系统
本申请要求2005年11月14日提交的、题为“METHOD AND SYSTEM TOREDUCE INTERCONNECT LATENCY”的美国临时申请60/736,779的权益。
本发明是在DOE/NNSA授予的第W-7405-ENG-48号合同下用政府支持做出的。
技术领域
本发明涉及分组交换领域,尤其涉及输入-排队的分组-交换机结构,特别可应用于计算机互连网。
背景技术
发送技术中的进步以及通信和计算中类似的进步经常推动以可用的带宽的包络来传送信息数据。例如,诸如波分多路复用(WDM)和密集的WDM(DWDM)之类的进步通过把大量信道多路复用到单个结构中而大大地增加了可用的带宽。每个独立的信道在光载波(OC-x)速率OC-48(2.5Gb/s)、OC-192(10Gb/s)或OC-768(40Gb/s)上工作。使用目前工艺水平的DWDM技术,单个结构每秒可以传送超过5兆兆位的数据。
同时,这种进步提供的日益增高的速度和可用的交换机能够交换的速度之间的间隙正在加宽。在光学交换机提供通过自由空间选择路径、长距离上的最小信号衰减以及消除光域到电域和电域到光域的转换之类的理论上的优点的同时,当前所有的光学型交换机是相当慢的或令人却步地昂贵。此外,信息的光存储是极麻烦的,并且经常是不切实际的。电子交换机在分组交换方案中将继续起主宰作用,直到克服了光学交换机的这些缺点。
通常,使用底板交换机,或更一般地,使用路由结构(routing fabric)来互连一些板。在网络系统中,把这些板称为线路卡,而在计算和存储中,经常把这些板称为适配器或闸刀。日益加大的系统组使用底板来连接一些板,诸如电信交换机、多业务供应平台、增加/减少多路复用器、数字跨接、存储交换机、路由器、大的企业级交换机、嵌入式平台、多处理器系统以及闸刀服务器。
当通过互连系统把信息数据从源发送到目的地时,通常首先使信息分段成为数据分组。每个数据分组一般包括标头、有效负荷和尾部分段,并且进一步分成更小的单元。一个数据分组通过路由结构同时与从其它源始发的数据分组一起交换。许多当前的分组交换机系统(包括在并联计算机、因特网路由器、S(t)AN网络、不对称传送模式(ATM)网络以及特别在光网络中进行互连时使用的那些系统)使用输入-排队装置,包括在每个线路卡处对每个输出分类的队列(诸如通常称为虚拟输出队列(VOQ)的一种装置,消除了对于使用FIFO队列为固有的线路的头的阻塞)、纵横机(crossbar)路由结构以及分配交换资源和在队列中进行判断的中央化调度器(例如,判优器或判断单元)。
图1示出利用VOQ结构的传统交换装置。在图1的配置中,接收到来自各个线路卡102的N个数据链路2a1到2an中的每一个的数据分组(例如,信元(cell)、幀或数据报)。根据路由结构106(所示出的是N×N纵横机)的每个输出31到3N对数据分组进行分类,经由多路复用器105a分到N个缓冲器组121的N个缓冲器中的一个缓冲器中。即,在每个输入线路卡102处,为每个输出31到3N保持独立的队列,产生路由结构106处的N2个VOQ。提供判优器107来管理追随路由结构106的同一个输出和使输入与输出匹配的数据分组之间的竞争。判优器107与沿控制路径108、109的每个线路卡通信,并且把交换配置提供给沿控制路径112的路由结构106。一般,判优器107的物理位置靠近路由结构106。
判优器107执行一些过程,包括以不-冲突的方式把输入端口和输出端口分配给在缓冲器组121的缓冲器中等待的分组。这些过程包括分配和判断。分配确定输入2b1到2bN以及路由结构106的输出31到3N之间的匹配,以致从每个缓冲器组121选择至多一个分组以输出到至多一个输出资源。判断解决对于单个输出资源31到3N的多个请求,并且把输出中的单个输出分配给请求者组中的一个请求者。在图1的传统配置中,判优器107接收来自控制路径108上的线路卡102的对于交换接入的请求。判优器107根据接收到的请求和合适的匹配算法来计算匹配以确定允许输入2b1到2bN中的哪一个把数据分组传送到许多时隙中的每一个中的哪一个输出。沿控制路径109把控制消息发送给赢得接入的(即,准许接入的)每个线路卡102,以通知线路卡102允许其在特定时隙或交换周期中把诸如分组之类的数据单元发送到指定的输出。在时隙期间,判优器107把经计算的交换配置发送给路由结构106,每个得胜的线路卡102通过去复用器105b从它的缓冲器组121中的队列释放数据分组的一个单元,并且沿其相应的输入2b1,…,或2bN把数据单元发送到路由结构106。然后沿判优器107配置的路径通过路由结构106把数据分组发送到输出31,…,或3N中请求的一个输出。
可以看到,在如此的输入-排队系统中存在两个基本路径:控制路径,它包括从线路卡到判优器的控制信息流(例如,请求)以及返回到线路卡的控制信息流(例如,准许);以及数据路径,它包括从输入线路卡通过纵横机到输出线路卡的数据分组流。
在图1所示的传统分组交换装置示出只有一-路通信路径的路由结构6的同时,要理解,这个一般概念包括双向数据和控制路径。例如,可以把图1中示出的每个数据链路2b1到2bN和各自的输出31到3N表示为双向链路,以致与每个缓冲器组121相关联的线路卡还包括入口缓冲器和出口缓冲器两者。在如此的情况中,可以把线路卡102看作通过路由结构发送数据分组的源位置和目的地位置两者。相似地,请求、准许和链路2a1到2aN也可以表示为双向链路。
随着容量的增加,分组交换机的物理大小也在增长。同时,单个分组或信元的持续期(T=L/B,其中L是以位为单位的分组长度,而B是以每秒位数为单位的链路速率)是缩短的,因为虽然线路速率增加了,但是分组大小实质上保持不变。这些趋势直接暗示在分组时间中测量的交换机-内部往返行程(RT)中的重要的跳变。这效应对中央判断的输入-排队的交换机的跳变的影响尤为严重,因为在如此的交换机中的最小过渡等待时间是由两个等待时间组成的:(1)发送请求到判优器和等待到相应的准许到达的等待时间,这包括从判优器来回的飞行时间(time of flight)以及到判优器的时间;以及(2)串行化/去串行化(SerDes)、发送、以及通过交换机发送分组的飞行时间的等待时间。粗略地说,这些等待时间量为2·(RT)分组倍的最小等待时间,这是相似的、但是具有经缓冲的路由结构的交换机的两倍。
因为这些等待时间只是在最近才变成有关的问题,所以对它们的关注很少。实际上,较佳的解决方案已经在物理上定诸如具有与路由结构(例如,包括纵横机和判优器的交换机核心)接近的输入队列的线路卡(一般按VOQ方式组织)的这些板的位置。然而,当前的分组和功率限制禁止放置与交换机核心接近的大量的线路卡。结果,这种传统的装置不能通过简单地增加位于路由结构处的许多线路卡来解决日益增长的要求。
McKeown等人的美国专利6,647,019号尝试通过使线路卡与路由结构在物理上分开而增加线路卡的数量,因此而增加集合系统带宽。在物理上遥远的线路卡上执行大量的缓冲和处理。图2A示出根据这个方法的一个系统。
如图2所示,该系统包括交换机核心210以及物理位置离开交换机核心210的多个线路卡202。每个线路卡202包括入口VOQ缓冲器组(队列)221和出口缓冲器222。交换机核心210包括多个端口模块280(即,“交换机端口”)、并行的切片式自-路由纵横机型结构模块206以及中央化的判优器模块207。沿线路卡202和交换机端口280之间的数据链路230,以及沿交换机端口280和纵横机型路由结构206之间的数据链路203,发送和接收数据分组。线路卡202的每一个都包括用于存储在前向路径中发送的分组的缓冲器组221以及用于存储返回路径中的分组的出口缓冲器222。沿线路卡202和交换机端口280之间的控制路径232,以及沿交换机端口280和判优器模块207和之间的控制链路204,发送和接收控制消息。判优器207确定每个时隙的合适的配置,并且沿配置链路212把该配置提供给路由结构207。对于交换机核心210的每个入口端口,使具有VOQ的小缓冲器281位于与交换机核心210接近处,以使VOQ221和判优器207之间的RT最小。这是通过线路卡-到-交换机(LCS)协议而得到的,该协议使线路卡202和交换机端口280之间的无损耗通信成为可能。
McKeown等人方法的主要缺点在于:即使在交换机端口280中只需要少量的缓冲,即,有足够的分组覆盖一个RT,线路卡202和交换机端口280两者也都包含缓冲器。这些经缓冲的交换机端口增加成本、卡空间、电功率以及等待时间(例如,额外的SerDes以及缓冲)。它们还复制已经存在于线路卡202中的功能。
即使使用McKeown等人专利中描述的方法,实际上也难于在交换机端口280和判优器模块207之间得到比一个信元时间短的往返行程时间。此外,在包括从线路卡到交换机核心的光学链路(以覆盖从线路卡到交换机核心的长距离)的交换机结构以及光学路由结构的特定情况中,为了在电气/CMOS芯片中的缓冲,交换机端口280会需要额外的电-到-光的和光-到-电的转换,因为当前光缓冲器是不实用的或经济上不可取的。这种额外的转换电路会大大地增加系统的成本和复杂度。
W.J.Dally等人在“Principles and Practices of InterconnectionNetworks”(Morgan Kaufman,2004,316-318页)中提供的、减少互联网络等待时间的另一个方法包括“具有推测未来的推测”。在Dally等人的描述中,路由器的匹配判优器使用具有推测未来的推测比第一成员(线路的头或HoL)更深入地看入口VOQ队列,并且用会对这些后续的分组提供准许的期望(希望)在事先分配一些交换机资源。这个方法尝试通过使路由器并行地执行某些匹配和设置任务尽可能使流水线(pipeline)减少几个级。在具有推测未来的推测使存在于出口VOQ中的排队的分组以及已经作出发送请求而判优器不能立即服务的一些分组得益的同时,并不对所考虑的判优器尚未接收到发送请求的一些分组和/或刚到达入口VOQ的一些分组的发送进行加速。
此外,具有推测未来的推测大多数致力于判优器算法中的等待时间,并且不致力于通常从发射机到交换机结构的较长的发送时间等待时间。依赖于加负载而推测地分配更多交换机资源的内部交换机加速和光交换机的、较早的两次或甚至三次推测的概念(例如,见Dally等人的317页)在大多数应用中都失效。在许多传统的严格的非-阻塞交换机结构中,把内部结构在内部分成几个连续的交换级。在两次和三次推测中,为推测的负载递增地设置(分配)这些级。只有在极端加速或轻负载时,在准许通过整个多级结构的发送中,这些方案中的推测才能够有规律地成功。当负载增加时,推测分配的方法会伤害性能,因为它挥霍地储备可以较佳地分配给经成功判断的请求的资源。
此外,所有上述系统都遭受到第一RT等待时间,在该等待时间中,每个线路卡都必须等待,直到准许在发出输出资源的请求之后到达。
因此,在技术领域中,对于互连系统中更有效的、复杂度较小的和成本较低的方式以减小与路由结构相关联的等待时间方面仍存在一种需求。
发明内容
因此,本发明针对实质上排除了由于现有技术的限制和缺点引起的一个或多个短处或问题的一种方法和装置。
本发明包括系统和方法两者,用于在使用路由结构的系统中发送通过经调度的判断减少了所招致的总等待时间的信息单元。该方法特别适用于包括交换结构的系统,其中把有或没有经调度的判断的数据分组从多个源发送到路由结构的输入,它把输入分组切换到指定的路由结构输出。
在本发明的一个方面,一种方法包括一个步骤,在该步骤中,如果存在经调度的判断,则根据以前判断结果(即,经调度的判断)发送至少一个数据分组,并且如果不存在经调度的判断结果,则选择一个数据分组进行推测地发送。该方法还包括同时发出包括选中数据分组的输出标识符的推测请求,以及把选中的分组发送到路由结构。
在本发明的另一个方面,用于把有或没有经调度的(以前的)判断的数据分组从多个输入发送到路由结构的多个输出的一种系统包括:用于如果存在以前判断的结果则根据经调度的判断结果来发送至少一个数据分组的一种机构;以及用于选择一个数据分组进行通过推测的发送以及同时发出包括选中数据分组的输出标识符的推测请求和如果不存在经调度的判断则把选中的分组发送到路由结构的一种机构。
本发明的另一个方面包括一种系统,用于管理多个位置之间的信息单元流。该系统包括用于接收请求的多个输入,这些请求是为了接入交换结构以从源位置把信息单元发送到目的地位置。用于接入的这些请求包括用于接入的经调度的判断准许的一些请求以及用于推测接入而无需以前经判断的准许的一些请求。每个请求还包括要向其传送相关联的信息单元的目的地位置的指示。对于用于接入的经调度的判断准许的请求的组或子组,系统包括用于确定交换结构资源的无冲突分配的判优器。系统包括用于在一个时刻接收推测接入请求的推测判优器,在该时刻中,确定的请求组要在下一次施加于交换结构,并且根据确定的分配来准许或否定接收到的推测的请求。
本发明再另一个方面是促使刚到达队列的数据分组的发送速度增加而无需预-分配或保留交换资源,否则这些交换资源会因为最终否定了该准许而浪费。
本发明的另一个方面包括通过减少分组源和路由结构之间的往返行程发送量来减少平均等待时间。例如,分组的每个成功的推测发送节约了否则要求通过一个路由结构发送分组的至少一个往返行程(即,从请求的发送到准许的接收)。
将在下面的说明中阐述本发明的另外的方面和优点,并且一部分通过说明将变得显而易见、或可以从本发明的实践中学习到。本发明的这些方面和优点将通过在书面说明书和其权利要求书以及附图中特别指出的系统和方法来实现和得到。
要理解,上述一般说明和下述详细说明都是示范性的,并且是仅作为示范,而并非对要求权益的本发明的限制。
附图说明
所包括的以提供对于本发明的进一步理解的、和结合在说明书中或构成说明书的一部分的、说明了本发明的示范性实施例的附图与说明书一起解释了本发明的原理。在附图中:
图1说明包括虚拟输出缓冲器的传统系统的高级概述。
图2示出使用线路-卡-到-交换机(LCS)协议的非-优化的传统系统。
图3示出根据本发明的示范性系统。
图4是根据本发明的一个例子的入口缓冲器单元的表示。
图5示出根据本发明的线路卡的出口缓冲器单元的一个例子。
图6a示出根据本发明的线路卡的出口缓冲器单元的另一个例子。
图6b是图6a所示的出口缓冲器的更详细的例子。
图7是根据本发明的示范性判优器的示意性表示。
图8示出根据本发明的另一个示范性系统。
具体实施方式
现在将结合在附图中示出的一些例子更详细地描述本发明这些和其它方面。
如上联系现有技术所述,中央判断装置得到高的最大通过量,但是发生判断等待时间的不利结果,特别在低到中的利用时。本发明使用称之为推测发送(STX)的新型的推测而致力于这些等待时间。这里描述的STX的概念涉及ALONA和以太网的基本概念,其中在共享介质上发送分组而无需以前的判断(即,存在基于成功的给定发送的推测)。然而,在本发明中,把这个概念应用于交换介质的情况以消除判断等待时间。因为只使用推测发送来操作分组交换会导致频繁的分组碰撞,在中到高的利用时产生灾难性的性能,所以本发明组合了推测发送和判断以得到两个概念的优点,即,在低到中的利用时的高的最大通过量以及较短的等待时间。
本发明通过结合使用无需以前判断的STX和无需执行与路由结构接近的额外缓冲级的路由结构判断而减少判断等待时间。此外,本发明允许推测操作的极深的流水线,以致可以有效地处理比分组持续期大(得多)的往返行程。本发明实质上减小或排除了交换结构中因判断而发生的平均等待时间,从而总的等待时间得到50%或更小的降低。
与包含经常浪费交换机资源的预分配的现有技术推测方案相反,这里描述的路由结构的有效的非-阻塞单级广播特性不对这些资源进行预分配。换言之,本发明在交换结构中执行单级选择器,因此避免了交换机资源的浪费,因为实际上不是通过推测来设置结构资源的。
本发明致力于涉及STX选择方针、碰撞、再发送、失效的传送、再排序、重复传送、定再发送和再排序窗口的大小的一些问题。然而,应该理解,熟悉本领域的技术人员容易理解与本发明的任何特定应用有关的涉及交换结构的其它问题和特性。
图3示出根据本发明的示范性系统。如图3所示,该系统包括连接到N个线路卡302的N个双向全双工入口/出口数据链路301。在数据链路301上发送和接收具有有效负荷信息和包括指示请求分组目的地的信息的标头的数据分组。每个线路卡302通过双向全双工结构-内部数据链路303连接到交换机核心310。交换机核心310包括路由结构306,作为例子示出的路由结构306是包括N个输入和N个输出端口的纵横机。还用专用的双向控制链路304(它交换线路卡302和判优器307之间的控制消息(例如,包括请求和准许))把每个线路卡302连接到中央化的分配和判断单元307。通过配置链路312把判优器307连接到纵横机306。每个线路卡2还包括入口缓冲器单元321和出口缓冲器单元322。下面参考图4到7更详细地讨论判优器307、入口缓冲器单元321和出口缓冲器单元322的组织和功能。
其它类型的路由结构可以利用本发明。然而,特别适合于基于纵横机的交换机。因此,为了示出较佳例子的目的,在联系包括基于纵横机的交换机的交换机核心描述图3中示出的系统的同时,熟悉本领域的技术人员将理解,可以发现本发明可应用于许多交换结构结构中。
纵横机型交换机的一个特性是在任何时刻一个输入只可以连接到一个输出,反之亦然。即,在交换机的输入和输出之间存在一-对-一的匹配。为了得到在等待时间和通过量方面的好的性能,一般通过中央化的分配和判断单元计算匹配。此外,分配和判断单元解决交换机的单个输出资源的竞争。在图3所示的示范性系统中,判优器307执行这些分配和判断功能。在以单个单元示出图3中描绘的判优器307的同时,要理解,可以通过一个以上的硬件单元和/或与程序指令一起操作的一个以上的硬件单元来执行分配和判断功能。
判优器307接收从线路卡302来的输出资源的请求。请求包括输出端口标识符,它指示始发请求的线路卡302希望把分组发送到特定输出端口。判优器307根据接收到的请求计算输入和输出端口之间合适的一-对-一匹配,这与双向图表-匹配问题等效。判优器307根据计算的匹配把对应的准许返回给线路卡302,其中准许包括输出端口标识符,意味着允许接收该准许的线路卡302把分组发送到指定的输出端口。任选地,当对于特定请求没有可用的资源时,判优器307可以返回与否定请求对应的确认。当线路卡302接收到准许时,它使入口缓冲器单元321的对应VOQ的一个分组退出队列,并且在数据链路303上把它发送到纵横机306。纵横机306根据判优器307计算的和经由配置链路312施加的配置(即,匹配)通过选择路径把输入分组发送到数据链路303。
图4示出入口缓冲器单元321更详细的表示。入口缓冲器单元321包括输入去复用器410;多个虚拟输出队列(VOQ)411,一个对应于每个输出;多个再发送(RTX)队列412,一个对应于每个输出;多个去复用器(这些去复用器实际上除了选择路径功能之外还具有重复功能)413,每个VOQ 411有一个;多个多路复用器414,每个VOQ 411有一个;输出多路复用器415;以及控制单元416。
在操作中,分组到达连接到入口缓冲器单元321的输入数据链路301,并且去复用器410根据输入分组各自的目的地(输出端口)使输入分组选择路径而到对应的VOQ 411。还把分组的到达传送给控制单元416。控制单元416把请求发送给判优器单元307,并且经由控制信道304从判优器单元307接收准许。当可靠传送方案需要序列号时,控制单元416把顺序的序列号分配给以相同端口为目的地的顺序的分组。调度的判断以及推测请求以及准许和确认的请求都包括输出标识符。推测的请求、准许和确认还可以包括序列号。例如,某些类型的可靠的传送(RD)方法(这些方法中的一些在后面描述)可能需要作为调度判断的结果来发送数据分组和推测地发送每个都具有序列号的数据分组。
该系统包括两个发送模式,即,经判断的发送(即,经调度的判断导致的发送)以及推测发送(STX)。经调度的判断发送模式在现有技术中是已知的。例如,见C.Minkenberg等人,IP.com,2004年6月3日,文件号IPCOM000028815D,这里结合该文件的整个内容作为参考。本发明致力于推测发送模式以及经调度的判断和推测发送模式之间的相互作用。这是一边通过区分经调度的判断的请求和对应的准许以及在另一边区分推测请求和对应的肯定和否定的确认来完成的。
再返回到图4,在一个较佳实施例中,如果以及只有如果在给定时隙中线路卡302没有接收到经调度的判断发送的任何准许,则线路卡302符合执行推测发送的条件。当没有接收到准许时,根据给定的方针,控制部分416选择一个非-空的VOQ 411,为了推测发送而有一个分组从该非-空的VOQ 411退出队列。例如,该方针可以是随机的、循环的、最老的单元优先的、最年轻的单元优先的等等。在一个较佳实施例中,选择方针以致使等待时间增益最大化。例如,诸如最年轻的单元优先的、宁可较新的到达的方针趋向于使等待时间增益最大化。
经由多路复用器413把选中的分组存储再发送缓冲器412中,并且经由多路复用器413、414、415在数据链路303上向纵横机306发送。同时,控制部分416经由控制链路304把包括输出标识符的、相应的推测发送请求发送到判优器307。在再发送缓冲器412中存储分组的目的是在推测发送失效的情况下允许分组的再发送。线路卡302还可以同时发出搜索准许的经调度的判断的请求以及推测请求。在一个较佳实施例中,存储在再发送队列412中的分组不符合推测发送的条件,因为已经通过推测发送了它们一次。即,通过推测再发送失效的STX分组的得益很少或没有,因为它极可能已经丢失了潜在的等待时间优点。
如果在给定时隙中线路卡302通过经调度的判断接收到给定输出的准许,则该线路卡302符合在当前时隙中发送对应于该输出的分组的条件。控制单元首先检查对应再发送队列412的占有率。如果它不是空的,则一个分组从该再发送队列412中退出队列,并且经由多路复用器414和415在数据链路303上向纵横机306再发送。如果再发送队列412是空的,则控制单元检查对应VOQ411的占有率。如果再发送队列411不是空的,则一个分组从该VOQ 411中退出队列,并且经由多路复用器413、414和415在数据链路303上发送到纵横机306。要理解,当准许到达时,在RTX队列412中等待的分组的优先级通常超过对应的VOQ 411中的分组。这是为了保证把失效的STX分组快速地传送到它们的目的地。然而,优先级还可以取决于其它因素,诸如队列411中等待或到达的数据的性质(例如,诸如话音和视频之类输入等待时间-敏感数据)。由于操作的推测模式,可以发生对于空的VOQ 411也有准许到达。把如此的准许称为浪费的准许。在一个较佳实施例中,线路卡302符合在它接收到浪费的准许的任何时隙中发送推测分组的条件。
在下面描述的本发明的示范性实施例中,如果线路卡302接收到确认,则它检查由包括在确认中的输出标识符表示的再发送缓冲器412中是否存在具有也包括在确认中的队列号的分组。如果不存在,则忽略这个确认。如果分组存在,则采取与本发明的特定应用有关的动作,例如,结合可靠的传送方案的一个动作(见“可靠传送”部分)。例如,在利用可选择的再尝试(SR)的一个示范性实施例中,经确认的分组(如果存在的话)从再发送队列412中任何位置处退出队列。在另外的示范性实施例中(例如,返回-N(GBN)(Go-Back-In)、停止和等待(S&W)),如果经确认的分组处于再发送队列(GBN)或VOQ(S&W)的头部,则仅使它退出队列。
在出口处没有再排序
图5描绘线路卡302的出口缓冲器单元322a中不执行再排序的一个例子。可以与不需要排序的诸如停止和等待或返回-N(Go-Back-N)(下面描述)之类的RD方案一起使用缓冲器单元322a。出口缓冲器单元322a包括排队单元(enqueuing unit)521、输出队列526、退出队列单元527以及控制单元528。
在操作中,分组沿数据链路303到达出口缓冲器单元322a。控制部分528检查分组标头和判定排队单元521是否该把分组存储在输出队列526中或丢弃分组。当使用停止和等待或返回-N(Go-Back-N)的RD方案时,只按正确的次序来接受分组。然而,要理解,即使会发生用停止和等待重复传送,也会发生用GBN重复传送和无次序的传送。因此,控制单元528保留每个输入的下一个预期序列号。控制单元528检查接收到的分组的序列号是否等于对应输入的下一个预期的序列号(例如,最后成功接收到的分组加一)。如果情况是这样(即,预期的和接收到的序列号是相同的),则分组排列在输出队列526中。否则,丢弃分组,因为它或者是重复的(例如,序列号太小),或者是无次序的(例如,序列号太大)。
如果存在的话,退出队列单元527使分组从输出队列526退出队列,并且在外部数据链路301上发送该分组。
在出口处的再排序
图6a描绘线路卡302的出口缓冲器单元322b的另一个示范性实施例。该实施例应该与诸如选择性尝试之类需要再排序的RD方案一起使用。它包括去复用器621、去复用器622、每个输出有一个的多个再排序(RSQ)队列623、多路复用器624、多路复用器625、输出队列626、退出队列单元627、以及控制单元628。
在操作中,出口缓冲器单元322b接收数据链路303上的分组。控制单元628检查到达的分组是否是按次序的(即,它的序列号是否等于对应输入的下一个预期序列号)。如果情况是这样的,则经由去复用器621和多路复用器625选择路径传送分组,并且直接排列在输出队列626中以及递增预期的下一个序列号。要理解,下一个预期号的值取决于所选择的排序方案的特定类型。例如,在下面描述的一个示范性实施例中,对于每个下一个分组,按预期的次序使用递增一的整数对分组序列号进行编号。当然,可以使用其它排序方案的编号中的任何一个来执行再排序,诸如按排序次序使编号递减的方案、和/或用不是一的值使分组序列号递增或递减的方案。如果分组无次序地到达(例如,它的序列号大于对应输入的下一个预期的序列号),则经由去复用器621和去复用器622选择路径传送到对应于其输入的再排序队列623。因此,再排序队列625存储无次序地到达的所有分组。当已经正确地接收到所有以前的分组时才允许这些分组进行到输出队列626。如果分组是重复的(例如,它的序列号小于对应输入的下一个预期的序列号),则丢弃它。根据本政策不丢弃在排序队列中的分组的重复,只是简单地写在已经存储的拷贝上面。
任何时候当按次序的分组到达时,控制部分628检查这个按次序到达的分组是否从对应的再排序队列623退出队列。如果情况是这样,则如此的一个或多个分组从再排序队列623退出队列,经由多路复用器624和多路复用器625选择路径传送,排列在输出队列626中,并且更新对应输入的下一个预期的序列号。
图6b表示在出口缓冲器单元322b处的再排序的例子。对于数据链路301和特定的输入线路卡302,已经正确地接收到多达3个和包括序列号3的所有分组。此外,已经正确地接收到编号为5、6和8的分组,但是是不按次序接收的。因此,已经把分组5、6和8存储在数据链路301的再排序队列623中。接着,分组4到达,并且立即选择路径传送到输出队列626,因为它对应于下一个预期的序列号。此外,现在分组5和6,但是不是分组8,可以从再排序缓冲器623中退出队列,并且排列在输出队列626中。当这已完成时,数据链路301的下一个预期的序列号等于7。
如果存在的话,退出队列单元627使分组从输出队列626退出队列,并且在外部数据链路301上发送该分组。
图7示出示范性判优器单元307的示意性表示。它包括每个输入控制链路304a有一个的多个控制消息接收单元761、匹配单元762、每个输入有一个的多个匹配延迟线路763、推测请求判断单元764以及每个输出控制链路304b有一个的多个控制消息发送单元765。
如图7所示,判优器单元307接收来自控制链路304a的控制消息。控制消息接收单元761对输入控制消息进行解码。把经解码的调度判断请求传送到匹配单元762,并且把经解码的推测请求传送到推测请求判断单元764。匹配单元762根据合适的已知匹配算法(诸如PIM、i-SLIP(见N.McKeown,“Scheduling Algorithms for Input-Queued Switches”,PhD.Thesis,University ofCalifornia at Berkeley,1995)或双循环匹配算法(DRRM))计算输入和输出之间的一对一的匹配。因为熟悉本领域的技术人员已知这些算法,所以为了简短起见而省略其详细说明。把新计算的匹配传送到控制消息发送单元765和匹配延迟线路763。匹配延迟线路763使匹配延迟预定时间以使纵横机的配置与对应分组的到达同步。实际上,这个延迟等于往返行程时间,它包括的时间为准许行进到线路卡的时间加上分组行进到纵横机的时间(包括串行化和去串行化延迟、发送延迟以及飞行时间)减去把配置信息发送给路由结构以及相应地配置它的时间。
推测请求判断单元764接收要施加于纵横机的经调度的判断发送请求的当前匹配以及当前的推测请求作为输入。它否定与已经在当前匹配中匹配的一个输出对应的所有推测请求,即,经调度的判断发送比推测请求始终获得优先以保证高的最大通过量。对于至少存在一个推测请求的每个未经匹配的输出,推测请求判断单元764根据一些政策(例如,循环)选择一个以给予准许,而否定所有其它的。它向与发送请求的输入对应的控制消息发送单元765发送与每个成功的推测发送请求对应的确认(ACK)。任选地,推测请求判断单元764发送与每个否定的推测发送请求对应的否定确认(NAK)。把成功的推测发送请求添加到匹配中,并且经由纵横机配置链路312把结果施加于纵横机。
每个控制消息发送单元765为其对应的线路卡302汇编一个控制消息,并且经由控制链路304b把它发送到线路卡302。控制消息可以包括新判断的准许(如果存在的话)以及对于成功的推测发送(如果存在的话)的确认。
一般,推测发送的使用可能导致出口缓冲器单元322处分组的无次序到达,因为在飞行的推测分组序列外会由于碰撞而丢失一个或多个分组。因此,根据特定的RD方案,出口缓冲器单元322可能需要执行序列检查和/或再排序。
可靠的传送
操作的STX模式暗示了通过推测判断发送的分组可能会与其它推测分组或与通过经调度的判断发送的分组碰撞。如果发生碰撞,则必定会丢失一个或多个分组,导致即使没有出错也会丢失交换操作。可以采取另外的措施来保证可靠的、正确的、单个拷贝、有次序的传送。例如,本发明可以与许多可靠的传送(RD)方案结合以增加系统可靠性。一般,这些方案是通过把分组存储在发送器中直到接收到表示接收机已经正确地接收到特定分组的确认(ACK)而工作的。一般通过时间已到隐含地触发再发送或通过否定确认(NAK)明确地触发再发送。根据特定的实施,需要序列号来识别特定分组和/或在出口处需要再排序缓冲器以恢复正确的分组次序。
例如,组合了经调度的判断的STX判断可以与已知的停止和等待(S&W)、返回-N(Go-Back-N)(GBN)以及可选择的再尝试(SR)RD方案结合以增加可靠性,在存在推测发送时有次序地传送。现在描述这些示范性方案:
停止和等待
在停止和等待(S&W)的情况中,在任何给定时间,只允许每个输出的一个未经确认的分组停留在每个输入处。只有当对应输出的准许到达输入处或对应的确认到达时,才可发送这个输入-输出对的下一个分组。既然是这样,分组、推测发送请求以及确认携带了一个指示符,例如,一位序列号,以允许检测重复。例如,出口缓冲器单元可以检测序列号(例如,在序列中的序列号必须是交替的),如果肯定(OK)的话(即,在序列中),则排列该分组,否则丢弃该分组。例如,图5示出无需再排序而执行的出口缓冲器单元322a。
S&W实施起来是简单的,并且额外开销是低的。例如,分离的RTX队列的物理实施是不必要的,因为分组可以保留在VOQ的线路的头部直到确认或准许。然而,当往返行程时间大于一个分组时间时,预期的等待时间改进将是较差的,因为不能用流水线输送推测发送。当话务爆裂(bursty)时,这是特别不利的。
返回-N(Go-Back-N)
在返回-N(Go-Back-N)(GBN)的情况中,在任何给定时间,允许在每个输入处不确认每个输出的预定最大分组数量。这个数量取决于再发送队列412的最大允许长度。在GBN中,可以实施出口缓冲器单元而无需再排序,例如,根据图5的出口缓冲器单元322a。然而,需要上述的序列检查,因为只有在正确的次序下才接收分组。即,丢弃所有无次序的分组。此外,只在确认按次序时才接收它们。例如,当ACK到达时,入口缓冲器单元321检查这个ACK是否与对应再发送队列412的线路的头部的分组对应。如果序列号匹配以及至少在一个RT前已经发生了相同VOQ 411的最近的之前的成功发送,则使分组退出队列并且丢弃该分组,因为已经成功地传送了该分组。如果序列号不匹配,则忽略该ACK。需要关于最后成功发送(它可以是由经调度的判断或推测判断导致的一个分组发送)的另外的条件以符合可能的情况,在该可能的情况中,之后仍可能在出口缓冲器单元322a处丢弃成功的推测发送,因为它作为较早的推测发送失效而没有按次序到达。在该情况中,ACK是假肯定的。
这暗示了当(流水线式的)STX请求的序列中的第一个失效时,产生对应的ACK序列中的一个间隙,必须忽略所有后继的ACK直到已经成功地传送了失效的分组。结果,当一个ACK丢失时必须再发送RTX队列中的所有分组,因此名称为返回-N(Go-Back-N)。仅当RTX队列不完整时才能发出新的STX请求。
GBN的实施比S&W更复杂。额外的复杂度一部分是由于RTX队列具有先进先出(FIFO)组织而发生的。额外的额外开销可以包括分组、STX请求和确认的较长的序列号。还可以按不同方式来实施入口缓冲器(例如,移位寄存器RTX队列加上附加的NAK队列)。
另一方面,在具有较大往返行程的系统中,GBN的使用可能优于S&W。例如,GBN允许通过推测背-对-背地发送许多分组,这对于S&W方案是不可能的。
可选择的再尝试
可选择的再尝试(SR)允许在任何给定时间在每个输入处不确认每个输出的预定最大分组数量。这个数量取决于再发送队列412的最大允许长度以及再排序队列623的最大允许长度。可以根据图6a和6b所示的出口缓冲器单元322b来实施出口缓冲器单元,例如,它允许接收无次序的分组以及再排序,如上所述。入口缓冲器单元321还按任何次序接收确认。这暗示了仅再发送失效的STX分组,因此称为有选择的再尝试,与用GBN再发送整个RTX队列相反。
由于在出口缓冲器单元322处的多个再排序队列添加了复杂度,SR的实施比GBN更大大地复杂。此外,SR中的RTX队列需要随机存取组织,因为分组可以从队列中的任何点退出队列,而不是只从线路的头部退出队列。
再发送和再排序缓冲器大小
一般,有利的是定再发送缓冲器的大小,以致可通过推测发送分组的至少全往返行程价值,以便得到等待时间减少方面的最大利益。既然是这样,用推测发送可以利用100%的链路。
为了得到最佳的优点,一个较佳实施例定每个再排序队列(RQS)的大小以致它可以存储等于与RSQ缓冲器对应的RTX队列的至少许多分组。例如,可以根据RTX队列(例如,与RSQ 623对应的RTX队列412)的线路的头部的分组的序列号以及与RSQ 623对应的RTX队列412的尾部分组的序列号之间的差异来确定RSQ 623的大小。
在不对称的路由结构中的推测
本发明的上述例子一般示出“正方形”纵横机状的路由结构(即,具有相同数量的输入和输出的结构)。当它对于要连接到一个结构输入和一个结构输出的诸如线路卡等板为典型的时,还可以用特征为输出比输入多的交换机结构来实施本发明。例如,假定输出为输入的K倍,K是大于一的整数,则可以把K个路由结构输出确切地分配给每个出口线路卡。这使每个出口线路卡在每个时隙中接收多达K个分组。
图8示出包括不对称的路由结构的示范性系统。如图8所示,系统包括交换机核心810、N个入口数据链路803a1到803aN,每个都是提供在N个线路卡802中之一的入口缓冲器821各自的输出之间的,并且数据链路803b1到803bK提供在路由结构806和每个出口缓冲器822之间。因此,存在总数为N·K的数据链路803bx,其中x在1和k之间,从交换机核心810的路由结构806输出。控制链路与上面讨论的存在于交换机核心810和线路卡802之间的那些相似,然而,为了简洁起见,没有示出控制链路。
交换机核心810包括路由结构806和判优器807,用于为经调度的和/或推测判断的请求的组或子组确定交换结构资源的无冲突分配,以在输入和输出端口之间提供合适的匹配。配置链路812把通过判优器807确定的交换配置提供给路由结构806。如上所述,从路由结构向每个出口822提供数量为来自线路卡802的输入数量的K倍的输出。例如,在用K=2不对称执行的一个系统中,出口缓冲器822具有一个额外的数据链路(从交换结构的输出),该数据链路可以接收来自任何一个交换结构输入的分组。为了处理在任何时间周期或循环中接收到的数量增加了的数据分组,根据负载和/或各种限制来决定出口缓冲器822中的队列的大小。同样,出口缓冲器822最好具有K倍的写入带宽。
在图8的示范性系统中,在N个双向全双工入口/出口数据链路801上发送和接收具有有效负荷信息和包括表示请求分组目的地信息的标头的数据分组。接收到的数据分组从入口缓冲器821退出队列,并且在数据链路803a1到803aN上发送到路由结构806的输入。因为每个线路卡802还可以接收从其余N-1个线路卡中来的多达K个的输出,所以本发明的不对称例子的路由结构806可以,例如,通过N个线路卡802的每一个到输出到任何其它线路卡802的出口缓冲器822的803bx数据线路中之一,与通过经调度的判断和/或通过推测判断发送的一个分组匹配。因此,每个线路卡802可以接收多达K个分组,这可包括通过经调度的或推测判断发送的分组,或从其它N-1个线路卡802发送的它们的组合。
可以有利地利用这个特征,以允许在任何时隙通过每个出口接收多个经调度的判断发送、多个推测发送或两者的组合。例如,在本发明的一个实施例中,可以使用这个特征得到推测发送方案的极大的优点。例如,在给定时隙中,如果没有经调度的判断发送,则每个出口822可以接收多达K个推测发送,如果存在一个经调度的判断发送,则每个出口822可以接收多达K-1个推测发送。在这个例子中,经调度的判断发送仍可以形成输入和输出之间的一对一的匹配,而推测判断发送可以取得所有其余结构输出带宽的益处。这样,可以保证推测发送具有较高的成功概率,因此得到相当多的等待时间减少(取决于负载)。
现有的一对一匹配算法要求最少修改或不修改,以执行本发明的不对称例子。然而,要理解,相对于发送分组的类型和/或每个类型的发送分组的数量,可以使用许多方案使路由结构输入与输出匹配。
为了处理每个时隙的每个输出的多达K个的推测请求/确认,必须修改图7的推测请求判断单元764。首先,必须确定每个输出可以确认的推测请求的最大数量。对于在当前匹配中已经匹配的所有输出,这个最大数量等于K-1。对于其它输出,这个最大数量等于K。接着,推测请求判断单元764在每个输出的接收到的推测请求中作出选择,选择的数量多达得胜者的确定的最大数量,并且否定所有其它的。为了公平起见,最好以循环的方式执行这个选择,但是也可以以其它方式来执行。
本发明寻找在互连网络中的应用,诸如并行计算应用,包括高性能计算系统、簇以及IO网络,其中要求或需要短的等待时间,在总体上它对系统计算性能引入了影响。本发明可以与包括电控制的电交换机、电控制的光交换机以及光控制的光交换机的路由结构一起使用。
为了促进对本发明的理解,已经在要通过互连系统的元件执行的动作序列方面描述了本发明的许多方面。要理解,在每个示范性实施例中,可以通过专门的电路(例如,互连以执行专门功能的分立逻辑门)、通过由一个或多个处理器执行的程序指令、或通过两者的组合来执行各种动作。此外,另外可以认为可以在包括使处理器执行这里描述的技术的计算机指令的合适的组的计算机可读出载体的任何形式中实施本发明,诸如固态存储器、磁盘、光盘或载波(诸如射频、音频或光频载波)。因此,可以以不同方式来实施本发明的各个方面,并且认为所有如此的形式都落在本发明的范围内。
在上述例子中,只有当板(例如,线路卡)没有在给定时隙接收到准许时,该板才是执行推测发送的合格的板。然而,在到纵横机的链路的有效容量超过外部链路的有效容量以致可以在一个时隙中发送多个分组的应用中,可以使用备用容量来执行相同时隙中的推测发送和准许的发送。
已经参考特定实施例描述了本发明。然而,熟悉本领域的技术人员要理解,可以在本发明中作出各种改变和修改而不偏离本发明的精神和范围。因此,旨在使本发明覆盖由所附的权利要求书及其等效物的范围内提供的本发明的修改。

Claims (20)

1.用于把有或没有经调度的仲裁的数据分组从路由结构的多个输入发送到多个输出的方法,所述发送方法包括下列步骤:
如果存在经调度的仲裁的结果,则根据经调度的仲裁的结果发送至少一个数据分组;以及
如果不存在经调度的仲裁结果:
则选择一个数据分组进行推测地发送;以及
同时发出包括选中的数据分组的输出标识符的推测请求并且把选中的分组发送到路由结构。
2.如权利要求1所述的方法,其特征在于,还包括存储选中的数据分组直到接收到所存储的分组的确认或准许的步骤。
3.如权利要求1所述的方法,其特征在于,所述路由结构是未经缓冲的。
4.如权利要求1所述的方法,其特征在于,还包括下列步骤:
对于每个时隙,根据经调度的仲裁结果使路由结构的输入与输出匹配;以及
对于每个未经匹配的输出,在要把经匹配的输入和输出施加到路由结构的时隙中,如果存在发出的推测请求的话,则根据选择政策选择一个发出的推测请求;以及
把每个得胜的推测请求的输入-输出映射添加到要施加到路由结构的当前经调度的仲裁结果中。
5.如权利要求4所述的方法,其特征在于,包括返回一个确认的步骤,所述确认与每个得胜的选中的推测请求对应。
6.如权利要求1所述的方法,其特征在于,对照其它请求分辨通过推测发出的请求,从而产生与所发送的通过推测发出的数据分组的到达同步地发出到路由结构的发送准许,以致正好及时地设置路由结构的交换机状态,以允许数据分组无阻挡地通过该结构。
7.如权利要求1所述的方法,其特征在于,所述路由结构是电控制的电交换机、电控制的光交换机以及光控制的光交换机之一。
8.如权利要求1所述的方法,其特征在于,还包括下列步骤:
接收来自路由结构的输出的数据分组;
将包含在数据分组中的序列值与下一个预期值进行比较;以及
如果序列值等于下一个预期值,则排列接收到的分组。
9.如权利要求8所述的方法,其特征在于,还包括下列步骤:如果序列值和下一个预期值不相等,则丢弃该分组。
10.如权利要求9所述的方法,其特征在于,还包括下列步骤:
如果序列值和下一个预期值不相等,则存储接收到的分组;以及
只有在接收并排列所有其对应序列值小于接收到的数据分组序列值的分组之后,才排列接收到的分组。
11.用于把有或没有经调度的仲裁的数据分组从路由结构的多个输入发送到多个输出的系统,包括:
用于根据经调度的仲裁的结果发送至少一个数据分组的装置,如果存在经调度的仲裁的结果的话;以及
用于选择一个数据分组进行推测地发送并且同时发出包括选中的数据分组的输出标识符的推测请求且把选中的分组发送到路由结构的装置,如果不存在经调度的仲裁结果的话。
12.如权利要求11所述的系统,其特征在于,所述路由结构是电控制的电交换机、电控制的光交换机以及光控制的光交换机之一。
13.如权利要求11所述的系统,其特征在于,对照其它请求分辨通过推测发出到路由结构的请求,从而产生与通过推测发出的数据分组的到达同步地发出到路由结构的发送准许,以致正好及时地设置了交换机状态,以允许数据分组无阻挡地通过该结构。
14.如权利要求11所述的系统,其特征在于,用于发送至少一个数据分组的装置与用于执行所述经调度的仲裁的判优器是物理上分开的,以致与传送到判优器的发送请求、仲裁功能本身、或到路由结构的数据分组的发送这三者中的任何一个或多个相关联的信号传播以及其它时间延迟大于分组的发送时间。
15.用于管理信息单元在多个位置之间流动的系统,包括:
用于接收请求的多个输入,所述请求是为了接入到交换结构以把信息单元从源位置发送到目的地位置,所述请求包括用于接入的经调度的仲裁准许的请求以及用于推测接入而无需经调度的仲裁准许的请求,并且每个所述请求包括要向其传送相关信息单元的目的地位置的指示;
判优器,用于针对准许接入的经调度的仲裁的请求的组或子组确定交换结构资源的无冲突分配;以及
推测请求判优器,用于在经确定的组接下来要施加于交换结构的一个时刻接收所述推测接入请求并且根据确定的分配来准许或否定所述接收到的请求。
16.如权利要求15所述的系统,其特征在于,所述交换结构是电控制的电交换机、电控制的光交换机以及光控制的光交换机之一。
17.如权利要求15所述的系统,其特征在于,通过交换结构把与所述接收到的推测接入请求中准许的一个相关联的信息单元传送到不为所述组或子组保留的一个输出。
18.如权利要求15所述的系统,其特征在于,所述交换结构不包括用于存储信息单元的缓冲器电路。
19.如权利要求15所述的系统,其特征在于,对于每个准许的推测请求,推测请求判优器把确认消息发送到推测请求的发送器。
20.如权利要求15所述的系统,其特征在于,交换结构的多个输入中的每一个都是可同时与交换结构的各个输出连接的。
CN2006800483937A 2005-11-14 2006-11-14 减少互连等待时间的方法和系统 Expired - Fee Related CN101341698B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US73677905P 2005-11-14 2005-11-14
US60/736,779 2005-11-14
US11/402,091 US8135024B2 (en) 2005-11-14 2006-04-10 Method and system to reduce interconnect latency
US11/402,091 2006-04-10
PCT/US2006/044213 WO2007120209A2 (en) 2005-11-14 2006-11-14 Method and system to reduce interconnect latency

Publications (2)

Publication Number Publication Date
CN101341698A true CN101341698A (zh) 2009-01-07
CN101341698B CN101341698B (zh) 2011-07-06

Family

ID=38040753

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800483937A Expired - Fee Related CN101341698B (zh) 2005-11-14 2006-11-14 减少互连等待时间的方法和系统

Country Status (7)

Country Link
US (1) US8135024B2 (zh)
EP (1) EP1949622B1 (zh)
JP (1) JP4796149B2 (zh)
KR (1) KR20080077189A (zh)
CN (1) CN101341698B (zh)
DE (1) DE602006013180D1 (zh)
WO (1) WO2007120209A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102523764A (zh) * 2010-09-03 2012-06-27 松下电器产业株式会社 中继装置
CN104641609A (zh) * 2012-09-10 2015-05-20 马维尔国际贸易有限公司 用于在线路卡的接口控制模块之间传送分组的方法和装置
CN107534506A (zh) * 2015-05-14 2018-01-02 华为技术有限公司 用于光子交换的系统和方法

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7095754B2 (en) 2000-11-03 2006-08-22 At&T Corp. Tiered contention multiple access (TCMA): a method for priority-based shared channel access
US7027462B2 (en) * 2001-01-02 2006-04-11 At&T Corp. Random medium access methods with backoff adaptation to traffic
US7277413B2 (en) 2001-07-05 2007-10-02 At & T Corp. Hybrid coordination function (HCF) access through tiered contention and overlapped wireless cell mitigation
US7136361B2 (en) 2001-07-05 2006-11-14 At&T Corp. Hybrid coordination function (HCF) access through tiered contention and overlapped wireless cell mitigation
US7245605B2 (en) 2001-11-02 2007-07-17 At&T Corp. Preemptive packet for maintaining contiguity in cyclic prioritized multiple access (CPMA) contention-free sessions
US7248600B2 (en) 2001-11-02 2007-07-24 At&T Corp. ‘Shield’: protecting high priority channel access attempts in overlapped wireless cells
US7245604B2 (en) 2001-11-02 2007-07-17 At&T Corp. Fixed deterministic post-backoff for cyclic prioritized multiple access (CPMA) contention-free sessions
US20070201497A1 (en) * 2006-02-27 2007-08-30 International Business Machines Corporation Method and system for high-concurrency and reduced latency queue processing in networks
US8228930B1 (en) * 2006-06-02 2012-07-24 The Board Of Trustees Of The Leland Stanford Junior University Interconnection network router arrangements and methods therefor
US7916731B2 (en) * 2006-11-30 2011-03-29 Broadcom Corporation Method and system for efficient rapid loss detection in a bonding system
KR101387257B1 (ko) * 2007-11-22 2014-04-21 삼성전자주식회사 무선통신망에서 음성패킷을 전송하기 위한 장치 및 방법
US9430297B2 (en) * 2008-12-15 2016-08-30 International Business Machines Corporation Load balancing of adapters on a multi-adapter node
WO2010072247A1 (en) * 2008-12-22 2010-07-01 Telefonaktiebolaget Lm Ericsson (Publ) Configuring synchronous optical switches
US7965705B2 (en) * 2009-03-19 2011-06-21 Oracle America, Inc. Fast and fair arbitration on a data link
US8670454B2 (en) * 2009-03-26 2014-03-11 Oracle America, Inc. Dynamic assignment of data to switch-ingress buffers
US8675494B2 (en) * 2009-12-04 2014-03-18 Brocade Communications Systems, Inc. Conflict identification in label switched services
US9137166B2 (en) * 2010-01-28 2015-09-15 Brocade Communications Systems, Inc. In-order traffic aggregation with reduced buffer usage
US8346988B2 (en) 2010-05-25 2013-01-01 International Business Machines Corporation Techniques for dynamically sharing a fabric to facilitate off-chip communication for multiple on-chip units
US8359417B2 (en) * 2010-07-16 2013-01-22 Miranda Technologies Inc. Audio/video router
US9253248B2 (en) * 2010-11-15 2016-02-02 Interactic Holdings, Llc Parallel information system utilizing flow control and virtual channels
US8520529B2 (en) * 2011-09-15 2013-08-27 Ixia Reordering network traffic
US9002931B2 (en) * 2011-09-23 2015-04-07 Real-Scan, Inc. High-speed low-latency method for streaming real-time interactive images
JP5867160B2 (ja) * 2012-02-28 2016-02-24 富士通株式会社 通信制御装置、通信制御方法および通信制御プログラム
US8984206B2 (en) 2012-10-31 2015-03-17 International Business Machines Corporation Weightage-based scheduling for hierarchical switching fabrics
US8902899B2 (en) * 2013-02-08 2014-12-02 International Business Machines Corporation Input buffered switching device including bypass logic
US10251194B2 (en) * 2013-06-17 2019-04-02 Nxp Usa, Inc. Efficient scheduling in asynchronous contention-based system
US9166886B1 (en) 2013-06-19 2015-10-20 Google Inc. Systems and methods for determining physical network topology
US9419887B1 (en) 2013-06-19 2016-08-16 Google Inc. Minimum latency routing
US9843906B2 (en) * 2013-08-13 2017-12-12 Motorola Solutions, Inc. Apparatus and method for retrieving group messages
US9336169B2 (en) 2013-10-02 2016-05-10 International Business Machines Corporation Facilitating resource use in multicycle arbitration for single cycle data transfer
US9288157B2 (en) * 2013-10-15 2016-03-15 National Instruments Corporation Time-sensitive switch for scheduled data egress
JP5821986B2 (ja) * 2014-03-07 2015-11-24 Nttエレクトロニクス株式会社 パケット受信装置
US9467396B2 (en) 2014-04-11 2016-10-11 International Business Machines Corporation Simultaneous transfers from a single input link to multiple output links with a timesliced crossbar
US11379208B2 (en) * 2015-07-30 2022-07-05 Hewlett Packard Enterprise Development Lp Firmware update of an interconnect device
CN107689923B (zh) * 2016-08-04 2021-02-12 华为技术有限公司 报文处理方法及路由器
US11502932B2 (en) 2019-05-17 2022-11-15 Keysight Technologies, Inc. Indirect testing using impairment rules
US11876790B2 (en) * 2020-01-21 2024-01-16 The Boeing Company Authenticating computing devices based on a dynamic port punching sequence
US11265269B2 (en) * 2020-03-02 2022-03-01 Arista Networks, Inc. Networking system having multiple components with multiple loci of control
CN111416630A (zh) * 2020-03-05 2020-07-14 烽火通信科技股份有限公司 一种编译码方法及系统
US11720404B2 (en) 2020-07-16 2023-08-08 Samsung Electronics Co., Ltd. Systems and methods for arbitrating access to a shared resource
US12001369B2 (en) 2022-03-30 2024-06-04 Arm Limited Broadcast regions for multi-processor arrangement

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5500858A (en) * 1994-12-20 1996-03-19 The Regents Of The University Of California Method and apparatus for scheduling cells in an input-queued switch
US6647019B1 (en) * 1998-04-29 2003-11-11 Pmc-Sierra, Inc. Packet-switch system
EP1293103A1 (en) 2000-06-06 2003-03-19 Accelight Networks Canada, Inc. A multiservice optical switch
GB0013571D0 (en) * 2000-06-06 2000-07-26 Power X Limited Switching system
JP3567878B2 (ja) * 2000-10-02 2004-09-22 日本電気株式会社 パケット交換装置
US20040136334A1 (en) * 2001-06-15 2004-07-15 Gilat Satellite Networks, Ltd. Efficient access in satellite communication system
US6920106B1 (en) * 2001-09-07 2005-07-19 Agilent Technologies, Inc. Speculative loading of buffers within a port of a network device
JP3914771B2 (ja) * 2002-01-09 2007-05-16 株式会社日立製作所 パケット通信装置及びパケットデータ転送制御方法
US7352741B2 (en) * 2002-02-21 2008-04-01 Sun Microsystems, Inc. Method and apparatus for speculative arbitration
US7240165B2 (en) * 2004-01-15 2007-07-03 Hewlett-Packard Development Company, L.P. System and method for providing parallel data requests
US7486687B2 (en) * 2004-02-27 2009-02-03 International Business Machines Corporation Method and allocation device for allocating pending requests for data packet transmission at a number of inputs to a number of outputs of a packet switching device in successive time slots
US7688816B2 (en) * 2004-03-15 2010-03-30 Jinsoo Park Maintaining packet sequence using cell flow control

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102523764A (zh) * 2010-09-03 2012-06-27 松下电器产业株式会社 中继装置
CN102523764B (zh) * 2010-09-03 2015-02-18 松下电器产业株式会社 中继装置
CN104641609A (zh) * 2012-09-10 2015-05-20 马维尔国际贸易有限公司 用于在线路卡的接口控制模块之间传送分组的方法和装置
CN104641609B (zh) * 2012-09-10 2018-03-09 马维尔国际贸易有限公司 用于在线路卡的接口控制模块之间传送分组的方法和装置
CN107534506A (zh) * 2015-05-14 2018-01-02 华为技术有限公司 用于光子交换的系统和方法
CN107534506B (zh) * 2015-05-14 2019-05-03 华为技术有限公司 用于光子交换的系统和方法

Also Published As

Publication number Publication date
US8135024B2 (en) 2012-03-13
US20070110087A1 (en) 2007-05-17
CN101341698B (zh) 2011-07-06
JP2009516478A (ja) 2009-04-16
EP1949622B1 (en) 2010-03-24
KR20080077189A (ko) 2008-08-21
WO2007120209A3 (en) 2008-03-06
EP1949622A2 (en) 2008-07-30
JP4796149B2 (ja) 2011-10-19
DE602006013180D1 (de) 2010-05-06
WO2007120209A2 (en) 2007-10-25

Similar Documents

Publication Publication Date Title
CN101341698B (zh) 减少互连等待时间的方法和系统
US7023841B2 (en) Three-stage switch fabric with buffered crossbar devices
US7161906B2 (en) Three-stage switch fabric with input device features
US6618379B1 (en) RRGS-round-robin greedy scheduling for input/output terabit switches
EP0981878B1 (en) Fair and efficient scheduling of variable-size data packets in an input-buffered multipoint switch
EP0886939B1 (en) Efficient output-request packet switch and method
US7173931B2 (en) Scheduling the dispatch of cells in multistage switches
US8379524B1 (en) Prioritization and preemption of data frames over a switching fabric
US6977935B2 (en) Two-dimensional pipelined scheduling technique
CA2328988C (en) Method and apparatus for supplying requests to a scheduler in an input-buffered multiport switch
US7453898B1 (en) Methods and apparatus for simultaneously scheduling multiple priorities of packets
JPH10164096A (ja) マルチキャスト・パケット・アクセス調停方法
US20080069125A1 (en) Means and apparatus for a scalable congestion free switching system with intelligent control
JPH10190710A (ja) アクセス調停方法
AU4057793A (en) Output-buffered packet switch with a flexible buffer management scheme
EP0415628A2 (en) A growable packet switch architecture
US20080273546A1 (en) Data switch and a method of switching
US20090073873A1 (en) Multiple path switch and switching algorithms
AU2003218229A1 (en) Packet scheduling mechanism
US7391787B1 (en) System and method for opportunistic request-grant switching
US20080031262A1 (en) Load-balanced switch architecture for reducing cell delay time
US6678277B1 (en) Efficient means to provide back pressure without head of line blocking in a virtual output queued forwarding system
US7035273B1 (en) Quality of service queueing system for a network switch
US7751443B2 (en) Intra-chassis packet arbitration scheme
US20090073968A1 (en) Device with modified round robin arbitration scheme and method for transferring data

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110706

Termination date: 20131114