CN101320345A - 主机板的扩充座插接接口的测试装置及方法 - Google Patents
主机板的扩充座插接接口的测试装置及方法 Download PDFInfo
- Publication number
- CN101320345A CN101320345A CNA2007101066006A CN200710106600A CN101320345A CN 101320345 A CN101320345 A CN 101320345A CN A2007101066006 A CNA2007101066006 A CN A2007101066006A CN 200710106600 A CN200710106600 A CN 200710106600A CN 101320345 A CN101320345 A CN 101320345A
- Authority
- CN
- China
- Prior art keywords
- splicing interface
- extension seat
- test
- motherboard
- seat splicing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
Abstract
一种主机板的扩充座插接接口的测试装置及方法,利用一测试板使主机板的扩充座插接接口的各信号线与一接地线之间串接一电阻构成一测试回路,再利用ATE测量每一测试回路的阻抗值,再使该阻抗值与预先建立的阻抗值表比较,即可得知该扩充座插接接口的的质量状况,可简化测试流程,大幅提高测试效率,并可降低购买测试设备的成本。
Description
技术领域
本发明涉及连接器接口的测试装置及方法,尤其是涉及主机板的扩充座插接接口的测试装置及方法。
背景技术
主机板制作完成之后,需经过各种测试,以确定其质量是否合于需求。有各种测试主机板的专利技术,例台湾专利I260417揭示的自动化电路板测试致动器系统;台湾专利公告590219揭示的主机板测试机;台湾专利公告556840揭示的主机板测试模具等。
传统测试主机板的扩充座插接接口(Docking connector)的方式,使主机板的扩充座插接接口连接扩充座(Docking)底座,置于扩充座功能测试模具(俗称黑金刚模具),来测试扩充座插接接口的质量是否合于需求;测试时需约需300秒。
传统测试主机板的扩充座插接接口需要特别的扩充底座及扩充座功能测试模具,其测试设备的费用很高,且其测试所需时间长达300秒,特别花费时间。
发明内容
本发明的主要目的,在于提供一种主机板的扩充座插接接口的测试装置及方法,可缩短测试所需的时间,提高测试效率。
本发明的另一目的,在于提供一种主机板的扩充座插接接口的测试装置及方法,可使用一般的测试模具,可减少测试设备所需的费用。
本发明主机板的扩充座插接接口的测试装置,是供利用自动测试设备进行测试的,包括:
一测试板,具有一导接端部、多条信号线及多条接地线;该导接端部具有多个端子分别电连接所述信号线及所述接地线;该每一信号线分别电连接至一该接地线;
其中,该导接端部与一主机板的扩充座插接接口相对应,当该导接端部与该扩充座插接接口电连接后,该扩充座插接接口的每一信号线分别通过与该测试板电连的一信号线、一接地线及该扩充座插接接口的一接地线构成一测试回路,通过该阻抗值得知该扩充座插接接口的质量状况数据。
其中该测试板的各条信号线及一接地线之间串接有一电阻。
其中该测试板的信号线中至少有两条信号线共同电连接至一接地线。
其中该扩充座插接接口的每一信号线分别电连接至该主机板上相对应的各信号测试点,且该扩充座插接接口的各接地线分别电连接至该主机板上相对应的各接地测试点。
本发明主机板的扩充座插接接口的测试方法,是用以节省测试时间提升测试效率的,包括如下步骤:
(1)使一测试板电连接一主机板的扩充座插接接口,而使该扩充座插接接口的每一信号线与该扩充座插接接口的一接地线构成一测试回路;
(2)使一自动测试设备的多支探针分别电连接至该测试回路的两端的信号测试点及接地测试点;
(3)使该自动测试设备测量每一该测试回路的阻抗值;
(4)通过该阻抗值得知该扩充座插接接口的质量状况。
本发明的其它目的、功效,请参考附图详细说明如下。
附图说明
图1为本发明的测试装置的实施例示意图。
图2为本发明主机板的测试方法的流程图。
图3为本发明以三个测试点对应不同条件的测试阻抗及实际测得的阻抗值及意义对照图。
附图符号说明
10测试板 11导接端部
111端子 20主机板
21扩充座插接接口 211母插接座
212接脚
S(1)、S(2)、S(3)、S(n)信号线
S1(1)、S1(2)、S1(3)、S1(n)信号线
G(1)、G(m)、G1(1)、G1(m)接地线
S0(1)、S0(2)、S0(3)、S0(n)信号测试点
G0(1)、G0(2)、G0(3)、G0(m)接地测试点
30ATE
(1)、(2)、(3)、(4)分别为各步骤的编号
具体实施方式
图1所示为本发明主机板的扩充座插接接口的测试装置。本发明的测试装置用以节省大量测试时间而得以测得扩充座插接接口的接脚质量,本实施例中,包括一测试板10具有一导接端部11、多条信号线S(1)、S(2)、S(3)…S(n)及多条接地线G(1)…G(m);导接端部11具有多个端子111分别电连接多条信号线S(1)、S(2)、S(3)…S(n)及多条接地线G(1)…G(m);各条信号线S(1)、S(2)、S(3)…S(n)与接地线连接端G(1)…G(m)之间分别串接有一电阻R(1)、R(2)、R(3)…R(n)。
在本实施例中,是由每三条信号线S(1)、S(2)、S(3)共同连接至一接地线,例如三条信号线S(1)、S(2)、S(3)分别串接一电阻R(1)、R(2)、R(3)后,共同连接至一接地线G(1)。设计上,信号线连接端S(1)、S(2)、S(3)…S(n)的数量为n,而接地线连接端G(1)…G(m)的数量为m,n>m,n/m=a时,可使a条信号线连接端共同连接一条接地线连接端。
本实施例中,该导接端部11为一公插接座111;而主机板20的扩充座插接接口21具有一可与导接端部11相对应插接的母插接座211。扩充座插接接口21还具有多条信号线S1(1)、S1(2)、S1(3)…S1(n)、多条接地线G1(1)…G1(m)及多个接脚212;多个接脚212分别连接信号线S1(1)、S1(2)、S1(3)…S1(n)及接地线线G1(1)…G1(m)。多个接脚212分别电连接至主机板20上相对应的信号测试点S0(1)、S0(2)、S0(3)…S0(n)及接地测试点G0(1)、G0(2)、G0(3)…G0(m)。
当测试板10与扩充座插接接口21插接电连接时,各信号线S(1)、S(2)、S(3)…S(n)分别电连接至主机板20上相对应的各信号测试点S0(1)、S0(2)、S0(3)…S0(n),且各接地线G(1)…G(m)分别电连接至主机板20上相对应的各接地测试点G0(1)、G0(2)、G0(3)…G0(m);各信号测试点S0(1)、S0(2)、S0(3)…S0(n)即分别与一接地测试点G0(1)、G0(2)、G0(3)…G0(m)之间构成一测试回路。例如信号测试点S0(1)经由扩充座插接接口21的信号线S1(1)、测试板10的信号线S(1)、电阻R(1)、接地线G(1)及扩充座插接接口21的接地线G1(1)电连接至接地测试点G0(1),而构成一测试回路。
测试之前,需先将主机板20上原本个别电连接至扩充座接接口21的接地线线G1(1)…G1(m)的接地线,断开成个别电连接至接地线G0…G0(m)的接地线。
接着需求得测试板10上各端点的阻抗值,其通过一自动测试设备(ATE,Automatic Test Equipment)30取得,其方式是通过ATE 30的多个探针分别连接主机板20的各个信号测试点S0(1)、S0(2)、S0(3)…S0(n)及各个接地测试点G0(1)、G0(2)、G0(3)…G0(m),以测量各信号测试点S0(1)、S0(2)、S0(3)…S0(n)分别与一接地测试点G0(1)、G0(2)、G0(3)…G0(m)之间构成的测试回路的阻抗值。
本实施例,是以扩充座插接接口21的信号线S1(1)、S1(2)、S1(3)…S1(n)约有91个,而接地线G1(1)…G1(m)仅有33个,故使用约3条信号线共同与一条接地线连接构成一测试回路方式,涵盖所有的信号线与接地线的测试,进而避免使单条接地线连接端上的电流过大。
通过ATE 30测量各个测试回路的阻抗值,再由各测试回路的阻抗值,即可判断扩充座插接接口21的哪一条信号线、哪一个信号线的接脚、哪一条接地线、哪一个接地线的接脚有问题。
请参考图1、3所示,图3为本发明以三个测试点对应不同条件的测试阻抗值及实际测得的阻抗值及意义的对照图;在本图中以信号测试点S0(1)、S0(2)、S0(3)举例说明,其中,R01是信号点S0(1)在主机板20端的阻抗值;R02是信号点S0(2)在主机板20端的阻抗值;R03是信号点S0(3)在主机板端的阻抗值。请一并参考图1所示,扩充座插接接口21上三条信号线端S1(1)、S1(2)、S1(3),分别串接测试板10上的三个电阻R(1)、R(2)、R(3)(电阻值分别为R1、R2、R3)及共同电连接至其一条接地线G(1),并电连接至扩充座接接口21的接地线G1(1),且信号线S1(1)、S1(2)、S1(3)及接地线G1(1)分别电连接至主机板20的信号测试点S0(1)、S0(2)、S0(3)及接地测试点G0(1),构成三条测试回路。利用ATE 30的四支探针分别连接主机板20的信号测试点S0(1)、S0(2)、S0(3)与接地测试点G0(1),测试扩充座插接接口21的三条信号线S1(1)、S1(2)、S1(3)分别与一个接地线G1(1)构成的三条测试回路的阻抗值,可获得如图3所示的结果。若所述信号线S1(1)、S1(2)、S1(3),电阻R(1)、R(2)、R(3)与接地线G1(1)构成的三条测试回路无任何导接上的问题,则各测试回路被测得的阻抗值分别为R01//R1、R02//R2及R03//R3;若各测试回路被测得的阻抗值分别为R01、R02及R03,则表示各测试回路应有导接上的问题。
若仅测量信号线S1(1)、电阻R(1)及接地线G1(1)构成的测试回路的电阻值,可获得下列可能的数值:
(A)若该扩充座插接接口21的信号线S1(1)、信号线S1(1)的接脚、接地线G1(1)及接地线G1(1)的接脚均良好时,测到的阻抗值为R01及R1并联的值;
(B)若该扩充座插接接口21的信号线S1(1)的接脚空焊不良时,该测试回路是断开的状态,测到的阻抗值为信号测试点S01在主机板上的阻抗R01;
(C)若该扩充座插接接口21的接地线G1(1)的接脚空焊不良时,该测试回路是断开的状态,测到的阻抗值为信号测试点S01在主机板上的阻抗R01;
(D)若该扩充座插接接口21的信号线S1(1)与其它的信号线短路,例如,信号线S1(1)与信号线S1(2)短路,而该扩充座插接接口21的接地线G1(1)的接脚空焊良好时,测到的阻抗值为R01、R02与R1及R2并联的值;
(E)若该扩充座插接接口21的信号线S1(1)与该扩充座插接接口21的接地线G1(1)短路时,测到的阻抗值为0;
利用上述方式,可建立各测试回路的各种阻抗值变化表。下次测试时,将ATE 30测量各测试回路获得的阻抗值,与相对应已知的阻抗值变化表相比较,即可得知扩充座插接接口21的各信号线、各信号线连接端、各接地线及各接地线连接端导接上是否良好,或者各信号线及各接地线之间是否有短路的情况、各信号线连接端及各接地线连接端是否有冷焊的情况等各种损坏状况。
请参考图1、2所示。本发明主机板的扩充座插接接口的测试方法,是用以节省测试时间提升测试效率的,包括如下步骤:
(1)将一测试板10电连接至一主机板20的扩充座插接接口21,令该扩充座插接接口21的每一信号线S1(1)、S1(2)、S1(3)…S1(n)分别通过该测试板10上的一电阻R(1)、R(2)、R(3)…R(n)与该扩充座插接接口21的一接地线G1(1)…G1(m)构成一测试回路;
(2)使一自动测试设备(ATE)30的多支探针分别电连接该主机板20上的各信号测试点S0(1)、S0(2)、S0(3)…S0(n)及接地测试点G0(1)、G0(2)、G0(3)…G0(m);
(3)使该自动测试设备30测量得到每一测试回路的阻抗值;
(4)比对原本所测量得知的主机板20各测试点S0(1)、S0(2)、S0(3)…S0(n)的阻抗值,与测量该测试回路所得的阻抗值,而分析得知该扩充座插接接口21的质量状况。
其中该各测试回路的详细结构如前述本发明的测试装置中所揭示。也可如前述本发明的测试装置中所揭示的方式建立该各测试回路良好状态下的阻抗值表,作为与测量该测试回路所得的阻抗值的比较依据,而分析得知该扩充座插接接口21的质量状况。
本发明利用测试板使主机板的扩充座插接接口的各信号线与一接地线之间串接一电阻构成一测试回路,再利用ATE测量每一测试回路的阻抗值,再使该阻抗值与原本所测量得知的主机板各测试点的阻抗值、或预先建立的阻抗值表比对,即可得知该扩充座插接接口的质量状况。测试所需时间仅为2秒,较传统的测试所需300秒的时间节省298秒。因此本发明可简化测试流程大幅提高测试效率。另外,本发明使用的测试板结构简单制作费用便宜,且利用一般常用的ATE做为测量各测试回路的阻抗值的设备,不需如传统的测试方式,需购买特别的扩充座底座及扩充座功能测试模具,因此可降低购买测试设备的成本。
以上所述,仅为利用本发明技术内容的实施例,本领域技术人员利用本发明所做的修饰、变化,皆属本发明的保范围,而不限于实施例所揭示的。
Claims (8)
1.一种主机板的扩充座插接接口的测试装置,用于利用自动测试设备进行测试,包括:
一测试板,具有一导接端部、多条信号线及多条接地线;该导接端部具有多个端子分别电连接所述信号线及所述接地线;该每一信号线分别电连接至一该接地线;
其中,该导接端部与一主机板的扩充座插接接口相对应,当该导接端部与该扩充座插接接口电连接后,该扩充座插接接口的每一信号线分别通过与该测试板电连接的一信号线、一接地线及该扩充座插接接口的一接地线构成一测试回路。
2.如权利要求1所述的主机板的扩充座插接接口的测试装置,其中该测试板的各信号线及一接地线之间串接有一电阻。
3.如权利要求1或2所述的主机板的扩充座插接接口的测试装置,其中该测试板的信号线中至少有两条信号线共同电连接至一接地线。
4.如权利要求3所述的主机板的扩充座插接接口的测试装置,其中该扩充座插接接口的每一信号线分别电连接至该主机板上相对应的各信号测试点,且该扩充座插接接口的各接地线分别电连接至该主机板上相对应的各接地测试点。
5.一种主机板的扩充座插接接口的测试方法,用以节省测试时间提升测试效率,包括如下步骤:
(1)使一测试板电连接一主机板的扩充座插接接口,而使该扩充座插接接口的每一信号线与该扩充座插接接口的一接地线构成一测试回路;
(2)使一自动测试设备的多支探针分别电连接至该测试回路的两端的信号测试点及接地测试点;
(3)使该自动测试设备测量每一该测试回路的阻抗值;
(4)通过该阻抗值得知该扩充座插接接口的质量状况。
6.如权利要求5所述的主机板的扩充座插接接口的测试方法,其中该信号测试点及接地测试点在该主机板上分别电连接至该扩充座插接接口的信号线及接地线。
7.如权利要求6所述的主机板的扩充座插接接口的测试方法,其中该测试板,具有一导接端部、多条信号线及多条接地线;该导接端部具有多个端子分别电连接所述信号线及所述接地线;该每一信号线分别电连接至一该接地线;该导接端部与该主机板的扩充座插接接口相对应,当该导接端部与该扩充座插接接口电连接后,该扩充座插接接口的每一信号线分别通过与该测试板电的一信号线、一接地线及该扩充座插接接口的一接地线构成该测试回路。
8.如权利要求7所述的主机板的扩充座插接接口的测试方法,其中该测试板的各信号线及一接地线之间串接有一电阻。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2007101066006A CN101320345A (zh) | 2007-06-06 | 2007-06-06 | 主机板的扩充座插接接口的测试装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2007101066006A CN101320345A (zh) | 2007-06-06 | 2007-06-06 | 主机板的扩充座插接接口的测试装置及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101320345A true CN101320345A (zh) | 2008-12-10 |
Family
ID=40180407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101066006A Pending CN101320345A (zh) | 2007-06-06 | 2007-06-06 | 主机板的扩充座插接接口的测试装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101320345A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102269788A (zh) * | 2010-06-03 | 2011-12-07 | 英业达股份有限公司 | 主机装置及其插接状态检测方法 |
CN104656008A (zh) * | 2015-03-04 | 2015-05-27 | 上海华岭集成电路技术股份有限公司 | 信号实时补偿方法 |
-
2007
- 2007-06-06 CN CNA2007101066006A patent/CN101320345A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102269788A (zh) * | 2010-06-03 | 2011-12-07 | 英业达股份有限公司 | 主机装置及其插接状态检测方法 |
CN104656008A (zh) * | 2015-03-04 | 2015-05-27 | 上海华岭集成电路技术股份有限公司 | 信号实时补偿方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100487468C (zh) | 一种背板测试系统 | |
US8217674B2 (en) | Systems and methods to test integrated circuits | |
CN101458289A (zh) | 主机板线路检测装置 | |
CN101769986B (zh) | 测试装置及其测试方法 | |
US7304481B2 (en) | Apparatus for testing electric cables | |
CN103207366A (zh) | 测试系统及印刷电路板组件的测试方法 | |
CN101634962A (zh) | Pci接口测试卡 | |
CN101553741A (zh) | 用于自动半导体晶片测试的半自动多路转接系统 | |
US20150212186A1 (en) | Method of calibrating and operating testing system | |
CN101320345A (zh) | 主机板的扩充座插接接口的测试装置及方法 | |
CN102752623A (zh) | 信号测试装置 | |
CN208421123U (zh) | 一种高密度电气接插件装配短路测试装置 | |
JP5452965B2 (ja) | ポゴタワー電気チャネル自己検査式半導体試験システム | |
CN103116119A (zh) | 基于hm276层叠式电子产品的测试台及其测试方法 | |
CN206728028U (zh) | 测试座 | |
US11493549B2 (en) | System and method for performing loopback test on PCIe interface | |
US20150204962A1 (en) | Method of operating testing system | |
EP1710593A2 (en) | Process for the preparation and automatic performance of sequence of measurements and tests on an electrical installation | |
CN115588863A (zh) | 一种服务器功能测试的线缆连接装置 | |
JP2024507487A (ja) | 通信リンク動作特性テストシステム及びテスト方法 | |
CN101752013B (zh) | 测试装置 | |
CN115420918A (zh) | 一种多端子复杂线缆自动测试的装置及方法 | |
CN114487905A (zh) | 一种线缆连接线连接状态及精度的测试装置和测试方法 | |
US20090256582A1 (en) | Test circuit board | |
CN102253878B (zh) | Sas接口输出信号侦测装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Open date: 20081210 |