CN101267203B - 具有电压补偿机制的模拟缓冲器 - Google Patents

具有电压补偿机制的模拟缓冲器 Download PDF

Info

Publication number
CN101267203B
CN101267203B CN200810096235XA CN200810096235A CN101267203B CN 101267203 B CN101267203 B CN 101267203B CN 200810096235X A CN200810096235X A CN 200810096235XA CN 200810096235 A CN200810096235 A CN 200810096235A CN 101267203 B CN101267203 B CN 101267203B
Authority
CN
China
Prior art keywords
coupled
switch
transistor
electric capacity
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200810096235XA
Other languages
English (en)
Other versions
CN101267203A (zh
Inventor
陈忠君
白承丘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN200810096235XA priority Critical patent/CN101267203B/zh
Publication of CN101267203A publication Critical patent/CN101267203A/zh
Application granted granted Critical
Publication of CN101267203B publication Critical patent/CN101267203B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

一种可用于液晶显示装置的源极驱动电路的具有电压补偿机制的模拟缓冲器,此种模拟缓冲器包含参考电压产生器、多个电容、多个开关及多个晶体管。通过参考电压产生器所提供的参考电压,每一个电容可储存相对应导通晶体管的栅源极电压,用以执行栅源极电压补偿操作。每一个开关根据对应控制信号控制其导通截止状态,进而控制栅源极电压补偿操作。所以本发明模拟缓冲器具有补偿导通晶体管栅源极电压的功能,用以将输出电压相对于输入电压的误差降低至可容许的微小偏移量。此外,本发明能减少模拟缓冲器的功率损耗,提供更精准的输出电压,并使得模拟缓冲器的电路工作于更高速的信号电压处理。

Description

具有电压补偿机制的模拟缓冲器
技术领域
本发明涉及一种模拟缓冲器,尤其涉及一种具有电压补偿机制的模拟缓冲器。
背景技术
液晶显示装置(Liquid Crystal Display;LCD)是目前广泛使用的一种平面显示器,其具有外型轻薄、省电以及无辐射等特征。液晶显示装置的工作原理是利用改变液晶层两端的电压差来改变液晶层内的液晶分子的排列状态,以改变液晶层的透光性,再配合背光模块所提供的光源来显示影像。一般而言,液晶显示装置包含多个像素单元、多条数据线及源极驱动装置,源极驱动装置包含多个源极驱动电路。每一源极驱动电路耦合于相对应的数据线,用以对所输入的数字影像数据信号执行取样闩锁处理、位准移位处理、数字至模拟转换处理及模拟信号输出缓冲处理,并将所产生的模拟信号输出至对应数据线,进而执行像素单元的数据信号写入操作。
由上述可知,用以执行模拟信号输出缓冲处理的模拟缓冲器,就是源极驱动电路产生模拟输出信号以执行像素电压写入操作的关键性元件,所以若模拟缓冲器可以提供高驱动电流以执行快速精准的像素电压写入操作,则液晶显示装置就可产生高画质输出,因此模拟缓冲器的性能直接影响到液晶显示装置的显示品质。另一方面,由于每一源极驱动电路均要设置模拟缓冲器,即源极驱动装置要设置相当多的模拟缓冲器,所以若能在不降低模拟信号输出缓冲处理的性能前提下,简化模拟缓冲器的设计复杂度或简化其控制电路复杂度,则可大幅降低源极驱动装置所需的装置布局面积,如此不但可设计更轻薄的液晶显示装置,也可显著降低成本。
图1为用于液晶显示装置的传统模拟缓冲器的电路示意图。如图所示,模拟缓冲器100包含N沟道金属氧化物半导体晶体管111、P沟道金属氧化物半导体晶体管112、多个电容121-124、多个开关131-142、以及两个电流源181与182。模拟缓冲器100用以将输入电压Vin缓冲至输出电压Vout,进而执行像素电容Cpixel的像素电压写入操作。然而上述传统模拟缓冲器需要相当多的控制信号来控制开关元件的导通截止状态,电流源也需要额外的电流控制信号,所以传统模拟缓冲器的电路操作实质上需要复杂的控制电路以产生所需的复杂控制信号。因此,对于追求轻薄液晶显示装置的设计而言,传统模拟缓冲器无法满足需求。
发明内容
依据本发明的实施例,其公开一种具有电压补偿机制的模拟缓冲器,包含第一晶体管、第二晶体管、第一电容、第二电容、第一开关、第二开关、第三开关、第四开关、第五开关及第六开关。
第一晶体管包含漏极、源极及栅极,其中漏极用以接收第一供应电压,输出电压经由第一晶体管的源极而输出。第二晶体管包含漏极、源极及栅极,其中漏极用以接收第二供应电压,源极耦合于第一晶体管的源极。第一电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第二电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第一开关包含第一端及第二端,其中第一端耦合于第一电容的第二端,第一开关的第二端耦合于第一晶体管的源极。第二开关包含第一端及第二端,其中第一端耦合于第二电容的第二端,第二开关的第二端耦合于第二晶体管的源极。第三开关包含第一端及第二端,其中第一端用以接收第一参考电压,第二端耦合于第一电容的第一端。第四开关包含第一端及第二端,其中第一端用以接收第二参考电压,第二端耦合于第二电容的第一端。第五开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第一电容的第二端。第六开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第二电容的第二端。此模拟缓冲器根据第一参考电压及第二参考电压以执行输出电压的电压补偿。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,该正极端用以输出该第一参考电压;以及第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
上述模拟缓冲器中,该第一晶体管可为N沟道金属氧化物半导体晶体管,该第二晶体管可为P沟道金属氧化物半导体晶体管。
依据本发明的实施例,其公开一种具有电压补偿机制的模拟缓冲器,包含:第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;第一电容,包含第一端及第二端;第二电容,包含第一端及第二端;第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第一开关的第二端耦合于该第一晶体管的源极;第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,第二开关的第二端耦合于该第二晶体管的源极;第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;第七开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;第八开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;第九开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端,该第二端耦合于该第一晶体管的栅极;以及第十开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端,该第二端耦合于该第二晶体管的栅极;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关及该第六开关的导通截止状态受控于第二控制信号,该第九开关及该第十开关的导通截止状态受控于第一使能控制信号,该第七开关及该第八开关的导通截止状态受控于第二使能控制信号。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含第一晶体管、第二晶体管、第一电容、第二电容、第一开关、第二开关、第三开关、第四开关、第五开关、第六开关、第三电容、第四电容、第七开关、第八开关、第九开关及第十开关。
第一晶体管包含漏极、源极及栅极,其中漏极用以接收第一供应电压,输出电压经由第一晶体管的源极而输出。第二晶体管包含漏极、源极及栅极,其中漏极用以接收第二供应电压,源极耦合于第一晶体管的源极。第一电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第二电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第一开关包含第一端及第二端,其中第一端耦合于第一电容的第二端,第一开关的第二端耦合于第一晶体管的源极。第二开关包含第一端及第二端,其中第一端耦合于第二电容的第二端,第二开关的第二端耦合于第二晶体管的源极。第三开关包含第一端及第二端,其中第一端用以接收第一参考电压,第二端耦合于第一电容的第一端。第四开关包含第一端及第二端,其中第一端用以接收第二参考电压,第二端耦合于第二电容的第一端。第五开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第一电容的第二端。第六开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第二电容的第二端。第三电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第四电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第七开关包含第一端及第二端,其中第一端耦合于第五开关的第一端,第二端耦合于第三电容的第二端。第八开关包含第一端及第二端,其中第一端耦合于第六开关的第一端,第二端耦合于第四电容的第二端。第九开关包含第一端及第二端,其中第一端耦合于第三电容的第二端,第九开关的第二端耦合于第一晶体管的源极。第十开关包含第一端及第二端,其中第一端耦合于第四电容的第二端,第十开关的第二端耦合于第二晶体管的源极。此模拟缓冲器根据第一参考电压及第二参考电压以执行输出电压的电压补偿。依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电容、第二电容、第一开关、第二开关、第三开关、第四开关、第五开关、第六开关、第七开关、第八开关、第九开关及第十开关。
第一晶体管包含漏极、源极及栅极,其中漏极用以接收第一供应电压,输出电压经由第一晶体管的源极而输出。第二晶体管包含漏极、源极及栅极,其中漏极用以接收第二供应电压,源极耦合于第一晶体管的源极。第一电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第二电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第一开关包含第一端及第二端,其中第一端耦合于第一电容的第二端,第一开关的第二端耦合于第一晶体管的源极。第二开关包含第一端及第二端,其中第一端耦合于第二电容的第二端,第二开关的第二端耦合于第二晶体管的源极。第三开关包含第一端及第二端,其中第一端用以接收第一参考电压,第二端耦合于第一电容的第一端。第四开关包含第一端及第二端,其中第一端用以接收第二参考电压,第二端耦合于第二电容的第一端。第五开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第一电容的第二端。第六开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第二电容的第二端。第三晶体管包含漏极、源极及栅极,其中漏极用以接收第三供应电压,源极耦合于第一晶体管的源极。第四晶体管包含漏极、源极及栅极,其中漏极用以接收第四供应电压,源极耦合于第二晶体管的源极。第七开关包含第一端及第二端,其中第一端耦合于第三晶体管的栅极,第二端耦合于第三晶体管的源极。第八开关包含第一端及第二端,其中第一端耦合于第四晶体管的栅极,第二端耦合于第四晶体管的源极。第九开关包含第一端及第二端,其中第一端耦合于第一晶体管的栅极,第二端耦合于第三晶体管的栅极。第十开关包含第一端及第二端,其中第一端耦合于第二晶体管的栅极,第二端耦合于第四晶体管的栅极。此模拟缓冲器根据第一参考电压及第二参考电压以执行输出电压的电压补偿。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,该正极端用以输出该第一参考电压;以及第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,第二补偿二极管的负极端耦合于该第二电流源的第二端,该负极端用以输出该第二参考电压。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
上述模拟缓冲器中,该第一晶体管可为N沟道金属氧化物半导体晶体管,该第二晶体管可为P沟道金属氧化物半导体晶体管。
上述模拟缓冲器还可包含:第十一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,该第二端耦合于该第二电容的第二端;其中该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、该第九开关及该第十开关的导通截止状态受控于第二控制信号,该第七开关、该第八开关及该第十一开关的导通截止状态受控于第三控制信号。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,还包含:第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;第一电容,包含第一端及第二端;第二电容,包含第一端及第二端;第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第一开关的第二端耦合于该第一晶体管的源极;第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,第二开关的第二端耦合于该第二晶体管的源极;第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;第三电容,包含第一端及第二端;第四电容,包含第一端及第二端;第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,第九开关的第二端耦合于该第一晶体管的源极;第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,第十开关的第二端耦合于该第二晶体管的源极;第十一开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;第十二开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;第十三开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端以及第三电容的第一端,该第二端耦合于该第一晶体管的栅极;以及第十四开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端以及第四电容的第一端,该第二端耦合于该第二晶体管的栅极;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、该第九开关及该第十开关的导通截止状态受控于第二控制信号,该第七开关及该第八开关的导通截止状态受控于第三控制信号,该第十三开关及该第十四开关的导通截止状态受控于第一使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第二使能控制信号。
上述模拟缓冲器还可包含:第十五开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,该第二端耦合于该第二电容的第二端;其中该第十五开关的导通截止状态受控于该第三控制信号。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含:第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;第一电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;第二电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,该第二端耦合于该第一晶体管的源极;第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,该第二端耦合于该第二晶体管的源极;第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;第七开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;第八开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;第九开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;以及第十开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,用以输出该第一参考电压;以及第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,该负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
上述模拟缓冲器中,该第一晶体管及该第三晶体管可为N沟道金属氧化物半导体晶体管,该第二晶体管及该第四晶体管可为P沟道金属氧化物半导体晶体管。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含:第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;第一电容,包含第一端及第二端;第二电容,包含第一端及第二端;第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第一开关的第二端耦合于该第一晶体管的源极;第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,第二开关的第二端耦合于该第二晶体管的源极;第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;第七开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;第八开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;第九开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;第十开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;第十一开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;第十二开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;第十三开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端,该第二端耦合于该第一晶体管的栅极;以及第十四开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端,该第二端耦合于该第二晶体管的栅极;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关及该第六开关的导通截止状态受控于第二控制信号,该第十三开关及该第十四开关的导通截止状态受控于第一使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第二使能控制信号,该第九开关及该第十开关的导通截止状态受控于第三使能控制信号,该第七开关及该第八开关的导通截止状态受控于第四使能控制信号。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电容、第二电容、第一开关、第二开关、第三开关、第四开关、第五开关、第六开关、第三电容、第四电容、第七开关、第八开关、第九开关、第十开关、第十一开关、第十二开关、第十三开关及第十四开关。
第一晶体管包含漏极、源极及栅极,其中漏极用以接收第一供应电压,输出电压经由第一晶体管的源极而输出。第二晶体管包含漏极、源极及栅极,其中漏极用以接收第二供应电压,源极耦合于第一晶体管的源极。第一电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第二电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第一开关包含第一端及第二端,其中第一端耦合于第一电容的第二端,第一开关的第二端耦合于第一晶体管的源极。第二开关包含第一端及第二端,其中第一端耦合于第二电容的第二端,第二开关的第二端耦合于第二晶体管的源极。第三开关包含第一端及第二端,其中第一端用以接收第一参考电压,第二端耦合于第一电容的第一端。第四开关包含第一端及第二端,其中第一端用以接收第二参考电压,第二端耦合于第二电容的第一端。第五开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第一电容的第二端。第六开关包含第一端及第二端,其中第一端用以接收输入电压,第二端耦合于第二电容的第二端。第三电容包含第一端及第二端,其中第一端耦合于第一晶体管的栅极。第四电容包含第一端及第二端,其中第一端耦合于第二晶体管的栅极。第七开关包含第一端及第二端,其中第一端耦合于第五开关的第一端,第二端耦合于第三电容的第二端。第八开关包含第一端及第二端,其中第一端耦合于第六开关的第一端,第二端耦合于第四电容的第二端。第九开关包含第一端及第二端,其中第一端耦合于第三电容的第二端,第九开关的第二端耦合于第一晶体管的源极。第十开关包含第一端及第二端,其中第一端耦合于第四电容的第二端,第十开关的第二端耦合于第二晶体管的源极。第三晶体管包含漏极、源极及栅极,其中漏极用以接收第三供应电压,源极耦合于第一晶体管的源极。第四晶体管包含漏极、源极及栅极,其中漏极用以接收第四供应电压,源极耦合于第二晶体管的源极。第十一开关,包含第一端及第二端,其中第一端耦合于第三晶体管的栅极,第二端耦合于第三晶体管的源极。第十二开关,包含第一端及第二端,其中第一端耦合于第四晶体管的栅极,第二端耦合于第四晶体管的源极。第十三开关包含第一端及第二端,其中第一端耦合于第一晶体管的栅极,第二端耦合于第三晶体管的栅极。第十四开关包含第一端及第二端,其中第一端耦合于第二晶体管的栅极,第二端耦合于第四晶体管的栅极。此模拟缓冲器根据第一参考电压及第二参考电压以执行输出电压的电压补偿。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,用以输出该第一参考电压;以及第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
上述模拟缓冲器还可包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
上述模拟缓冲器中,该第一晶体管及该第三晶体管可为N沟道金属氧化物半导体晶体管,该第二晶体管及该第四晶体管可为P沟道金属氧化物半导体晶体管。
上述模拟缓冲器还可包含:第十五开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第十五开关的第二端耦合于该第二电容的第二端;其中该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、第九开关及第十开关的导通截止状态受控于第二控制信号,第七开关、第八开关及第十五开关的导通截止状态受控于第三控制信号,该第十三开关及该第十四开关的导通截止状态受控于第三使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第四使能控制信号。
依据本发明的实施例,还公开一种具有电压补偿机制的模拟缓冲器,包含:第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;第一电容,包含第一端及第二端;第二电容,包含第一端及第二端;第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第一开关的第二端耦合于该第一晶体管的源极;第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,第二开关的第二端耦合于该第二晶体管的源极;第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;第三电容,包含第一端及第二端;第四电容,包含第一端及第二端;第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,第九开关的第二端耦合于该第一晶体管的源极;第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,第十开关的第二端耦合于该第二晶体管的源极;第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;第十一开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;第十二开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;第十三开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;第十四开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;第十五开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;第十六开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;第十七开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端以及第三电容的第一端,该第二端耦合于该第一晶体管的栅极;以及第十八开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端以及第四电容的第一端,该第二端耦合于该第二晶体管的栅极;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、第九开关及第十开关的导通截止状态受控于第二控制信号,第七开关及第八开关的导通截止状态受控于第三控制信号,该第十七开关及该第十八开关的导通截止状态受控于第一使能控制信号,该第十五开关及该第十六开关的导通截止状态受控于第二使能控制信号,该第十三开关及该第十四开关的导通截止状态受控于第三使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第四使能控制信号。上述模拟缓冲器还可包含:第十九开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,第十九开关的第二端耦合于该第二电容的第二端;其中该第十九开关的导通截止状态受控于该第三控制信号。
本发明能够减少模拟缓冲器的功率损耗,提供更精准的输出电压,并使得模拟缓冲器的电路工作于更高速的信号电压处理。
附图说明
图1为用于液晶显示装置的传统模拟缓冲器的电路示意图。
图2为本发明第一实施例的具有电压补偿机制的模拟缓冲器电路示意图。
图3显示参考电压产生器的第一实施例电路示意图。
图4显示参考电压产生器的第二实施例电路示意图。
图5为图2的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。
图6为本发明第二实施例的具有电压补偿机制的模拟缓冲器电路示意图。
图7为图6的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。
图8为本发明第三实施例的具有电压补偿机制的模拟缓冲器电路示意图。
图9为图8的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。
图10为本发明第四实施例的具有电压补偿机制的模拟缓冲器电路示意图。
图11为图10的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。
其中,附图标记说明如下:
100、200、500、600、700                 模拟缓冲器
111                                     N沟道金属氧化物半导体晶体管
112                                     P沟道金属氧化物半导体晶体管
121-124                                 电容
131-142                                 开关
181、182                                电流源
211、431、511、611、711                 第一晶体管
212、432、512、612、712                 第二晶体管
221、521、621、721                      第一电容
222、522、622、722                      第二电容
231、531、631、731                      第一开关
232、532、632、732                      第二开关
233、533、633、733                      第三开关
234、534、634、734                      第四开关
235、535、635、735                      第五开关
236、536、636、736                      第六开关
237、537、637、737                      第七开关
238、538、638、738                      第八开关
239、539、639、739                      第九开关
240、540、640、740                            第十开关
290、300、400、590、690、790                  参考电压产生器
311、411                                      第一电流源
312、412                                      第二电流源
331                                           第一补偿二极管
332                                           第二补偿二极管
523、723                                      第三电容
524、724                                      第四电容
541、641、741                                 第十一开关
542、642、742                                 第十二开关
543、643、743                                 第十三开关
544、644、744                                 第十四开关
545、745                                      第十五开关
746                                           第十六开关
747                                           第十七开关
748                                           第十八开关
749                                           第十九开关
Ea                                            第一使能控制信号
Eab                                           第二使能控制信号
I1、I2                                        电流
P1                                            第一控制信号
P2                                            第二控制信号
P3                                            第三控制信号
Q1                                            第三使能控制信号
Q1b                                           第四使能控制信号
T10、T11、T12、T13、T20、T21、T22、T23        时间
V0、V1、V2                                    电压
ΔV0、ΔV1、ΔV2、ΔV02、ΔV11、ΔV12、ΔV21、误差电压
ΔV22
Vb1                                           第一参考电压
Vb2         第二参考电压
Vdd1        第一供应电压
Vdd2        第三供应电压
Vdd3        第五供应电压
Vin         输入电压
Vout        输出电压
Vss1        第二供应电压
Vss2        第四供应电压
Vss3        第六供应电压
具体实施方式
为让本发明更显而易懂,下文依本发明的具有电压补偿机制的模拟缓冲器,特举实施例配合附图作详细说明,但所提供的实施例并不用以限制本发明所涵盖的范围。
图2为本发明第一实施例的具有电压补偿机制的模拟缓冲器电路示意图。如图2所示,模拟缓冲器200包含第一晶体管211、第二晶体管212、第一电容221、第二电容222、第一开关231、第二开关232、第三开关233、第四开关234、第五开关235、第六开关236、第七开关237、第八开关238、第九开关239、第十开关240、及参考电压产生器290。参考电压产生器290由第三供应电压Vdd2及第四供应电压Vss2供应电源,用以产生第一参考电压Vb1及第二参考电压Vb2。
第一晶体管211包含漏极、源极及栅极,其中漏极用以接收第一供应电压Vdd1,输出电压Vout经由第一晶体管211的源极而输出。第二晶体管212包含漏极、源极及栅极,其中漏极用以接收第二供应电压Vss1,源极耦合于第一晶体管211的源极。第一晶体管211可为N沟道金属氧化物半导体晶体管(N-channel Metal-Oxide-Semiconductor Transistor),第二晶体管212可为P沟道金属氧化物半导体晶体管(P-channel MOS Transistor)。在模拟缓冲器200的电路工作中,第一晶体管211及第二晶体管212操作于共集极组态(Common-drain Configuration)的AB类源极跟随模式,用以降低功率损耗。
第七开关237包含第一端及第二端,分别耦合于第一晶体管211的栅极及源极。第八开关238包含第一端及第二端,分别耦合于第二晶体管的栅极及源极。第九开关239包含第一端及第二端,其中第二端耦合于第一晶体管211的栅极,第十开关240包含第一端及第二端,其中第二端耦合于第二晶体管212的栅极。第三开关233包含第一端及第二端,其中第一端耦合于参考电压产生器290以接收第一参考电压Vb1,第二端耦合于第九开关239的第一端。第四开关234包含第一端及第二端,其中第一端耦合于参考电压产生器290以接收第二参考电压Vb2,第二端耦合于第十开关240的第一端。
第一电容221包含第一端及第二端,其中第一端耦合于第三开关233的第二端。第二电容222包含第一端及第二端,其中第一端耦合于第四开关234的第二端。第五开关235包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第一电容221的第二端。第六开关236包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第二电容222的第二端。第一开关231包含第一端及第二端,其中第一端耦合于第一电容221的第二端,第二端耦合于第一晶体管211的源极。第二开关232包含第一端及第二端,其中第一端耦合于第二电容222的第二端,第二端耦合于第二晶体管212的源极。
在一个实施例中,图2的参考电压产生器290的内部电路结构为图3所示的参考电压产生器300。请参考图3,图3为显示参考电压产生器的第一实施例电路示意图。如图3所示,参考电压产生器300包含第一电流源311、第二电流源312、第一补偿二极管331、及第二补偿二极管332。第一电流源311包含第一端及第二端,其中第一端用以接收第三供应电压Vdd2,第二端用以提供电流I1。第二电流源312包含第一端及第二端,其中第一端用以接收第四供应电源Vss2,第二端用以提供电流I2。第一补偿二极管331包含正极端及负极端,其中正极端耦合于第一电流源311的第二端。第二补偿二极管332包含正极端及负极端,其中正极端耦合于第一补偿二极管331的负极端,负极端耦合于第二电流源312的第二端。第一参考电压Vb1经由第一补偿二极管331的正极端而输出,第二参考电压Vb2经由第二补偿二极管332的负极端而输出。
在另一实施例中,图2的参考电压产生器290的内部电路结构为图4所示的参考电压产生器400。请参考图4,图4为显示参考电压产生器的第二实施例电路示意图。如图4所示,参考电压产生器400包含第一电流源411、第二电流源412、第一晶体管431、及第二晶体管432。第一电流源411包含第一端及第二端,其中第一端用以接收第三供应电压Vdd2,第二端用以提供电流I1。第二电流源412包含第一端及第二端,其中第一端用以接收第四供应电源Vss2,第二端用以提供电流I2。第一晶体管431包含漏极、源极及栅极,其中漏极耦合于第一电流源411的第二端,栅极耦合于漏极。第二晶体管432包含漏极、源极及栅极,其中漏极耦合于第二电流源412的第二端,栅极耦合于漏极,源极耦合于第一晶体管431的源极。第一参考电压Vb1经由第一晶体管431的漏极而输出,第二参考电压Vb2经由第二晶体管432的漏极而输出。第一晶体管431可为N沟道金属氧化物半导体晶体管,第二晶体管432可为P沟道金属氧化物半导体晶体管。
图5为图2的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。在图5中,由上往下的信号分别为输入电压Vin、第一控制信号P1、第二控制信号P2、第一使能控制信号Ea、第二使能控制信号Eab及输出电压Vout。第一控制信号P1用以控制第一开关231至第四开关234的导通截止状态。第二控制信号P2用以控制第五开关235及第六开关236的导通截止状态。第一使能控制信号Ea用以控制第九开关239及第十开关240的导通截止状态。第二使能控制信号Eab用以控制第七开关237及第八开关238的导通截止状态。在以下有关工作信号时序图的叙述中,使能的高电平控制信号用以切换对应开关至导通短路状态,禁能的低电平控制信号用以切换对应开关至截止开路状态。模拟缓冲器200的工作原理说明如下。
在时间T10内,第一控制信号P1及第一使能控制信号Ea为使能的高电平控制信号,且第二控制信号P2及第二使能控制信号Eab为禁能的低电平控制信号,输出电压Vout从前阶段的电压V0±ΔV0调整为预设启始电压Vpreset,同时第一电容221的电容电压被充电至第一晶体管211导通时的栅源极电压,而第二电容222的电容电压则被充电至第二晶体管212导通时的栅源极电压。在时间T11内,第二控制信号P2及第一使能控制信号Ea为使能的高电平控制信号,且第一控制信号P1及第二使能控制信号Eab为禁能的低电平控制信号,此时输入电压Vin的电压V1配合第一电容221及第二电容222的电容电压,将输出电压Vout从预设启始电压Vpreset调整为电压V1±ΔV1,由于第一晶体管211及第二晶体管212导通时的栅源极电压已被第一电容221及第二电容222的电容电压所补偿,所以可将正负误差ΔV1降低至可容许的微小偏移范围内。在时间T12内,第二使能控制信号Eab为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2及第一使能控制信号Ea为禁能的低电平控制信号,此时第一晶体管211及第二晶体管212均在截止状态,一方面使输出电压Vout保持在电压V1±ΔV1,另一方面可节省因第一晶体管211及第二晶体管212导通所导致的功率消耗。
在时间T20内,第一控制信号P1及第一使能控制信号Ea为使能的高电平控制信号,且第二控制信号P2及第二使能控制信号Eab为禁能的低电平控制信号,输出电压Vout又被调整为预设启始电压Vpreset,同时第一电容221及第二电容222的电容电压分别被充电至第一晶体管211及第二晶体管212导通时的栅源极电压。在时间T21内,第二控制信号P2及第一使能控制信号Ea为使能的高电平控制信号,且第一控制信号P1及第二使能控制信号Eab为禁能的低电平控制信号,此时输入电压Vin的电压V2配合第一电容221及第二电容222的电容电压,将输出电压Vout从预设启始电压Vpreset调整为电压V2±ΔV2,同理由于第一晶体管211及第二晶体管212导通时的栅源极电压已被第一电容221及第二电容222的电容电压所补偿,所以可将正负误差ΔV2降低至可容许的微小偏移范围内。在时间T22内,第二使能控制信号Eab为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2及第一使能控制信号Ea为禁能的低电平控制信号,此时第一晶体管211及第二晶体管212均在截止状态,一方面使输出电压Vout保持在电压V2±ΔV2,另一方面可节省因第一晶体管211及第二晶体管212导通所导致的功率消耗。
由上述可知,第七开关237至第十开关240的元件工作性能,在控制第一晶体管211及第二晶体管212的导通截止状态以节省功率消耗,所以如果模拟缓冲器200的设计重点不在节省功率消耗,则在另一实施例中,可省略第七开关237至第十开关240以节省成本,即在模拟缓冲器200的设计中,将第七开关237及第八开关238取代为开路,及将第九开关239及第十开关240取代为短路,以下其余实施例同理类推。请注意,虽然本文所述控制信号均以高电平电压为使能信号,且低电平电压为禁能信号,但在另一实施例中,可以低电平电压为使能信号,且高电平电压为禁能信号,但模拟缓冲器仍具有相同的工作性能。
图6为本发明第二实施例的具有电压补偿机制的模拟缓冲器电路示意图。如图6所示,模拟缓冲器500包含第一晶体管511、第二晶体管512、第一电容521、第二电容522、第三电容523、第四电容524、第一开关531、第二开关532、第三开关533、第四开关534、第五开关535、第六开关536、第七开关537、第八开关538、第九开关539、第十开关540、第十一开关541、第十二开关542、第十三开关543、第十四开关544、第十五开关545、及参考电压产生器590。参考电压产生器590由第三供应电压Vdd2及第四供应电压Vss2供应电源,用以产生第一参考电压Vb1及第二参考电压Vb2。
第一晶体管511包含漏极、源极及栅极,其中漏极用以接收第一供应电压Vdd1,输出电压Vout经由第一晶体管511的源极而输出。第二晶体管512包含漏极、源极及栅极,其中漏极用以接收第二供应电压Vss1,源极耦合于第一晶体管511的源极。第一晶体管511可为N沟道金属氧化物半导体晶体管,第二晶体管512可为P沟道金属氧化物半导体晶体管。在模拟缓冲器500的电路工作中,第一晶体管511及第二晶体管512操作于共集极组态的AB类源极跟随模式,用以降低功率损耗。
第十一开关541包含第一端及第二端,分别耦合于第一晶体管511的栅极及源极。第十二开关542包含第一端及第二端,分别耦合于第二晶体管512的栅极及源极。第十三开关543包含第一端及第二端,其中第二端耦合于第一晶体管511的栅极。第十四开关544包含第一端及第二端,其中第二端耦合于第二晶体管512的栅极。第三电容523包含第一端及第二端,其中第一端耦合于第十三开关543的第一端。第四电容524包含第一端及第二端,其中第一端耦合于第十四开关544的第一端。第九开关539包含第一端及第二端,其中第一端耦合于第三电容523的第二端,第二端耦合于第一晶体管511的源极。第十开关540包含第一端及第二端,其中第一端耦合于第四电容524的第二端,第二端耦合于第二晶体管512的源极。
第七开关537包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第三电容523的第二端,第八开关538包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第四电容524的第二端。第三开关533包含第一端及第二端,其中第一端耦合于参考电压产生器590以接收第一参考电压Vb1,第二端耦合于第十三开关543的第一端。第四开关534包含第一端及第二端,其中第一端耦合于参考电压产生器590以接收第二参考电压Vb2,第二端耦合于第十四开关544的第一端。
第一电容521包含第一端及第二端,其中第一端耦合于第三开关533的第二端。第二电容522包含第一端及第二端,其中第一端耦合于第四开关534的第二端。第五开关535包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第一电容521的第二端。第六开关536包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第二电容522的第二端。第一开关531包含第一端及第二端,其中第一端耦合于第一电容521的第二端,第二端耦合于第一晶体管511的源极。第二开关532包含第一端及第二端,其中第一端耦合于第二电容522的第二端,第二端耦合于第二晶体管512的源极。第十五开关545包含第一端及第二端,其中第一端耦合于第一电容521的第二端,第二端耦合于第二电容522的第二端。
在一个实施例中,图6的参考电压产生器590的内部电路结构为图3所示的参考电压产生器300。在另一实施例中,图6的参考电压产生器590的内部电路结构为图4所示的参考电压产生器400。
图7为图6的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。在图7中,由上往下的信号分别为输入电压Vin、第一控制信号P1、第二控制信号P2、第三控制信号P3、第一使能控制信号Ea、第二使能控制信号Eab及输出电压Vout。第一控制信号P1用以控制第一开关531至第四开关534的导通截止状态。第二控制信号P2用以控制第五开关535、第六开关536、第九开关539及第十开关540的导通截止状态。第三控制信号P3用以控制第七开关537、第八开关538及第十五开关545的导通截止状态。第一使能控制信号Ea用以控制第十三开关543及第十四开关544的导通截止状态。第二使能控制信号Eab用以控制第十一开关541及第十二开关542的导通截止状态。模拟缓冲器500的工作原理说明如下。
在时间T10内,第一控制信号P1及第一使能控制信号Ea为使能的高电平控制信号,且第二控制信号P2、第三控制信号P3及第二使能控制信号Eab为禁能的低电平控制信号,输出电压Vout从前阶段的电压V0±ΔV02调整为预设启始电压Vpreset,同时第一电容521及第二电容522的电容电压分别被充电至第一晶体管511及第二晶体管512导通时的第一栅源极电压及第二栅源极电压。在时间T11内,第二控制信号P2及第一使能控制信号Ea为使能的高电平控制信号,且第一控制信号P1、第三控制信号P3及第二使能控制信号Eab为禁能的低电平控制信号,此时输入电压Vin的电压V1配合第一电容521及第二电容522的电容电压,将输出电压Vout从预设启始电压Vpreset调整为电压V1±ΔV11,由于此时第一晶体管511及第二晶体管512导通时的第三栅源极电压及第四栅源极电压已被第一电容521及第二电容522的电容电压(第一栅源极电压及第二栅源极电压)所补偿,所以可将正负误差电压降低至ΔV11,但第三栅源极电压及第四栅源极电压并没有完全被补偿,所以利用第三电容523及第四电容524充电至第三栅源极电压及第四栅源极电压以作后续补偿。在时间T12内,第三控制信号P3及第一使能控制信号Ea为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2及第二使能控制信号Eab为禁能的低电平控制信号,此时第十五开关545在导通短路状态,使第三电容523及第四电容524的电容电压可保持在第三栅源极电压及第四栅源极电压以作精确的电压补偿,因此输入电压Vin的电压V1就配合第三电容523及第四电容524的电容电压,将输出电压Vout从电压V1±ΔV11调整为电压V1±ΔV12,即利用第三电容523及第四电容524的第三栅源极电压及第四栅源极电压作进一步的栅源极电压补偿,将正负误差电压从ΔV11降低至ΔV12,用以提供更精准的输出电压Vout。
在时间T13内,第二使能控制信号Eab为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2、第三控制信号P3及第一使能控制信号Ea为禁能的低电平控制信号,此时第一晶体管511及第二晶体管512均在截止状态,一方面使输出电压Vout保持在电压V1±ΔV12,另一方面可节省因第一晶体管511及第二晶体管512导通所导致的功率消耗。模拟缓冲器500在时间T20至时间T23的电路工作状况类同于上述有关时间T10至时间T13的电路工作状况,所以不再赘述。
图8为本发明第三实施例的具有电压补偿机制的模拟缓冲器电路示意图。如图8所示,模拟缓冲器600包含第一晶体管611、第二晶体管612、第三晶体管613、第四晶体管614、第一电容621、第二电容622、第一开关631、第二开关632、第三开关633、第四开关634、第五开关635、第六开关636、第七开关637、第八开关638、第九开关639、第十开关640、第十一开关641、第十二开关642、第十三开关643、第十四开关644、及参考电压产生器690。参考电压产生器690由第三供应电压Vdd2及第四供应电压Vss2供应电源,用以产生第一参考电压Vb1及第二参考电压Vb2。
第一晶体管611包含漏极、源极及栅极,其中漏极用以接收第一供应电压Vdd1,输出电压Vout经由第一晶体管611的源极而输出。第二晶体管612包含漏极、源极及栅极,其中漏极用以接收第二供应电压Vss1,源极耦合于第一晶体管611的源极。第三晶体管613包含漏极、源极及栅极,其中漏极用以接收第五供应电压Vdd3,源极耦合于第一晶体管611的源极。第四晶体管614包含漏极、源极及栅极,其中漏极用以接收第六供应电压Vss3,源极耦合于第二晶体管612的源极。在一电路工作实施例中,第五供应电压Vdd3大于第一供应电压Vdd1,而第六供应电压Vss3则小于第二供应电压Vss1,用以在利用第三晶体管613及第四晶体管614辅助电容电压充电操作时,提供更快速的电压调整性能。第一晶体管611及第三晶体管613可为N沟道金属氧化物半导体晶体管,第二晶体管612及第四晶体管614可为P沟道金属氧化物半导体晶体管。在模拟缓冲器600的电路工作中,第一晶体管611、第二晶体管612、第三晶体管613及第四晶体管614操作于共集极组态的AB类源极跟随模式,用以降低功率损耗。
第七开关637包含第一端及第二端,分别耦合于第三晶体管613的栅极及源极。第八开关638包含第一端及第二端,分别耦合于第四晶体管614的栅极及源极。第九开关639包含第一端及第二端,分别耦合于第一晶体管611的栅极及第三晶体管613的栅极。第十开关640包含第一端及第二端,分别耦合于第二晶体管612的栅极及第四晶体管614的栅极。第十一开关641包含第一端及第二端,分别耦合于第一晶体管611的栅极及源极。第十二开关642包含第一端及第二端,分别耦合于第二晶体管612的栅极及源极。
第十三开关643包含第一端及第二端,其中第二端耦合于第一晶体管611的栅极。第十四开关644包含第一端及第二端,其中第二端耦合于第二晶体管612的栅极。第三开关633包含第一端及第二端,其中第一端耦于参考电压产生器690以接收第一参考电压Vb1,第二端耦合于第十三开关643的第一端。第四开关634包含第一端及第二端,其中第一端耦合于参考电压产生器690以接收第二参考电压Vb2,第二端耦合于第十四开关644的第一端。
第一电容621包含第一端及第二端,其中第一端耦合于第三开关633的第二端。第二电容622包含第一端及第二端,其中第一端耦合于第四开关634的第二端。第五开关635包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第一电容621的第二端。第六开关636包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第二电容622的第二端。第一开关631包含第一端及第二端,其中第一端耦合于第一电容621的第二端,第二端耦合于第一晶体管611的源极。第二开关632包含第一端及第二端,其中第一端耦合于第二电容622的第二端,第二端耦合于第二晶体管612的源极。
在一个实施例中,图8的参考电压产生器690的内部电路结构为图3所示的参考电压产生器300。在另一实施例中,图8的参考电压产生器690的内部电路结构为图4所示的参考电压产生器400。
图9为图8的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。在图9中,由上往下的信号分别为输入电压Vin、第一控制信号P1、第二控制信号P2、第一使能控制信号Ea、第二使能控制信号Eab、第三使能控制信号Q1、第四使能控制信号Q1b及输出电压Vout。第一控制信号P1用以控制第一开关631至第四开关634的导通截止状态。第二控制信号P2用以控制第五开关635及第六开关636的导通截止状态。第一使能控制信号Ea用以控制第十三开关643及第十四开关644的导通截止状态。第二使能控制信号Eab用以控制第十一开关641及第十二开关642的导通截止状态。第三使能控制信号Q1用以控制第九开关639及第十开关640的导通截止状态。第四使能控制信号Q1b用以控制第七开关637及第八开关638的导通截止状态。模拟缓冲器600的工作原理说明如下。
在时间T10内,第一控制信号P1、第一使能控制信号Ea及第三使能控制信号Q1为使能的高电平控制信号,且第二控制信号P2、第二使能控制信号Eab及第四使能控制信号Q1b为禁能的低电平控制信号,输出电压Vout从前阶段的电压V0±ΔV0调整为预设启始电压Vpreset,同时第一电容621的电容电压被充电至第一晶体管611及第三晶体管613导通时的栅源极电压,而第二电容622的电容电压则被充电至第二晶体管612及第四晶体管614导通时的栅源极电压。因为电容电压调整及充电路径可经由第一晶体管611至第四晶体管614执行,所以可快速完成,即可大幅缩短时间T10以使电路工作于更高速的信号电压处理。
在时间T11内,第二控制信号P2、第一使能控制信号Ea及第四使能控制信号Q1b为使能的高电平控制信号,且第一控制信号P1、第二使能控制信号Eab及第三使能控制信号Q1为禁能的低电平控制信号,此时输入电压Vin的电压V1配合第一电容621及第二电容622的电容电压,将输出电压Vout从预设启始电压Vpreset调整为电压V1±ΔV1,由于第一晶体管611至第四晶体管614导通时的栅源极电压已被第一电容621及第二电容622的电容电压所补偿,所以可将正负误差ΔV1降低至可容许的微小偏移范围内。在时间T12内,第二使能控制信号Eab及第四使能控制信号Q1b为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2、第一使能控制信号Ea及第三使能控制信号Q1为禁能的低电平控制信号,此时第一晶体管611至第四晶体管614均在截止状态,使输出电压Vout保持在电压V1±ΔV1,并可节省因第一晶体管611至第四晶体管614导通所导致的功率消耗。模拟缓冲器600在时间T20至时间T22的电路工作状况类同于上述有关时间T10至时间T12的电路工作状况,所以不再赘述。
在模拟缓冲器600的另一电路工作实施例中,在时间T11内,可令第二控制信号P2、第一使能控制信号Ea及第三使能控制信号Q1为使能的高电平控制信号,且第一控制信号P1、第二使能控制信号Eab及第四使能控制信号Q1b为禁能的低电平控制信号,此时第一晶体管611至第四晶体管614均在导通状态,用以使输出电压Vout可快速地从预设启始电压Vpreset调整为电压V1±ΔV1,即可大幅缩短时间T11以使电路工作于更高速的信号电压处理。
图10为本发明第四实施例的具有电压补偿机制的模拟缓冲器电路示意图。如图10所示,模拟缓冲器700包含第一晶体管711、第二晶体管712、第三晶体管713、第四晶体管714、第一电容721、第二电容722、第三电容723、第四电容724、第一开关731、第二开关732、第三开关733、第四开关734、第五开关735、第六开关736、第七开关737、第八开关738、第九开关739、第十开关740、第十一开关741、第十二开关742、第十三开关743、第十四开关744、第十五开关745、第十六开关746、第十七开关747、第十八开关748、第十九开关749、及参考电压产生器790。参考电压产生器790由第三供应电压Vdd2及第四供应电压Vss2供应电源,用以产生第一参考电压Vb1及第二参考电压Vb2。
第一晶体管711包含漏极、源极及栅极,其中漏极用以接收第一供应电压Vdd1,输出电压Vout经由第一晶体管711的源极而输出。第二晶体管712包含漏极、源极及栅极,其中漏极用以接收第二供应电压Vss1,源极耦合于第一晶体管711的源极。第三晶体管713包含漏极、源极及栅极,其中漏极用以接收第五供应电压Vdd3,源极耦合于第一晶体管711的源极。第四晶体管714包含漏极、源极及栅极,其中漏极用以接收第六供应电压Vss3,源极耦合于第二晶体管712的源极。同理,在一电路工作实施例中,第五供应电压Vdd3大于第一供应电压Vdd1,而第六供应电压Vss3则小于第二供应电压Vss1,用以在利用第三晶体管713及第四晶体管714辅助电容电压充电操作时,提供更快速的电压调整性能。第一晶体管711及第三晶体管713可为N沟道金属氧化物半导体晶体管,第二晶体管712及第四晶体管714可为P沟道金属氧化物半导体晶体管。在模拟缓冲器700的电路工作中,第一晶体管711、第二晶体管712、第三晶体管713及第四晶体管714操作于共集极组态的AB类源极跟随模式,用以降低功率损耗。
第十一开关741包含第一端及第二端,分别耦合于第三晶体管713的栅极及源极。第十二开关742包含第一端及第二端,分别耦合于第四晶体管714的栅极及源极。第十三开关743包含第一端及第二端,分别耦合于第一晶体管711的栅极及第三晶体管713的栅极。第十四开关744包含第一端及第二端,分别耦合于第二晶体管712的栅极及第四晶体管714的栅极。第十五开关745包含第一端及第二端,分别耦合于第一晶体管711的栅极及源极。第十六开关746包含第一端及第二端,分别耦合于第二晶体管712的栅极及源极。
第十七开关747包含第一端及第二端,其中第二端耦合于第一晶体管711的栅极。第十八开关748包含第一端及第二端,其中第二端耦合于第二晶体管712的栅极。第三电容723包含第一端及第二端,其中第一端耦合于第十七开关747的第一端。第四电容724包含第一端及第二端,其中第一端耦合于第十八开关748的第一端。第九开关739包含第一端及第二端,其中第一端耦合于第三电容723的第二端,第二端耦合于第一晶体管711的源极。第十开关740包含第一端及第二端,其中第一端耦合于第四电容724的第二端,第二端耦合于第二晶体管712的源极。第七开关737包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第三电容723的第二端。第八开关738包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第四电容724的第二端。
第一电容721包含第一端及第二端,其中第一端耦合于第十七开关747的第一端。第二电容包含第一端及第二端,其中第一端耦合于第十八开关748的第一端。第三开关733包含第一端及第二端,其中第一端耦合于参考电压产生器790以接收第一参考电压Vb1,第二端耦合于第一电容721的第一端。第四开关734包含第一端及第二端,其中第一端耦合于参考电压产生器790以接收第二参考电压Vb2,第二端耦合于第二电容722的第一端。第五开关735包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第一电容721的第二端。第六开关736包含第一端及第二端,其中第一端用以接收输入电压Vin,第二端耦合于第二电容722的第二端。第一开关731包含第一端及第二端,其中第一端耦合于第一电容721的第二端,第二端耦合于第一晶体管711的源极。第二开关732包含第一端及第二端,其中第一端耦合于第二电容722的第二端,第二端耦合于第二晶体管712的源极。第十九开关749包含第一端及第二端,其中第一端耦合于第一电容721的第二端,第二端耦合于第二电容722的第二端。
在一个实施例中,图10的参考电压产生器790的内部电路结构为图3所示的参考电压产生器300。在另一实施例中,图10的参考电压产生器790的内部电路结构为图4所示的参考电压产生器400。
图11为图10的模拟缓冲器的工作相关信号时序图,其中横轴为时间轴。在图11中,由上往下的信号分别为输入电压Vin、第一控制信号P1、第二控制信号P2、第三控制信号P3、第一使能控制信号Ea、第二使能控制信号Eab、第三使能控制信号Q1、第四使能控制信号Q1b及输出电压Vout。第一控制信号P1用以控制第一开关731至第四开关734的导通截止状态。第二控制信号P2用以控制第五开关735、第六开关736、第九开关739及第十开关740的导通截止状态。第三控制信号P3用以控制第七开关737、第八开关738及第十九开关749的导通截止状态。第一使能控制信号Ea用以控制第十七开关747及第十八开关748的导通截止状态。第二使能控制信号Eab用以控制第十五开关745及第十六开关746的导通截止状态。第三使能控制信号Q1用以控制第十三开关743及第十四开关744的导通截止状态。第四使能控制信号Q1b用以控制第十一开关741及第十二开关742的导通截止状态。模拟缓冲器700的工作原理说明如下。
在时间T10内,第一控制信号P1、第一使能控制信号Ea及第三使能控制信号Q1为使能的高电平控制信号,且第二控制信号P2、第三控制信号P3、第二使能控制信号Eab及第四使能控制信号Q1b为禁能的低电平控制信号,输出电压Vout从前阶段的电压V0±ΔV02调整为预设启始电压Vpreset,同时第一电容721的电容电压被充电至第一晶体管711及第三晶体管713导通时的第一栅源极电压,而第二电容722的电容电压则被充电至第二晶体管712及第四晶体管714导通时的第二栅源极电压。因为电容电压调整及充电路径可经由第一晶体管711至第四晶体管714执行,所以可快速完成,即可大幅缩短时间T10以使电路工作于更高速的信号电压处理。
在时间T11内,第二控制信号P2、第一使能控制信号Ea及第四使能控制信号Q1b为使能的高电平控制信号,且第一控制信号P1、第三控制信号P3、第二使能控制信号Eab及第三使能控制信号Q1为禁能的低电平控制信号,此时输入电压Vin的电压V1配合第一电容721及第二电容722的电容电压,将输出电压Vout从预设启始电压Vpreset调整为电压V1±ΔV11,由于此时第一晶体管711及第三晶体管713导通时的第三栅源极电压已被第一电容721的电容电压(第一栅源极电压)所补偿,且第二晶体管712及第四晶体管714导通时的第四栅源极电压已被第二电容722的电容电压(第二栅源极电压)所补偿,所以可将正负误差电压降低至ΔV11,但第三栅源极电压及第四栅源极电压并没有完全被补偿,所以利用第三电容723及第四电容724充电至第三栅源极电压及第四栅源极电压以作后续补偿。在时间T12内,第三控制信号P3、第一使能控制信号Ea及第四使能控制信号Q1b为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2、第二使能控制信号Eab及第三使能控制信号Q1为禁能的低电平控制信号,此时第十九开关749在导通短路状态,使第三电容723及第四电容724的电容电压可保持在第三栅源极电压及第四栅源极电压以作精确的电压补偿,因此输入电压Vin的电压V1就配合第三电容723及第四电容724的电容电压,将输出电压Vout从电压V1±ΔV11调整为电压V1±ΔV12,即利用第三电容723及第四电容724的第三栅源极电压及第四栅源极电压作进一步的栅源极电压补偿,将正负误差电压从ΔV11降低至ΔV12,用以提供更精准的输出电压Vout。
在时间T13内,第二使能控制信号Eab及第四使能控制信号Q1b为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2、第三控制信号P3、第一使能控制信号Ea及第三使能控制信号Q1为禁能的低电平控制信号,此时第一晶体管711至第四晶体管714均在截止状态,一方面使输出电压Vout保持在电压V1±ΔV12,另一方面可节省因第一晶体管711至第四晶体管714导通所导致的功率消耗。模拟缓冲器700在时间T20至时间T23的电路工作状况类同于上述有关时间T10至时间T13的电路工作状况,所以不再赘述。
在模拟缓冲器700的另一电路工作实施例中,在时间T11内,可令第二控制信号P2、第一使能控制信号Ea及第三使能控制信号Q1为使能的高电平控制信号,且第一控制信号P1、第三控制信号P3、第二使能控制信号Eab及第四使能控制信号Q1b为禁能的低电平控制信号,此时第一晶体管711至第四晶体管714均在导通状态,用以使输出电压Vout可快速地从预设启始电压Vpreset调整为电压V1±ΔV11,即可大幅缩短时间T11以使电路工作于更高速的信号电压处理。
同理,在时间T12内,可令第三控制信号P3、第一使能控制信号Ea及第三使能控制信号Q1为使能的高电平控制信号,且第一控制信号P1、第二控制信号P2、第二使能控制信号Eab及第四使能控制信号Q1b为禁能的低电平控制信号,此时第一晶体管711至第四晶体管714均在导通状态,用以使输出电压Vout可快速地从电压V1±ΔV11调整为电压V1±ΔV12,以加速信号电压处理性能。不过由于电压V1±ΔV11与电压V1±ΔV12之间只有微量压差,所以加速信号电压处理的性能提升相当有限,而第三晶体管713及第四晶体管714导通所导致的功率损耗却较为显著,因此在电路工作较佳实施例中,第三晶体管713及第四晶体管714在时间T12内控制在截止状态以节省功率损耗。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何具有本发明所属技术领域之通常知识者,在不脱离本发明的精神和范围内,当可作各种更动与润饰,因此本发明的保护范围当视后附的申请专利范围所界定者为准。

Claims (24)

1.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第二电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;以及
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿。
2.如权利要求1所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;
第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,该正极端用以输出该第一参考电压;以及
第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,所述第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
3.如权利要求1所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;
N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及
P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
4.如权利要求1所述的模拟缓冲器,其中该第一晶体管为N沟道金属氧化物半导体晶体管,该第二晶体管为P沟道金属氧化物半导体晶体管。
5.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端;
第二电容,包含第一端及第二端;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第七开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;
第八开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;
第九开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端,该第二端耦合于该第一晶体管的栅极;以及
第十开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端,该第二端耦合于该第二晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关及该第六开关的导通截止状态受控于第二控制信号,该第九开关及该第十开关的导通截止状态受控于第一使能控制信号,该第七开关及该第八开关的导通截止状态受控于第二使能控制信号。
6.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第二电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第四电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;
第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;
第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,所述第九开关的第二端耦合于该第一晶体管的源极;以及
第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,所述第十开关的第二端耦合于该第二晶体管的源极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿。
7.如权利要求6所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;
第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,该正极端用以输出该第一参考电压;以及
第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,所述第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
8.如权利要求6所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第三供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第四供应电压;
N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及
P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
9.如权利要求6所述的模拟缓冲器,其中该第一晶体管为N沟道金属氧化物半导体晶体管,该第二晶体管为P沟道金属氧化物半导体晶体管。
10.如权利要求6所述的模拟缓冲器,还包含:
第十一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第十一开关的第二端耦合于该第二电容的第二端;
其中该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、该第九开关及该第十开关的导通截止状态受控于第二控制信号,该第七开关、该第八开关及该第十一开关的导通截止状态受控于第三控制信号。
11.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端;
第二电容,包含第一端及第二端;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三电容,包含第一端及第二端;
第四电容,包含第一端及第二端;
第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;
第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;
第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,所述第九开关的第二端耦合于该第一晶体管的源极;
第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,所述第十开关的第二端耦合于该第二晶体管的源极;
第十一开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;
第十二开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;
第十三开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端以及第三电容的第一端,该第二端耦合于该第一晶体管的栅极;以及
第十四开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端以及第四电容的第一端,该第二端耦合于该第二晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、该第九开关及该第十开关的导通截止状态受控于第二控制信号,该第七开关及该第八开关的导通截止状态受控于第三控制信号,该第十三开关及该第十四开关的导通截止状态受控于第一使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第二使能控制信号。
12.如权利要求11所述的模拟缓冲器,还包含:
第十五开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第十五开关的第二端耦合于该第二电容的第二端;
其中该第十五开关的导通截止状态受控于该第三控制信号。
13.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第二电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;
第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;
第七开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;
第八开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;
第九开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;以及
第十开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿。
14.如权利要求13所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;
第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,用以输出该第一参考电压;以及
第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,所述第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
15.如权利要求13所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;
N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及
P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
16.如权利要求13所述的模拟缓冲器,其中该第一晶体管及该第三晶体管为N沟道金属氧化物半导体晶体管,该第二晶体管及该第四晶体管为P沟道金属氧化物半导体晶体管。
17.一种具有电压补偿机制的的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端;
第二电容,包含第一端及第二端;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;
第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;
第七开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;
第八开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;
第九开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;
第十开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;
第十一开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;
第十二开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;
第十三开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端,该第二端耦合于该第一晶体管的栅极;以及
第十四开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端,该第二端耦合于该第二晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关及该第六开关的导通截止状态受控于第二控制信号,该第十三开关及该第十四开关的导通截止状态受控于第一使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第二使能控制信号,该第九开关及该第十开关的导通截止状态受控于第三使能控制信号,该第七开关及该第八开关的导通截止状态受控于第四使能控制信号。
18.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第二电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三电容,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极;
第四电容,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极;
第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;
第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;
第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,所述第九开关的第二端耦合于该第一晶体管的源极;
第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,所述第十开关的第二端耦合于该第二晶体管的源极;
第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;
第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;
第十一开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;
第十二开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;
第十三开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;以及
第十四开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿。
19.如权利要求18所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;
第一补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一电流源的第二端,用以输出该第一参考电压;以及
第二补偿二极管,包含正极端及负极端,其中该正极端耦合于该第一补偿二极管的负极端,所述第二补偿二极管的负极端耦合于该第二电流源的第二端,用以输出该第二参考电压。
20.如权利要求18所述的模拟缓冲器,还包含参考电压产生器,用以产生该第一参考电压及该第二参考电压,该参考电压产生器包含:
第一电流源,包含第一端及第二端,其中该第一端用以接收第五供应电压;
第二电流源,包含第一端及第二端,其中该第一端用以接收第六供应电压;
N沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第一电流源的第二端,该栅极耦合于该漏极,该漏极用以输出该第一参考电压;以及
P沟道金属氧化物半导体晶体管,包含漏极、源极及栅极,其中该漏极耦合于该第二电流源的第二端,该栅极耦合于该漏极,该源极耦合于该N沟道金属氧化物半导体晶体管的源极,该漏极用以输出该第二参考电压。
21.如权利要求18所述的模拟缓冲器,其中该第一晶体管及该第三晶体管为N沟道金属氧化物半导体晶体管,该第二晶体管及该第四晶体管为P沟道金属氧化物半导体晶体管。
22.如权利要求18所述的模拟缓冲器,还包含:
第十五开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第十五开关的第二端耦合于该第二电容的第二端;
其中该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、第九开关及第十开关的导通截止状态受控于第二控制信号,第七开关、第八开关及第十五开关的导通截止状态受控于第三控制信号,该第十三开关及该第十四开关的导通截止状态受控于第三使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第四使能控制信号。
23.一种具有电压补偿机制的模拟缓冲器,包含:
第一晶体管,包含漏极、源极及栅极,其中该漏极用以接收第一供应电压,该源极用以输出输出电压;
第二晶体管,包含漏极、源极及栅极,其中该漏极用以接收第二供应电压,该源极耦合于该第一晶体管的源极;
第一电容,包含第一端及第二端;
第二电容,包含第一端及第二端;
第一开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第一开关的第二端耦合于该第一晶体管的源极;
第二开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第二端,所述第二开关的第二端耦合于该第二晶体管的源极;
第三开关,包含第一端及第二端,其中该第一端用以接收第一参考电压,该第二端耦合于该第一电容的第一端;
第四开关,包含第一端及第二端,其中该第一端用以接收第二参考电压,该第二端耦合于该第二电容的第一端;
第五开关,包含第一端及第二端,其中该第一端用以接收输入电压,该第二端耦合于该第一电容的第二端;
第六开关,包含第一端及第二端,其中该第一端用以接收该输入电压,该第二端耦合于该第二电容的第二端;
第三电容,包含第一端及第二端;
第四电容,包含第一端及第二端;
第七开关,包含第一端及第二端,其中该第一端耦合于该第五开关的第一端,该第二端耦合于该第三电容的第二端;
第八开关,包含第一端及第二端,其中该第一端耦合于该第六开关的第一端,该第二端耦合于该第四电容的第二端;
第九开关,包含第一端及第二端,其中该第一端耦合于该第三电容的第二端,所述第九开关的第二端耦合于该第一晶体管的源极;
第十开关,包含第一端及第二端,其中该第一端耦合于该第四电容的第二端,所述第十开关的第二端耦合于该第二晶体管的源极;
第三晶体管,包含漏极、源极及栅极,其中该漏极用以接收第三供应电压,该源极耦合于该第一晶体管的源极;
第四晶体管,包含漏极、源极及栅极,其中该漏极用以接收第四供应电压,该源极耦合于该第二晶体管的源极;
第十一开关,包含第一端及第二端,其中该第一端耦合于该第三晶体管的栅极,该第二端耦合于该第三晶体管的源极;
第十二开关,包含第一端及第二端,其中该第一端耦合于该第四晶体管的栅极,该第二端耦合于该第四晶体管的源极;
第十三开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第三晶体管的栅极;
第十四开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第四晶体管的栅极;
第十五开关,包含第一端及第二端,其中该第一端耦合于该第一晶体管的栅极,该第二端耦合于该第一晶体管的源极;
第十六开关,包含第一端及第二端,其中该第一端耦合于该第二晶体管的栅极,该第二端耦合于该第二晶体管的源极;
第十七开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第一端以及第三电容的第一端,该第二端耦合于该第一晶体管的栅极;以及
第十八开关,包含第一端及第二端,其中该第一端耦合于该第二电容的第一端以及第四电容的第一端,该第二端耦合于该第二晶体管的栅极;
其中该模拟缓冲器根据该第一参考电压及该第二参考电压以执行该输出电压的电压补偿;该第一开关至该第四开关的导通截止状态受控于第一控制信号,该第五开关、该第六开关、第九开关及第十开关的导通截止状态受控于第二控制信号,第七开关及第八开关的导通截止状态受控于第三控制信号,该第十七开关及该第十八开关的导通截止状态受控于第一使能控制信号,该第十五开关及该第十六开关的导通截止状态受控于第二使能控制信号,该第十三开关及该第十四开关的导通截止状态受控于第三使能控制信号,该第十一开关及该第十二开关的导通截止状态受控于第四使能控制信号。
24.如权利要求23所述的模拟缓冲器,还包含:
第十九开关,包含第一端及第二端,其中该第一端耦合于该第一电容的第二端,所述第十九开关的第二端耦合于该第二电容的第二端;
其中该第十九开关的导通截止状态受控于该第三控制信号。
CN200810096235XA 2008-05-06 2008-05-06 具有电压补偿机制的模拟缓冲器 Active CN101267203B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810096235XA CN101267203B (zh) 2008-05-06 2008-05-06 具有电压补偿机制的模拟缓冲器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810096235XA CN101267203B (zh) 2008-05-06 2008-05-06 具有电压补偿机制的模拟缓冲器

Publications (2)

Publication Number Publication Date
CN101267203A CN101267203A (zh) 2008-09-17
CN101267203B true CN101267203B (zh) 2010-06-02

Family

ID=39989390

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810096235XA Active CN101267203B (zh) 2008-05-06 2008-05-06 具有电压补偿机制的模拟缓冲器

Country Status (1)

Country Link
CN (1) CN101267203B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI418880B (zh) * 2010-12-10 2013-12-11 Au Optronics Corp 主動式液晶面板
TWI569126B (zh) * 2015-08-31 2017-02-01 威盛電子股份有限公司 輸出緩衝裝置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6028459A (en) * 1998-04-20 2000-02-22 National Semiconductor Corporation Track and hold circuit with clamp
CN1932958A (zh) * 2006-09-28 2007-03-21 友达光电股份有限公司 模拟缓冲器
CN101162568A (zh) * 2006-10-10 2008-04-16 统宝光电股份有限公司 模拟缓冲器及其补偿操作方法和具有模拟缓冲器的显示器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6028459A (en) * 1998-04-20 2000-02-22 National Semiconductor Corporation Track and hold circuit with clamp
CN1932958A (zh) * 2006-09-28 2007-03-21 友达光电股份有限公司 模拟缓冲器
CN101162568A (zh) * 2006-10-10 2008-04-16 统宝光电股份有限公司 模拟缓冲器及其补偿操作方法和具有模拟缓冲器的显示器

Also Published As

Publication number Publication date
CN101267203A (zh) 2008-09-17

Similar Documents

Publication Publication Date Title
US7834671B2 (en) Analog buffer with voltage compensation mechanism
EP2075790A2 (en) TFT-LCD driver circuit and LCD devices
CN104167171B (zh) 一种像素电路和显示装置
US7482845B2 (en) Output buffer circuit
KR100509985B1 (ko) 레벨시프터 회로 및 그것을 구비한 표시장치
CN112562588A (zh) 像素驱动电路及显示面板
US20060186932A1 (en) Analog buffers composed of thin film transistors
JP3482908B2 (ja) 駆動回路、駆動回路システム、バイアス回路及び駆動回路装置
CN104409055A (zh) 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN104392700A (zh) 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN110853593B (zh) 栅极驱动电路及液晶显示器
CN102881247A (zh) 像素驱动电路、像素驱动电路的驱动方法及显示面板
CN101303838A (zh) 用纵向移位寄存器产生非重叠输出信号以显示影像的系统
CN101267203B (zh) 具有电压补偿机制的模拟缓冲器
KR20090108832A (ko) 인버터 및 이를 구비한 표시장치
US20100060339A1 (en) Voltage level shifter with voltage boost mechanism
US20090073148A1 (en) Level shifter, interface driver circuit and image display system
CN101739963B (zh) 驱动电路系统以及提高运算放大器回转率的方法
US20230178008A1 (en) Display panel and display device
CN111210786B (zh) 移位寄存器单元、栅极驱动电路、显示基板和显示装置
CN106297677B (zh) 源极驱动电路及电泳显示器
US9571068B1 (en) Power gating circuit and control method for power gating switch thereof
KR100967518B1 (ko) 레벨시프트회로 및 그 방법
CN100492910C (zh) 利用基极偏压的电平转换器
JP4136167B2 (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant