CN101194238B - 存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法 - Google Patents

存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法 Download PDF

Info

Publication number
CN101194238B
CN101194238B CN2006800205113A CN200680020511A CN101194238B CN 101194238 B CN101194238 B CN 101194238B CN 2006800205113 A CN2006800205113 A CN 2006800205113A CN 200680020511 A CN200680020511 A CN 200680020511A CN 101194238 B CN101194238 B CN 101194238B
Authority
CN
China
Prior art keywords
page
data
write
physical location
writes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006800205113A
Other languages
English (en)
Other versions
CN101194238A (zh
Inventor
井上学
中西雅浩
泉智绍
森博范
真木晋弘
本多利行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN101194238A publication Critical patent/CN101194238A/zh
Application granted granted Critical
Publication of CN101194238B publication Critical patent/CN101194238B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本发明的存储单元使用的是保存多页数据的多值NAND快闪存储器等非易失性存储器。当向非易失性存储器110写入数据时,构成成对的且以多页为单位的物理单元。当无法写入所有物理单元时,从保存着已写入的有效数据的旧物理块中复制数据,写入新物理块内,直至物理单元的写入完成为止。由此,当下一次要写入数据时,可从新的物理单元的起始开始写入,所以可防止出错。

Description

存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法
技术领域
本发明涉及具备可重写的非易失性存储器的非易失性存储装置,以及控制所述非易失性存储装置的存储器控制器、非易失性存储系统及数据写入方法。
背景技术
关于具备可重写的非易失性主存储器的非易失性存储装置,主要是应用于半导体存储卡的需求逐步增加。关于此存储卡,具有快闪存储器作为非易失性存储器,且具有用于控制此快闪存储器的存储器控制器。存储器控制器根据数码相机、个人电脑(PC)本体等的存取装置的读写指示,对快闪存储器的读写处理进行控制。
另外,在使用非易失性存储器的非易失性存储装置中,众所周知有对数据进行追加式重写的装置(专利文献1)。这种非易失性存储装置中,当来自主机的写入数据量小于擦除块单位时,那么并非以擦除块为单位,而是以非易失性存储器的最小写入单位(扇区或者页)为单位而进行写入。由此,可提供一种在对连续的逻辑地址进行数据写入操作时不会进行多余的复制处理,因而可提高写入性能的快闪存储媒体。
而且,作为多值NAND快闪存储器,期待其为低价快闪存储器,且很可能今后主要用作存储卡的主存储器。专利文献2中,公开了一种为了实现高速存取而改良了多值NAND快闪存储器的页结构的技术。作为二值存储器,常规的快闪存储器是利用一个存储单元保存一页的某一位的数据。另一方面,多值NAND快闪存储器中,各存储单元跨多页,例如跨两页而构成,也就是说,保存多位数据。
图1至图3是表示页位置的结构图,其中,当使用如多值NAND快闪存储器这样的一个存储单元内保存多位信息的存储单元来构成非易失性存储器时,所述页内保存着物理块中的同一存储单元群组的信息。图1至图3中,PN表示页编号,当对物理块进行写入时,是按照PN的编号顺序进行写入的。而且,群组编号(GN)相同的页是含有由相同存储单元群组保存的数据的两页。未标注阴影的页作为相同存储单元群组中最先写入的第一页,而将以斜线标注了阴影的页作为之后写入的第二页。
例如,图1所示的多值NAND快闪存储器中,由偶数页和奇数页成对地构成一个存储单元群组。图中GN所示的群组编号相同的页表示含有由一个存储单元群组所保存的数据的成对的页。各成对的页中,将地址在前的页作为第一页,将地址在后的页(标注了阴影的页)作为第二页。图1中,第一页与第二页相邻,图2及图3中第一页与第二页分离。使两者分离是为了减少已完成写入的页内所存储的数据受其他页的写入的影响(干扰)。
然而,当一个存储单元跨两页而构成时,存在以下问题:如果一页的写入出错,那么另一页内所存储的数据会发生改变。关于此问题,以下参看图4至图6进行说明。
图4是表示图1至图3所示的多值NAND快闪存储器的存储单元的阈值电压分布的特性图。此存储单元内存储2位信息。横轴表示存储单元的阈值电压V,纵轴表示存储单元数P,四个曲线表示存储单元的阈值电压分布在4处。
其中,图4的4个分布,从左到右分配为“11”、“10”、“00”、“01”四个代码。各代码中的右侧数字(bit)对应于第一页,而左侧数字(bit)对应于第二页。在擦除结束的状态下,各存储单元是“11”。如果从这一状态开始对第一页进行写入,那么正常写入后,各存储单元保持“11”的状态,或者从“11”转变为“10”。然后,如果对第二页进行写入,那么当正常写入后,各存储单元保持“11”的状态,或者从“11”转变为“01”。再或者,保持“10”的状态,或者从“10”转变为“00”。
图5是表示对存储单元进行正常写入的状态的特性图。图5中,假设向第一页及第二页进行写入后,写入目标值“01”的信息。关于写入过程,首先,经过对第一页的写入,成为“11”的状态,然后,经过对第二页的写入,成为“01”的状态。
图6是表示未对存储单元进行正常写入的状态的特性图。图6中,当对第二页进行写入时,在施加到存储单元的电压从“11”转变为“01”的过程中,会产生包括电源突然切断在内的电源电压的变动、或存储单元自身产生的物理缺陷,而导致电压成为“10”或“00”(图中的箭头表示电压成为“10”)。如果成为这种状态,那么第二页的写入错误会影响到已完成写入的第一页。
专利文献1:日本专利特开2004-62328号公报
专利文献2:日本专利特开2001-93288号公报
发明内容
以下,对于将图1所示的多值NAND快闪存储器用在常规的非易失性存储系统,即专利文献1中所示的快闪存储媒体中时会出现的系统问题进行说明。首先,当主机对快闪存储媒体写入扇区0~3的2kB的数据时,快闪存储媒体仅对位于最前面的页即PN0进行写入,然后,通知主机已完成正常写入。主机在接收到所述通知后,识别为:扇区0~3的2kB的数据已正常写入。接着,当主机向快闪存储媒体重新写入扇区4~7的2kB的数据时,因为必须按照页的顺序来写入数据,所以是对下一页即PN1写入数据。如图1所示,所述PN0及PN1具有相同的群组编号GN0。因此,当页编号PN1,即扇区编号4~7的写入出错时,可能导致与页编号PN1属于同一群组的页编号PN0的扇区编号0~3的数据被损坏。此时,无法修复已损坏的数据。快闪存储媒体无法通知主机已完成写入,所以,主机可正确地识别为:扇区4~7的2kB的数据未正常写入。然而,因为无法识别出,已识别为在之前的写入处理已正确写入的扇区0~3的2kB的数据在快闪存储媒体内部被损坏,所以,之后会在错误的识别下继续对快闪存储媒体进行读取、写入,由此可能导致可靠性出现问题。
因此,鉴于所述问题,本发明的目的在于提供存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法,所述存储器控制器即便因为对规定页的写入处理失败,而导致构成与此规定页属于相同的存储单元的其他页中所存储的数据发生了改变,仍不会使可靠性出现问题。
解决问题的手段
为了解决所述问题,本发明的存储器控制器,根据由外部提供的写入及读取命令和地址,对存储器进行数据写入、数据读取,且,所述存储器是由多页构成,所述页是所述存储器的写入单位、物理单元是由至少一个包括第一页和第二页的页群组而构成,当对其中一页写入数据时,对另一页的数据写入状态暂时改变,所述存储器控制器具备物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令对未写入的所述物理单元执行写入。
为了解决所述问题,本发明的非易失性存储装置中具备:由多页构成的非易失性存储器,及根据由外部提供的写入及读取命令和地址而对所述非易失性存储器进行数据写入、数据读取的存储器控制器,所述页是所述存储器的写入单位,物理单元是由至少一个包括第一页和第二页的页群组而构成,当对其中一页写入数据时,对另一页的数据写入状态暂时改变,所述存储器控制器具备物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令对未写入的所述物理单元执行写入。
为了解决所述问题,本发明的非易失性存储系统具备存取装置及非易失性存储装置,所述存取装置向所述非易失性存储装置至少发送写入命令和数据,所述非易失性存储装置具有:由多页构成的非易失性存储器,及根据由外部提供的写入及读取命令和地址而对所述非易失性存储器进行数据写入、数据读取的存储器控制器,所述页是所述存储器的写入单位,物理单元是由至少一个包括第一页和第二页的页群组而构成,当对其中一页写入数据时,对另一页的数据写入状态暂时改变,所述存储器控制器具备物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令,对未写入的所述物理单元执行写入。
为了解决所述问题,本发明所述的数据写入方法为如下所述:根据由外部提供的写入命令和地址,向存储器写入数据,所述存储器是由多页构成,所述页是所述存储器的写入单位,物理单元是由包括至少一个第一页和第二页的页群组而构成,当对其中一页写入数据时,对另一页的数据写入状态暂时改变,所述数据写入方法中包括物理单元写入步骤,其根据来自所述外部的写入命令,向未写入的所述物理单元执行写入。
此处,所述存储器也可使用多值存储单元来存储数据。
此处,所述存储器也可为非易失性存储器。
此处,所述物理单元也可是由连续的2n(n=1,2……)页而构成。
此处,所述物理单元写入部,当根据来自所述外部的一次命令所进行的写入,以小于等于所述物理单元为单位来写入第一数据时,从已完成写入的物理单元中复制第二数据,由此利用所述第一数据和所述第二数据以所述物理单元为单位进行数据写入。
此处,也可具备包括保存着所述物理单元是由哪些所述多页所构成的信息的页信息指示部。
此处,所述物理单元中也可存在未进行来自所述外部的写入数据写入的区域。
此处,未进行所述写入的区域也可是所述页群组的一部分区域。
此处,所述物理单元也可是由不连续的多页构成。
此处,所述物理单元写入部根据来自外部的写入命令而向存储器写入数据时,也可依据写入数据的量来改变所述物理单元的大小。
发明效果
根据本发明,即使某存储单元发生这样的状况:因为在存储多页数据的存储器中发生了特殊错误而导致数据改变,也可提前避免出现外部主机无法识别前述情况这样的可靠性方面的问题。因此,可确保使用今后成为主流的多值NAND等快闪存储器的非易失性存储装置的可靠性等同于甚至高于使用存储单元存储1页数据的常规存储器的非易失性存储装置的可靠性。
附图说明
图1是表示多值NAND非易失性存储器的结构图。
图2是表示多值NAND非易失性存储器的结构图。
图3是表示多值NAND非易失性存储器的结构图。
图4是表示多值NAND快闪存储器的存储单元的电压分布的特性图。
图5是表示已对存储单元进行正常写入的状态的特性图。
图6是表示没有对存储单元进行正常写入的状态的特性图。
图7是本发明的第一实施方式中的非易失性存储系统的框图。
图8是本实施方式中的非易失性存储器的结构图。
图9是设置在非易失性存储器110内的物理块格式的说明图。
图10是逻辑地址LA格式的说明图。
图11是物理区域管理表131格式的说明图。
图12是逻辑物理转换表132格式的说明图。
图13是写入状态管理表的一例的说明图。
图14是表示页信息表的格式的地址映射。
图15是表示初始化处理的流程图。
图16是表示数据写入处理的流程图。
图17是向某物理块写入数据时的写入示例的示意图。
图18是数据的追加写入处理的一例的示意图。
图19是第二实施方式中的数据写入处理的流程图。
图20是第二实施方式中的非易失性存储系统的非易失性存储器的结构图。
图21A是第二实施方式中的非易失性存储系统的数据的写入状态的示意图。
图21B是第二实施方式中的非易失性存储系统的数据的写入状态的示意图。
图21C是第二实施方式中的非易失性存储系统的数据的写入状态的示意图。
图22是第二实施方式的变形例中的非易失性存储系统的数据的写入状态的示意图。
附图标记
100A   非易失性存储装置
101    存取装置
110    非易失性存储器
120A   存储器控制器
122    CPU
125    缓冲存储器
126    地址管理部
127    读写控制部
128    页信息指示部
129    物理单元写入部
131    物理区域管理表
132    逻辑物理转换表
133    写入状态管理表
141    页信息表
具体实施方式
(第一实施方式)
以下,对本发明的第一实施方式中的非易失性存储系统进行说明。图7是非易失性存储系统的框图。非易失性存储系统是由非易失性存储装置100A及存取装置101构成。
非易失性存储装置100A具有由快闪存储器构成的非易失性存储器110、及存储器控制器120A。非易失性存储器110是一个存储单元跨两页保存数据的多值NAND快闪存储器。如图8所示,非易失性存储器110例如由4096个物理块PB0~PB4095构成。物理块是擦除单位,且每个物理块由128页构成。各页是存储器控制器120A的存取单位,具有2112个字节的存储容量。此处,为与图1的群组结构相同的存储器。
存取装置101对非易失性存储装置100A发送用户数据(以下,简称为数据)的读写命令,发送保存有所述数据的逻辑地址,且进行数据的收发。存储器控制器120A从该存取装置101接收读写命令,向非易失性存储器110写入所接收的数据,从非易失性存储器110读出数据,并将所述数据输出到外部。
下面,对存储器控制器120A进行详细说明。非易失性存储装置100A中所具备的存储器控制器120A中包括:主机IF121,及对整个存储器控制器120A进行控制的CPU122。另外,还包括:CPU122的操作区域即RAM123,及保存有CPU122运行的程序的ROM124。而且,存储器控制器120A具有:在对非易失性存储器110进行存取时用于临时存储数据的缓冲存储器125,及指定非易失性存储器110的地址的地址管理部126。
读写控制部127根据地址管理部126所指定的地址,向非易失性存储器110内写入数据,或从非易失性存储器110内读取数据。
图9表示非易失性存储器110内的物理块格式。如图9所示,一个物理块是由页编号(PN)为0~127的128页构成,且各页包括4个扇区的数据区域和管理区域MR。1个扇区是512个字节,1页由4个扇区构成,因此是2048个字节。每1页中管理区域MR为64个字节。存储1簇信息所需的页数为8页。而且,从图9的左上方开始,标注着PSA0、PSA1、……、PSA511等物理配置符号。PSA是物理扇区地址(Physical Sector Address)的首字母缩写。
图10是逻辑地址LA格式的说明图。如该图所示,从低位起,依次为扇区编号、页编号、逻辑块地址LBA,逻辑块地址LBA所对应的12位相当于地址转换对象,也就是逻辑物理转换表132的地址。存取装置101的文件系统中规定,扇区大小为512个字节,簇大小为16k字节,因此,簇编号LSB对应于位5(b5)。逻辑地址LA的b8~b2对应于页编号。
地址管理部126包括:物理区域管理表131,逻辑物理转换表132和写入状态管理表133。地址管理部126参看这些表来进行所谓的地址管理,即,选择作为从存取装置101传送的数据的写入对象的物理块,或者指示此物理块内的写入对象的页、也就是当前页编号等。物理区域管理表131中存储着作为非易失性存储器110内的擦除单位的物理块的状态,也就是存储着表示是否存储有效数据的状态标记。逻辑物理转换表132是将存取装置101所传送的逻辑地址转换为非易失性存储器110内的物理地址所必需的表。
图11表示物理区域管理表131的格式。根据图11可知,物理区域管理表131的地址对应于非易失性存储器110的物理块地址PBA,存储着各物理块的状态标记。关于状态标记,以2进制表示,值00表示存储着有效数据的有效块,值11表示已被擦除的无效块、或者已写入数据但为无用数据的无效块,值10表示因存储单元上的硬伤(solid error)等错误而无法使用的坏块。
图12表示逻辑物理转换表132的格式。此表132中保存着与各逻辑块地址LBA相对应的物理块地址PBA。
图13是写入状态管理表133的示意图。写入状态管理表133中,当将某逻辑块的数据不仅写入一个物理块内,而且也写入其他物理块(新物理块)内时,具有存储所述逻辑块的地址LBA和新物理块的地址PBA,而且,保存着已对所述物理块PBA完成写入的页的区域。所述写入状态管理表133最少设置一个,较好的是设置多个,由此可使多个逻辑块与新旧物理块相对应。
页信息指示部128具有页信息表141,用于存储保存在存储单元内的数据的页信息。图14中表示页信息指示部128所含的页信息表141的格式的地址映射。页信息表141中有129个字(word),从第1个到第128个字对应于页编号(PN)0~127。各字中存储页编号相关信息141a和页类型信息141b。页编号相关信息141a中存储同一群组内的其他页编号。页类型信息141b中存储用于识别是同一存储单元群组中的第1页还是第2页的标记。此处,“0”表示第1页,“1”表示第2页。另外,如上文所述,第1页和第2页表示多值存储单元的同一存储单元群组内的写入顺序。
页信息表141的最后一个字中,存储着由一个存储单元构成的页数,此处存储的是2。另外,图14中的页信息表141是以图表的形式表示了图8中所示的多值NAND快闪存储器的页结构,其内容会根据多值NAND快闪存储器的种类而变化。
另外,页信息表141建立在SRAM等易失性RAM、铁电存储器(FeRAM)等非易失性RAM或ROM中。如果是易失性RAM,在电源启动进行初始化处理时,CPU122可根据其从非易失性存储器110读出的设备代码,而将页信息表141建立到SRAM等存储器中。关于具体的建立方法中的一种,按照各个设备种类可将此页信息表预先存储到ROM124等存储器,再根据设备代码而选择性地将相关页信息表从ROM124传送到SRAM。而且,如图1所示,如果使用页结构比较简单的多值NAND快闪存储器,那么因为存在偶数/奇数的关系性(规则性),页信息指示部128中无须具有页信息表,能够根据设备代码经过位运算来计算出页编号相关信息。具体地说,就如图1所示的多值NAND快闪存储器而言,能够根据下式(1)进行计算。此处,运算符^是“异或”逻辑的运算符。
页编号相关信息=页编号^0x01……(1)
物理单元写入部129根据依据页信息表141所判定的边界结果,以小于等于物理单元单位的写入单位向物理块进行数据写入时,也将与所述数据一同构成一个物理单元的其他区域的数据复制到此物理单元内未进行写入的区域内,由此,可控制为以物理单元为单位写入数据。
以下,对非易失性存储装置100A的动作进行说明。
(电源启动时的初始化处理)
图15是接通电源后的处理的流程图。接通电源后,首先,重置CPU122,根据ROM124内存储的程序进行初始化处理(S101)。所述初始化处理中,首先,完全清空RAM123和缓冲存储器125。利用读写控制部127,从非易失性存储器110内的系统区域读取设备代码,且根据此设备代码来指定非易失性存储器110的类型和容量(S102)。
然后,根据从非易失性存储器110读取的设备代码,在页信息指示部128内建立页信息表141(S103)。或者,页信息指示部128也可根据所述设备代码相应的运算功能(对应于式1)而掌握页结构信息。
然后,利用读写控制部127,读取非易失性存储器110内所有物理块的第一页的管理区域(S104)。之后,在地址管理部126内,创建物理区域管理表131、逻辑物理转换表132和写入状态管理表133(S105)。
之后,CPU122依据在S102中所读取的设备代码,来决定非易失性存储器110的边界(S106)。例如,图1中所示的多值NAND快闪存储器中,页PN0和页PN1的4kB的区域构成一个存储单元群组。这样,将构成一个存储单元群组的多页定义为页群组。因此,由页PN0和PN1构成了一个页群组。而且,将物理块内由按照写入顺序形成在连续的区域内的至少1个页群组单位构成,且将页群组并未跨多个区域而结束的区域作为一个物理单元。以下,同样地,因为1个页群组所连续的区域在页PN2、PN3的4kB内结束,所以构成1个物理单元,其边缘则成为边界。而且,图2所示的多值NAND快闪存储器中,因为两页群组在页PN0~PN3的8kB连续区域内结束,所以两页群组构成1个物理单元。以下,同样地,在8kB内结束两页群组,所以,这两页群组构成1个物理单元,其边缘则成为1个边界。如上所述,物理单元是由连续的2n(n为自然数)页构成。此信息由页信息指示部128保存。这样,决定了边界之后,允许接收来自存取装置100的命令(S107),转为正常运行(S108)。
(正常运行时的处理)
然后,使用图16的流程图对初始化之后正常运行时的处理进行说明。另外,本发明中,为了避免写入处理时出现问题,即,为了避免对构成同一存储单元的其他页造成影响而进行了改善,以使收到存取装置101发出的写入命令时必定对未进行写入的物理单元进行写入,因此,在此也仅对写入处理进行说明。
首先,存取装置101例如将逻辑地址LA0~LA3的2k字节的写入命令传送到非易失性存储装置100A。主机IF121接收到写入命令后,通知CPU122已接收写入命令,再由CPU122保存存取装置101开始写入的第一个逻辑地址的信息(步骤S201、S202)。
然后,CPU122指示地址管理部126获取一个写入对象的物理块(S203)。地址管理部126参看写入状态管理表133,检索与所述逻辑地址对应的注册。如果没有与逻辑地址对应的注册,那么从随机选择的地址开始按升序搜索无效的物理块,将搜索出的第一个无效物理块作为写入对象的物理块。此时,写入对象的页成为第一页,即PN0。当已在写入状态管理表133中注册时,将所注册的物理块(PBA)作为写入对象的物理块。此时,写入对象的页成为在写入状态管理表133中已完成写入的页的下一页。
然后,CPU122确认存取装置101开始写入的地址是否相当于边界的最前端(S204),如果从边界的最前端进行写入,那么可从未进行写入的物理单元的最前端开始进行写入,所以进入步骤205,通过缓冲存储器125依次写入从存取装置101传送的逻辑地址LA0~LA3的数据。
然后,CPU122确认步骤S206中写入是否一直进行到了边界的末尾。当写入一直进行到边界的末尾时,进入步骤S207,对物理区域管理表131、逻辑物理转换表132、写入状态管理表133进行必要的更新,向主机的存取装置101响应完成写入(S208),结束处理。主机的存取装置101接收到非易失性存储装置100A完成写入的响应后,正确终止根据所述写入命令所进行的数据写入,且识别数据已正确写入。
而且,当步骤S204中并未从边界的最前端开始进行写入时,在步骤S209中,依据物理区域管理表131获得与旧物理块对应的页的地址,且从旧物理块中读取相应数据(S209),然后,在步骤S210中,将存取装置101开始写入的地址之前的数据,从未写入的物理单元的最前端开始依次进行复制(前半卷入处理)。然后,返回到步骤S205。
而且,如果步骤S206中写入没有一直进行到边界的末尾,那么在步骤S211中依据物理区域管理表131而获得与旧物理块对应的页的地址,且从旧物理块中读取相应数据(S211)。然后,进入步骤S212,复制所述数据一直到边界末尾(后半卷入处理)。然后,返回到步骤S207。这样,对于存取装置101发出的一次写入命令,所进行的写入通常是从边界的最前端一直到边界的末尾。
然后,使用具体的写入示例,对于直到边界的写入处理进行说明。图17中的物理块PB8,如图所示,例如为所有页中均写入数据的物理块。物理块PB8内的数值仅表示了扇区编号PSB0~PSB511的编号。而且,此处,假设是图1所示的多值NAND快闪存储器,那么物理单元是由偶数、奇数的连续的两页构成。而且,对于向与其同属一个逻辑块地址的扇区0~3写入新数据的情况进行说明。此时,选择新的物理块,例如是PB11,作为写入对象物理块。由此,物理块PB11则成为新物理块,而与其同属一个逻辑地址的已写入数据的物理块PB8则成为旧物理块。利用逻辑物理转换表132使旧物理块与逻辑块关联。新物理块由写入状态管理表133管理。而且,物理块PB11的页PN0内写入了扇区0~3的数据。而且,与物理块PB11的页PN0共同构成物理单元的页PN1内,也必须写入数据。因此,如上文所述,将旧物理块PB8的页PN1内所保存的由图中虚线所示的扇区4~7的数据,复制到PB11的页PN1内(卷入处理)。由此,能够一直写入到边界的边缘,即以物理单元为单位进行写入。
接着,使用图18,对于向属于同一逻辑块的扇区12、13写入数据时的情况进行说明。扇区12、13并不是边界的最前端,因此,首先,将边界的最前端即从扇区8到扇区11为止(开始写入的扇区12之前)的数据,从旧物理块PB8复制并写入到物理块PB11。接着,在物理块PB11内追加写入来自存取装置101的写入数据,即扇区12、 13。而且,复制并写入旧物理块PB8的物理扇区地址14、15。这样,结束从物理单元的边界的最前端到边界的末尾为止的写入。以下,同样地,即便是边界以内的写入,也是以边界为单位进行写入。
如上文所述,本发明的实施方式中,是以物理单元为单位,即总是写入数据一直到边界的边缘为止,所以各存储单元跨两页保存数据的非易失性存储器110所特有的错误、也就是因第二页的写入错误而导致第一页所存储的数据发生改变的错误,不会跨越主机的存取装置101的多次命令而发生。在存取装置101的一次命令处理中必定是以物理单元为单位而完成,这也被称为封闭。因此,可以消除存取装置101识别为已正常写入的数据实际上却已损坏这种可靠性的问题。
此处,非易失性存储器110,不仅限于以图1或图2所示的方式构成物理块,而且,能够封闭在多页内,将数据的写入错误不会影响到其他页的单位作为物理单元,且将其边缘作为边界。
而且,非易失性存储器110是各存储单元跨两页保存数据的存储器,但也可为跨三页保存数据的存储器,所述两种类型都适用于本发明。
(第二实施方式)
然后,对本发明的第二实施方式进行说明。表示第二实施方式中的非易失性存储系统结构的块的结构与图1相同,以下,省略了块结构的相关说明。
除了如图1、图2所示的封闭两页或四页而构成页群组的多值型非易失性存储器之外,还有如图3所示的多值型非易失性存储器。图3所示的非易失性存储器中,没有以特定的单位来封闭第一实施方式中作为对象的物理单元,从而无法使用第一实施方式中的非易失性存储系统。此情况下,为了防止写入时损坏数据,而在第二实施方式中扩展了物理单元的概念。
然后,使用图19中的写入流程图,对于第二实施方式中的写入处理进行说明。首先,存取装置101向非易失性存储装置100A发送写入命令。主机IF121收到写入命令后,向CPU122通知已收到命令,且CPU122内保存表示存取装置101开始写入的最前端的逻辑地址信息(步骤S301、S302)。
然后,CPU122指示地址管理部126获取一个写入对象上的物理块(S303)。地址管理部126参看写入状态管理表133,检索与所述逻辑地址对应的注册。如果没有与逻辑地址对应的注册,那么从随机选择的地址开始按升序搜索无效物理块,将最初搜索到的无效物理块作为写入对象的物理块。此时,作为写入对象的页则成为最前端的页,即PN0。当已在写入状态管理表133中注册时,将所注册的物理块(PBA)作为写入对象的物理块。此时,作为写入对象的页,那么成为写入状态管理表133内所记录的已完成写入的页之后的页并且是最初的页群组中的第一页。为了判断是第一页还是第二页,使用页信息指示部128的页类型信息141b。
然后,CPU122从存取装置101开始写入的地址开始依次写入一页数据(S304)。然后,在步骤S305中,CPU122根据页信息指示部128的页编号相关信息141a,获得与已写入的页属于同一页群组的第二页的位置,且保持写入容许状态。此处,所保存的第二页的地址,一直有效保持到在存取装置101的一次写入命令期间进行写入为止,而在存取装置101的一次写入命令结束时无效。所以,步骤S304中所写入的页,仅仅是各个页群组的第一页,或者是下一步骤305中所保存的页群组的第二页。也就是说,不对步骤S305中未保存的页群组的第二页进行写入。
然后,判断步骤S306中的存取装置101的写入是否已结束,当尚未结束时返回到步骤S304继续进行处理,当已结束时进入到下一步骤S307,对物理区域管理表131、逻辑物理转换表132、写入状态管理表133进行必要的更新,且向主机的存取装置101响应写入已结束(S308),结束处理。主机的存取装置101接收非易失性存储装置100A的写入已结束的响应后,正确结束根据所述写入命令所进行的数据写入,确认数据已正确写入。
这样,步骤S304中所写入的页仅限于各个页群组的第一页,或者是存取装置101的同一个一次写入命令的处理中写入有页群组的第一页的第二页这两者中的一种。因此,不会写入到与根据前一个写入命令所写入的第一页构成相同的页群组的第二页内。
图20是各个页群组中的图3所示的多值NAND快闪存储器110的示意图。图中左侧表示页群组的群组号GN,而与此群组号所成的行对应的左侧框内表示第一页的页编号PN,而右侧框内表示对应的第二页的页编号。第一行的GN为0,框内表示0和2,此表示由页PN0和页PN2构成一个页群组,且其群组号为GN0。以下,对于由如本图所示的群组所构成的非易失性存储器,根据写入命令如何进行写入的细节进行说明。
(1)例如,根据存取装置101发出的一次写入命令写入4个扇区(1页)的数据时,如图21A所示,仅向阴影所示的第一页即页PN0写入数据。而对于与PN0构成同一页群组的页即PN2,不论是在存取装置101此次发出的写入命令,还是存取装置101以后发出的写入命令,都不向PN2页进行写入。此时,当下一次写入数据时,从页PN0以后第一个相当于第一页的页PN1开始,也就是从GN1开始写入数据。此时,最初所写入的扩展物理单元则成为由一个页群组GN0构成的单位。
(2)而且,当根据存取装置101发出的一次写入命令写入12扇区(三页)数据时,根据同样的写入规则进行写入,因此,如图21B所示,从页PN0直到PN2按照页编号的顺序向阴影区域内写入数据。此时,写入到两页群组,即GN0、GN1内。然后,写入数据时,从页PN2以后第一个相当于第一页的页PN3所属的GN2开始写入数据,而对于GN1的PN4不进行之后的写入处理。此时,扩展物理单元则成为由两页群组GN0、GN1构成的单位。
(3)然后,当根据存取装置101发出的一次写入命令写入16扇区(4页)数据时,如图21C中的阴影所示,数据写入到页编号GN0、GN1、GN2的页PN0~PN3内。在下一次写入数据时,按照PN7、PN8……的形式,从页PN3以后第一个相当于第一页的GN3页PN5开始写入。此时,不对页群组GN1、GN2的第一页即页PN1、PN3进行写入,因此,不使用页PN4、PN6。而且,此时,扩展物理单元是由GN0、GN1、GN2这3个页群组构成。
如上所述,根据存取装置101进行的一次写入的页数而适当改变扩展物理单元的大小,根据所述命令所构成扩展物理单元中仅进行一次写入处理,剩余的页不进行之后的写入处理。本发明的实施方式是将必定包含所有已进行数据写入的区域内的页群组的区域,作为扩展物理单元。因此,当无法构成以特定的页群组单位来封闭的区域时,由于多值NAND型非易失性存储器110所特有的错误、也就是因第二页的写入错误而导致第一页内存储的数据发生改变的错误,不会在主机即存取装置101的多次命令下产生。因此,能够避免被存取装置101识别为已正常写入的数据实际上被损坏这种可靠性上的问题。
以下,对本发明的变形例进行说明。非易失性存储器中,也可同时使用多个例如为两个存储芯片,对两个存储芯片同时进行数据的写入和读取,这可进行高速处理。图22中表示这样的非易失性存储器的结构,PB10表示第一存储单元的一个物理块,而PB4105表示第二存储单元的一个物理块。这些物理块所对应的页内同时进行数据的写入或读取。此时,由PB10的PN0、PN4形成1个页群组。以下也相同。此时,例如,写入到PN0~PN7时,以图22中的阴影所示的单位写入数据。此时,扩展物理单元XPU中包括页PN0~PN13。而且,物理块PB10的PN8、PN12和物理块PB4105的PN9、PN13中未写入数据,在下一次写入时以新的扩展物理单元为单位进行写入。此时,出错对其他页产生影响的范围,仅在存取装置101的一次写入命令所封闭的范围。因此,能够防止已被存取装置101识别为已正常写入的数据实际被损坏这种可靠性上的问题。
工业利用可能性
本发明的存储器控制器、非易失性存储装置、非易失性存储系统中,使用了如多值NAND快闪存储器等各存储单元跨多页保存数据的非易失性存储器,因此能够提高可靠性。本发明可应用于静止图像记录再现装置、动态图像记录再现装置等便携式AV设备,或者移动电话等便携式通信设备的记录媒体中。

Claims (30)

1.一种存储器控制器,用于根据由外部提供的写入及读取命令和地址,对存储器进行数据写入、数据读取,
所述存储器使用多值存储单元来存储数据并且是由多页构成,
所述页是所述存储器中的写入单位,
物理单元是由至少一个包括第一页和第二页的页群组构成,当对由同一存储单元构成的其中一页写入数据时,对另一页的数据写入状态暂时改变,
所述存储器控制器具有:
页信息指示部,所述页信息指示部针对所述物理单元的各页保存着表示属于同一页群组的其它页的页编号的页编号相关信息、以及关于同一页群组中的写入顺序的信息;和
物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令,基于页信息指示部中保存的页编号相关信息和写入顺序,对未写入的所述物理单元执行写入。
2.根据权利要求1所述的存储器控制器,所述存储器是非易失性存储器。
3.根据权利要求2所述的存储器控制器,所述物理单元是由连续的2n页构成,其中n=1,2......。
4.根据权利要求2所述的存储器控制器,所述物理单元写入部当根据来自所述外部的一次命令所进行的写入以小于等于所述物理单元为单位来写入第一数据时,从已完成写入的物理单元中复制第二数据,由此利用所述第一数据和所述第二数据以所述物理单元为单位进行数据写入。
5.根据权利要求2所述的存储器控制器,所述物理单元中存在不进行来自所述外部的写入数据的写入的区域。
6.根据权利要求5所述的存储器控制器,所述不进行写入的区域是所述页群组的一部分区域。
7.根据权利要求2所述的存储器控制器,所述物理单元是由不连续的多页构成。
8.根据权利要求2所述的存储器控制器,所述物理单元写入部在根据来自外部的写入命令向存储器写入数据时,依据写入数据的量来改变所述物理单元的大小。
9.一种非易失性存储装置,包括:
由多页构成并且使用多值存储单元来存储数据的非易失性存储器,及
根据由外部提供的写入及读取命令和地址,对所述非易失性存储器进行数据写入、数据读取的存储器控制器,
所述页是所述存储器中的写入单位,
物理单元是由至少一个包括第一页和第二页的页群组构成,当对由同一存储单元构成的其中一页写入数据时,对另一页的数据写入状态暂时改变,
所述存储器控制器具备:
页信息指示部,所述页信息指示部针对所述物理单元的各页保存着表示属于同一页群组的其它页的页编号的页编号相关信息、以及关于同一页群组中的写入顺序的信息;和
物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令,基于页信息指示部中保存的页编号相关信息和写入顺序,对未写入的所述物理单元执行写入。
10.根据权利要求9所述的非易失性存储装置,所述物理单元是由连续的2n页构成,其中,n=1,2......。
11.根据权利要求9所述的非易失性存储装置,所述物理单元写入部当根据来自所述外部的一次命令所进行的写入以小于等于所述物理单元为单位来写入第一数据时,从已完成写入的物理单元中复制第二数据,由此利用所述第一数据和所述第二数据以所述物理单元为单位进行数据写入。
12.根据权利要求9所述的非易失性存储装置,所述物理单元中存在不进行来自所述外部的写入数据的写入的区域。
13.根据权利要求12所述的非易失性存储装置,所述不进行写入的区域是所述页群组的一部分区域。
14.根据权利要求9所述的非易失性存储装置,所述物理单元是由不连续的多页构成。
15.根据权利要求9所述的非易失性存储装置,所述物理单元写入部在根据来自外部的写入命令向存储器写入数据时,依据写入数据的量来改变所述物理单元的大小。
16.一种非易失性存储系统,具备存取装置和非易失性存储装置,
所述存取装置向所述非易失性存储装置至少发送写入命令和数据,
所述非易失性存储装置包括:
由多页构成并且使用多值存储单元来存储数据的非易失性存储器,及
根据由外部提供的写入及读取命令和地址对所述非易失性存储器进行数据写入、数据读取的存储器控制器,
所述页是所述存储器中的写入单位,
物理单元是由至少一个包括第一页和第二页的页群组构成,当对由同一存储单元构成的其中一页写入数据时,对另一页的数据写入状态暂时改变,
所述存储器控制器具备:
页信息指示部,所述页信息指示部针对所述物理单元的各页保存着表示属于同一页群组的其它页的页编号的页编号相关信息、以及关于同一页群组中的写入顺序的信息;和
物理单元写入部,所述物理单元写入部根据来自所述外部的写入命令,基于页信息指示部中保存的页编号相关信息和写入顺序,对未写入的所述物理单元执行写入。
17.根据权利要求16所述的非易失性存储系统,所述物理单元是由连续的2n页构成,其中,n=1,2......。
18.根据权利要求16所述的非易失性存储系统,所述物理单元写入部当根据来自所述外部的一次命令所进行的写入以小于等于所述物理单元为单位来写入第一数据时,从已完成写入的物理单元中复制第二数据,由此利用所述第一数据和所述第二数据以所述物理单元为单位进行数据写入。
19.根据权利要求17所述的非易失性存储系统,所述物理单元中存在不进行来自所述外部的写入数据的写入的区域。
20.根据权利要求19所述的非易失性存储系统,所述不进行写入的区域是所述页群组的一部分区域。
21.根据权利要求17所述的非易失性存储系统,所述物理单元是由不连续的多页构成。
22.根据权利要求17所述的非易失性存储系统,所述物理单元写入部在根据来自外部的写入命令向存储器写入数据时,依据写入数据的量来改变所述物理单元的大小。
23.一种数据写入方法,根据由外部提供的写入命令和地址,向存储器写入数据,
所述存储器使用多值存储单元来存储数据并且是由多页构成,
所述页是所述存储器中的写入单位,
物理单元是由至少一个包括第一页和第二页的页群组构成,当对由同一存储单元构成的其中一页写入数据时,对另一页的数据写入状态暂时改变,
所述数据写入方法包括:
页信息指示步骤,针对所述物理单元的各页保存表示属于同一页群组的其它页的页编号的页编号相关信息、以及关于同一页群组中的写入顺序的信息;和
物理单元写入步骤,根据来自所述外部的写入命令,基于页信息指示步骤中保存的页编号相关信息和写入顺序,向未写入的所述物理单元执行写入。
24.根据权利要求23所述的数据写入方法,所述存储器是非易失性存储器。
25.根据权利要求24所述的数据写入方法,所述物理单元是由连续的2n页构成,其中,n=1,2......。
26.根据权利要求24所述的数据写入方法,所述物理单元写入步骤当根据来自所述外部的一次命令所进行的写入以小于等于所述物理单元为单位来写入第一数据时,从已完成写入的物理单元中复制第二数据,由此利用所述第一数据和所述第二数据以所述物理单元为单位进行数据写入。
27.根据权利要求24所述的数据写入方法,所述物理单元中存在不进行来自所述外部的写入数据的写入的区域。
28.根据权利要求27所述的数据写入方法,所述不进行写入的区域是所述页群组的一部分区域。
29.根据权利要求24所述的数据写入方法,所述物理单元是由不连续的多页构成。
30.根据权利要求24所述的数据写入方法,所述物理单元写入步骤当根据来自外部的写入命令而向存储器写入数据时,依据写入数据的量来改变所述物理单元的大小。
CN2006800205113A 2005-06-24 2006-05-24 存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法 Expired - Fee Related CN101194238B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005184364 2005-06-24
JP184364/2005 2005-06-24
PCT/JP2006/310323 WO2007000862A1 (ja) 2005-06-24 2006-05-24 メモリコントローラ、不揮発性記憶装置、不揮発性記憶システム、及びデータ書き込み方法

Publications (2)

Publication Number Publication Date
CN101194238A CN101194238A (zh) 2008-06-04
CN101194238B true CN101194238B (zh) 2010-05-19

Family

ID=37595119

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800205113A Expired - Fee Related CN101194238B (zh) 2005-06-24 2006-05-24 存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法

Country Status (6)

Country Link
US (1) US20100082878A1 (zh)
EP (1) EP1898312A4 (zh)
JP (1) JPWO2007000862A1 (zh)
CN (1) CN101194238B (zh)
TW (1) TW200709210A (zh)
WO (1) WO2007000862A1 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100874441B1 (ko) 2007-01-09 2008-12-17 삼성전자주식회사 멀티-비트 데이터를 저장할 수 있는 플래시 메모리 장치,그것을 제어하는 메모리 제어기, 그리고 그것을 포함한메모리 시스템
TWI390548B (zh) * 2008-07-03 2013-03-21 Silicon Motion Inc 資料儲存方法及其儲存裝置
WO2010000206A1 (en) * 2008-07-03 2010-01-07 Silicon Motion, Inc. Data storing methods and apparatus thereof
US8065468B2 (en) 2008-07-03 2011-11-22 Silicon Motion, Inc. Data storing methods and apparatus thereof
US8285970B2 (en) * 2008-11-06 2012-10-09 Silicon Motion Inc. Method for managing a memory apparatus, and associated memory apparatus thereof
JP4551958B2 (ja) * 2008-12-22 2010-09-29 株式会社東芝 半導体記憶装置および半導体記憶装置の制御方法
JP5300496B2 (ja) * 2009-01-07 2013-09-25 パナソニック株式会社 半導体記憶装置、ホスト機器及び半導体記憶システム
TWI408551B (zh) * 2009-10-28 2013-09-11 Phison Electronics Corp 快閃記憶體儲存系統及其控制器與資料處理方法
JP5556189B2 (ja) * 2010-01-20 2014-07-23 ソニー株式会社 記憶装置およびデータの書込み方法
US8549214B2 (en) 2010-02-17 2013-10-01 Marvell World Trade Ltd. Protection against data corruption for multi-level memory cell (MLC) flash memory
JP2011192239A (ja) * 2010-03-17 2011-09-29 Sony Corp 記憶装置および記憶システム
JP5917163B2 (ja) * 2011-01-27 2016-05-11 キヤノン株式会社 情報処理装置、その制御方法及びプログラム並びに記憶媒体
CN102650971B (zh) * 2011-02-24 2014-12-03 群联电子股份有限公司 存储器管理方法、存储器控制器与存储器储存装置
US9318166B2 (en) 2011-07-22 2016-04-19 SanDisk Technologies, Inc. Systems and methods of storing data
JP5674634B2 (ja) 2011-12-28 2015-02-25 株式会社東芝 コントローラ、記憶装置およびプログラム
CN102789422B (zh) * 2012-06-25 2016-03-23 记忆科技(深圳)有限公司 固态硬盘的数据写入方法
US9389792B1 (en) 2015-12-07 2016-07-12 International Business Machines Corporation Reducing read-after-write errors in a non-volatile memory system using an old data copy
JP2019057178A (ja) * 2017-09-21 2019-04-11 東芝メモリ株式会社 メモリシステムおよび制御方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1504896A (zh) * 2002-10-28 2004-06-16 三因迪斯克公司 在非易失性存储器系统中执行块高速缓冲存储的方法和装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3942807B2 (ja) * 2000-06-06 2007-07-11 株式会社ルネサステクノロジ ブロックアラインメント機能付き半導体記憶装置
US6988175B2 (en) * 2003-06-30 2006-01-17 M-Systems Flash Disk Pioneers Ltd. Flash memory management method that is resistant to data corruption by power loss
US7493457B2 (en) * 2004-11-08 2009-02-17 Sandisk Il. Ltd States encoding in multi-bit flash cells for optimizing error rate
US7308525B2 (en) * 2005-01-10 2007-12-11 Sandisk Il Ltd. Method of managing a multi-bit cell flash memory with improved reliablility and performance
JP4843222B2 (ja) * 2005-01-11 2011-12-21 株式会社東芝 半導体記憶装置の制御方法、メモリカード、及びホスト機器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1504896A (zh) * 2002-10-28 2004-06-16 三因迪斯克公司 在非易失性存储器系统中执行块高速缓冲存储的方法和装置

Also Published As

Publication number Publication date
US20100082878A1 (en) 2010-04-01
JPWO2007000862A1 (ja) 2009-01-22
EP1898312A1 (en) 2008-03-12
WO2007000862A1 (ja) 2007-01-04
TW200709210A (en) 2007-03-01
EP1898312A4 (en) 2008-10-08
CN101194238A (zh) 2008-06-04

Similar Documents

Publication Publication Date Title
CN101194238B (zh) 存储器控制器、非易失性存储装置、非易失性存储系统及数据写入方法
CN110457231B (zh) 用来管理一记忆装置的方法以及其相关的记忆装置
CN102054533B (zh) 隔离顺序、随机和系统数据以减少垃圾回收的针对基于页映射的非易失性半导体存储器
US8037232B2 (en) Data protection method for power failure and controller using the same
CN101763894B (zh) 半导体存储装置和存储控制方法
US8386698B2 (en) Data accessing method for flash memory and storage system and controller using the same
JP3892851B2 (ja) メモリカード及び半導体装置
CN100356347C (zh) 闪存的安全写入方法
CN109542675A (zh) 存储器系统及其操作方法
US20090100290A1 (en) Memory controller, nonvolatile memory device, nonvolatile memory system, and data writing method
US20090198875A1 (en) Data writing method for flash memory, and controller and system using the same
JP2007004234A (ja) ストレージ装置
TW200926182A (en) Memory apparatus and method for accessing a flash memory, and method of evenly using blocks of the flash memory
KR20100094241A (ko) 예비 블록을 포함하지 않는 불휘발성 메모리 장치
CN105786411A (zh) 非易失性存储器装置的操作方法
KR101594029B1 (ko) 데이터 조작 방법 및 그 방법을 이용하는 시스템 장치
JP4253272B2 (ja) メモリカード、半導体装置、及び半導体メモリの制御方法
JP4460967B2 (ja) メモリカード、不揮発性半導体メモリ、及び半導体メモリの制御方法
US7657697B2 (en) Method of controlling a semiconductor memory device applied to a memory card
US9378130B2 (en) Data writing method, and memory controller and memory storage apparatus using the same
US20090210612A1 (en) Memory controller, nonvolatile memory device, and nonvolatile memory system
JP4751037B2 (ja) メモリカード
US20050204115A1 (en) Semiconductor memory device, memory controller and data recording method
JP2012068764A (ja) メモリコントローラ及びメモリコントローラを備える不揮発性メモリシステム、並びに不揮発性メモリの制御方法
TWI852599B (zh) 記憶裝置、快閃記憶體控制器及其控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100519

Termination date: 20130524