CN101115179A - 图文电视数据切割器和输入信号的方法 - Google Patents
图文电视数据切割器和输入信号的方法 Download PDFInfo
- Publication number
- CN101115179A CN101115179A CNA2007101074591A CN200710107459A CN101115179A CN 101115179 A CN101115179 A CN 101115179A CN A2007101074591 A CNA2007101074591 A CN A2007101074591A CN 200710107459 A CN200710107459 A CN 200710107459A CN 101115179 A CN101115179 A CN 101115179A
- Authority
- CN
- China
- Prior art keywords
- bit stream
- input signal
- critical value
- data
- sign indicating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/025—Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
- H04N7/035—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
- H04N7/0355—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for discrimination of the binary level of the digital data, e.g. amplitude slicers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/025—Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
- H04N7/035—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
- H04N7/0357—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for error detection or correction
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
- Television Systems (AREA)
- Dc Digital Transmission (AREA)
Abstract
本发明提供了一种图文电视数据切割器和输入信号的方法。数据切割器切割一输入信号,包括一比较器和一数据检查模块。所述的比较器,用一临界值准位比较所述的输入信号来产生一第一比特流,以及当相对应的所述的输入信号被决定为属于一模糊范围时,辨别所述的第一比特流内有一模糊位。所述的数据检查模块,根据第一比特流的错误检查码,估计所述的第一比特流是否错误,并且当所述的第一比特流错误时,反向至少一个模糊位。其中所述的模糊范围包括所述的临界值。
Description
技术领域
本发明是关于图文电视,特别是关于一种图文电视数据切割器和输入信号的方法。
背景技术
图文电视(Teletext)是一项普遍用于欧洲电视广播的服务,通常提供的信息包括了电视节目表、时事、运动新闻,比赛、和不同语言的字幕。图文电视包括编码数据,编码数据运载了电视广播信号的垂直遮没区间(VBI:Vertical Blanking Interval)。垂直遮没区间暂时暂停信号传输,允许扫描退回到电视屏幕的第一条线,用以追踪下一条。在接收时,接收器的数据切割器使用一个切割准位,比较垂直遮没区间传送的的广播信号,用以决定代表图文电视数据的每个位。
图1是现有数据切割系统的方块图,包括同步信号(SYNC)分离器10、线计数器12、切割器14、串连到并连转换器16、数据检查和更正模块18。SYNC分离器10耦接到线计数器12,切割器14,串连到并连转换器16,以及数据检查和更正模块18。
SYNC分离器10接收电视信号Sin,用以产生到线计数器12的水平同步信号HSYNC和垂直同步信号VSYNC。线计数器12根据信号HSYNC和VSYNC计算电视信号Sin的扫描线数量,用以决定VBI的位置。当扫描线的数量到达运载图文电视数据的预定范围,线计数器12产生到切割器14的线致能信号Sen。在世界系统图文电视(WST:World System Teletext)里,图文电视数据位于扫描线6~12间和318~335间,因此线计数器12在扫描线范围内,产生到切割器14的线致能信号(enable signal)Sen,使切割器14根据临界值准位Sth切割电视信号Sin并且产生图文电视数据Ds。串连到并连转换器16接收和转换连续接收数据Ds到数据Dp,数据Dp同时传送给数据检查和更正模块18。因为图文电视数据根据封包数字和数据字节数字而使用不同的误差校验码,因此串连到并连转换器16产生字节计数CB和封包计数CP,使得数据检查和更正模块18能够相对应地对数据Dp使用对应的误差校验算法,从而产生输出数据Dout。
图2显示在无噪音的传输环境内的信号波形图的输入信号Sin和临界值准位Sth,使用图1的现有数据切割系统,包括输入电视信号Sin、临界值准位Sth,和切割数据Ds。临界值准位由时钟进入(CRI:Clock-Run-In)期间决定,并且设定来判断图文电视带有每个各位是0或1。当输入信号Sin没有被干涉影响,并且信号准位都很清楚的在临界值准位Sth之下或之上时,切割器14能产生清楚的切割数据Ds。
但是,输入信号Sin在数据传输时会遇到各式各样的干涉,包括环境噪音和群组延迟(group delay),使得输入信号Sin的信号质量降低,以及信号准位也接近临界值准位Sth,导致错误数据的决定,以及突显输出数据Dout的错误产生的可能性。
图3显示在噪音传输环境内的信号波形图的输入信号Sin和临界值准位Sth,使用图1的现有数据切割系统,包括输入电视信号Sin、临界值准位Sth,和切割数据Ds。输入信号Sin因为干涉导致信号衰减,并且点A信号准位刚好在临界值准位Sth之上,因此虽然点A的数据是“逻辑0”,但是因为严重的干扰,切割器14产生“逻辑1”。
虽然图文电视内码使用了误差更正方法,但是产生更正是有限的。图文电视使用二种误差校验码,即奇偶校验(parity check)和汉明码(Hammingcode),其中奇偶校验只提供错误检查但并没有更正能力,而汉明码8/4是只能更正1位的错误。当环境干涉严重时,输入信号Sin也会产生多个错误,但是图1的现有数据切割系统却无法补偿这个问题。
因此将会想要一种减少在图文电视产生数据错误的数据切割器。
发明内容
有鉴于此,本发明提出一种数据切割器(slicer),切割一输入信号,包括一比较器和一数据检查模块。所述的比较器,用一临界值准位比较所述的输入信号来产生第一比特流,以及当相对应的所述的输入信号被决定为属于一模糊范围时,辨别第一比特流内有一模糊位。数据检查模块根据第一比特流的错误检查码,估计第一比特流是否错误,并且当第一比特流错误时,反向至少一个模糊位。其中所述的模糊范围包括所述的临界值,
本发明另外提出一种数据切割器,切割一输入信号,包括一比较器和一数据检查模块。比较器用第一临界值准位比较输入信号来产生第一比特流,以及用第二临界值准位比较输入信号来产生第二比特流,其中第一比特流和第二比特流的每个位是两个可能位中的一个。数据检查模块根据第一比特流和第二比特流的错误检查码,评定第一比特流和第二比特流是否错误,以及根据所述的评定结果输出其中的一个比特流。
本发明另外提出一种切割一输入信号的方法,包括:用一临界值准位比较输入信号来产生第一比特流,当相对应的输入信号被决定为属于一模糊范围时,辨别第一比特流内有一模糊位,根据第一比特流的错误检查码,估计第一比特流是否错误,以及当第一比特流错误时,反向至少一个模糊位。其中所述的模糊范围包括所述的临界值。
本发明另外提出一种切割一输入信号的方法,包括:用第一临界值准位比较输入信号来产生第一比特流,用第二临界值准位比较输入信号来产生第二比特流,根据第一比特流和第二比特流的错误检查码,评定第一比特流和第二比特流是否错误,以及根据所述的评定结果输出其中的一个比特流。
附图说明
图1是现有数据切割系统的方块图。
图2显示在无噪音的传输环境内的信号波形图。
图3显示在噪音传输环境内的信号波形图。
图4a和图4b显示符合WST系统的图文电视误差更正方法。
图5显示本发明实施例的比特流解码器的方块图。
图6a~图6c显示本发明实施例中使用模糊比特流补偿的信号波形图。
图7a和图7b显示二个临界值准位产生器的方块图。
图8是本发明实施例中解码方法的流程图。
图9是本发明实施例中另外一种比特流切割器的方块图。
图10a~图10c显示本发明实施例中使用多临界值准位切割比特流的信号波形图。
图11显示本发明实施例中解码方法的流程图。
图12显示本发明实施例中另外一种数据切割器的方块图。
图13显示本发明实施例中解码方法的流程图。
附图标号:
10~SYNC分离器; 12~线计数器;
14~切割器; 16~串连至并连转换器;
18~数据检查和更正模块; 54~切割器;
56~串连至并连转换器; 58~比特流检查和更正模块;
540a~闸门 542a~平均振幅产生器;
540b~闸门 542b~最大值检测器;
544b~最小值检测器; 546b~平均振幅产生器;
94~切割器; 96~串连至并连转换器;
98~比特流检查和更正模块; 124~切割器;
126~串连至并连转换器;
128~数据检查和更正模块;
S800~初始化;
S802~用临界值Sth产生数据Ds,用模糊范围Ramb产生模糊数据DAS;
S804~根据错误检查码估计数据Dp的正确性;
S806~对数据DP和模糊数据DAS进行逻辑互斥;
S808~根据错误检查码估计反向数据DSC的正确性;
S810~输出数据Dp;
S812~输出反向数据DSC;
S1100~初始化;
S1102~用临界值Sth产生数据DMS,用高临界值SthH产生数据DHS,用低临界值SthL产生数据DLS;
S1104~根据错误检查码估计数据DMP的正确性;
S1106~提供数据DHP;
S1108~根据错误检查码估计数据DHP的正确性;
S1110~输出数据DHP;
S1112~提供数据DLP;
S1114~根据错误检查码估计数据DLP的正确性;
S1116~输出数据DLP;
S1118~输出数据DMP;
S1300~初始化;
S1302~用临界值Sth产生数据DMS,用高临界值SthH产生数据DHS,用低临界值SthL产生数据DLS;
S1304~根据错误检查码估计数据DMP的正确性;
S1306~对数据DHP和数据DLP进行逻辑互斥,用以产生模糊数据DAP;
S1308~根据错误检查码估计模糊数据DAP的正确性;
S1310~输出数据DAP;
S1312~提供数据DHP或数据DLP;
S1314~根据错误检查码估计数据DHP或数据DLP的正确性;
S1316~输出相对应的数据DHP或数据DLP;
S1318~输出数据DMP。
具体实施方式
为使本发明的所述的目的、特征和优点能更明显易懂,下文特举一较佳实施例,并配合所附图式,作详细说明如下。
在此必须说明的是,于下揭露内容中所提出的不同实施例或范例,是用以说明本发明所揭示的不同技术特征,其所描述的特定范例或排列是用以简化本发明,然非用以限定本发明。此外,在不同实施例或范例中可能重复使用相同的参考数字与符号,这些重复使用的参考数字与符号是用以说明本发明所揭示的内容,而非用以表示不同实施例或范例间的关系。
图5显示本发明实施例的比特流解码器的方块图,包括SYNC分离器10,线计数器12,切割器54,串连到并连转换器56,比特流检查和更正模块58。SYNC分离器10耦接到线计数器12、切割器(比较器)54、串连到并连转换器56、以及比特流检查和更正模块58。
SYNC分离器10接收输入信号Sin来分离水平和垂直的同步信号HSYNC和VSYNC,用以输出到线计数器12,并且根据水平和垂直的同步信号HSYNC和VSYNC致能切割器54(比较器)。输入信号Sin可以是带有误差校验码的比特流Ds的电视广播信号。
在致能之后,切割器54比较输入信号Sin与临界值准位Sth用以产生第一比特流Ds,使得第一比特流Ds的每个位都是二个可能状态中的一个,以及每当输入信号Sin的一数据位属于模糊范围时,辨认第一比特流Ds中有多一个模糊位。数据Ds可以是符合WST的图文电视比特流,每8位由误差校验码编码。二个可能的状态可以是“逻辑1”和“逻辑0”。切割器54根据时钟进入频率切割输入信号Sin,如果输入信号Sin高过临界值准位Sth,决定数据位为“逻辑1”,如果输入信号Sin是低于临界值准位Sth,决定数据位为“逻辑0”。模糊范围包括临界值准位Sth,并且可以是一个信号范围加或减临界值准位Sth。当切割器54检测到比特流Ds的值是落在模糊范围时,就决定数据位为模糊位,并且相对应地产生8位的模糊比特流DAS。例如,如果8位的比特流Ds中第二位是模糊的,则切割器54产生模糊比特流DAS“01000000”。
串连到并连转换器56储存8位连续比特流Ds和模糊比特流DAS在串连到并连转换器56的缓冲器,转换成两个平行比特流Dp和DAP,以及传递两者到比特流检查和更正模块58(数据校验模块)。由于图文电视根据封包编号和数据字节编号使用二种错误检查码种类,串连到并连转换器56也提供封包数据编号CB和字节编号CP到比特流检查和更正模块58。在WST系统之下,扫描线在时钟进入部份和数据框编码外还包括42个字节,42个字节的前面两个字节包括封包数目信息。因此串连到并连转换器56根据扫描线的前面二个字节产生封包编号CP,并且包括数据字节计数器计算每个封包的数据字节编号CB。
图4a和图4b显示符合WST系统的图文电视误差更正方法。图4a显示封包编号为0的错误检查码数据格式,前10个字节使用汉明码8/4错误检查码,字节10-41则是使用奇偶校验。图4b显示封包编号为1~25的错误检查码数据格式,前2个字节使用汉明码8/4错误检查码,字节2-41则是使用奇偶校验。
接着参考图5,比特流检查和更正模块58评估数据Dp的错误检查码用以决定正确性,如果错误检查码评估显示比特流Dp是错误的,则对模糊位执行反向到另一可能的状态用以产生反向的比特流,否则则输出比特流Dp做为输出比特流Dout。比特流检查和更正模块58接着会对反向比特流执行错误检查码检查,如果反向比特流是错误的则输出比特流Dp,否则则输出反向比特流。比特流检查和更正模块58根据封包编号CP和数据字节编号CB,来执行奇偶校验或汉明码8/4检查,如同图4a和图4b所示。
临界值准位Sth可以为固定值或根据输入信号Sin的振幅而改变。图7a和图7b显示二个临界值准位产生器的方块图,使用于图5的切割器54。图7a的临界值准位产生器包括闸门540a和平均振幅产生器542a。闸门540a检测以及输出在输入信号Sin内的时钟进入值的振幅到平均振幅产生器里542a,以此取得振幅的平均来产生临界值准位Sth。图7b的临界值准位产生器包括闸门540b,最大振幅探测器542b,最小振幅探测器544b,以及平均振幅产生器546b。闸门540b检测以及输出在输入信号Sin内的时钟进入值的振幅到最大振幅探测器542b和最小振幅探测器544b,决定和输出最大和极小的振幅到平均振幅产生器546b,由此平均为最大和最小振幅,用以产生临界值准位Sth。
图6a显示本发明实施例中使用模糊比特流补偿的信号波形图,使用图5的比特流编码器5,奇偶校验错误检查码,以及固定的临界值准位Sth。模糊范围Ramb是相对于临界值准位Sth的固定的范围,包括上限SH和下限SL。如果输入信号Sin小于上限SH以及超出下限SL,切割器54将会决定输入信号Sin落在模糊范围Ramb内,并且产生“逻辑1”表示模糊比特流DAS的模糊位。如果输入信号Sin在模糊范围Ramb之外,切割器54产生模糊比特流DAS的“逻辑0”。在图6a内,比特流Ds的第三位落入模糊范围Ramb,切割器54产生比特流Ds“10101100”和模糊比特流DAS“00100000”到串连到并连转换器56,并且相对应地被转换成平行比特流Dp和DAP。比特流检查和更正模块58的奇偶校验显示比特流Dp是错误的,因而对比特流Dp和比特流DAP执行逻辑互斥(XOR)来提供反向比特流DSC“10001100”,在执行另一次的奇偶校验后发现没有错误。因而比特流切割器5输出反向比特流DSC做为输出比特流Dout。
图6b显示本发明实施例中使用模糊比特流补偿的信号波形图,使用图5的比特流编码器5,汉明码8/4错误检查码,以及固定的临界值准位Sth。切割器54产生比特流Ds“10000010”和DAP“00010000”,并且在串连到并连转换器56内转换成平行比特流Dp和DAP。比特流检查和更正模块58在汉明码以后8/4评估之后决定比特流Dp,使得对比特流Dp和比特流DAP执行逻辑互斥(XORing)后会提供反向比特流DSC“10010010”,在执行另一次的汉明码8/4评估后发现没有错误。因此数据切割器5输出反向比特流DSC做为输出比特流Dout。
图6c显示使用模糊比特流补偿的信号波形图,利用图5的比特流编码器5,奇偶校验错误检查码,以及非固定的临界值准位Sth。临界值准位Sth会随着输入信号的比特流部分变动,而模糊范围对应临界值准位Sth为固定的。
图8是本发明实施例中解码方法的流程图,使用的图5中的比特流切割器5。在步骤S800,在初始化期间切割器54根据时钟进入值决定切割频率和临界值准位Sth。其次在步骤S802,切割器54比较输入信号Sin与临界值准位Sth用以产生比特流Ds,比特流Ds的每个位都是二个可能的状态的当中一个,以及当决定输入信号Sin属于模糊范围时,辨认模糊比特流DAP。串连到并连转换器56转换平行比特流Dp和模糊比特流DAP之后,比特流检查和更正模块58在步骤S804根据错误检查码类型评估比特流Dp,如果错误检查码评估无错时输出平行比特流Dp做为输出比特流Dout(步骤S810),并且如果错误检查码评估是错误的(步骤S806),利用对比特流Dp和DAP执行逻辑互斥产生反向比特流DSC来反向模糊位到另一可能的状态。然后在步骤S808,比特流检查和更正模块58再根据错误检查码类型评估反向比特流DSC,如果错误检查码评估无误时输出反向比特流DSC做为输出比特流Dout(步骤S812),否则则输出原始的比特流Dp(步骤S810)。解码方法8继续使用步骤S802到S812解码输入信号Sin,直到整个程序被终止。
图9本发明实施例中另外一种比特流切割器的方块图,包括SYNC分离器10,线计数器12,切割器94,串连到并连转换器96,比特流检查和更正模块98。SYNC分离器10耦接到线计数器12,切割器94,串连到并连转换器96,以及比特流检查和更正模块98。
比特流切割器9与比特流切割器5是相同的,除了比特流切割器9使用高临界值准位SthH以及低临界值准位SthL产生高比特流DHS以及低比特流DLS,用以补偿主要临界值准位Sth附近的模糊比特流。切割器94用主要临界值准位Sth,高临界值准位SthH,和低临界值准位SthL和输入信号Sin比较,产生连续主要比特流DMS、高比特流DHS,和低比特流DLS,比特流DMS、DHS、DLS的位是二个可能的状态的当中一个。
串连到并连转换器96储存连续比特流DMS、DHS、和DLS在其内的缓冲器,以及转换和输出连续比特流DMS、DHS、和DLS到平行比特流DMP、DHP、和DLP。
比特流检查和更正模块98评估比特流DMP的错误检查码用以决定其正确性,如果主要比特流DMP是错误的,根据对应的误差校验码评估高比特流DHP是否为错误的,否则则输出主要比特流DMP做为输出比特流Dout。如果高比特流DHP是错误的,比特流检查和更正模块98更进一步根据对应的错误检查码,评估是否低比特流DLP是错误的,如果错误检查码评估是正确的,输出高比特流DHP做为输出比特流Dout。如果低比特流DLP是正确的,比特流检查和更正模块98输出低比特流DLP做为输出比特流Dout,否则输出原始的比特流DMP。如同第4a和4b图所显示,比特流检查和更正模块58根据根据封包编号CP和数据字节编号CB,执行奇偶校验或汉明码8/4检查。
图10a、图10b和图10c显示本发明实施例中使用多临界值准位切割比特流的信号波形图。
图10a使用奇偶校验错误检查码以及固定的临界值准位Sth。切割器94使用主要临界值准位Sth、高临界值准位SthH、以及低临界值准位SthL产生主要比特流DMS“10101100”、高比特流DHS“10001100”、以及低比特流DLS“10101100”。比特流检查和更正模块98对主要比特流DMS进行奇偶校验,比特流DMS是错误的,因此接着对高比特流DHS执行奇偶校验。由于高比特流DHS的奇偶校验无误,比特流检查和更正模块98输出高比特流DHP做为输出比特流Dout。
图10b使用汉明码8/4错误检查码以及固定的临界值准位Sth。切割器94使用主要临界值准位Sth、高临界值准位SthH、以及低临界值准位SthL产生主要比特流DMS“10101100”,高比特流DHS“10001100”,以及低比特流DLS“10101100”。比特流检查和更正模块98对主要比特流DMS评估汉明码8/4错误检查码,比特流DMS是错误的,因此根据高比特流DHS评估其它汉明码8/4错误检查码。由于高比特流DHS奇偶校验是正确的,比特流检查和更正模块98输出高比特流DHP做为输出比特流Dout。
图10c使用奇偶校验错误检查码以及可调整的临界值准位Sth。临界值准位Sth可以根据输入信号Sin的比特流而调整,高临界值准位SthH和可调整的临界值准位Sth之间的距离是固定的,低临界值准位SthL和可调整的临界值准位Sth之间的距离也是固定的。切割器94使用主要临界值准位Sth、高临界值准位SthH、以及低临界值准位SthL来产生主要比特流DMS“10101100”、高比特流DHS“10001100”、以及低比特流DLS“10101100”。比特流检查和更正模块98对主要比特流DMS进行奇偶校验,比特流DMS是错误的,因此对高比特流DHS进行奇偶校验。由于高比特流DHS奇偶校验是正确的,比特流检查和更正模块98输出高比特流DHP做为输出比特流Dout。
图11显示本发明实施例中是解码方法的流程图,使用的图9中的比特流切割器9。在步骤S1100,在初始化期间切割器94根据时钟进入决定切割频率和临界值准位Sth。下个步骤S1102中,切割器94使用主要临界值准位Sth、高临界值准位SthH、和低临界值准位SthL比较输入信号Sin,用以产生连续的主要比特流DMS、高比特流DHS、和低比特流DLS,比特流DMS、DHS、和DLS的每个位都是二个可能的状态的当中一个。在串连到并连转换器96转换平行比特流DMP、DHP、和DLP之后,比特流检查和更正模块98在步骤S1104根据错误检查码种类评估比特流DMP,如果错误检查码的评估无误输出主要比特流DMP做为输出比特流Dout(步骤S1118),以及如果比特流DMP的错误检查码评估是错误时,评估高比特流DHP的错误检查码(步骤S1108)。如果高比特流DHP无误,则比特流检查和更正模块98输出高比特流DHP做为输出比特流Dout(步骤S1110),否则则进一步评估低比特流DLS的错误检查码(步骤S1114)。在步骤S1116中,如果错误检查码的评估是正确的,比特流检查和更正模块98输出低比特流DLS做为输出比特流Dout,否则则输出原始主要比特流DMS。解码方法11继续使用步骤S1102到S1118解码输入信号Sin,直到整个程序被终止。
图12显示本发明实施例中另外一种数据切割器的方块图,包括SYNC分离器10,线计数器12,切割器124,串连到并连转换器126,数据检查和更正模块128。SYNC分离器10耦接到线计数器12,切割器124,串连到并连转换器126,以及数据检查和更正模块128。
数据切割器12结合数据切割器5的模糊范围以及数据切割器9的多临界值准位,用以补偿在主要临界值准位Sth附近的模糊比特流。切割器124将输入信号Sin与主要临界值准位Sth,高临界值准位SthH比较,以及低临界值准位SthL产生连续主要比特流DMS、高比特流DHS、和低比特流DLS,比特流DMS,DHS,DLS的每个位是二个可能的状态的当中一个。
串连到并连转换器126在其中的缓冲器储存连续比特流DMS、DHS、DLS,以及转换和输出连续比特流DMS、DHS、DLS到平行比特流DMP、DHP、DLP。
串连到并连转换器126对比特流DHP和DLP执行逻辑互斥用以产生反向比特流DAP,以及输出到数据检查和更正模块128。
数据检查和更正模块128评估比特流DMP的错误检查码用以决定正确性,以及如果比特流DMP为正确时,输出比特流DMP做为输出比特流Dout。数据检查和更正模块128接着对反向比特流DAP执行其错误检查码检查,如果反向比特流DAP是错误的就更进一步评估多临界值准位(高比特流DHP或低比特流错误检查码DLP),否则则输出反向比特流DAP。数据检查和更正模块128对多临界值准位比特流执行错误检查码检查,如果多临界值准位比特流是错误的,评估另一多临界值准位的错误检查码,否则输出正确比特流。
图13显示本发明实施例中是解码方法的流程图,使用的图12中的比特流切割器12。在步骤S1300,在初始化期间切割器124根据时钟进入值确定切割频率和临界值准位Sth。其次在步骤S1302,切割器124将输入信号Sin与主要临界值准位Sth、高临界值准位SthH、以及低临界值准位SthL比较用以产生连续主要比特流DMS、高比特流DHS、和低比特流DLS,比特流DMS、DHS、和DLS的每个位是二个可能的状态的当中一个。在转换成平行比特流DMP,DHP、和DLP之后,并且在串连到并连转换器126对平行比特流DHP和DLP执行逻辑互斥形成反向比特流DAP(步骤S1306),在步骤S1304数据检查和更正模块128根据错误检查码类型评估主要比特流DMP的正确性,如果错误检查码评估无误就将主要比特流DMP做为输出比特流Dout的输出(步骤S1318),否则评估反向比特流DAP的错误检查码(步骤S1308)。如果反向比特流DAP没有错误,数据检查和更正模块128即输出反向比特流DAP做为输出比特流Dout(步骤S1310),否则则进一步评估多临界值准位比特流(高比特流DHP或低比特流DLP的错误检查码)(步骤S1314)。在步骤S1316中,如果错误检查码的评估是正确的,比特流检查和更正模块128输出多临界值准位比特流做为输出比特流Dout,否则输出原始的主要比特流DMS。解码方法13继续使用步骤S1302到S1318解码输入信号Sin,直到整个程序被终止。
本发明虽以较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视权利要求书所界定的为准。
Claims (39)
1.一种数据切割器,切割一输入信号,其特征在于,所述的数据切割器包括:
一比较器,用一临界值准位比较所述的输入信号来产生一第一比特流,以及当相对应的所述的输入信号被决定为属于一模糊范围时,辨别所述的第一比特流内有一模糊位;以及
一数据检查模块,根据所述的第一比特流的错误检查码,估计所述的第一比特流是否错误,并且当所述的第一比特流错误时,反向至少一个模糊位;以及
其中所述的模糊范围包括所述的临界值。
2.根据权利要求1所述的数据切割器,其特征在于,所述的模糊范围固定且所述的临界值准位在所述的模糊范围的中央。
3.根据权利要求1所述的数据切割器,其特征在于,所述的模糊范围是可变的。
4.根据权利要求1所述的数据切割器,其特征在于,所述的临界值准位可以根据所述的第一比特流而改变。
5.根据权利要求1所述的数据切割器,其特征在于,所述的错误检查码是同位核对码。
6.根据权利要求1所述的数据切割器,其特征在于,所述的错误检查码是汉明码。
7.根据权利要求1所述的数据切割器,其特征在于,所述的比较器产生一模糊比特流,所述的模糊比特流具有所述的数据检查模块的所述的模糊位。
8.根据权利要求1所述的数据切割器,其特征在于,所述的数据检查模块还在反向所述的模糊位之后,根据所述的错误检查码评定所述的反向的第一比特流是否是错误的,以及如果所述的反向的第一比特流错误时,输出原来的第一比特流。
9.根据权利要求1所述的数据切割器,其特征在于:
所述的比较器还用一第二临界值准位比较所述的输入数据来产生一第二比特流;以及
所述的数据检查模块还根据所述的错误检查码评定所述的反向的第一比特流是否为错误的,如果所述的反向的第一比特流错误时,根据所述的错误检查码评定所述的第二比特流是否为错误的,以及如果无错输出所述的第二比特流,否则则输出所述的第一比特流。
10.根据权利要求9所述的数据切割器,其特征在于:
所述的比较器还用一第三临界值准位比较所述的输入数据来产生一第三比特流;以及
如果所述的数据检查模块在所述的第二比特流错误时,还根据所述的错误检查码评定所述的第三比特流是否为错误的,以及如果无错输出所述的第三比特流,否则则输出所述的第一比特流。
11.根据权利要求10所述的数据切割器,其特征在于,所述的第二临界值准位比所述的第一临界值准位高,所述的第三临界值准位比所述的第一临界值准位低。
12.根据权利要求10所述的数据切割器,其特征在于,所述的输入信号是电视信号,以及所述的数据切割器还包括:
一同步信号分离器,接收所述的输入信号用以产生水平同步和垂直同步信号;以及
一计数器,耦接到所述的同步信号分离器和所述的比较器,接收所述的水平同步和垂直同步信号用以致能所述的比较器。
13.一种数据切割器,切割一输入信号,其特征在于,所述的数据切割器包括:
一比较器,用一第一临界值准位比较所述的输入信号来产生一第一比特流,以及用一第二临界值准位比较所述的输入信号来产生一第二比特流,其中所述的第一比特流和第二比特流的每个位是两个可能位中的一个;以及
一数据检查模块,根据所述的第一比特流和第二比特流的错误检查码,评定所述的第一比特流和第二比特流是否错误,以及根据所述的评定结果输出其中之一比特流。
14.根据权利要求13所述的数据切割器,其特征在于,如果所述的第一比特流错误,所述的数据检查模块评定所述的第二比特流,以及如果所述的评定结果显示所述的第二比特流没错,输出所述的第二比特流,否则输出所述的第一比特流。
15.根据权利要求13所述的数据切割器,其特征在于:
所述的比较器还用一第三临界值准位比较所述的输入数据来产生一第三比特流;以及
所述的数据检查模块如果在所述的第二比特流错误时,还根据所述的错误检查码评定是否所述的第三比特流为错误的,以及如果无错则输出所述的第三比特流。
16.根据权利要求13所述的数据切割器,其特征在于,所述的临界值准位可以根据所述的第一比特流而改变。
17.根据权利要求13所述的数据切割器,其特征在于,所述的错误检查码是同位核对码。
18.根据权利要求13所述的数据切割器,其特征在于,所述的错误检查码是汉明码。
19.根据权利要求13所述的数据切割器,其特征在于:
所述的比较器还在决定所述的输入信号属于一模糊范围时,辨别所述的第一比特流内有一相对应模糊位;以及
所述的数据检查模块还在所述的第二比特流错误时,反向至少一个模糊位,用其错误检查码评定所述的反向的第一比特流是否错误,以及如果所述的反向的第一比特流错误时输出所述的第一比特流。
20.根据权利要求13所述的数据切割器,其特征在于,所述的输入信号是电视信号,以及所述的数据切割器还包括:
一同步信号分离器,接收所述的输入信号用以产生水平同步和垂直同步信号;以及
一计数器,耦接到所述的同步信号分离器和所述的比较器,接收所述的水平同步和垂直同步信号用以致能所述的比较器。
21.一种切割一输入信号的方法,包括:
用一临界值准位比较所述的输入信号来产生一第一比特流;
当相对应的所述的输入信号被决定为属于一模糊范围时,辨别所述的第一比特流内有一模糊位;
根据所述的第一比特流的错误检查码,估计所述的第一比特流是否错误;以及
当所述的第一比特流错误时,反向至少一个模糊位;以及
其中所述的模糊范围包括所述的临界值。
22.根据权利要求21所述的切割一输入信号的方法,其中所述的模糊范围固定且所述的临界值准位在所述的模糊范围的中央。
23.根据权利要求21所述的切割一输入信号的方法,其中所述的模糊范围是可变的。
24.根据权利要求21所述的切割一输入信号的方法,其中所述的临界值准位可以根据所述的第一比特流而改变。
25.根据权利要求21所述的切割一输入信号的方法,其中所述的错误检查码是同位核对码。
26.根据权利要求21所述的切割一输入信号的方法,其中所述的错误检查码是汉明码。
27.根据权利要求21所述的切割一输入信号的方法,还包括:
评定所述的反向的第一比特流是否为错误的;以及
如果所述的反向的第一比特流错误时,输出原来的第一比特流。
28.根据权利要求21所述的切割一输入信号的方法,还包括:
用一第二临界值准位比较所述的输入数据来产生一第二比特流;
根据所述的错误检查码评定所述的反向的第一比特流是否为错误的;以及
如果所述的反向的第一比特流错误时,根据所述的错误检查码评定所述的第二比特流是否为错误的。
29.根据权利要求21所述的切割一输入信号的方法,其中所述的输入信号是电视信号,以及所述的方法还包括:
接收所述的输入信号用以产生水平同步和垂直同步信号;以及
接收所述的水平同步和垂直同步信号用以致能所述的输入信号和所述的临界值准位之间的所述的比较。
30.一种切割一输入信号的方法,包括:
用一第一临界值准位比较所述的输入信号来产生一第一比特流;
用一第二临界值准位比较所述的输入信号来产生一第二比特流;
根据所述的第一比特流和第二比特流的错误检查码,评定所述的第一比特流和第二比特流是否错误;以及
根据所述的评定结果输出其中的一比特流。
31.根据权利要求30所述的切割一输入信号的方法,其中如果所述的第一比特流错误,评定所述的第二比特流,以及如果所述的评定结果显示所述的第二比特流没错,输出所述的第二比特流。
32.根据权利要求30所述的切割一输入信号的方法,其中所述的第二比特流超过所述的第一比特流。
33.根据权利要求30所述的切割一输入信号的方法,其中所述的第二比特流比所述的第一比特流小。
34.根据权利要求30所述的切割一输入信号的方法,其中所述的第一临界值准位可以根据所述的第一比特流而改变。
35.根据权利要求30所述的切割一输入信号的方法,其中所述的错误检查码是同位核对码。
36.根据权利要求30所述的切割一输入信号的方法,其中所述的错误检查码是汉明码。
37.根据权利要求30所述的切割一输入信号的方法,还包括如果所述的第二比特流错误时,输出所述的第一比特流,否则输出所述的第二比特流。
38.根据权利要求30所述的切割一输入信号的方法,还包括:
在决定所述的输入信号属于一模糊范围时,辨别所述的第一比特流内有一相对应模糊位;
在如果所述的第二比特流错误时,反向至少一个模糊位;
用其错误检查码评定所述的反向的第一比特流是否错误;以及
如果所述的反向的第一比特流错误时输出所述的第一比特流。
39.根据权利要求30所述的切割一输入信号的方法,其中所述的输入信号是电视信号,以及所述的输入信号的方法还包括:
接收所述的输入信号用以产生水平同步和垂直同步信号;以及
接收所述的水平同步和垂直同步信号用以致能所述的输入信号和所述的第一和第二临界值准位之间的所述的比较。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/459,661 US20070252902A1 (en) | 2006-04-28 | 2006-07-25 | Teletext data slicer and method thereof |
US11/459,661 | 2006-07-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101115179A true CN101115179A (zh) | 2008-01-30 |
CN101115179B CN101115179B (zh) | 2011-03-09 |
Family
ID=38669041
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101074591A Expired - Fee Related CN101115179B (zh) | 2006-07-25 | 2007-05-14 | 图文电视数据切割器和输入信号的方法 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP1883236A3 (zh) |
CN (1) | CN101115179B (zh) |
TW (1) | TWI371968B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8471960B2 (en) | 2008-11-24 | 2013-06-25 | Mediatek Inc. | Method capable of avoiding data error from incorrect sampling points |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003274373A (ja) * | 2002-03-19 | 2003-09-26 | Matsushita Electric Ind Co Ltd | デジタル情報信号再生方法およびデジタル情報信号デコーダ |
US7317489B2 (en) * | 2004-01-09 | 2008-01-08 | Analog Devices, Inc | Teletext data detection by data content based synchronization and error reduction |
-
2006
- 2006-11-01 EP EP06123327A patent/EP1883236A3/en not_active Withdrawn
-
2007
- 2007-05-02 TW TW096115555A patent/TWI371968B/zh not_active IP Right Cessation
- 2007-05-14 CN CN2007101074591A patent/CN101115179B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1883236A3 (en) | 2011-11-23 |
TW200808050A (en) | 2008-02-01 |
TWI371968B (en) | 2012-09-01 |
CN101115179B (zh) | 2011-03-09 |
EP1883236A2 (en) | 2008-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101742304A (zh) | 数据译码装置与模拟信号的译码方法 | |
US7599003B2 (en) | Data slicer, data slicing method, and amplitude evaluation value setting method | |
CN102301703B (zh) | 发送/接收系统以及在发送/接收系统中处理数据的方法 | |
CN1810042B (zh) | 用于处理数字媒体接收机中空分组的方法和装置 | |
US5506626A (en) | Closed-caption decoder circuit having robust synchronization features | |
EP1214804A1 (en) | Optical link performance monitoring system in a hybrid fibre coaxial path | |
KR960013655B1 (ko) | 고선명 텔레비젼 수상기의 데이터 세그먼트 동기신호검출기 | |
CN1207636A (zh) | 判定接收信号的电路和方法 | |
EP0735709B1 (en) | Synchronizing circuit for use in a digital audio signal compressing/expanding system | |
KR20080026083A (ko) | 통신 장치 | |
CN101115179B (zh) | 图文电视数据切割器和输入信号的方法 | |
US20080025389A1 (en) | Method and Apparatus for False Sync Lock Detection in a Digital Media Receiver | |
US20070252902A1 (en) | Teletext data slicer and method thereof | |
US5619532A (en) | Digital communication system | |
CN100449950C (zh) | 鲁棒性信号编码 | |
FI106349B (fi) | Menetelmä ja laite syöttösykäyssarjan ilmaisemiseksi | |
CN101098446B (zh) | 视频信号处理系统以及切片方法 | |
JP3322561B2 (ja) | Fm文字多重放送用受信機 | |
FI84547C (fi) | Signallaosning. | |
KR0136048B1 (ko) | 동기신호 검출장치 | |
CN102131061B (zh) | 调适产生时钟窗口的方法及译码器 | |
JPH0535661Y2 (zh) | ||
KR100263707B1 (ko) | 디지털 텔레비전의 수평 동기 신호 검출 장치 | |
CN1124037C (zh) | 用于识别和提取来自视频信号的辅助数字数据的系统 | |
JPH0818611A (ja) | 光伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110309 Termination date: 20200514 |
|
CF01 | Termination of patent right due to non-payment of annual fee |