CN101089828A - 计算机访问扩充内存的方法 - Google Patents

计算机访问扩充内存的方法 Download PDF

Info

Publication number
CN101089828A
CN101089828A CN 200610061157 CN200610061157A CN101089828A CN 101089828 A CN101089828 A CN 101089828A CN 200610061157 CN200610061157 CN 200610061157 CN 200610061157 A CN200610061157 A CN 200610061157A CN 101089828 A CN101089828 A CN 101089828A
Authority
CN
China
Prior art keywords
memory
fpga chip
computer access
internal memory
access expansion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200610061157
Other languages
English (en)
Other versions
CN100444133C (zh
Inventor
刘志永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Evoc Intelligent Technology Co ltd
EVOC Intelligent Technology Co Ltd
Original Assignee
SHENZHEN EVOC INTELLIGENT TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN EVOC INTELLIGENT TECHNOLOGY Co Ltd filed Critical SHENZHEN EVOC INTELLIGENT TECHNOLOGY Co Ltd
Priority to CNB2006100611570A priority Critical patent/CN100444133C/zh
Publication of CN101089828A publication Critical patent/CN101089828A/zh
Application granted granted Critical
Publication of CN100444133C publication Critical patent/CN100444133C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Memory System (AREA)

Abstract

一种计算机访问扩充内存的方法,包括通过FPGA芯片对内存进行编页;中央处理器向FPGA芯片发送要访问的内存页号;所述FPGA芯片选择指定内存页;所述中央处理器向所述FPGA芯片发出读写所要访问的内存页号的某个地址的内存单元的请求;所述FPGA芯片选中指定内存单元,中央处理器读写指定内存单元的步骤。本发明的计算机访问扩充内存的方法,通过对计算机内存进行分页,需要访问的时候调用相应页数的内存,实现中央处理器访问大于4GB的内存,解决了内存的最大的理论值只能支持4GB的难题。

Description

计算机访问扩充内存的方法
【技术领域】
本发明涉及计算机,尤其涉及一种计算机访问扩充内存的方法。
【背景技术】
随着科学技术的发展,计算机已广泛应用于人们的日常工作、学习、生活的各个领域,成为现代人类社会不可或缺的工具之一。
计算机内存是计算机的基本组成单元之一,用于存储计算机程序和数据,保证计算机正确和高效的运行,计算机系统中内存容量越大,其运行效率就越高。因此越来越多的应用对内存容量的需求越来越多。然而,目前现有的计算机系统的内存绝大多数为32位地址寻址空间,其最大的理论值只能支持4GB内存,一次只能访问4GB大小的内存,因此扩充内存之后无法访问。
【发明内容】
本发明所要解决的技术问题在于,提供一种计算机访问扩充内存的方法,可访问比理论值更大的内存。
本发明所采用的技术方案为:一种计算机访问扩充内存的方法,该计算机扩充内存装置包括中央处理器、FPGA芯片、内存槽及电源管理电路,
所述计算机访问扩充内存的方法,包括以下步骤:
步骤1:中央处理器向FPGA芯片发送所要访问的内存页号,所述FPGA芯片选择指定内存页;
步骤2:中央处理器向FPGA芯片发出读写所要访问的内存页号的某个地址的内存单元的请求,所述FPGA芯片选中指定内存单元。
更具体地,所述中央处理器访问扩充内存之前,FPGA芯片先对内存进行编页。
更具体地,在步骤3中,FPGA芯片选择指定内存页时,FPGA芯片将收到的内存页号转换为内存槽上的高位地址信号传输给内存进行选择。
更具体地,在步骤5中,FPGA芯片选中指定内存单元时,FPGA芯片将页内地址转换为内存槽上的低位地址信号。
更具体地,步骤2中所述的页内地址为将收到内存单元地址减去PCI内存基地址得到的地址。
更具体地,所述FPGA芯片内写入PCI总线标准的接口逻辑,通过PCI总线与所述中央处理器连接。
更具体地,所述FPGA芯片内写入DDR内存标准的控制逻辑、DDRII内存标准的控制逻辑或SDRAM内存标准的控制逻辑。
更具体地,所述FPGA芯片通过DDR内存标准接口、DDRII内存标准接口或SDRAM内存标准接口的内存槽与所述内存连接。
本发明与现有技术相比,有益效果在于:本发明的计算机访问扩充内存的方法,对计算机内存进行分页,需访问的时候调用相应页数的内存,实现中央处理器访问大于4GB的内存,解决了内存的最大的理论值只能支持4GB的难题。
【附图说明】
图1是本发明计算机扩充内存装置的示意图。
图2是本发明的中央处理器访问内存的方法示意图。
【具体实施方式】
请参阅图1,本发明的计算机扩充内存装置包括中央处理器101、FPGA(Programmable Gate Array,现场可编程门阵列)芯片102、内存槽103及电源管理电路104。所述FPGA芯片102通过PCI总线与所述中央处理器101连接,所述FPGA芯片102通过内存槽103与内存连接,所述电源管理电路104与PCI总线、FPGA芯片102及内存槽103连接,给FPGA芯片102及内存槽103供电。
所述FPGA芯片102中写入有PCI总线接口逻辑、DDR内存标准的控制逻辑、DDR II内存标准的控制逻辑、或SDRAM内存标准的控制逻辑。所述FPGA芯片102通过PCI总线与所述中央处理器101连接,提供中央处理器访问内存的方法。
所述内存槽103可选用DDR标准接口、DDR II内存标准接口或SDRAM内存标准接口。
请参阅图2,所述中央处理器101访问内存槽103上的内存的方法,遵循以下步骤:
步骤1:FPGA芯片102对内存进行编页,FPGA芯片102根据计算机能支持的内存大小对扩充内存及原有内存进行编号,如,计算机可支持内存为4GB,原有内存为4GB,扩充内存为8GB,计算机将原有内存编号为0,扩充内存的每4GB大小的内存各编号为1、2;
步骤2:所述中央处理器101先向所述FPGA芯片102发送要访问的内存页号;
步骤3:所述FPGA芯片102将收到的内存页号转换为内存槽103上的高位地址信号,选中指定内存页;
步骤4:所述中央处理器101向FPGA芯片102发出读写该内存页的某个地址的内存单元的请求;
步骤4:所述FPGA芯片102将收到的内存单元地址减去PCI内存基地址得到页内地址,所述FPGA芯片102将页内地址转换为内存槽103上的低位地址信号,选中指定内存单元;
步骤5:所述中央处理器101读写指定内存单元。

Claims (8)

1、一种计算机访问扩充内存的方法,该计算机扩充内存装置包括中央处理器、FPGA(现场可编程门阵列)芯片、内存槽及电源管理电路,其特征在于:
所述计算机访问扩充内存的方法,包括以下步骤:
步骤1:中央处理器向FPGA芯片发送所要访问的内存页号,所述FPGA芯片选择指定内存页;
步骤2:中央处理器向FPGA芯片发出读写所要访问的内存页号的某个地址的内存单元的请求,所述FPGA芯片选中指定内存单元。
2、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:所述中央处理器访问扩充内存之前,FPGA芯片先对内存进行编页。
3、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:在步骤3中,FPGA芯片选择指定内存页时,FPGA芯片将收到的内存页号转换为内存槽上的高位地址信号传输给内存进行选择。
4、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:在步骤5中,FPGA芯片选中指定内存单元时,FPGA芯片将页内地址转换为内存槽上的低位地址信号。
5、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:步骤2中所述的页内地址为将收到内存单元地址减去PCI内存基地址得到的地址。
6、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:所述FPGA芯片内写入PCI总线标准的接口逻辑,通过PCI总线与所述中央处理器连接。
7、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:所述FPGA芯片内写入DDR内存标准的控制逻辑、DDRII内存标准的控制逻辑或SDRAM内存标准的控制逻辑。
8、如权利要求1所述的计算机访问扩充内存的方法,其特征在于:所述FPGA芯片通过DDR内存标准接口、DDRII内存标准接口或SDRAM内存标准接口的内存槽与所述内存连接。
CNB2006100611570A 2006-06-13 2006-06-13 计算机访问扩充内存的方法 Active CN100444133C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006100611570A CN100444133C (zh) 2006-06-13 2006-06-13 计算机访问扩充内存的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006100611570A CN100444133C (zh) 2006-06-13 2006-06-13 计算机访问扩充内存的方法

Publications (2)

Publication Number Publication Date
CN101089828A true CN101089828A (zh) 2007-12-19
CN100444133C CN100444133C (zh) 2008-12-17

Family

ID=38943192

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100611570A Active CN100444133C (zh) 2006-06-13 2006-06-13 计算机访问扩充内存的方法

Country Status (1)

Country Link
CN (1) CN100444133C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104851454A (zh) * 2014-02-13 2015-08-19 华为技术有限公司 控制信号处理方法及装置、可变存储器
CN105808462A (zh) * 2014-12-30 2016-07-27 研祥智能科技股份有限公司 基于fpga实现的仿真内存、仿真内存的实现方法及计算机
WO2016169318A1 (zh) * 2015-04-23 2016-10-27 华为技术有限公司 扩展内存的访问方法、设备以及系统
CN109408407A (zh) * 2018-10-19 2019-03-01 龙芯中科技术有限公司 显示内存的分配方法和装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6631520B1 (en) * 1999-05-14 2003-10-07 Xilinx, Inc. Method and apparatus for changing execution code for a microcontroller on an FPGA interface device
CN1333349C (zh) * 2003-12-23 2007-08-22 华为技术有限公司 一种加载现场可编程门阵列的系统和方法
JP3838367B2 (ja) * 2003-12-26 2006-10-25 東京エレクトロン株式会社 プログラマブル論理回路制御装置、プログラマブル論理回路制御方法及びプログラム

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104851454A (zh) * 2014-02-13 2015-08-19 华为技术有限公司 控制信号处理方法及装置、可变存储器
CN105808462A (zh) * 2014-12-30 2016-07-27 研祥智能科技股份有限公司 基于fpga实现的仿真内存、仿真内存的实现方法及计算机
CN105808462B (zh) * 2014-12-30 2020-03-17 研祥智能科技股份有限公司 基于fpga实现的仿真内存、仿真内存的实现方法及计算机
WO2016169318A1 (zh) * 2015-04-23 2016-10-27 华为技术有限公司 扩展内存的访问方法、设备以及系统
CN106155577A (zh) * 2015-04-23 2016-11-23 华为技术有限公司 扩展内存的访问方法、设备以及系统
CN106155577B (zh) * 2015-04-23 2019-03-26 华为技术有限公司 扩展内存的访问方法、设备以及系统
US10545672B2 (en) 2015-04-23 2020-01-28 Huawei Technologies Co., Ltd. Method for accessing extended memory, device, and system
US11237728B2 (en) 2015-04-23 2022-02-01 Huawei Technologies Co., Ltd. Method for accessing extended memory, device, and system
CN109408407A (zh) * 2018-10-19 2019-03-01 龙芯中科技术有限公司 显示内存的分配方法和装置
CN109408407B (zh) * 2018-10-19 2021-08-03 龙芯中科技术股份有限公司 显示内存的分配方法和装置

Also Published As

Publication number Publication date
CN100444133C (zh) 2008-12-17

Similar Documents

Publication Publication Date Title
US10853238B2 (en) Unaligned data coalescing
CN107301016B (zh) 用于垃圾收集的有效性跟踪
EP1891642B1 (en) Partial page scheme for memory technologies
CN1026925C (zh) 直接或交叉存储器存取用的存储器控制器
CN113868155B (zh) 一种内存空间扩展方法、装置及电子设备和存储介质
CN103518193A (zh) 数据去重复
US11397689B2 (en) Memory manager having an address translation function, data processing structure including the same, and method for generating address translation information
CN105830022A (zh) 访问文件的方法和装置
CN106802870B (zh) 一种高效的嵌入式系统芯片Nor-Flash控制器及控制方法
US7472227B2 (en) Invalidating multiple address cache entries
CN100444133C (zh) 计算机访问扩充内存的方法
CN111158633A (zh) 一种基于fpga的ddr3多通道读写控制器及控制方法
US20180004649A1 (en) Techniques to Format a Persistent Memory File
CN104575595A (zh) 非易失性随机存取的存储装置
US12001283B2 (en) Energy efficient storage of error-correction-detection information
CN115794665A (zh) 用于存取安全数字sd卡的方法及sd卡的控制器
JP2005501300A (ja) 仮想メモリ配列内のデータにアクセスするための配列および方法
US7743184B2 (en) Coherent access register data transfer device and methods thereof
WO2003083661A8 (en) Memory-access management method and system for synchronous dynamic random-access memory or the like
CN107807870B (zh) 一种存储服务器主板掉电保护功能的测试方法和系统
CN102789424A (zh) 基于fpga的外扩ddr2的读写方法及基于fpga的外扩ddr2颗粒存储器
TW201037514A (en) Method and device for accessing memory and central processing unit using the same
US7103724B2 (en) Method and apparatus to generate cache data
CN100359492C (zh) 用于柔性dram架构的系统、装置和方法
CN104391801B (zh) Ddrii控制器的读写、状态转换、物理地址分配方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: BEIJING EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.

Assignor: EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.

Contract fulfillment period: 2007.8.16 to 2012.8.16

Contract record no.: 2008110000187

Denomination of invention: Method of computer access expansion memory

Granted publication date: 20081217

License type: Exclusive license

Record date: 20081210

LIC Patent licence contract for exploitation submitted for record

Free format text: EXCLUSIVE LICENSE; TIME LIMIT OF IMPLEMENTING CONTACT: 2007.8.16 TO 2012.8.16; CHANGE OF CONTRACT

Name of requester: BEIJING CITY YANXIANG XINGYE INTERNATIONAL INTELLI

Effective date: 20081210

ASS Succession or assignment of patent right

Owner name: BEIJING CITY YANXIANG XINGYE INTERNATIONAL INTELLI

Free format text: FORMER OWNER: YANXIANG INTELLIGENT TECHNOLOGY CO., LTD.

Effective date: 20090904

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee

Owner name: YANXIANG INTELLIGENT TECHNOLOGY CO., LTD.

Free format text: FORMER NAME: SHENGZHEN EVOC INTELLIGENT TECHNOLOGY CO., LTD.

CP03 Change of name, title or address

Address after: Guangdong province Shenzhen city Nanshan District high in the four EVOC Technology Building No. 31

Patentee after: EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: Guangdong city in Shenzhen Province, Che Kung Temple Tian An Digital City Tienhsiang building 10B

Patentee before: SHENZHEN EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right

Effective date of registration: 20090904

Address after: Beijing North Third Ring Road No. 3 building three layer double

Patentee after: BEIJING EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: Guangdong province Shenzhen city Nanshan District high in the four EVOC Technology Building No. 31

Patentee before: EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.