CN101087148A - 高速差分信号模拟分析系统及方法 - Google Patents
高速差分信号模拟分析系统及方法 Download PDFInfo
- Publication number
- CN101087148A CN101087148A CNA200610060980XA CN200610060980A CN101087148A CN 101087148 A CN101087148 A CN 101087148A CN A200610060980X A CNA200610060980X A CN A200610060980XA CN 200610060980 A CN200610060980 A CN 200610060980A CN 101087148 A CN101087148 A CN 101087148A
- Authority
- CN
- China
- Prior art keywords
- speed differential
- differential signal
- sunykatuib analysis
- different modalities
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
- G06F30/3323—Design verification, e.g. functional simulation or model checking using formal methods, e.g. equivalence checking or property checking
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/36—Circuit design at the analogue level
- G06F30/367—Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
- Dc Digital Transmission (AREA)
Abstract
本发明提供一种高速差分信号模拟分析方法,包括步骤:设置模拟分析参数;模拟高速差分信号线及其连接,并将模拟出的高速差分信号线等价成一个耦合通道;将上述耦合通道解析成不同模态下的通道;模拟脉冲信号;记录不同模态下的通道的脉冲响应;模拟高速差分信号;将模拟的高速差分信号解析成不同模态的信号;将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换;将转换结果分别相乘,并将乘积分别进行反快速傅利叶转换;将反快速傅利叶转换的结果进行累加。本发明亦提供一种高速差分信号模拟分析系统。利用本发明高速差分信号模拟分析系统及方法,避免了操作过程的繁琐和操作时间的延长。
Description
技术领域
本发明涉及一种信号模拟分析系统及方法,特别是涉及一种高速差分信号模拟分析系统及方法。
背景技术
随着PCB(Printed Circuit Board,印刷电路板)信号线的各种布线技术的成熟和发展,人们为了改进PCB信号线的工作性能,对PCB信号线的排布通常采用的是高速差分信号线排布形式。而高速差分信号线传输的高速差分信号也因为其精确的时序控制及更高的工作速度为人们所熟知。
随着千兆位元技术的普及和发展,数据传输速率日益提高,人们对高速差分信号的品质要求也日益严格,通常要求高速差分信号传输的误码率(Bit Error Rate,BER)小于10-12。众所周知,判别高速差分信号的传输是否符合误码率的要求,需要模拟分析数目庞大的高速差分信号的传输。
目前,人们在对排布的高速差分信号线进行模拟分析,判断排布的高速差分信号线对高速差分信号的传输是否符合误码率的要求时,还没有一种工具或方法可以迅速且准确的模拟分析出数目庞大的高速差分信号的传输。人们通常利用的模拟分析工具,例如:Hspice,需要占用非常庞大的计算机系统资源和耗费非常多的操作时间,才能完成数目庞大的高速差分信号传输的模拟分析任务。
发明内容
鉴于以上内容,有必要提供一种高速差分信号模拟分析系统以迅速且准确的模拟分析出数目庞大的高速差分信号的传输,避免操作过程的繁琐和操作时间的延长。
此外,还有必要提供一种高速差分信号模拟分析方法以迅速且准确的模拟分析出数目庞大的高速差分信号的传输,避免操作过程的繁琐和操作时间的延长。
一种高速差分信号模拟分析系统,包括模拟分析模块。该模拟分析模块包括:模拟子模块,用于设置模拟分析参数,模拟高速差分信号线及其连接,将模拟出的高速差分信号线等价成一个耦合通道,及根据设置的模拟分析参数模拟高速差分信号;解析子模块,用于根据设置的模拟分析参数将上述耦合通道解析成不同模态下的通道,及将模拟的高速差分信号解析成不同模态的信号;所述模拟子模块,还用于根据设置的模拟分析参数模拟经过不同模态下的通道的脉冲信号;存储子模块,用于记录不同模态下的通道的脉冲响应;及计算子模块,用于将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换,将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,将乘积分别进行反快速傅利叶转换,及将反快速傅利叶转换的结果进行累加以得出通过耦合通道后的高速差分信号。
一种高速差分信号模拟分析方法,包括如下步骤:(a)设置模拟分析参数;(b)模拟高速差分信号线及其连接,并将模拟出的高速差分信号线等价成一个耦合通道;(c)根据设置的模拟分析参数将上述耦合通道解析成不同模态下的通道;(d)根据设置的模拟分析参数模拟经过不同模态下的通道的脉冲信号;(e)记录不同模态下的通道的脉冲响应;(f)根据设置的模拟分析参数模拟高速差分信号;(g)将模拟的高速差分信号解析成不同模态的信号;(h)将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换;(i)将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,并将乘积分别进行反快速傅利叶转换;(j)将反快速傅利叶转换的结果进行累加以得出通过耦合通道后的高速差分信号。
相较现有技术,所述的高速差分信号模拟分析系统及方法,充分考量了需模拟分析的高速差分信号的庞大数目,避免了操作过程的繁琐和操作时间的延长。
附图说明
图1是本发明高速差分信号模拟分析系统较佳实施方式的硬件架构图。
图2是本发明模拟分析模块的子功能模块图。
图3是本发明模拟出的高速差分信号传输示意图。
图4是本发明模拟出的脉冲信号经过不同模态下通道的示意图。
图5是本发明两个高速差分信号同时输入耦合通道的示意图。
图6是本发明高速差分信号模拟分析方法较佳实施方式的具体实施流程图。
具体实施方式
如图1所示,是本发明高速差分信号模拟分析系统较佳实施方式的硬件架构图。该系统包括一个鼠标23,一个键盘25,一个用于进行数据处理的中央处理器13,一个用于进行数据存储的存储装置15,一个用于进行数据显示的显示装置21,及一个用于连接元器件间信号传输的的通用串行总线11。该存储装置15中存储有一个进行高速差分信号模拟分析的模拟分析模块150,及一个高速差分信号线布线文档(未示出)。该显示装置21用于显示该模拟分析模块150模拟的高速差分信号传输示意图、模拟的不同模态的脉冲信号经过不同模态下的通道的示意图及对高速差分信号模拟分析的结果。
如图2所示,是本发明模拟分析模块150的子功能模块图。该模拟分析模块150包括模拟子模块1501、解析子模块1503、存储子模块1505及计算子模块1507。
该模拟子模块1501,用于通过设置模拟分析参数,模拟高速差分信号线及其连接,将模拟出的高速差分信号线等价成一个通道,及根据设置的模拟分析参数模拟高速差分信号。该设置的模拟分析参数包括:需模拟分析的高速差分信号的强度和数目,及需模拟的脉冲信号的强度和数目。该模拟子模块1501通过导入高速差分信号线布线文档,并根据导入的高速差分信号线布线文档来模拟高速差分信号线及其连接;或通过提供图形化界面以及各种线路元件,让使用者通过键盘25和鼠标23进行线路元件连接来模拟高速差分信号线及其连接。本实施例中,该模拟子模块1501提供图形化界面以及各种线路元件来模拟高速差分信号线及其连接。当有两个或两个以上的高速差分信号同时输入一个通道时,该通道即是一个耦合通道。本实施例是以两个高速差分信号同时输入的情况来进行说明的,因此,该等价出的通道是一个耦合通道。如图3所示,模拟出的高速差分信号传输示意图包括该信号输出端17、该信号接收端19及一个耦合通道12,模拟出的高速差分信号从该信号输出端17输出,通过该耦合通道12输入该信号接收端19。
该解析子模块1503,用于根据设置的需模拟分析的高速差分信号的数目将上述耦合通道12解析成不同模态下的通道,及将从该信号输出端17输出的高速差分信号解析成不同模态的信号。当有两个高速差分信号同时输入一个通道时,该耦合通道12及高速差分信号具有两种模态,即:奇模态和偶模态。当有两个以上的高速差分信号同时输入一个通道时,该耦合通道12及高速差分信号具有三种模态,即:奇模态、偶模态和复合模态。本实施例以两个高速差分信号线同时输入的情况来进行说明,因此,该耦合通道12及高速差分信号具有两种模态,即:奇模态和偶模态。如图5所示,该高速差分信号x1(t)与x2(t)同时输入耦合通道相应产生输出信号
与
。该x1(t)被解析成偶模态的信号部分记为:
被解析成奇模态的信号部分记为:
该x2(t)被解析成偶模态的信号部分记为:
被解析成奇模态的信号部分记为:
该模拟子模块1501,还用于根据设置的需模拟的脉冲信号的强度和数目模拟经过不同模态下的通道的脉冲信号。如图4所示,模拟出的同模态的脉冲信号经过同模态下的通道,同模态下的通道对同模态的不同脉冲信号有不同的脉冲响应,偶模态下的通道的脉冲响应分别被记为及
奇模态下的通道的脉冲响应分别被记为
及
模拟出的不同模态下的脉冲信号用于测试不同模态下的通道的脉冲响应。
该计算子模块1507,用于将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换。当只有一个高速差分信号x(t)经由某通道h(t)输出时,输出的信号y(t)为x(t)与h(t)的折积,表达式为: “*”为折积运算子。在本实施例中, 进行傅利叶(Fourier)转换将时间函数转换为频域函数的表达式为: ω=2πf,j是一个常量。
该计算子模块1507,还用于将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,将乘积分别进行反快速傅利叶转换,及将反快速傅利叶转换的结果进行累加。根据傅利叶转换的特性得知,两个时间函数的折积等同于它们转换成频域函数乘积的反傅利叶转换,即:
对运用该高速差分信号模拟分析系统以实现对高速差分信号进行快速及准确的计算的步骤,进行如下阐述。
首先,令模拟子模块1501设置模拟分析参数,及提供图形化界面以及各种线路元件以模拟高速差分信号线及其连接(如图3所示)。
接着,令解析子模块1503根据设置的需模拟分析的高速差分信号的数目将上述耦合通道12解析成不同模态下的通道,模拟子模块1501根据设置的需模拟分析的高速差分信号的强度和数目模拟经过不同模态下的通道的脉冲信号(如图4所示),存储子模块1505记录不同模态下的通道对模拟出的脉冲信号的脉冲响应,模拟子模块1501根据设置的需模拟分析的高速差分信号的强度和数目,模拟出从该信号输出端17输出的通过该耦合通道12输入该信号接收端19的高速差分信号,解析子模块1503将从该信号输出端17输出的高速差分信号解析成不同模态的信号(如图5所示)。
之后,令计算子模块1507将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换,将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,将乘积分别进行反快速傅利叶转换,及将反快速傅利叶转换的结果进行累加得出通过耦合通道后的高速差分信号。
如图6所示,是本发明高速差分信号模拟分析方法较佳实施方式的具体实施流程图。首先,模拟子模块1501设置模拟分析参数,提供图形化界面以及各种线路元件以模拟高速差分信号线及其连接,将模拟出的高速差分信号线等价成一个耦合通道,也就是进行高速差分信号传输过程的模拟,模拟结果通过显示装置21显示出来(步骤S21)。解析子模块1503根据设置的需模拟分析的高速差分信号的数目将上述耦合通道12解析成不同模态下的通道(步骤S23)。模拟子模块1501根据设置的需模拟分析的脉冲信号的强度和数目模拟经过不同模态下的通道的脉冲信号,模拟结果通过显示装置21显示出来,存储子模块1505记录不同模态下的通道对模拟出的脉冲信号的脉冲响应(步骤S25)。模拟子模块1501根据设置的需模拟分析的高速差分信号的强度和数目,模拟出从该信号输出端17输出的通过该耦合通道12输入该信号接收端19的高速差分信号,解析子模块1503将从该信号输出端17输出的高速差分信号解析成不同模态的信号(步骤S27)。计算子模块1507将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换,将时间函数转换为频域函数(步骤S29)。计算子模块1507将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,将乘积分别进行反快速傅利叶转换(步骤S31)。计算子模块1507将上述反快速傅利叶转换的结果进行累加得出通过耦合通道后的高速差分信号,通过显示装置21将计算结果显示出来(步骤S33)。
Claims (6)
1.一种高速差分信号模拟分析系统,包括模拟分析模块,其特征在于,该模拟分析模块包括:
模拟子模块,用于设置模拟分析参数,模拟高速差分信号线及其连接,将模拟出的高速差分信号线等价成一个耦合通道,及根据设置的模拟分析参数模拟高速差分信号;
解析子模块,用于根据设置的模拟分析参数将上述耦合通道解析成不同模态下的通道,及将模拟的高速差分信号解析成不同模态的信号;
所述模拟子模块,还用于根据设置的模拟分析参数模拟经过不同模态下的通道的脉冲信号;
存储子模块,用于记录不同模态下的通道的脉冲响应;及
计算子模块,用于将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换,将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,将乘积分别进行反快速傅利叶转换,及将反快速傅利叶转换的结果进行累加以得出通过耦合通道后的高速差分信号。
2.如权利要求1所述的高速差分信号模拟分析系统,其特征在于,该模拟分析参数包括需模拟分析的高速差分信号的强度和数目,及需模拟的脉冲信号的强度和数目。
3.如权利要求1所述的高速差分信号模拟分析系统,其特征在于,该模拟的经过不同模态下通道的脉冲信号用于得出不同模态下的通道的脉冲响应。
4.一种高速差分信号模拟分析方法,其特征在于,该方法包括如下步骤:
设置模拟分析参数;
模拟高速差分信号线及其连接,并将模拟出的高速差分信号线等价成一个耦合通道;
根据设置的模拟分析参数将上述耦合通道解析成不同模态下的通道;
根据设置的模拟分析参数模拟经过不同模态下的通道的脉冲信号;
记录不同模态下的通道的脉冲响应;
根据设置的模拟分析参数模拟高速差分信号;
将模拟的高速差分信号解析成不同模态的信号;
将不同模态的信号及其相应模态下通道的脉冲响应分别进行快速傅利叶转换;
将上述不同模态的信号及其相应模态下通道的脉冲响应的转换结果分别相乘,并将乘积分别进行反快速傅利叶转换;及
将反快速傅利叶转换的结果进行累加以得出通过耦合通道后的高速差分信号。
5.如权利要求4所述的高速差分信号模拟分析方法,其特征在于,该模拟分析参数包括需模拟分析的高速差分信号的强度和数目,及需模拟的脉冲信号的强度和数目。
6.如权利要求4所述的高速差分信号模拟分析方法,其特征在于,该模拟出的经过不同模态下通道的脉冲信号用于得出不同模态下的通道的脉冲响应。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200610060980XA CN101087148B (zh) | 2006-06-07 | 2006-06-07 | 高速差分信号模拟分析系统及方法 |
US11/615,008 US7461363B2 (en) | 2006-06-07 | 2006-12-22 | System and method for analyzing response values sum of differential signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200610060980XA CN101087148B (zh) | 2006-06-07 | 2006-06-07 | 高速差分信号模拟分析系统及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101087148A true CN101087148A (zh) | 2007-12-12 |
CN101087148B CN101087148B (zh) | 2011-01-05 |
Family
ID=38920446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200610060980XA Expired - Fee Related CN101087148B (zh) | 2006-06-07 | 2006-06-07 | 高速差分信号模拟分析系统及方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7461363B2 (zh) |
CN (1) | CN101087148B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105592199A (zh) * | 2014-10-20 | 2016-05-18 | 深圳富泰宏精密工业有限公司 | 一种优化手机信号强度指示的系统及方法 |
CN106788787A (zh) * | 2016-11-30 | 2017-05-31 | 上海卫星工程研究所 | 星载高速lvds并行信号快速测试与分析的方法 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101180855B (zh) * | 2005-04-25 | 2012-08-22 | Lg电子株式会社 | 生成射频标识读取器与终端的射频标识读取器控制单元之间的控制协议消息的方法 |
CN101246538A (zh) * | 2007-02-14 | 2008-08-20 | 日电(中国)有限公司 | 射频识别系统和方法 |
CN102244537B (zh) * | 2010-05-13 | 2014-07-16 | 中兴通讯股份有限公司 | 终端上行模拟数据加载的方法和终端 |
US10319454B2 (en) | 2014-08-29 | 2019-06-11 | Dell Products, Lp | System and method for simulating a memory technology |
US9325536B2 (en) | 2014-09-19 | 2016-04-26 | Dell Products, Lp | Enhanced receiver equalization |
US9317649B2 (en) | 2014-09-23 | 2016-04-19 | Dell Products, Lp | System and method of determining high speed resonance due to coupling from broadside layers |
US9313056B1 (en) | 2014-11-07 | 2016-04-12 | Dell Products, Lp | System aware transmitter adaptation for high speed serial interfaces |
US10128903B2 (en) * | 2016-11-09 | 2018-11-13 | Dell Products, Lp | System and method of cancelling floquet mode resonance and far end crosstalk, and mitigating crosstalk in a printed circuit board |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6802046B2 (en) * | 2002-05-01 | 2004-10-05 | Agilent Technologies, Inc. | Time domain measurement systems and methods |
US6781465B1 (en) * | 2002-12-13 | 2004-08-24 | Cypress Semiconductor Corp. | Method and apparatus for differential signal detection |
US8224636B2 (en) * | 2002-12-17 | 2012-07-17 | Cadence Design Systems, Inc. | Method and system for implementing parallel execution in a computing system and in a circuit simulator |
DE60318141T2 (de) * | 2003-01-15 | 2008-12-04 | Verigy (Singapore) Pte. Ltd. | Modellierung einer elektronischen Vorrichtung |
US7117464B2 (en) * | 2003-02-19 | 2006-10-03 | Hewlett-Packard Development Company, L.P. | System and method for evaluating signal coupling between differential traces in a package design |
US20040163056A1 (en) * | 2003-02-19 | 2004-08-19 | Frank Mark D. | System and method for evaluating signal coupling between vias in a package design |
US7126346B2 (en) * | 2003-12-18 | 2006-10-24 | Agilent Technologies, Inc. | Method, apparatus, and article of manufacture for manufacturing high frequency balanced circuits |
CN100340865C (zh) * | 2004-02-21 | 2007-10-03 | 华为技术有限公司 | 一种滤波器的自动化测试方法 |
JP2005274373A (ja) * | 2004-03-25 | 2005-10-06 | Fujitsu Ltd | Sパラメータ算出装置,sパラメータ算出方法,sパラメータ算出プログラムおよびそのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
CN1691020A (zh) * | 2004-04-30 | 2005-11-02 | 华为技术有限公司 | 一种快速产生伪随机码激励源进行仿真的方法 |
CN100356179C (zh) * | 2004-09-29 | 2007-12-19 | 华为技术有限公司 | 一种信号发生装置和方法 |
-
2006
- 2006-06-07 CN CN200610060980XA patent/CN101087148B/zh not_active Expired - Fee Related
- 2006-12-22 US US11/615,008 patent/US7461363B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105592199A (zh) * | 2014-10-20 | 2016-05-18 | 深圳富泰宏精密工业有限公司 | 一种优化手机信号强度指示的系统及方法 |
CN106788787A (zh) * | 2016-11-30 | 2017-05-31 | 上海卫星工程研究所 | 星载高速lvds并行信号快速测试与分析的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101087148B (zh) | 2011-01-05 |
US20080010622A1 (en) | 2008-01-10 |
US7461363B2 (en) | 2008-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101087148B (zh) | 高速差分信号模拟分析系统及方法 | |
CN103365643B (zh) | 一种自动生成图形用户界面的测试脚本的方法及装置 | |
EP1917582B1 (en) | Virtual testing in a development environment | |
CN102156784B (zh) | 验证环境图形化的芯片验证方法与装置 | |
CN106155906B (zh) | 一种银行主机内部测试系统及方法 | |
CN103530209B (zh) | 一种密码键盘自动化测试方法 | |
CN106445811A (zh) | 一种基于SecureCRT的自动化测试系统及方法 | |
CN101902368B (zh) | 模拟批量瘦客户机操作的web性能测试方法及其测试系统 | |
CN108958225B (zh) | 核电厂安全级dcs平台集成测试装置 | |
CN104537903A (zh) | 交互式透射电子显微镜虚拟仿真教学系统与方法 | |
CN104200009B (zh) | 一种多层电路结构高密度布线的可视化交互仿真方法 | |
Bateman et al. | Simulation of an integrated design and test environment for mixed signal integrated circuits | |
CN112904429B (zh) | 易于拓展可灵活配置的海洋地震勘探拖缆模拟系统及方法 | |
CN106019021B (zh) | 电子设备测试装置的通用测试工装及其测试方法 | |
CN103198168A (zh) | 一种离线仿真方法 | |
CN103268370A (zh) | 基于仿真技术的eda模拟实验系统及其方法 | |
TWI314290B (en) | System and method for analyzing a plurality of differential-mode signals | |
Bencheva et al. | Teaching Hardware/Software Co-design of Embedded Systems–a Case Study | |
CN104820638A (zh) | 一种嵌入式的整机自动测试方法 | |
Wang et al. | Research on the application of simulation bench in experimentation teaching of electrical engineering and electronics | |
Easwaran | A Visual C++ Based Software Tool for Visually Teaching Discrete Convolution from the Perspective of the Input Signal in Digital Signal Processing | |
Hossain | Introduction to Simulink | |
Xuewu et al. | Design and implementation of data acquisition system based on Agilent 3458A | |
CN107729611B (zh) | 飞行器风洞试验数据脚本化处理系统及方法 | |
Schutt-Aine | Signal integrity education on the web |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110105 Termination date: 20140607 |
|
EXPY | Termination of patent right or utility model |