发明内容
本发明的目的是提供一种无线数字单路或多路视频、语音、数据移动传输装置,能方便地选择不同的频段以不低于6Mpbs的速率将多路视频、语音和数据在阻挡环境和高速移动状态下进行实时无损耗传输,同时该装置设置加密口,通过外部密钥的随时更改,确保整个链路的安全。
为实现上述目的,本发明提供了单路和多路两种传输装置,具体的技术方案如下:
一种无线数字单路视频、语音、数据移动传输装置,其特征在于:包括单路前端数字采集发射机和终端数字接收机组成;单路前端数字采集发射机由MPEG-II编码器(1)、数据打包机(2)、复用器(3)、COFDM调制器(5)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、单片机(10)组成,其中MPEG-II编码器(1)输入接驳便携式摄像机或提供A/V信号的A/V输出,数据打包机(2)输入接IP数据、字节流、比特流输出,MPEG-II编码器(1)输出和数据打包机(2)输出接复用器(3)输入,复用器(3)输出接COFDM调制器(5)输入,COFDM调制器(5)和可调振荡器(7)输出接上变频器(6)输入,上变频器(6)输出接功率放大器(8)输入,功率放大器(8)输出接发射天线(9),单片机(10)输出分别接MPEG-II编码器(1)、复用器(3)、COFDM调制器(5)输入;
终端数字接收机电路由接收天线(11A)、AGC放大及下变频器(13)、QPSK解调器(18)/COFDM解调器(14)、解密模块(19)、解复用器(20)、MPEG-II解码器(15)、数据转口板(21)和中心处理器(16)组成,其连接关系是接收天线(11A)输出接AGC放大及下变频器(13)输入,AGC放大及下变频器(13)输出接QPSK(18)或COFDM解调器(14)输入,QPSK/COFDM解调器输出接解复用输出接MPEG-II解码输入,MPEG-II解码输出模拟AV信号,数据转口板输出IP数据、字节流和比特流,中心处理器分别接AGC放大器、下变频器、QPSK/COFDM解调器、解复用器、MPEG-II解码器输入。
所述的单路前端数字采集发射机和终端数字接收机之间设有数字转信中继发射机。
所述的数字转信中继发射机由接收天线(11)、AGC放大及下变频器(13)、COFDM解调器(14)、QPSK调制器(17)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、中心处理器(16)组成,其连接关系是接收天线输出接AGC放大及下变频器输入,AGC放大及下变频器输出接COFDM解调器输入,COFDM解调器输出接QPSK调制器输入,QPSK调制器和可调振荡器输出接上变频输入,上变频输出接功率放大器输入,功率放大器输出接发射天线,中心处理器分别接AGC放大器、下变频、COFDM解调器、QPSK调制器输入。
一种无线数字多路视频、语音、数据移动传输装置,其特征在于:包括多路前端数字采集发射机和终端数字接收机组成;多路前端数字采集发射机包括前端接收和采集发射两部分;
a、前端接收部分的电路包括接收天线(11)、射频分配器(12)、AGC放大及下变频器(13)、COFDM解调器(14)、MPEG-II解码器(15)、中心处理器(16),其连接关系是接收天线输出接射频分配器输入,射频分配器输出接AGC放大及下变频器输入,AGC放大及下变频器输出接COFDM解调器输入,COFDM解调器输出接MPEG-]I解码器输入,中心处理器分别接AGC放大及下变频器、COFDM解调器、MPEG-II解码器输入;
b、采集发射部分包括数字切换器(22)、MPEG-II编码器(1)、数据打包机(2)、复用器(3)、加密模块(4)、COFDM调制器(5)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、单片机(10),其连接关系是多个前端接收机部分的MPEG-II解码器输出接数字切换器的多个输入,便携式摄像机或其他电路中的A/V输出接驳MPEG-II编码器输入,数据打包机输入接IP数据、字节流、比特流输出,数字切换器、MPEG-II编码器和数据打包机的输出接复用器输入,复用器输出接加密模块输入,加密模块输出接COFDM调制输入,COFDM调制器和可调振荡器输出接上变频输入,上变频输出接功率放大器输入,功率放大器输出接发射天线,单片机输出分别接MPEG-II编码器、复用器、COFDM调制器输入;
终端数字接收机电路由接收天线(11A)、AGC放大及下变频器(13)、QPSK解调器(18)/COFDM解调器(14)、解密模块(19)、解复用器(20)、MPEG-II解码器(15)、数据转口板(21)和中心处理器(16)组成,其连接关系是接收天线(11A)输出接AGC放大及下变频器(13)输入,AGC放大及下变频器(13)输出接QPSK(18)或COFDM解调器(14)输入,QPSK/COFDM解调器输出接解复用输出接MPEG-II解码输入,MPEG-II解码输出模拟AV信号,数据转口板输出IP数据、字节流和比特流,中心处理器分别接AGC放大器、下变频器、QPSK/COFDM解调器、解复用器、MPEG-II解码器输入。
本发明由前端数字采集发射机、数字转信中继发射机和终端数字接收机组成,前端数字采集发射机分为单路前端数字采集发射机和多路前端数字采集发射机两种,单路前端数字采集发射机最多可采集一路视频、两路语音和一路数据信号同时向多路前端数字采集发射机或终端数字接收机发射,多路前端数字采集发射机可在接收多个单路前端数字采集发射机的基础上汇同自身采集的视频、语音、数据信号一同向终端数字接收机发射,所有的前端数字采集发射机在距离终端数字接收机较远的时候均可通过数字转信中继发射机向终端数字接收机转发射频信号,这样就可以满足远程转送的需要。
本发明的工作原理是AV信号由外接摄像机采集,进入单路前端数字采集发射机的MPEG II编码器压缩编码成TS流,与经数据打包机打包转换成TS流后的比特流、字节流、IP数据信号一同复用后,经过密钥加密,再经COFDM调制器调制成IF信号,由上变频器和可调振荡器将IF信号变到所需RF频率,经过功率放大器放大,通过发射天线向终端数字接收机或数字转信中继发射机发射。当数据打包机、复用器和加密模块不需要的时候,单路前端数字采集发射机的RF信号可由多路前端数字采集发射机的接收天线接收,经射频分配器分别进入多路前端数字采集发射机的多个前端接收部分,一个前端接收部分将1路RF信号送入AGC放大器,下变频成中频IF信号,再由COFDM解调器解出TS流进入MPEG II解码器,输出一路视、音频信号给监视器,同时MPEGII解码器也输出一路TS流到采集发射部分的数字切换器进行混和切换,数字切换器切换出的TS流,进入复用器进行复用;比特流、字节流、IP数据信号也可通过数据打包机转换为TS流同时送入复用器;直接接驳的摄像机采集的视频、语音信号经MPEG II编码器压缩编码后输出的TS流也送入复用器,所有进入复用器多路TS流信号复用后输出一路高速TS流,经用户密钥加密和COFDM调制器调制成IF信号,由上变频器和可调振荡器将IF信号变到所需频率RF信号,经功率放大器通过发射天线发射出去。数字转信中继发射机接收天线接收前端数字采集发射机的RF信号,经过AGC放大器及下变频器,输出IF信号,再经过COFDM解调器,输出TS流直接进入QPSK调制器调制成IF信号,再由上变频器和可调振荡器将IF信号变到所需RF频率,经过功率放大器放大后通过发射天发射出去。终端数字接收机RF信号由接收天线进AGC放大器,下变频成中频IF信号,再由QPSK或COFDM解调器(终端数字接收机若直接接收来自前端数字采集发射机的信号时则选用COFDM解调器,接收来自数字转信中继发射机的信号时选用QPSK解调器)解出TS流,送入解码模块解密钥后再经过解复用变成TS流和数据信号输出,TS流送入MPEG-II解码器进行解压缩,输出模拟视、音频信号。当前端数字采集发射机和数字转信中继发射机发射的信号为多路时,应配置射频分配器和多个终端数字接收机予以接收显示及利用。
本发明的有益效果是:采用编码正交频分复用的调制方式,克服了多径干扰降低了误码率,可保证视频、语音和数据在高速移动和阻挡环境中实现稳定的无线传输;采用数字压缩编码方式,可用较小的带宽传输清晰流畅的视频图像;发射频率由外接控制器控制,接收端频率由软件进行设置,均可随时调整;IP数据、比特流、字节流转换成传输流后与视频、语音的传输流以时分复用的方式,复合为一路高速传输码流进行传输,节省了资源;前端和终端均设有加密模块,可在外部随时改变密钥,提高整个传输通道的安全性;通过多路前端数字采集发射机对不同的单路前端数字采集发射机采集的TS流信号进行数字切换和复用,能从任意角度反应同一事件现场的情况;终端数字接收机能接收单路前端数字采集发射机、多路前端数字采集发射机和数字转信中继发射机的信号,通过不同的组合,可灵活满足不同使用环境的需要。
具体实施方式
本发明中有关的英文宿略语的中文解释:
MPEG-II:运动图象专家组颁布的(运动图像及声音编码)国际标准之一;
AGC放大器:自动增益控制放大器;
RS-232:一种在低速率串行通讯中增加通讯距离的单端标准;
SDI:串行数字接口;
QPSK:正交相位调制方式;
COFDM:编码正交频分复用调制方式;
RF:射频信号;
IF:中频信号;
TS流:传输数据流;
IS流:数字电视传输流;
I/O信号:输入/输出信号;
A/D转换器:模拟/数字信号转换器;
D/A转换器:数字/模拟信号转换器;
A/V:音频/视频信号;
L:左声道;
R:右声道;
V:视频。
在图1中,本发明由前端数字采集发射机、数字转信中继发射机和终端数字接收机组成,前端数字采集发射机分为单路前端数字采集发射机和多路前端数字采集发射机两种,单路前端数字采集发射机最多可采集一路视频、两路语音和一路数据信号同时向多路前端数字采集发射机或终端数字接收机发射,多路前端数字采集发射机可在接收多个单路前端数字采集发射机的基础上汇同自身采集的视频、语音、数据信号一同向终端数字接收机发射,所有的前端数字采集发射机在距离终端数字接收机距离较远的时候均可通过数字转信中继发射机向终端数字接收机发送射频信号。
在图2中,所示单路前端数字采集发射机由MPEG-II编码器(1)、数据打包机(2)、复用器(3)、加密模块(4)、COFDM调制器(5)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、单片机(10)组成,其中数据打包机(2)、复用器(3)、加密模块(4)为可选件,其连接方式是MPEG一II编码器输入接驳便携式摄像机或其他电路中的A/V输出,数据打包机输入接数据信号输出,MPEG-II编码器输出和数据打包机输出接复用器输入,复用器输出接加密模块输入,加密模块输出接COFDM调制器输入,COFDM调制器和可调振荡器输出接上变频输入,上变频输出接功率放大器输入,功率放大器输出接发射天线,单片机输出分别接MPEG-II编码器、复用器、COFDM调制器输入。
在图3中,所示多路前端数字采集发射机由前端接收和采集发射两部分组成:前端接收部分的电路包括接收天线(11)、射频分配器(12)、AGC放大及下变频器(13)、COFDM解调器(14)、MPEG-II解码器(15)、中心处理器(16),其连接关系是接收天线输出接射频分配器输入,射频分配器输出接AGC放大器输入,AGC放大器输出接下变频输入,下变频输出接COFDM解调器输入,COFDM解调器输出接MPEG-II解码器输入,中心处理器分别接AGC放大及下变频器、COFDM解调器、MPEG-II解码器输入;采集发射部分的电路包括数字切换器(17)、MPEG-II编码器(1)、数据打包机(2)、复用器(3)、加密模块(4)、COFDM调制器(5)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、单片机(10),其连接关系是一个前端接收机部分的MPEG-II解码器输出数字切换器的一个输入,便携式摄像机或其他电路中的A/V输出接驳MPEG-II编码器输入,数据打包机输入接数据信号输出,数字切换器、MPEG-II编码器和数据打包机的输出接复用器输入,复用器输出接加密模块输入,加密模块输出接COFDM调制器输入,COFDM调制器和可调振荡器输出接上变频输入,上变频输出接功率放大器输入,功率放大器输出接发射天线,单片机输出分别接MPEG-II编码器、复用器、COFDM调制器输入。
在图4中,所示数字转信中继发射机由接收天线(11)、AGC放大及下变频器(13)、COFDM解调器(14)、QPSK调制器(17)、上变频器(6)、可调振荡器(7)、功率放大器(8)、发射天线(9)、中心处理器(16)组成,其连接关系是接收天线输出接AGC放大及下变频器输入,AGC放大及下变频器输出接COFDM解调器输入,COFDM解调器输出接QPSK调制器输入,QPSK调制器和可调振荡器输出接上变频输入,上变频输出接功率放大器输入,功率放大器输出接发射天线,中心处理器分别接AGC放大器、下变频、COFDM解调器、QPSK调制器输入。
在图5中,所示终端数字接收机电路由接收天线(11)、AGC放大及下变频器(13)、QPSK解调器(18)/COFDM解调器(14)、解密模块(19)、解复用器(20)、MPEG-II解码器(15)、中心处理器(16)组成,其连接关系是接收天线输出接AGC放大及下变频器输入,AGC放大及下变频器输入输出接QPSK/COFDM解调器输入,QPSK/COFDM解调器输出接解密模块输入,解密模块输出接解复用输入,解复用输出接MPEG-II解码输入,MPEG-II解码输出模拟AV信号,中心处理器分别接AGC放大器、下变频、QPSK/COFDM解调器、解复用器、MPEG-II解码器输入。
在图6中,所示单路前端数字采集发射机的MPEG-II编码器(1)由A/D转换器(SAA711)①、MPEG-II信源编码器(PCM1800E)②、MPEG-II信道编码器(TMS320VC5421)③、单片机软件固化集成块(AT89C2015)④、中心处理器(FL4472)⑤构成;数据打包机(2)由比特流、字节流、IP数据封包器(BL2005I36)⑥、封包传输流转换器(BL2005I37)⑦构成;复用器(3)由缓存器(IDT72V2113)⑧、缓存器(IDT72V2113)
数字信号处理器(TMS320C5402)⑨、存储器(IDT72V2113)⑩、主控逻辑电路(XC9571)
单片机软件固化集成块(AT89C2051-24C3)
构成;加密模块(4)由数字加密器(BL2005I31)
构成;COFDM调制器(5)由载波转换、多级调制、外码纠错、内码纠错、交织编码、COFDM调制、AGC放大、IF放大集成块(L64733134)
构成;上变频器(6)由平衡混频器(PH1002)
和高频放大器(BTR91A)
构成;可调振荡器(7)由振荡器(BL2005I38)
构成;功率放大器(8)由高频放大器(BTR91A)
高频放大器(BTR581)
分配器(3db)
功率放大器(2N5212)
功率放大器(2N5212)
和合成器(V)
构成;发射天线(9)由全向发射天线(BL2005313B)
构成;单片机(10)由单片机控制软件(AT89C2051-24PI)
构成;其连接关系是①的IS流输出脚13~16接②的IS流输入脚4、6、7、11,信号贮存处理脚18~21接⑤的信号贮存处理脚108、109、111、112,②的IS流输出脚27~35接③的IS流输入脚45~53,信号贮存处理脚2、3、5、8、10、14、16~20接⑤的信号贮存处理脚88~98,③的TS流输出脚33~42接
的TS流输入脚21~30,信号贮存处理脚2、4、6~9、15、17~23接⑤的信号贮存处理脚52~61、65~68,⑤的软件控制脚117~121与④软件输出脚14~18连接,⑥的封包信号输出脚12~16接⑦的封包信号输入脚4~9,⑦的TS流输出脚26~35接⑧的TS流输入脚21~30,⑧和
的TS流输出脚11~20分别接⑨的TS流输入脚30~39和71~80,逻辑控制脚2~5、7、8分别接
的逻辑控制脚10~15和21~26,⑨的TS输出脚115~124接
的TS流输入脚21~30,逻辑控制脚95~98、102~107接
的逻辑控制脚83~92,
的TS流输出脚11~20接
的TS流输入脚24~33,逻辑控制脚2~5、7、8分别接
的逻辑控制脚62~67,
的TS流输出脚12~23接
的TS输入脚48、49、51~60,
的IF输出脚82接
的IF输入脚1,数据处理及软件控制脚97~100接
的软件输出脚14~18,
的振荡输入脚2接
接地脚4接地,射频输出脚3接
的输入,
的输出脚接
的输入脚,
的输出脚接
的输入脚,
的输出脚接
的输入脚1,
的输出脚3、4分别接
和
的输入脚,脚2接地,
和
的输出脚分别接
的输入脚1和2,
的输出脚3接
4接地。
在图7中,所示多路前端数字采集发射机前端接收部分的接收天线(11)由全向接收天线(BL2005313A)
构成;射频分配器(12)由射频RF分路器(ADA4302-4)
构成;AGC放大及下变频器(13)由高频放大、下变频、L10RF集成块(GH4112)
构成;COFDM解调器(14)COFDM解调、解码、解交织集成块(L64781)
构成;MPEG-II解码器(15)由解压、解码集成块(GM71V8163C)
和D/A转换、A/V分离输出集成块(D451616AG5)
构成;中心处理器(16)由中心处理器集成块(sti5518)
构成;采集发射部分的数字切换器(22)由数字切换器(BL2005I35)
构成;MPEG-II编码器(1)由A/D转换器(SAA711)①、MPEG-II信源编码器(PCM1800E)②、MPEG-II信道编码器(TMS320VC5421)③、单片机软件固化集成块(AT89C2015)④、中心处理器(FL4472)⑤构成;数据打包机(2)由比特流、字节流、IP数据封包器(BL2005I36)⑥、封包传输流转换器(BL2005I37)⑦构成;复用器(3)由缓存器(IDT72V2113)⑧、缓存器(IDT72V2113)
缓存器(IDT72V2113)
数字信号处理器(TMS320C5402)⑨、存储器(IDT72V2113)⑩、主控逻辑电路(XC9572)
单片机软件固化集成块(AT89C205)
构成;加密模块(4)由数字加密器(BL2005I31)
构成;COFDM调制器(5)由载波转换、多级调制、外码纠错、内码纠错、交织编码、COFDM调制、AGC放大、IF放大集成块(L64733134)
构成;上变频器(6)由平衡混频器(PH1002)
和高频放大器(BTR91A)
构成;可调振荡器(7)由振荡器(BL2005I38)
构成;功率放大器(8)由高频放大器(BTR91A)
高频放大器(BTR581)
分配器(3db)
功率放大器(2N5212)
功率放大器
和合成器(V)
构成;发射天线(9)由全向发射天线(BL2005313B)
构成;单片机(10)由单片机控制软件(AT89C2051-24C2)
前端接收部分的连接关系是
的RF输出接
的RF输入,
的1路RF输出脚接多路前端数字采集发射机的一个前端接收部分
的RF输入脚3,
的双中频输出脚11、12接
中频输入脚61、62,在线频输入脚3接
脚176,
的TS输出脚51~54、58接
的TS输入脚30~33,38,数据贮存处理脚21、22、28~30接
的数据贮存处理脚128~132,
的数据贮存处理脚2~5、9~15、17~20接
的数据贮存处理脚114~126、128、131,
的数据贮存处理脚2~7、9、10、12~18、23~28、93、94接
的数据贮存处理脚42~47、53~56、73~79、82~88,TS流输出脚65~72、74、77接多路前端数字采集发射机采集发射部分
的TS流输入脚22~31;采集发射部分的连接关系是
的TS流输出脚53~62接
的TS流输入脚21~30,⑥的封包信号输出脚12~16接⑦的封包信号输入脚4~9,⑦的TS流输出脚26~35接⑧的TS流输入脚21~30,①的IS流输出脚13~16接②的IS流输入脚4、6、7、11,信号贮存处理脚18~21接⑤的信号贮存处理脚108、109、111、112,②的IS流输出脚27~35接③的IS流输入脚45~53,信号贮存处理脚2、3、5、8、10、14、16~20接⑤的信号贮存处理脚88~98,③的IS流输出脚33~42接
的TS流输入脚21~30,信号贮存处理脚2、4、6~9、15、17~23接⑤的信号贮存处理脚52~61、65~68,⑤的软件控制脚117~121与④软件输出脚14~18连接,⑧、
和
的缓存输出脚11~20分别接⑨的缓存输入脚30~39、45~54和71~80,逻辑控制脚2~5、7、8分别接
的逻辑控制脚10~15、18~24和26~31,⑨的TS输出脚115~124接⑩的TS流输入脚21~30,逻辑控制脚95~98、102~107接
的逻辑控制脚83~92,⑩的TS流输出脚11~20接
的TS流输入脚24~33,逻辑控制脚2~5、7、8分别接
的逻辑控制脚62~67,
的软件控制脚44~48与
软件输出脚23~27连接,
的TS流输出脚12~23接
的TS输入脚48、49、51~60,
的IF输出脚82接
的IF输入脚1,数据处理及软件控制脚97~100接
的软件输出脚14~18,
的振荡输入脚2接
接地脚4接地,射频输出脚3接
的输入,
的输出脚接
的输入脚,
的输出脚接
的输入脚,
的输出脚接
的输入脚1,
的输出脚3、4分别接
和
的输入脚,脚2接地,
和
的输出脚分别接
的输入脚1和2,
的输出脚3接
4接地。
在图8中,所示数字转信中继发射机的接收天线(11)由全向接收天线(BL2005313A)
构成;AGC放大及下变频器(13)由高频放大、下变频、L10RF集成块(GH4112)
构成;COFDM解调器(14)COFDM解调、解码、解交织集成块(L64781)
构成;QPSK调制器(17)由D/D隔离器(74HC245)
RS编码、交织编码、滤波移相、QPSK调制、AGC、IF放大集成块(BCM3033)
构成;上变频器(6)由平衡混频器(PH1002)
和高频放大器(BTR91A)
构成;可调振荡器(7)由振荡器(BL2005I38)
构成;功率放大器(8)由高频放大器(BTR91A)
高频放大器(BTR581)
分配器(3db)
功率放大器(2N5212)
功率放大器
和合成器(V)
构成;发射天线(9)由全向发射天线(BL2005313B)
构成;中心处理器(16)由中心处理器集成块(sti5518)
构成。其连接关系是
的RF输出接
的RF输入,
的双中频输出脚11、12接
中频输入脚61、62,在线频输入脚3接
脚176,
的TS输出脚51~54、58接
的TS输入脚27~29、31~35,数据贮存处理脚21、22、28~30接
的数据贮存处理脚28、29~31、33,
的TS输出脚2~10、12~14接
的TS输入脚50~60、62,
的IF输出脚84接
的IF输入脚1,数据贮存处理脚97~100接
的数据贮存处理脚142~146,
的振荡输入脚2接
接地脚4接地,射频输出脚3接
的输入,
的输出脚接
的输入脚,
的输出脚接
的输入脚,
的输出脚接
的输入脚1,
的输出脚3、4分别接
和
的输入脚,脚2接地,
和
的输出脚分别接
的输入脚1和2,
的输出脚3接
4接地。
在图9中,所示终端数字接收机的接收天线(11)由全向接收天线(BL2005313A)
构成;AGC放大及下变频器(13)由高频放大、下变频、L10RF集成块(GH4112)
构成;QPSK解调器(18)由QPSK解调、解RS、解交织集成块(BCM3118)
构成;解密模块(19)由数字解密器(BL2005I32)
构成;解复用器(20)由缓存器(IDT72V2113)
数字信号处理器(TMS320C5402)
主控逻辑电路(XC9572)
存储器(IDT72V2113)
存储器(IDT72V2113)
构成;MPEG-II解码器(15)由解压、解码集成块(GM71V8163C)
和D/A转换、A/V分离输出集成块(D451616AG5)
构成;数据转口板(21)由传输流转口板(BL200580B)
构成;中心处理器(16)由中心处理器集成块(sti5518)
构成。其连接关系是
的RF输出接
的RF输入,
的双中频输出脚11、12接
中频输入脚61、62,在线频输入脚3接
脚176,
的IS输出脚49~51、53~57接
IS输入脚21~27,数据贮存处理脚33、35、37、40、41接
的数据贮存处理脚15~18、20,
的TS输出脚43~52接
的TS输入脚21~30,
的缓存输出脚11~20接
的缓存输入脚30~39,逻辑控制脚2~5、7、8接
逻辑控制脚21~26,
的TS流1输出脚115~124接
TS流输入脚21~30,TS流2输出脚125~134接
TS流输入脚21~30,逻辑控制脚95~98、102、104~108接
逻辑控制脚83~85、92~98,
TS流输出脚11~20接
TS流输入脚30~39,逻辑控制脚2~5、7、8接
逻辑控制脚62~67,
TS流输出脚11~20接
TS流输入脚34~36、42~49,逻辑控制脚2~5、7、8接
逻辑控制脚73~78,
的数据贮存处理脚2~5、9~15、17~20接
的数据贮存处理脚114~126、128、131,
的数据贮存处理脚2~7、9、10、12~18、23~28、93、94接
的数据贮存处理脚42~47、53~56、73~79、82~88。