CN100557455C - 逻辑分析仪的波形显示方法及其逻辑分析仪 - Google Patents

逻辑分析仪的波形显示方法及其逻辑分析仪 Download PDF

Info

Publication number
CN100557455C
CN100557455C CNB2006101258340A CN200610125834A CN100557455C CN 100557455 C CN100557455 C CN 100557455C CN B2006101258340 A CNB2006101258340 A CN B2006101258340A CN 200610125834 A CN200610125834 A CN 200610125834A CN 100557455 C CN100557455 C CN 100557455C
Authority
CN
China
Prior art keywords
pixel
minimum value
current line
maximal value
line pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2006101258340A
Other languages
English (en)
Other versions
CN101131413A (zh
Inventor
王悦
王铁军
李维森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Puyuan Jingdian Technology Co ltd
Rigol Technology Co ltd
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CNB2006101258340A priority Critical patent/CN100557455C/zh
Publication of CN101131413A publication Critical patent/CN101131413A/zh
Application granted granted Critical
Publication of CN100557455C publication Critical patent/CN100557455C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种逻辑分析仪的波形显示方法,包括:采集并存储波形数据点;将存储的波形数据点压缩成屏幕行像素两倍的波形数据点,计算压缩后波形数据点的最大最小值,并将它们对应为行象素点的最大最小值,根据当前行像素点及其前一点的最大值和最小值确定当前行像素点的显示方式,显示压缩后每个行像素上的波形;当接收到外部响应指令,需要对压缩后的行像素点波形进行放大显示时,将相邻行像素点之间填充内插点,以所述相邻行像素点前一点的最大值和最小值作为内插点的最大值和最小值,根据放大后的当前行像素点及其前一点的最大值和最小值确定放大后的当前行像素点的显示方式,根据所述显示方式显示放大后每个行像素上的波形。

Description

逻辑分析仪的波形显示方法及其逻辑分析仪
技术领域
本发明涉及逻辑分析仪领域,特别涉及一种逻辑分析仪的波形显示算法及其逻辑分析仪。
背景技术
逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器。由于逻辑分析仪主要用于进行测试,它并不像示波器那样有许多电压等级,而是通常只显示两个电压(逻辑1和逻辑0)。因此在设定了参考电压之后,逻辑分析仪将待测试号通过比较器来进行判定,高于参考电压者为逻辑1,低于参考电压者为逻辑0,通过判断电压的高低,形成数字波形,根据该数字波形就可以找到异常发生之处。另外由于逻辑分析仪并不显示信号的实际波形,相比于一般示波器只有两个通道的情况,逻辑分析仪可以拥有从16个通道、32个通道、64个通道,一直到上百个通道数不等,因此逻辑分析仪具备了可同时进行多个通道分析波形的优势。
传统的逻辑分析仪如图1所示,主要包括采集装置、比较器、存储装置、控制处理装置以及显示屏。采集装置包括多个采集探头对模拟信号进行采集,采集到的模拟输入信号经模拟数字信号转换器进行采样,该采样过程可以通过一个采集控制装置进行控制。采样后的信号通过一个比较器比较采样信号的电压和参考电压的大小,高于参考电压者为逻辑1,低于参考电压者为逻辑0,通过判断电压的高低,形成数字信号。其中,逻辑1和逻辑0的电平取决于逻辑分析仪自身的设置。采集后的信号存储在存储装置中,然后通过控制处理装置的控制将采集后的信号显示在LCD显示屏上,通过分析采集信号电平的高低,就可获知该信号是否正确。该逻辑分析仪还包含一人机界面,用户可以选择不同的档位观察所显示的波形。
然而在实际的信号测量过程中,逻辑分析仪在进行波形采样时,所采集的数据量往往要大于屏幕行像素点的个数,如果要这些采样点全部显示在屏幕上必然要影响画图的速度,进而影响到屏幕的刷新频率。因此,需要将采样的数据进行压缩。然而现有的数据压缩方法由于丢失了大量采集数据点,往往会造成波形的失真,特别是丢失一些小脉冲的情况,因此采用现有压缩方法所显示的波形不能完整的反映信号的特征。
当停止采集后需要对压缩后的波形进行细致观看时,用户可以通过选择不同的档位将波形进行放大,这样就需要将两个压缩后波形数据点之间的间隔填充。传统的逻辑分析仪只是简单的将两个相邻压缩后波形数据点以线性的方式连接,这样往往会使波形失去原本的特征,不能正确的显示波形数据。
发明内容
为了解决现有逻辑分析仪在显示压缩或放大后的波形数据时不能正确反映原有波形特征的缺陷,本发明的目的在于提供一种逻辑分析仪的波形显示方法及其逻辑分析仪。该方法首先确定压缩或放大后的行像素点的最大值和最小值,然后根据压缩或放大后的当前行像素点及其前一点的最大值和最小值确定压缩或放大后的当前行像素点的显示方式,从而能够在屏幕上显示出符合所采集的波形特征的波形。
为了达到本发明的目的,本发明的技术方案为:
一种逻辑分析仪的波形显示方法,包括:采集并存储波形数据点;将存储的波形数据点压缩成屏幕行像素两倍的波形数据点,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,根据当前行像素点及其前一点的最大值和最小值确定当前行像素点的显示方式,并根据所述显示方式显示压缩后每个行像素上的波形;当接收到外部响应指令,需要对压缩后的行像素点波形进行放大显示时,将相邻行像素点之间填充内插点,并以所述相邻行像素点前一点的最大值和最小值作为内插点的最大值和最小值,根据放大后的当前行像素点及其前一点的最大值和最小值确定放大后的当前行像素点的显示方式,并根据所述显示方式显示放大后每个行像素上的波形。
所述压缩后的波形数据点的最大值为对应的压缩前的波形数据点的所有比特位相或的结果,所述压缩后的波形数据点的最小值为对应的压缩前的波形数据点的所有比特位相与的结果,所述压缩后的波形数据点的最大值和最小值包括:最大值为1最小值为0,最大值和最小值都为1,或最大值和最小值都为0。
默认第一个行像素点的最大值为1最小值为0。
确定每个行像素点的显示方式具体包括:根据当前行像素点及其前一点的最大值和最小值判断当前行像素点是否发生跳变,如果是:则在当前行像素点的横坐标位置画一条连接逻辑1电平和逻辑0电平的竖线;如果否:将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据该行像素点所对应的电平在当前行像素点的横坐标位置画出该点。
所述跳变是指波形从逻辑1电平变化到逻辑0电平或从逻辑0电平变化到逻辑1电平。
所述逻辑1电平和逻辑0电平为所述逻辑分析仪预设的两个电平值。
所述当前行像素点的跳变的判断原则如下:前一个行像素点最大值为1最小值为0,当前行像素点最大值和最小值都为1或最大值和最小值都为0,判断在当前行像素点没有发生跳变;前一个行像素点最大值为1最小值为0,当前行像素点最大值为1最小值为0,表示在当前行像素点发生了跳变;前一个行像素点最大值和最小值都为1,当前行像素点最大值和最小值都为1,表示在当前行像素点没有发生跳变;前一个行像素点最大值和最小值都为1,当前行像素点最大值为1最小值为0或最大值和最小值都为0,表示在当前行像素点发生了跳变;前一个行像素点最大值和最小值都为0,当前行像素点最大值和最小值都为0,表示在当前行像素点没有发生跳变;前一个行像素点最大值和最小值都为0,当前行像素点最大值为1最小值为0或最大值和最小值都为1,表示在当前行像素点发生了跳变。
一种逻辑分析仪,包括采集装置、比较器、存储装置、控制处理装置以及显示屏,所述采集装置、比较器、存储装置、显示屏分别与控制处理装置相连,还包括数据缩放装置和显示处理装置,所述存储装置用于存储采集后的波形数据点;所述数据缩放装置和控制处理装置相连:由控制处理装置进行控制,对存储装置存储的数据进行压缩处理,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值;由控制处理装置进行控制,对压缩后的行像素点波形进行放大显示时,将相邻行像素点之间填充内插点,并以所述相邻行像素点前一点的最大值和最小值作为内插点的最大值和最小值;将压缩或放大后的所有行像素点发给控制处理装置;所述显示处理装置和控制处理装置相连:由控制处理装置进行控制,对压缩或放大处理后每个行像素点进行显示处理,根据当前行像素点及其前一点的最大值和最小值确定当前行像素点的显示方式,并将每个行像素点的显示方式发给控制处理装置;所述显示屏根据所述显示方式显示压缩或放大后的所有行像素点波形。
所述数据缩放装置进一步包括数据缩小单元、数据放大单元和内插单元,所述数据缩小单元和控制处理装置相连,由控制处理装置进行控制,对存储的波形数据点进行压缩处理,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,并将压缩后的所有行像素点发给控制处理装置;所述数据放大单元和控制处理装置以及内插单元相连,由控制处理装置进行控制,对压缩后的每个行像素点进行放大;所述内插单元和控制处理装置相连,将所述相邻行像素点之间填充内插点形成放大后的所有行像素点,以所述压缩后的相邻行像素点中前一点的最大值和最小值作为内插点的最大值和最小值,并将放大后的所有行像素点发给控制处理装置。
所述显示处理装置进一步包括跳变判断单元和波形绘制单元,所述跳变判断单元和控制处理装置相连,由控制处理装置进行控制,根据当前行像素点及其前一点的最大值和最小值判断当前行像素点是否发生跳变,并将该跳变结果发给波形绘制单元;所述波形绘制单元连接所述跳变判断单元和控制处理装置,根据所述跳变确定当前点的绘制方法:当发生跳变时,在当前行像素点所在的横坐标位置画一条连接逻辑1电平和逻辑0电平的线,当未发生跳变时,将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据该行像素点所对应的电平在当前行像素点的横坐标位置画出该点;所述波形绘制单元将当前点的绘制方法发给控制处理装置。
所述跳变判断单元根据前一个行像素点最大值为1最小值为0,当前行像素点最大值和最小值都为1或最大值和最小值都为0,判断在当前行像素点没有发生跳变;根据前一个行像素最大值为1最小值为0,当前行像素点最大值为1最小值为0,表示在当前行像素点发生了跳变;根据前一个行像素点最大值和最小值都为1,当前行像素点最大值和最小值都为1,表示在当前行像素点没有发生跳变;根据前一个行像素点最大值和最小值都为1,当前行像素点最大值为1最小值为0或最大值和最小值都为0,表示在当前行像素点发生了跳变;根据前一个行像素点最大值和最小值都为0,当前行像素点最大值和最小值都为0,表示在当前行像素点没有发生跳变;根据前一个行像素点最大值和最小值都为0,当前行像素点最大值为1最小值为0或最大值和最小值都为1,表示在当前行像素点发生了跳变。
通过采用本发明的技术方案,可以达到以下有益效果:
(1)在显示压缩数据点时,能够根据压缩后的行像素点及其前一点的最大值和最小值来确定当前行像素点的显示方式,在实际显示中,能够清晰的观察到信号中出现的小脉冲现象,因此,能够更准确的反映所采集信号的波形特征。
(2)在对压缩数据点进行放大显示时,通过在原相邻的行像素点之间内插点,使离散的点能够连续的显示出来;同时以原相邻行像素点及其前一点的最大值和最小值作为内插点的最大值和最小值,并且能够根据放大后的当前行像素点及其前一点的最大值和最小值来确定放大后的当前行像素点的显示方式,这样,在实际波形发生跳变之前一直保持未发生跳变前的波形特征,更符合所采集信号的波形特征。
(3)通过将压缩和放大方法的结合使用,使得该逻辑分析仪在压缩显示时能满足波形刷新率的要求,在放大时能够显示完整的波形,并且所显示的波形更能体现原采集波形的特征。
附图说明
图1为现有技术逻辑分析仪结构图;
图2为本发明逻辑分析仪捕捉的小脉冲波形图;
图3为本发明逻辑分析仪波形显示流程图;
图4为本发明逻辑分析仪结构图;
图5为本发明逻辑分析仪数据缩放装置结构图;
图6为本发明逻辑分析仪显示处理装置结构图。
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。
实施例1
本实施例详细说明逻辑分析仪处于运行状态的显示情况。此时,逻辑分析仪需要在采集数据的同时将数据进行压缩以后显示。
首先逻辑分析仪将采集的波形数据点存储于存储装置中,然后从存储装置中取出波形数据点进行显示。一般情况下,所存储的波形数据点的数目要大于屏幕的行像素,如果要将所存储的全部波形数据点一次性显示于显示屏就需要对这些数据点进行压缩。
首先,将所采集的波形数据点压缩成屏幕行像素个数据点,此时每个压缩后的波形数据点由采集的波形数据点的多个比特组成。然后,对于每一个压缩后的数据点,将所有比特位相或得到一个最大值,将所有比特位相与得到一个最小值,并将每一个行像素点对应一个压缩后点的最大最小值,因此,本发明压缩方法实际上是将采集的波形数据点压缩成了屏幕行像素两倍的数据点。由于被采集的数据点都是0或1的比特位,因此每个行像素点的最大最小值的情况只有三种:最大值为1,最小值为0;最大值和最小值都为1;最大值和最小值都为0。
本实施例以采集的波形数据点的数目为1K,而屏幕行像素为300为例进行说明该压缩方法,即将1K个数据点压缩成600个数据点。本发明具体的压缩方法如下:
(1)将1000个点压缩成300个点,用1000除以300,得出的商为3,余数为100,因此在进行数据压缩时,可以是3个采集数据点对应一个压缩后波形数据点,也可以是由4个采集数据点对应一个压缩后数据点。
(2)计算压缩后数据点的最大最小值,并将它们对应为一个行像素点的最大最小值。由于每个行像素点对应有两个点,因此实际上已经完成了将1000个点压缩成600个点的过程。将3个采集数据点压缩成2个点,简称3对2方式;将4个采集数据点压缩成2个点,简称4对2方式。
以下对第一步中将1000个点压缩成300个点的过程进行详细描述。
首先,1000除以300得到余数100,用100除以目标点数300得到余数100,此时令第1个压缩后数据点采用3对2的方式进行压缩,并存储该余数100;在所存储的余数100的基础上累加1000除以300的余数100,得到200,用200除以目标点数300得到余数200,此时仍然令第2个压缩后数据点采用3对2的方式进行压缩,并存储该余数200;在所存储的余数200的基础上累加1000除以300的余数100,得到300,用300除以目标点数300得到余数0,此时由于判断出所存储的余数能够被目标点数300整除,因此令第3个压缩后数据点采用4对2的方式进行压缩,并存储该余数0。依次下去,当判断所存储的余数能够被目标点数300整除时,就采用4对2的方式进行压缩,将此方法循环进行300次,得到所需的压缩后数据点,并且,本方法在得到每个压缩后数据点的同时计算出每个压缩后数据点的最大最小值,并将每个压缩后数据点的最大最小值对应于一个行像素点,因此本方法实际上是将1000个点压缩成600个点。
确定完每个行像素点的最大值和最小值之后就要将它们在屏幕上显示出来,而如何根据这些行像素点的最大最小值来判断当前行像素点的跳变情况就是一个关键的问题,如果只进行简单的按顺序相连则不能真实反映原有信号的特征,特别是对于一些小脉冲的显示情况。如图2显示了采用本发明的方法捕捉到的小脉冲的波形图。
在判断当前行像素点的跳变情况时,有以下三种情况:
1.前一个行像素点最大值为1最小值为0
a.当前行像素点最大值和最小值都为1,判断当前行像素点没有发生跳变;
b.当前行像素点最大值为1最小值为0,表示当前行像素点发生了跳变;
c.当前行像素点最大值和最小值都为0,表示当前行像素没有发生跳变。
2.前一个行像素点最大值和最小值都为1
a.当前行像素点最大值和最小值都为1,表示当前行像素点没有发生跳变;
b.当前行像素点最大值为1最小值为0,表示当前行像素点发生了跳变;
c.当前行像素点最大值和最小值都为0,表示当前行像素点发生了跳变。
3.前一个行像素点最大值和最小值都为0
a.当前行像素点最大值和最小值都为0,表示当前行像素点没有发生跳变;
b.当前行像素点最大值为1最小值为0,表示当前行像素点发生了跳变;
c.当前行像素点最大值和最小值都为1,表示当前行像素点发生了跳变.
如果判断当前行像素点发生了跳变:则在当前行像素点的横坐标位置画一条连接逻辑1电平和逻辑0电平的线;如果当前行像素点没有发生跳变:将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据当前行像素点所对应的电平在当前行像素点的横坐标位置画出该点。
以上方法的流程图如图3的直接显示分支所示。逻辑分析仪采集到数据点后将其存储在存储装置中,将存储的波形数据点压缩成屏幕行像素两倍的波形数据点,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,然后根据当前行像素点及其前一点的最大最小值确定当前行像素点的跳变,并根据该跳变按照前述方法绘制当前行像素点的波形,依次下去,直到完全所有行像素点波形的绘制。
实施例2
本实施例详细说明逻辑分析仪需要将压缩后的波形进行放大显示的情况。此时可以通过选取逻辑分析仪的档位,来选择放大的比例。
当需要显示的数据点的数目小于屏幕行像素点数时,需要将两个行像素点之间填充内插点,以使波形能够连续的显示出来。本发明提供一种内插方法,以压缩显示时的相邻行像素点中的前一个点的最大最小值作为内插点的最大最小值来形成多个内插点。这样,就确定了放大后每个行像素点的最大最小值。
和压缩显示方法一样,在放大显示时同样需要根据当前行像素点及其前一个点的最大最小值确定当前行像素点的显示方式。具体的方法是根据前一行像素点的最大最小值确定当前行像素点的跳变,根据该跳变绘出当前行像素点的波形。由于当前行像素点的跳变情况的判断原则以及当前行像素点的波形绘制方法已经在实施例1中作过详细描述,此处不再重复。
图3的放大显示分支为本实施例进行数据放大显示的详细流程图。从图中可以看出,将需要显示的行像素点的最大最小值确定了之后,具体显示的方法和实施例1中的描述相同。
实施例3
本实施例为一种逻辑分析仪。图4为本实施例逻辑分析仪的结构图,如图所示,本发明的逻辑分析仪在现有逻辑分析仪的基础上增加了数据缩放装置和显示处理装置,它们分别与控制处理装置相连。数据缩放装置用于根据控制处理装置的控制,对采集的波形数据点进行压缩并显示,或根据外部响应指令将压缩后的点进行放大显示。显示处理装置根据压缩或放大后的每个行像素点的最大最小值确定每个行像素点的显示方式,并最终显示在屏幕上。
如图5所示,数据缩放装置进一步包括数据缩小单元、数据放大单元和内插单元。数据缩小单元和控制处理装置相连,接收控制处理装置的控制对采集的波形数据点进行压缩处理;数据放大单元和控制处理装置以及内插单元相连,接收控制处理装置的控制对压缩后的行像素点进行放大,并通过内插单元在压缩后的原相邻行像素点之间插入内插点以使波形完整。
当控制处理装置控制数据缩放装置进行数据压缩时,将存储的波形数据点压缩成屏幕行像素两倍的波形数据点,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,由于确定最大最小值的方法在实施例1中已经详细描述,这里不再重复。
当控制处理装置接收人机界面的命令需要将压缩后的行像素点进行放大显示时,则控制数据放大单元对波形进行放大,并由内插单元在原相邻行像素点之间插入多个内插点来将波形补充完整,并将放大后的所有行像素点发给控制处理装置。这些内插点的最大最小值和原相邻行像素点中前一点的最大最小值相同,这样就能保证在实际波形发生跳变之前一直保持未发生跳变前的波形特征。
如图6所示,显示处理装置进一步包括跳变判断单元,波形绘制单元。跳变判断单元连接控制处理装置,对压缩或放大后的所有行像素点进行显示处理。根据前一个行像素点的最大最小值判断当前行像素点的跳变,并将该跳变发给波形绘制单元;所述波形绘制单元连接所述跳变判断单元和控制处理装置,当发生跳变时,在当前行像素点所在的横坐标位置画一条连接逻辑1电平和逻辑0电平的线;当未发生跳变时,将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据该行像素点所对应的电平在当前行像素点的横坐标位置画出该点。显示处理装置的具体的显示方法参见图3,由于图3所示的方法在实施例1和实施例2中已经做了详细的描述,此处不再重复。
以上具体实施方式仅用于说明本发明,而非用于限定本发明。

Claims (11)

1、一种逻辑分析仪的波形显示方法,其特征是,包括:
采集并存储波形数据点;
将存储的波形数据点压缩成屏幕行像素两倍的波形数据点,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,根据当前行像素点及其前一点的最大值和最小值确定当前行像素点的显示方式,并根据所述显示方式显示压缩后每个行像素上的波形;
当接收到外部响应指令,需要对压缩后的行像素点波形进行放大显示时,将相邻行像素点之间填充内插点,并以所述相邻行像素点前一点的最大值和最小值作为内插点的最大值和最小值,根据放大后的当前行像素点及其前一点的最大值和最小值确定放大后的当前行像素点的显示方式,并根据所述显示方式显示放大后每个行像素上的波形。
2、根据权利要求1所述的方法,其特征是,所述压缩后的波形数据点的最大值为对应的压缩前的波形数据点的所有比特位相或的结果,所述压缩后的波形数据点的最小值为对应的压缩前的波形数据点的所有比特位相与的结果,所述压缩后的波形数据点的最大值和最小值包括:最大值为1最小值为0,最大值和最小值都为1,或最大值和最小值都为0。
3、根据权利要求2所述的方法,其特征是,默认第一个行像素点的最大值为1最小值为0。
4、根据权利要求2所述的方法,其特征是,确定每个行像素点的显示方式具体包括:根据当前行像素点及其前一点的最大值和最小值判断当前行像素点是否发生跳变,
如果是:则在当前行像素点的横坐标位置画一条连接逻辑1电平和逻辑0电平的竖线;
如果否:将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据该行像素点所对应的电平在当前行像素点的横坐标位置画出该点。
5、根据权利要求4所述的方法,其特征是,所述跳变是指波形从逻辑1电平变化到逻辑0电平或从逻辑0电平变化到逻辑1电平。
6、根据权利要求4所述的方法,其特征是,所述逻辑1电平和逻辑0电平为所述逻辑分析仪预设的两个电平值。
7、根据权利要求4所述的方法,其特征是,所述当前行像素点的跳变的判断原则如下:
前一个行像素点最大值为1最小值为0,当前行像素点最大值和最小值都为1或最大值和最小值都为0,判断在当前行像素点没有发生跳变;
前一个行像素点最大值为1最小值为0,当前行像素点最大值为1最小值为0,表示在当前行像素点发生了跳变;
前一个行像素点最大值和最小值都为1,当前行像素点最大值和最小值都为1,表示在当前行像素点没有发生跳变;
前一个行像素点最大值和最小值都为1,当前行像素点最大值为1最小值为0或最大值和最小值都为0,表示在当前行像素点发生了跳变;
前一个行像素点最大值和最小值都为0,当前行像素点最大值和最小值都为0,表示在当前行像素点没有发生跳变;
前一个行像素点最大值和最小值都为0,当前行像素点最大值为1最小值为0或最大值和最小值都为1,表示在当前行像素点发生了跳变。
8、一种逻辑分析仪,包括采集装置、比较器、存储装置、控制处理装置以及显示屏,所述采集装置、比较器、存储装置、显示屏分别与控制处理装置相连,其特征是,还包括数据缩放装置和显示处理装置,
所述存储装置用于存储采集后的波形数据点;
所述数据缩放装置和控制处理装置相连:由控制处理装置进行控制,对存储装置存储的数据进行压缩处理,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值;由控制处理装置进行控制,对压缩后的行像素点波形进行放大显示时,将相邻行像素点之间填充内插点,并以所述相邻行像素点前一点的最大值和最小值作为内插点的最大值和最小值;将压缩或放大后的所有行像素点发给控制处理装置;
所述显示处理装置和控制处理装置相连:由控制处理装置进行控制,对压缩或放大处理后每个行像素点进行显示处理,根据当前行像素点及其前一点的最大值和最小值确定当前行像素点的显示方式,并将每个行像素点的显示方式发给控制处理装置;
所述显示屏根据所述显示方式显示压缩或放大后的所有行像素点波形。
9、根据权利要求8所述的逻辑分析仪,其特征是,所述数据缩放装置进一步包括数据缩小单元、数据放大单元和内插单元,
所述数据缩小单元和控制处理装置相连,由控制处理装置进行控制,对存储的波形数据点进行压缩处理,压缩后的两个波形数据点对应一个行像素点,计算压缩后波形数据点的最大最小值,并将它们对应为一个行像素点的最大最小值,并将压缩后的所有行像素点发给控制处理装置;
所述数据放大单元和控制处理装置以及内插单元相连,由控制处理装置进行控制,对压缩后的每个行像素点进行放大;
所述内插单元和控制处理装置相连,将所述相邻行像素点之间填充内插点形成放大后的所有行像素点,以所述压缩后的相邻行像素点中前一点的最大值和最小值作为内插点的最大值和最小值,并将放大后的所有行像素点发给控制处理装置。
10、根据权利要求8所述的逻辑分析仪,其特征是,所述显示处理装置进一步包括跳变判断单元和波形绘制单元,
所述跳变判断单元和控制处理装置相连,由控制处理装置进行控制,根据当前行像素点及其前一点的最大值和最小值判断当前行像素点是否发生跳变,并将该跳变结果发给波形绘制单元;
所述波形绘制单元连接所述跳变判断单元和控制处理装置,根据所述跳变确定当前点的绘制方法:当发生跳变时,在当前行像素点所在的横坐标位置画一条连接逻辑1电平和逻辑0电平的线,当未发生跳变时,将最大值1对应为逻辑1电平、最小值0对应为逻辑0电平,根据该行像素点所对应的电平在当前行像素点的横坐标位置画出该点;所述波形绘制单元将当前点的绘制方法发给控制处理装置。
11、根据权利要求10所述的逻辑分析仪,其特征是,所述跳变判断单元
根据前一个行像素点最大值为1最小值为0,当前行像素点最大值和最小值都为1或最大值和最小值都为0,判断在当前行像素点没有发生跳变;
根据前一个行像素最大值为1最小值为0,当前行像素点最大值为1最小值为0,表示在当前行像素点发生了跳变;
根据前一个行像素点最大值和最小值都为1,当前行像素点最大值和最小值都为1,表示在当前行像素点没有发生跳变;
根据前一个行像素点最大值和最小值都为1,当前行像素点最大值为1最小值为0或最大值和最小值都为0,表示在当前行像素点发生了跳变;
根据前一个行像素点最大值和最小值都为0,当前行像素点最大值和最小值都为0,表示在当前行像素点没有发生跳变;
根据前一个行像素点最大值和最小值都为0,当前行像素点最大值为1最小值为0或最大值和最小值都为1,表示在当前行像素点发生了跳变。
CNB2006101258340A 2006-08-25 2006-08-25 逻辑分析仪的波形显示方法及其逻辑分析仪 Active CN100557455C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006101258340A CN100557455C (zh) 2006-08-25 2006-08-25 逻辑分析仪的波形显示方法及其逻辑分析仪

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006101258340A CN100557455C (zh) 2006-08-25 2006-08-25 逻辑分析仪的波形显示方法及其逻辑分析仪

Publications (2)

Publication Number Publication Date
CN101131413A CN101131413A (zh) 2008-02-27
CN100557455C true CN100557455C (zh) 2009-11-04

Family

ID=39128757

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101258340A Active CN100557455C (zh) 2006-08-25 2006-08-25 逻辑分析仪的波形显示方法及其逻辑分析仪

Country Status (1)

Country Link
CN (1) CN100557455C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102565483B (zh) * 2010-12-31 2015-10-28 北京普源精电科技有限公司 数字示波器及其控制方法
CN102650936B (zh) * 2011-02-23 2015-05-20 蓝盾信息安全技术股份有限公司 一种展示历史曲线的方法及系统
CN102263559A (zh) * 2011-07-26 2011-11-30 昆明理工大学 一种适用于小型绘图界面的长数据压缩处理方法
CN103955419A (zh) * 2014-04-28 2014-07-30 电子科技大学 具有串行总线协议在线实时检测分析功能的逻辑分析仪
CN104198786B (zh) * 2014-09-11 2017-02-15 东华大学 利用单片机模型仿真逻辑分析仪测得波形方法
CN110597678B (zh) * 2019-09-09 2022-05-31 腾讯科技(深圳)有限公司 一种调试方法及调试单元

Also Published As

Publication number Publication date
CN101131413A (zh) 2008-02-27

Similar Documents

Publication Publication Date Title
CN100557455C (zh) 逻辑分析仪的波形显示方法及其逻辑分析仪
CN200989936Y (zh) 一种逻辑分析仪
CN101701973B (zh) 测量数据的数据采集装置及其数据采集方法
US5684507A (en) Method of displaying continuously acquired data on a fixed length display
US5684508A (en) Method of displaying continuously acquired data as multiple traces on a fixed length display
CN102539864B (zh) 数字示波器及信号测量方法
US8704740B2 (en) Method of establishing a gamma table
CN102466747B (zh) 一种测量数据压缩显示装置及其控制方法
CN101131401B (zh) 一种数字示波器及其显示方法
JP4986136B2 (ja) ロジック信号波形表示装置
CN101131403A (zh) 一种数字示波器的波形显示方法及数字示波器
CN103869121B (zh) 一种波形显示装置及方法
CN104952419B (zh) 显示面板闪烁度调整装置及方法
CN103034585A (zh) 数字存储示波器的采集内存分配
CN103884890A (zh) 一种具有解码功能的示波器
CN102466745A (zh) 一种用波形显示测量结果的数字万用表
CN111757023A (zh) 基于fpga的视频接口诊断方法及系统
US20110199285A1 (en) Method and apparatus for waveform compression and display
CN103884891A (zh) 一种具有高波形刷新率的数字示波器
CN101706524B (zh) 数据采集装置及其数据采集方法
CN102944301B (zh) 基于变距分段法的超声信号数字式峰值检测方法及系统
CN102565483B (zh) 数字示波器及其控制方法
CN1602504A (zh) 用于快速显示的数据压缩
CN112067870B (zh) 一种基于fpga的示波器参数自动测量装置及方法
CN104793031B (zh) 一种示波器显示缩放方法与装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Free format text: FORMER OWNER: WANG TIEJUN LI WEISEN

Owner name: BEIJING RIGOL TECHNOLOGIES, INC.

Free format text: FORMER OWNER: WANG YUE

Effective date: 20110510

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20110510

Address after: 102206 Beijing City, Shahe Town, step on the river village, No. 156

Patentee after: RIGOL TECHNOLOGIES, Inc.

Address before: 102206 Beijing City, Shahe Town, step on the river village, No. 156

Co-patentee before: Wang Tiejun

Patentee before: Wang Yue

Co-patentee before: Li Weisen

ASS Succession or assignment of patent right

Owner name: SUZHOU RIGOL TECHNOLOGIES, INC.

Effective date: 20110824

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 102206 CHANGPING, BEIJING TO: 215000 SUZHOU, JIANGSU PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20110824

Address after: Suzhou City, Jiangsu Province, the 215000 branch of Suzhou hi tech Industrial Development Zone, Road No. 18

Patentee after: SUZHOU RIGOL PRECISION ELECTRIC TECHNOLOGIES Co.,Ltd.

Address before: 102206 Beijing City, Shahe Town, step on the river village, No. 156

Patentee before: RIGOL TECHNOLOGIES, Inc.

CP01 Change in the name or title of a patent holder

Address after: Suzhou City, Jiangsu Province, the 215000 branch of Suzhou hi tech Industrial Development Zone, Road No. 18

Patentee after: Puyuan Jingdian Technology Co.,Ltd.

Address before: Suzhou City, Jiangsu Province, the 215000 branch of Suzhou hi tech Industrial Development Zone, Road No. 18

Patentee before: RIGOL Technology Co.,Ltd.

Address after: Suzhou City, Jiangsu Province, the 215000 branch of Suzhou hi tech Industrial Development Zone, Road No. 18

Patentee after: RIGOL Technology Co.,Ltd.

Address before: Suzhou City, Jiangsu Province, the 215000 branch of Suzhou hi tech Industrial Development Zone, Road No. 18

Patentee before: SUZHOU RIGOL PRECISION ELECTRIC TECHNOLOGIES Co.,Ltd.

CP01 Change in the name or title of a patent holder