CN100543826C - 显示器中的数据处理电路及用于显示器的专用集成电路 - Google Patents

显示器中的数据处理电路及用于显示器的专用集成电路 Download PDF

Info

Publication number
CN100543826C
CN100543826C CNB2006100094841A CN200610009484A CN100543826C CN 100543826 C CN100543826 C CN 100543826C CN B2006100094841 A CNB2006100094841 A CN B2006100094841A CN 200610009484 A CN200610009484 A CN 200610009484A CN 100543826 C CN100543826 C CN 100543826C
Authority
CN
China
Prior art keywords
signal
special
port
display
memory buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2006100094841A
Other languages
English (en)
Other versions
CN1811894A (zh
Inventor
林毓文
李忠隆
高伟仁
吴昆瑯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CNB2006100094841A priority Critical patent/CN100543826C/zh
Publication of CN1811894A publication Critical patent/CN1811894A/zh
Application granted granted Critical
Publication of CN100543826C publication Critical patent/CN100543826C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

专用集成电路包含一微控制单元以及一运算寄存装置。该微控制单元会将一电脑端传来的信号传至该运算寄存装置,该运算寄存装置再将信号传至耦接于该运算寄存装置的缓冲存储器。以后该缓冲存储器会将信号传回该运算寄存装置,而该运算寄存装置便会比较该微控制单元传至该运算寄存装置的信号及该缓冲存储器回传至该运算寄存装置的信号,以便检验该运算寄存装置与该缓冲存储器的耦接状况。

Description

显示器中的数据处理电路及用于显示器的专用集成电路
技术领域
本发明关于一种用于显示器的专用集成电路,特别是关于一种具有过驱动(overdrive)功能的显示器、且可检测其中缓冲存储器与专用集成电路(Application Specific Integrated Circuit;ASIC)耦接状况的数据处理电路及其方法。
背景技术
液晶显示器具有低操作电压、低耗电率等优点,近日已有逐渐取代原先厚重的阴极射线管(CRT)屏幕的趋势。
由于液晶分子在不同的角度下,具有不同的光学特性,液晶显示器即利用液晶这一特性,通过施加一外加电场,来控制或改变显示器中液晶分子原先排列的角度,藉此达到显示不同灰度混色的效果。
在施加外加电场于液晶分子时,液晶分子并不是在施加电场的瞬间,立即达到希望改变的角度,而是必须经过一段“转换时间”才能达到。这段转换时间若过长,在快速播放动画时,会有严重的残影现象发生。为了避免残影现象的发生,现有技术便发展出一种“过驱动”的方式,来缩短液晶的转换时间。
这种方式是通过施加一高于原本稳态时对应的电场强度,以加速液晶的改变速度。举例来说,若施加3伏特的电场于液晶时,会在T1的时间内达到希望达到的角度θ1;此时,若施加6伏特的电场于同样的液晶,在T1的时间内,或许无法达到6伏特电场所希望达到的角度θ2,但却可以在比T1时间更短的T2时间内,达到3伏特电场所希望达到的角度θ1。通过这种施加过度电场的驱动方式,可以使改变液晶角度的转换时间有效的缩短。这即所谓“过驱动”的方式。
在使用过驱动的方式时,亦须考虑液晶在前一状态的帧(frame)数据,藉以计算出所需过驱动的电压。举例来说,液晶从原先3伏特的状态欲改变成6伏特的状态,与从5伏特的状态欲改变成6伏特的状态,所应施加的过驱动电压是不同的。因此必须要有一缓冲存储器,来存储前一状态的数据,进而与希望显示的数据进行对比。
图1是公知显示器中过驱动的功能方块图。如图所示,电脑端10会传送一低电压差分信号(low voltage differential signal;LVDS)至显示器端的专用集成电路(Application Specific Integrated Circuit;ASIC)20,专用集成电路20内的一信号转换器21会将该低压差分信号转换成一低摆幅差分信号(reduced swing differential signal;RSDS)、并传送至时序控制器22,这时时序制器22会读取外部缓冲存储器23中存储的前一状态的数据,并参照对照表24找到过驱动应使用的电压,藉一驱动集成电路25以驱动液晶面板26。
然而,在过驱动的电路中,若缓冲存储器23与专用集成电路20之间的线路发生接脚空冷焊、或短路的情况时,传送的数据即有可能发生失真,而在读取原先存入数据时发生读取错误。
发明内容
本发明提供一种用于平面显示面板的专用集成电路,包含:一第一端口,用来接收第一信号;一微控制单元,耦接于该第一端口,用来将第一信号转换为第二信号;一输出入端口,用来输出一输出信号以及接收一输入信号;以及一运算寄存装置,耦接于该微控制单元及该输出入端口之间,用来比较对应于该输出信号的信号以及对应于该输入信号的信号,其中,该输出信号与该第二信号为同一信号,该输入信号为该输出信号经缓冲存储的回传信号。
此外,本发明也提供一种可于液晶显示面板中检测缓冲存储器与专用集成电路耦接状况的数据处理方法。这种方法包含:将帧数据(frame data)写入一缓冲存储器及一运算寄存装置;由该缓冲存储器读取帧数据;以及比较寄存于该运算寄存装置的帧数据及由该缓冲存储器读取的帧数据。
附图说明
图1为公知过驱动的功能方块示意图。
图2为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”的一较佳实施例的方块示意图。
图3为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”其中一种操作流程图。
图4为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”另外一种操作流程图。
主要组件符号说明
10 电脑端            20 专用集成电路
21 信号转换器        22 时序控制器
23 缓冲存储器        24 对照表
25 驱动集成电路      26 液晶面板
30 电脑端            40 专用集成电路
41 微控制单元        42 运算寄存装置
43 缓冲存储器        44 输出入端口
45 驱动集成电路      46 液晶面板
47 第一端口          48 第二端口
具体实施方式
图2为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”的一较佳实施例的方块示意图。请参考图中所示,本发明的专用集成电路40,电连接于电脑端30与驱动集成电路45之间,当电脑端30传出一帧数据时,可通过该专用集成电路40,来比较这个帧数据与上一个帧数据的压差,并决定应输出的电压至后端的驱动集成电路45,来过驱动液晶面板46。
专用集成电路40内部包含了微控制单元41,及运算寄存装置42。其外部接脚部份则包含了与电脑端30耦接的第一端口47、与外部的缓冲存储器43耦接的输出入端口44,以及与后端的驱动集成电路45耦接的第二端口48。其中微控制单元41与第一端口47及第二端口48电连接,而运算寄存装置42则与输出入端口44电连接。
参照图3,为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”其中一种操作流程图。当电脑端30输出帧数据时,会通过第一端口47传送至专用集成电路40内的微控制单元41(步骤51)。经由微控制单元41的处理,会将该帧数据转换成一后端的驱动集成电路45可判读的数据(步骤52),并将该帧数据经由运算寄存装置42及输出入端口44传送至缓冲存储器43存储(步骤53)。待输出入端口44再次将缓冲存储器43储入的帧数据回传至微控制单元41(步骤54)时,会经过运算寄存装置42,此时运算寄存装置42会进行一检验的操作(步骤55),以检验输入的值和当初输出的值是否相同。若输入的值和当初输出的值相反,则会发出错误信号(步骤56);若输入的值和当初输出的值相同,则会发出正确信号(步骤57)。
微控制单元41主要的作用,即是将帧数据转换成一后端的驱动集成电路45可判读的数据。一般而言,由第一端口47传送进来的帧数据为低电压差分信号,而转换后的信号则为低摆幅差分信号。此外,微控制单元41也会决定要传送出过驱动信号的大小。除了可以如先前以提供一对照表的方式来比较并决定传送给驱动集成电路45信号的大小外,更可以以内部运算的方式决定要输出的信号值。
在检验输出入端口44回传自缓冲存储器43存储的帧数据,与输出的帧数据是否相同的方式有许多种,一般常用的是校验码(check sum)的方式,校验码的原理在一般计算器的教科书中皆有介绍,在此不多加赘述。当然其它未述及判断进出入信号是否相同的方式也可以被本发明利用。
若检验的结果显示信号相同,代表缓冲存储器43与专用集成电路40之间的线路是正常的。若检验的结果显示信号相反,则代表缓冲存储器43与专用集成电路40之间的线路,有发生接脚空冷焊、或短路等线路不正常的现象,便可进行除错或更换等解决以后续操作。
图4为根据本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”另外一种操作流程图。请参考图中所示,当电脑端30输出帧数据时,会通过第一端口47传送至专用集成电路40内的微控制单元41(步骤61)。经由微控制单元41的处理,会将该帧数据经由运算寄存装置42及输出入端口44传送至缓冲存储器43存储(步骤62)。待输出入端口44再次将缓冲存储器43储入的帧数据回传至微控制单元41(步骤63)时,会经过运算寄存装置42,此时运算寄存装置42会进行一检验的操作(步骤64),以确保输入的值和当初输出的值相同。若检验的结果相反,则会输出错误信号(步骤65);若检验的结果相同,则会输出正确信号(步骤66)。
这里要特别说明的是,微控制单元41在进行转换信号以及比较信号的次序并没有特别的限定。微控制单元41可以先将输入的信号转换为驱动集成电路45所能判读的信号,再以该转换后的信号与缓冲存储器43所回传的信号进行比较(当然此时缓冲存储器43所回传的信号也会是转换过后的信号)。或者也可以是,将未转换的信号先与缓冲存储器43所回传的信号进行比较,而此时缓冲存储器43所回传的信号也会是未转换的信号。
除此之外,在图3与图4的操作流程图的步骤55、64中,除了以通过对比输入的值和当初输出的值是否相同的方式进行检验外,亦可以通过对比输入的值和当初输出的值是否一致的方式进行检验。对比两者是否相同仅为对比两者是否一致的一种实施例,只要以通过对比数据来判断缓冲存储器43与专用集成电路40之间电路耦接的状况,也可以被本发明利用。
本发明“可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路及其方法、及用于显示器的专用集成电路”具有一组运算寄存装置42,可以更有效的检测缓冲存储器43与专用集成电路40之间电路耦接的状况,来确保液晶面板46执行过驱动时由缓冲存储器43读取的数据稳定无误。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所进行的等效变化与修改,皆应属本发明的涵盖范围。

Claims (8)

1.一种用于显示器的专用集成电路,包含:
一第一端口,用来接收一第一信号;
一微控制单元,耦接于该第一端口,用来将该第一信号转换为一第二信号;
一输出入端口,用来输出一输出信号以及接收一输入信号;以及
一运算寄存装置,耦接于该微控制单元及该输出入端口之间,用来比较对应于该输出信号的信号以及对应于该输入信号的信号,
其中,该输出信号与该第二信号为同一信号,该输入信号为该输出信号经缓冲存储的回传信号。
2.如权利要求1所述的专用集成电路,还包含一第二端口,用来输出对应该第二信号的信号。
3.如权利要求2所述的专用集成电路,其中该第二信号为将第一信号转换所得到的、后端的驱动集成电路可判读的信号。
4.一种可于显示器中检测缓冲存储器与专用集成电路耦接状况的数据处理电路,包含:
一缓冲存储器;以及
一专用集成电路,包含:
一第一端口,用来接收一第一信号;
一微控制单元,耦接于该第一端口,用来将该第一信号转换为一第二信号;
一输出入端口,用来输出一输出信号以及接收一输入信号;以及
一运算寄存装置,耦接于该微控制单元及该缓冲存储器之间,用来比较对应于该输出信号的信号以及对应于该输入信号的信号,
其中,该输出信号与该第二信号为同一信号,该输入信号为该输出信号经该缓冲存储器存储的回传信号。
5.如权利要求4所述的数据处理电路,还包含一第二端口,用来输出对应该第二信号的信号。
6.如权利要求5所述的数据处理电路,其中该第二信号为将第一信号转换所得到的、后端的驱动集成电路可判读的信号。
7.如权利要求4所述的数据处理电路,其中该专用集成电路为一过驱动专用集成电路。
8.如权利要求4所述的数据处理电路,另包含一驱动集成电路,耦接于该专用集成电路,用来依据该专用集成电路传来的该第二信号驱动该显示器的一显示单元。
CNB2006100094841A 2006-02-23 2006-02-23 显示器中的数据处理电路及用于显示器的专用集成电路 Expired - Fee Related CN100543826C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006100094841A CN100543826C (zh) 2006-02-23 2006-02-23 显示器中的数据处理电路及用于显示器的专用集成电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006100094841A CN100543826C (zh) 2006-02-23 2006-02-23 显示器中的数据处理电路及用于显示器的专用集成电路

Publications (2)

Publication Number Publication Date
CN1811894A CN1811894A (zh) 2006-08-02
CN100543826C true CN100543826C (zh) 2009-09-23

Family

ID=36844780

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100094841A Expired - Fee Related CN100543826C (zh) 2006-02-23 2006-02-23 显示器中的数据处理电路及用于显示器的专用集成电路

Country Status (1)

Country Link
CN (1) CN100543826C (zh)

Also Published As

Publication number Publication date
CN1811894A (zh) 2006-08-02

Similar Documents

Publication Publication Date Title
US10380963B2 (en) Display driving circuit, driving method thereof, and display device
US6335718B1 (en) Data transmission apparatus and method
US6847335B1 (en) Serial communication circuit with display detector interface bypass circuit
CN101221524B (zh) 显示器调试系统及其调试方法
US20200152109A1 (en) Foldable display and driving method thereof
US20140118330A1 (en) Display device and method for driving the same
CN101770089A (zh) 液晶显示模块测试机
CN104835470A (zh) 显示基板驱动装置及驱动方法、显示设备
CN107749286A (zh) 显示屏参数写入方法及装置
US20100177028A1 (en) Source driver of LCD for black insertion technology
US9990248B2 (en) Display driver integrated circuit and display device having the same
CN100380819C (zh) 数据传输控制装置及电子设备
CN101556757A (zh) 显示器驱动电路的测试电路
TWI413071B (zh) 用於液晶顯示器降低消耗功率之驅動方法及相關裝置
CN102637420B (zh) 显示控制驱动器与其测试方法
CN100543826C (zh) 显示器中的数据处理电路及用于显示器的专用集成电路
US10643728B2 (en) Display driving circuit, driving method thereof, and display device
CN111402771A (zh) 一种显示驱动芯片和显示模组的检测设备
US20070075126A1 (en) Identification method and system
CN110213506A (zh) 一种嵌入式主板实现双lvds显示输出的电路及方法
US8842105B2 (en) Controller driver for driving display panel
CN100562913C (zh) 液晶显示器的驱动系统
CN1667568A (zh) 接口装置和显示卡
TWI327305B (en) Circuit and method for checking connection between application specific integrated circuit (asic) and buffer memory for a panel, and asic for a panel
CN100514146C (zh) 闪烁式背光装置与其操作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090923

Termination date: 20210223

CF01 Termination of patent right due to non-payment of annual fee