CN100483198C - 液晶显示器及其驱动方法 - Google Patents

液晶显示器及其驱动方法 Download PDF

Info

Publication number
CN100483198C
CN100483198C CNB2006101382812A CN200610138281A CN100483198C CN 100483198 C CN100483198 C CN 100483198C CN B2006101382812 A CNB2006101382812 A CN B2006101382812A CN 200610138281 A CN200610138281 A CN 200610138281A CN 100483198 C CN100483198 C CN 100483198C
Authority
CN
China
Prior art keywords
pixel
interval
data
liquid crystal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2006101382812A
Other languages
English (en)
Other versions
CN1952742A (zh
Inventor
王智伟
赖明升
黄雪瑛
周玉蕙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CNB2006101382812A priority Critical patent/CN100483198C/zh
Publication of CN1952742A publication Critical patent/CN1952742A/zh
Application granted granted Critical
Publication of CN100483198C publication Critical patent/CN100483198C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种液晶显示器及其驱动方法。一栅极驱动器用以在一帧时间内通过一第一扫描线驱动此液晶显示器的一第一像素。此帧时间包括一第一数据写入间隔及一第二数据写入间隔。在第一数据写入间隔内,一第一数据电压传送至第一像素。在第一数据写入间隔之后,第一色光源点亮第一像素。在第二数据写入间隔内,一第二数据电压传送至第一像素,在第二数据写入间隔之后,第二色光源点亮第一像素。在第一数据写入间隔与第二数据写入间隔之间的一重置间隔内,耦接至第一像素的存储电容的共同配线的电压由第一共同电压改变至第二共同电压,以改变第一像素的第一液晶电容的跨压。

Description

液晶显示器及其驱动方法
技术领域
本发明涉及一种液晶显示器及其驱动方法,特别是涉及一种利用色序法(Color Sequential Method)驱动的液晶显示器及其驱动方法。
背景技术
随着薄型化的显示趋势,液晶显示器目前广泛的被使用于各种电子产品,如手机、笔记本计算机及彩色电视机等。传统的彩色液晶显示器利用红绿蓝三种不同颜色的彩色滤光片来达到色彩显示的效果。与传统的显色原理不同,利用色序法(Color Sequential Method)驱动的液晶显示器利用红绿蓝三种不同颜色的色光源直接通过背光模块显色,再借助连续时间的加法混色达到色彩显示的效果。
但是,因为色序法需要将一帧时间(Frame Period)分割成三个子帧时间(Sub-Frame Period),使得红绿蓝三种不同颜色的色光源依序在不同的子帧时间内打开(Turn 0n)予以混色。假设显示画面在一子帧时间内全部由黑变白,且由上往下依序扫描。当液晶反应速度不够快时,将会造成面板下半部的液晶分子在色光源打开时尚未达到反应完全的状态,使得相对应的像素无法达到所需的亮度。此时,面板下半部显示画面的亮度就会比面板上半部显示画面的亮度低,从而造成整体画面亮度不均。
相同的,假设显示画面在一子帧时间内全部由白变黑,且由上往下依序扫描。当液晶反应速度不够快时,将会造成面板下半部的液晶分子在色光源打开时尚未达到反应完全的状态,使得相对应的像素无法达到所需的黑画面。此时,面板下半部显示画面的颜色就会不同于面板上半部显示画面的颜色,从而造成整体画面颜色不均或错误混色。
发明内容
本发明的目的在于提供一种液晶显示器及其驱动方法,有效的减少颜色不均或错误混色的现象以增进显示器的图像质量。
为了实现上述目的,本发明提供了一种液晶显示器,包括一第一基板、一第二基板、一液晶层、至少一第一色光源及一第二色光源、一栅极驱动器以及一共同配线。第一基板包括一共同电极。第二基板包括至少一数据线、至少一扫描线及一像素阵列。像素阵列与至少一数据线及至少一扫描线耦接,像素阵列至少包括一第一像素,第一像素具有一第一存储电容及一第一像素电极。液晶层配置于第一基板及第二基板之间,共同电极、第一像素电极及液晶层形成一第一液晶电容。栅极驱动器用以在一帧时间内通过至少一扫描线驱动像素阵列,帧时间包括一第一子帧时间及一第二子帧时间,第一子帧时间包括一第一数据写入间隔,第二子帧时间包括一第二数据写入间隔。共同配线用以提供至少一第一共同电压及一第二共同电压,第一存储电容耦接于共同配线及第一像素电极之间。
其中,在第一数据写入间隔内,一第一数据电压传送至第一像素,在第一数据写入间隔之后,第一色光源点亮第一像素。在第二数据写入间隔内,一第二数据电压传送至第一像素,在第二数据写入间隔之后,第二色光源点亮第一像素。在第一数据写入间隔与第二数据写入间隔之间的一重置间隔内,共同配线的电压由第一共同电压改变至第二共同电压,以改变第一液晶电容的跨压。
为了实现上述目的,本发明提供了一种液晶显示器,此液晶显示器包括一第一基板、一第二基板、一液晶层、至少一第一色光源及一第二色光源以及一栅极驱动器。第一基板包括一共同电极。第二基板包括至少一数据线、多个扫描线、及一像素阵列。此至少一数据线包括一第一数据线。此多个扫描线包括一第一扫描线及一第二扫描线。而像素阵列与至少一数据线及该扫描线耦接。像素阵列至少包括一第一像素及一第二像素。第一像素耦接至第一数据线及第一扫描线,第二像素耦接至第一数据线及第二扫描线。第一像素具有一第一存储电容及一第一像素电极,第二像素具有一第二存储电容及一第二像素电极。液晶层配置于第一基板及第二基板之间。共同电极、第一像素电极及液晶层形成一第一液晶电容,共同电极、第二像素电极及液晶层形成一第二液晶电容。栅极驱动器用以在一帧时间内通过该扫描线驱动像素阵列。帧时间包括一第一子帧时间及一第二子帧时间,第一子帧时间包括一第一数据写入间隔,第二子帧时间包括一第二数据写入间隔。
其中,在第一数据写入间隔内,一第一数据电压及一第二数据电压分别传送至第一像素及第二像素。在第一数据写入间隔之后,第一色光源点亮第一像素及第二像素。在第二数据写入间隔内,一第三数据电压及一第四数据电压分别传送至第一像素及第二像素。在第二数据写入间隔之后,第二色光源点亮第一像素及第二像素。在第一数据写入间隔与第二数据写入间隔之间的一第一脉冲周期内,第一扫描线及第二扫描线同时被致能,一预定电压同时输入至第一像素及第二像素,以同时改变第一液晶电容及第二液晶电容的跨压(voltage)。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1为本发明第一实施例的液晶显示器的像素阵列的等效电路图;
图2为本实施例的部分液晶显示器的示意图;
图3为本实施例的液晶显示器的驱动方法的驱动波形图;
图4为本发明的第二实施例的液晶显示器的驱动方法的驱动波形图;
图5为本发明的第三实施例的液晶显示器的驱动方法的驱动波形图;
图6为本发明的第四实施例的液晶显示器的驱动方法的驱动波形图;
图7为本发明的第五实施例的液晶显示器的驱动方法的驱动波形图;
图8为本发明的第六实施例的液晶显示器的驱动方法的驱动波形图。
其中,附图标记:
120:数据驱动器
116:栅极驱动器
118:像素阵列
200:液晶显示器
202:第一基板
204:第二基板
206:液晶层
208:第一色光源
210:第二色光源
P1至P4:像素
T1至T4:薄膜晶体管
PE1至PE4:像素电极
Clc1至Clc4:液晶电容
Cst1至Cst4:存储电容
D1至DN:数据线
G1至G4:扫描线
CE:共同电极
L1至L4:共同配线
LCO、LCE:共同汇流配线
TSF1至TSF8:子帧时间
T11至T81:数据写入间隔
T12至T82:等待间隔
T13至T83:开灯间隔
T14至T8:重置间隔
具体实施方式
实施例一,请同时参考图1、图2及图3,图1为本发明第一实施例的液晶显示器的像素阵列的等效电路图,图2为本实施例的部分液晶显示器的示意图,图3为本实施例的液晶显示器的驱动方法的驱动波形图。本实施例的液晶显示器200包括一第一基板202,一第二基板204、一液晶层206、至少一第一色光源208及一第二色光源210、一栅极驱动器116及一共同配线L1。
第一基板202包括一共同电极CE。第二基板204包括至少一数据线,至少一扫描线及一像素阵列118。此至少一数据线例如包括数据线D1至DN,N为正整数。此至少一扫描线包括多条扫描线,为简化说明,图1仅绘示出扫描线G1至G4。像素阵列118与数据线D1至DN及所有扫描线耦接。像素阵列118至少包括一像素,例如第一像素P1。第一像素P1具有一第一存储电容Cst1及一第一像素电极PE1。
液晶层206配置于第一基板202及第二基板204之间。共同电极CE、第一像素电极PE1及液晶层206形成一第一液晶电容Clc1。栅极驱动器116用以在一帧时间内通过多条扫描线驱动像素阵列118。一个帧时间至少包括一第一子帧时间TSF1及一第二子帧时间TSF2。第一子帧时间TSF1包括一第一数据写入间隔T11,第二子帧时间TSF2包括一第二数据写入间隔T21。
共同配线L1用以提供至少一第一共同电压VCO(1)及一第二共同电压VCO(2)。第一存储电容Cst1耦接于共同配线L1及第一像素电极PE1之间。
其中,在该第一数据写入间隔T11内,一第一数据电压VD1(1)传送至该第一像素P1。在第一数据写入间隔T11之后,第一色光源208点亮第一像素P1。在第二数据写入间隔T21内,一第二数据电压VD1(2)传送至第一像素P1。在第二数据写入间隔T21之后,第二色光源210点亮第一像素P1。在第一数据写入间隔T11与第二数据写入间隔T12之间的一重置间隔T14内,共同配线L1的电压由第一共同电压VCO(1)改变至第二共同电压VCO(2),以改变第一液晶电容Clc1的跨压。
借此,当共同配线L1的电压改变之后,借助第一存储电容Cst1的耦合,可使得第一像素电极PE1的电压随之改变。这样,将对应的改变第一液晶电容Clc1的跨压,而使得第一像素P1等效成接收到一个对应至鉴别灰阶值的数据电压。此鉴别灰阶值为液晶分子反应速度实质上最快时的灰阶值。以正常白(Normally-White)的扭转向列(Twisted Nematic,TN)型液晶分子为例,低灰阶值的液晶分子反应速度最快,故扭转向列型液晶显示器的鉴别灰阶值较佳的为低灰阶值,例如为灰阶值0。上述的鉴别灰阶值可以根据液晶显示器的液晶分子的特性来选用。这样一来,借助使第一像素P1接收到一个鉴别灰阶值的数据电压,可使得下一个子帧内的液晶分子的反应速度加快,而使在下一个子帧内,当色光源打开时,第一像素P1可以具有所需的亮度。
这样,在输入相同数据电压至面板上半部及面板下半部的情况下,可使面板下半部显示画面的颜色与面板上半部显示画面的颜色更为接近,以提高颜色均匀度、减少颜色误差,并避免显示出错误的颜色。而且,借助改变液晶电容的跨压,还可增加在相邻子帧时间内,像素所显示的不同颜色的鉴别度,以提高图像质量。
进一步详细说明如下。像素P1由薄膜晶体管T1、液晶电容Clc1及存储电容Cst1等效,而像素P2则由薄膜晶体管T2、液晶电容Clc2及存储电容Cst2等效。像素P3、P4则分别由薄膜晶体管T3及T4、液晶电容Clc3及Clc4、及存储电容Cst3及Cst4等效。共同电极CE则被施以实质上恒为定值的共同电压Vcom(图中未示)。
薄膜晶体管T1包括一第一栅极、一第一源极以及一第一漏极。第一栅极由扫描线G1控制,第一源极耦接至数据线D1,而第一漏极耦接至像素电极PE1。薄膜晶体管T2包括一第二栅极、一第二源极以及一第二漏极。第二栅极由扫描线G2控制,第二源极耦接至数据线D1,而第二漏极耦接至像素电极PE2。薄膜晶体管T3耦接至数据线D1及扫描线G3,而薄膜晶体管T4则耦接至数据线D1及扫描线G4。
数据驱动器120耦接至数据线D1至DN,用以提供各相对应的像素所需的电压。栅极驱动器116耦接至扫描线G1至G4,用以控制各相对应的像素。
共同汇流配线LCO较佳地实质上平行于数据线D1至DN设置,并耦接至各奇数列的共同配线L1及L3。各奇数列共同配线L1及L3较佳的垂直于共同汇流配线LCO设置。为求简化,图1只代表性的标示其中二条奇数列共同配线L1及L3。
相同的,共同汇流配线LCE较佳的实质上平行于数据线D1至DN设置,并耦接至各偶数列的共同配线L2及L4。各偶数列共同配线L2及L4较佳的垂直于共同汇流配线LCE设置。为求简化,图1只代表性的标示其中二条偶数列共同配线L2及L4。
较佳的,液晶显示器200还包括一第三色光源,一个帧时间较佳地还包括一第三子帧时间(图中未示)。第一色光源208、第二色光源210及第三色光源较佳的分别为红色、绿色及蓝色色光源。
红绿蓝三种不同颜色的色光源依序在第一子帧时间TSF1、第二子帧时间TSF2、及第三子帧时间内打开,以使第一像素P1依序产生红色、绿色、蓝色的图像,三颜色的图像混色之后,即可得到所要的第一像素P1的颜色。
此外,每个子帧时间较佳的分成四个时间间隔(Time Interval),其分别为数据写入间隔、等待间隔、开灯间隔及重置间隔。举例来说,子帧时间TSF1分割成数据写入间隔T11、等待间隔T12、开灯间隔T13及重置间隔T14。
如图3所示,在数据写入间隔T11时间内,栅极驱动器116经扫描线G1及G2依序提供栅极电压VG1及VG2以控制像素P1及P2。此时,当本实施例采用列反转(Row Inversion)驱动方式时,数据驱动器120将经数据线D1提供相反极性的第一数据电压VD1(1)及VD2(1)至像素P1及P2,使得像素电极PE1及PE2达到所需的数据电压VPE1(1)及VPE2(1)。
等待间隔T12用以使液晶分子有充分的时间反应至所需的倾斜角度。接着,在开灯间隔T13内将会打开红、绿或蓝其中一色的色光源,用以点亮像素P1及P2。其中,色光源可为冷阴极荧光灯管(Cold Cathode Fluorescent Light)或发光二极管(Light Emitting Diode)。
之后,在重置间隔T14内,共同配线L1的电压由第一共同电压VCO(1)改变至第二共同电压VCO(2),而共同配线L2的电压由第一共同电压VCE(1)改变至第二共同电压VCE(2)。当液晶显示器200使用列反转驱动方式驱动时,像素P1及P2的电压极性为反相,故共同配线L1及L2的电压也互为反相。
第一共同电压VCO(1)与第二共同电压VCO(2)的差值为一固定差异值,且此差异值与第一数据电压VD1(1)及第二数据电压VD1(2)无关。而第一共同电压VCE(1)与第二共同电压VCE(2)的差值为一另一固定差异值,且此另一差异值与数据电压VD2(1)及第二数据电压VD2(2)无关。
以液晶显示器的鉴别灰阶值所对应的液晶电容跨压为最大跨压电压为例说明。在共同配线L1的电压由第一共同电压VCO(1)改变至第二共同电压VCO(2)后,第一液晶电容Clc1的跨压为显示所有灰阶值时,所对应的液晶电容的所有跨压中的最大值。在共同配线L2的电压由第一共同电压VCE(1)改变至第二共同电压VCE(2)后,液晶电容Clc2的跨压的绝对值为显示所有灰阶值时,所对应的液晶电容的所有跨压的绝对值中的最大值。
也就是说,当共同配线L1的电压由第一共同电压VCO(1)升高至第二共同电压VCO(2)时,原本为正极性驱动的像素电极PE1的电压也会升高,使得像素电极PE1与共同电极CE的共同电压Vcom之间的电压差增加,从而使液晶电容Clc1的跨压增加。这样,像素P1将等效成接收到鉴别灰阶值的数据电压,此时液晶分子的反应速度加快,同时也使得下一个子帧时间的液晶分子反应速度加快。
同理,当共同配线L2的电压由第一共同电压VCE(1)降低为第二共同电压VCE(2)时,原本为负极性驱动的像素电极PE2的电压也会降低,使得共同电极CE的共同电压Vcom与像素电极PE2之间的电压差增加,而使得液晶电容Clc2的跨压的绝对值增加。这样,像素P2将等效成接收到鉴别灰阶值的数据电压,此时液晶分子的反应速度加快,同时也将使得下一个子帧时间的液晶分子反应速度加快。
这样,可使下一个子帧时间的像素P1及P2得以快速地呈现所要的亮度。如此可有效改善颜色不均或错误混色的现象。
第二实施例,请参考图4,为依照本发明的第二实施例的液晶显示器的驱动方法的驱动波形图。本实施例与实施例一的差异处在于,在实施例一中,在一个子帧时间内,重置间隔位于第一数据写入间隔之后。但是,在本实施例中,在一个子帧时间内,重置间隔位于数据写入间隔之前。举例来说,重置间隔T44位于第二数据写入间隔T41之前。这样,同样的也可以达到使子帧时间TSF4的液晶分子反应速度加快的目的。
第三实施例,请参考图5,为依照本发明的第三实施例的液晶显示器的驱动方法的驱动波形图。与第一实施例不同的是,在重置间隔内,一预定电压还经数据线D1同时传送至第一像素P1及第二像素P2,以改变第一液晶电容Clc1与第二液晶电容Clc2的跨压。
详细的说,如图5所示,在重置间隔T54内,扫描线G1及G2同时被致能,以同时打开薄膜晶体管T1及T2,使得薄膜晶体管T1及T2同时接收数据电压VDX,以改变像素P1及P2的液晶电容Clc1及Clc2的跨压。之后,再改变共同配线L1及L2的电压。在共同配线L1及L2的电压改变之后,本实施例的液晶电容Clc1与Clc2的跨压的绝对值可以达到比实施例一的液晶电容Clc1与Clc2的跨压的绝对值还大,可使液晶分子的反应速度更为快速。
其中,预定电压VDX乃以鉴别灰阶值所对应的数据电压为电压。举例来说,当鉴别灰阶值的数据电压为对应至黑色数据电压时,预定电压VDX则实质上为黑色数据电压。也就是,当第一数据电压VD1(1)为一黑色数据电压时,此预定电压VDX实质上等于此第一数据电压VD1(1)。
此外,在此实施例中,第一像素P1与第二像素P2较佳的使用不同极性的数据电压来驱动。上述的改变共同配线L1及L2的电压的时间点也可位于薄膜晶体管T1及T2同时接收数据电压VDX的时间点之前。
第四实施例,请参考图6,为依照本发明的第四实施例的液晶显示器的驱动方法的驱动波形图。与实施例一不同之处在于,本实施例在重置间隔内,例如重置间隔T64,第一扫描线G1及第二扫描线G2还依序被致能,第一预定电压VDX1及第二预定电压VDX2还依序输入至第一像素P1及第二像素P2,以依序改变第一液晶电容Clc1及第二液晶电容Clc2的跨压。
本实施例还具有可使液晶分子的反应速度比实施例一更为快速的优点。本实施例适用于第一像素P1与第二像素P2分别使用不同极性的数据电压驱动时的情况下。而当第一数据电压VD1(1)为黑色数据电压时,第一预定电压VDX1等于此第一数据电压VD1(1)。
同样的,上述的改变共同配线L1及L2的电压的时间点也可位于薄膜晶体管T1及T2依序接收数据电压VDX1与VDX2的时间点之前。
第五实施例,请参考图7,为依照本发明的第五实施例的液晶显示器的驱动方法的驱动波形图。与实施例一不同的是,本实施例在第一数据写入间隔,例如是第一数据写入间隔T71,与下一个子帧时间的第二数据写入间隔(图中未示)之间的第一脉冲周期PT1内,第一扫描线G1及第二扫描线G2还同时被致能,预定电压VDX3同时输入至第一像素P1及第二像素P2,以同时改变第一液晶电容Clc1及第二液晶电容Clc2的跨压。与另一实施例不同之处在于,本实施例的共同配线L1与L2在重置间隔T74内可以恒维持于一固定电压,而不需有电压的改变。
上述的第一脉冲周期PT1较佳地位于子帧时间TSF7的重置间隔T74内。重置间隔T74也可位于子帧时间TSF7的数据写入间隔T11之前。预定电压VDX3较佳的为鉴别灰阶值的数据电压。这样,即使不需改变共同配线L1与L2的电压值,同样的也可以达到使下一个子帧时间的液晶分子反应速度加快的目的。
此外,在第一脉冲周期PT1中,第一扫描线G1及第二扫描线G2也可依序被致能,使预定电压VDX3依序的输入至第一像素P1及第二像素P2内。
第六实施例,请参考图8,为依照本发明的第六实施例的液晶显示器的驱动方法的驱动波形图。与实施例五不同的是,液晶显示器200的所有扫描线至少分为一第一群扫描线与一第二群扫描线。且本实施例除了包括第一脉冲周期PT1以将预定电压VDX4输入至第一群扫描线所对应的像素之外,还包括一第二脉冲周期PT2,以将预定电压VDX5输入至第二群扫描线所对应的像素。举例来说,第一群扫描线包括第一扫描线G1及第二扫描线G2,第二群扫描线包括第三扫描线G3及第四扫描线G4。在第一数据写入间隔,例如是第一数据写入间隔T71内,数据电压VD3(1)及数据电压VD4(1)分别传送至第三像素P3及像素P4。在下一个子帧时间的另一数据写入间隔(图8中未示)内,另二个数据电压分别传送至第三像素P3及第四像素P4。在数据写入间隔T71与下一个子帧时间的另一数据写入间隔之间的第二脉冲周期PT2内,第三扫描线G3及第四扫描线G4同时被致能,以将预定电压VDX5输入至第三像素P3与第四像素P4,以同时改变第三液晶电容Clc3及第四液晶电容Clc4的跨压。第一脉冲周期PT1及第二脉冲周期PT2不重迭。
本发明上述多个实施例所提供的液晶显示器及其色序法的驱动具有可达到提高面板的颜色均匀度、减少颜色误差,并避免显示出错误的颜色的优点。而且,可增加在相邻子帧时间内,像素所显示的不同颜色的鉴别度,以提高图像质量。
当然,本发明还可有其他多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (16)

1、一种液晶显示器,其特征在于,包括:
一第一基板,包括一共同电极;
一第二基板,包括至少一数据线,该至少一数据线包括一第一数据线;至少一扫描线;及一像素阵列,与该至少一数据线及该至少一扫描线耦接,该像素阵列包括一第一像素及一第二像素,该第一像素具有一第一存储电容及一第一像素电极,该第二像素具有一第二存储电容及一第二像素电极,并且,该第一像素及该第二像素均耦接至该第一数据线;
一液晶层,配置于该第一基板及该第二基板之间,该共同电极、该第一像素电极及该液晶层形成一第一液晶电容,并且该共同电极、该第二像素电极及该液晶层形成一第二液晶电容;
至少一第一色光源及一第二色光源;
一栅极驱动器,用以在一帧时间内通过该至少一扫描线驱动该像素阵列,该帧时间包括一第一子帧时间及一第二子帧时间,该第一子帧时间包括一第一数据写入间隔,该第二子帧时间包括一第二数据写入间隔;以及
一共同配线,用以提供至少一第一共同电压及一第二共同电压,该第一存储电容耦接于该共同配线及该第一像素电极之间;
其中,在该第一数据写入间隔内,一第一数据电压传送至该第一像素,于该第一数据写入间隔之后,该第一色光源点亮该第一像素,在该第二数据写入间隔内,一第二数据电压传送至该第一像素,在该第二数据写入间隔之后,该第二色光源点亮该第一像素,在该第一数据写入间隔与该第二数据写入间隔之间的一重置间隔内,该共同配线的电压由该第一共同电压改变至该第二共同电压,以改变该第一液晶电容的跨压,并且,一预定电压经由该第一数据线同时传送至该第一像素及该第二像素,以改变该第一液晶电容与该第二液晶电容的跨压。
2、根据权利要求1所述的液晶显示器,其特征在于,当该第一数据电压为一黑色数据电压时,该预定电压等于该第一数据电压。
3、根据权利要求1所述的液晶显示器,其特征在于,该预定电压包括一第一预定电压及一第二预定电压,该第一数据线用以依序提供该第一预定电压及该第二预定电压,该至少一扫描线包括一第一扫描线及一第二扫描线,该第一像素还耦接至该第一扫描线,该第二像素还耦接至该第二扫描线;
其中,在该重置间隔之内,该第一扫描线及该第二扫描线依序被致能,该第一预定电压及该第二预定电压依序输入至该第一像素及该第二像素,以依序改变该第一液晶电容及该第二液晶电容的跨压。
4、根据权利要求3所述的液晶显示器,其特征在于,当该第一数据电压为一黑色数据电压时,该第一预定电压等于该第一数据电压。
5、根据权利要求1所述的液晶显示器,其特征在于,该第一共同电压与该第二共同电压的差值为一固定差异值,且该差异值与该第一数据电压及该第二数据电压无关。
6、根据权利要求1所述的液晶显示器,其特征在于,在该共同配线的电压由该第一共同电压改变至该第二共同电压后,该第一液晶电容的跨压为显示所有灰阶值时,所对应的液晶电容的所有跨压中的最大值。
7、根据权利要求1所述的液晶显示器,其特征在于,该重置间隔位于该第一子帧时间内,该重置间隔位于该第一数据写入间隔之后。
8、根据权利要求1所述的液晶显示器,其特征在于,该重置间隔位于该第二子帧时间内,该重置间隔位于该第二数据写入间隔之前。
9、一种液晶显示器,其特征在于,包括:
一第一基板,包括一共同电极;
一第二基板,包括至少一数据线,包括一第一数据线;数个扫描线,包括一第一扫描线及一第二扫描线;及一像素阵列,与该至少一数据线及该扫描线耦接,该像素阵列至少包括一第一像素及一第二像素,该第一像素耦接至该第一数据线及该第一扫描线,该第二像素耦接至该第一数据线及该第二扫描线,该第一像素具有一第一存储电容及一第一像素电极,该第二像素具有一第二存储电容及一第二像素电极;
一液晶层,配置于该第一基板及该第二基板之间,该共同电极、该第一像素电极及该液晶层形成一第一液晶电容,该共同电极、该第二像素电极及该液晶层形成一第二液晶电容;
至少一第一色光源及一第二色光源;以及
一栅极驱动器,用以在一帧时间内通过该扫描线驱动该像素阵列,该帧时间包括一第一子帧时间及一第二子帧时间,该第一子帧时间包括一第一数据写入间隔,该第二子帧时间包括一第二数据写入间隔;
其中,在该第一数据写入间隔内,一第一数据电压及一第二数据电压分别传送至该第一像素及该第二像素,在该第一数据写入间隔之后,该第一色光源点亮该第一像素及该第二像素,在该第二数据写入间隔内,一第三数据电压及一第四数据电压分别传送至该第一像素及该第二像素,在该第二数据写入间隔之后,该第二色光源点亮该第一像素及该第二像素,在该第一数据写入间隔与该第二数据写入间隔之间的一第一脉冲周期内,该第一扫描线及该第二扫描线同时被致能,一预定电压同时输入至该第一像素及该第二像素,以同时改变该第一液晶电容及该第二液晶电容的跨压。
10、根据权利要求9所述的液晶显示器,其特征在于,该扫描线至少分为一第一群扫描线与一第二群扫描线,该第一群扫描线包括该第一扫描线及该第二扫描线,第二群扫描线包括一第三扫描线及一第四扫描线,该像素阵列还包括一第三像素及一第四像素,该第三像素具有一第三存储电容及一第三像素电极,该第四像素具有一第四存储电容及一第四像素电极,该第三像素系耦接至该第一数据线及该第三扫描线,该第四像素耦接至该第一数据线及该第四扫描线,该第三像素电极及该液晶层形成一第三液晶电容,该共同电极、该第四像素电极及该液晶层形成一第四液晶电容,在该第一数据写入间隔内,一第五数据电压及一第六数据电压分别传送至该第三像素及该第四像素,在该第二数据写入间隔内,一第七数据电压及一第八数据电压分别传送至该第三像素及该第四像素,在该第一数据写入间隔与该第二数据写入间隔之间的一第二脉冲周期内,该第三扫描线及该第四扫描线同时被致能,以同时改变该第三液晶电容及该第四液晶电容的跨压,该第一脉冲周期及该第二脉冲周期不重迭。
11、一种液晶显示器的驱动方法,该液晶显示器包括一第一基板、一第二基板、一液晶层、至少一第一色光源及一第二色光源、一栅极驱动器及一共同配线,该第一基板包括一共同电极,该第二基板包括至少一数据线,至少一扫描线及一像素阵列,该像素阵列与该至少一数据线及该至少一扫描线耦接,该像素阵列至少包括一第一像素及一第二像素,该至少一数据线包括一第一数据线,该第一像素及该第二像素均耦接至该第一数据线,该第一像素具有一第一存储电容及一第一像素电极,该第二像素具有一第二存储电容及一第二像素电极,该液晶层配置于该第一基板及该第二基板之间,该共同电极、该第一像素电极及该液晶层形成一第一液晶电容,该共同电极、该第二像素电极及该液晶层形成一第二液晶电容,该第一存储电容耦接于该共同配线及该第一像素电极之间,其特征在于,该方法包括:
(a)该栅极驱动器在一第一子帧时间内驱动该第一像素,该第一子帧时间包括一第一数据写入间隔,在该第一数据写入间隔内,一第一数据电压传送至该第一像素,在该第一数据写入间隔之后,该第一色光源点亮该第一像素;
(b)该第一数据写入间隔之后的一重置间隔内,该共同配线的电压由一第一共同电压改变至一第二共同电压,以改变该第一液晶电容的跨压;以及
(c)该栅极驱动器在一第二子帧时间内驱动该第一像素,该第二子帧时间包括一第二数据写入间隔,该第二数据写入间隔位于该重置间隔之后,在该第二数据写入间隔内,一第二数据电压传送至该第一像素,在该第二数据写入间隔之后,该第二色光源点亮该第一像素,
其中,该步骤(b)还包括:在该重置间隔内,经由该第一数据线同时传送一预定电压至该第一像素及该第二像素,以改变该第一液晶电容与该第二液晶电容的跨压。
12、根据权利要求11所述的方法,其特征在于,该至少一扫描线包括一第一扫描线及一第二扫描线,该第一像素还耦接至该第一扫描线,该第二像素还耦接至该第二扫描线,该预定电压包括一第一预定电压及一第二预定电压,该步骤(b)还包括:
在该重置间隔之内,依序致能该第一扫描线及该第二扫描线,并依序经由该第一数据线输入该第一预定电压及该第二预定电压至该第一像素及该第二像素,以依序改变该第一液晶电容及该第二液晶电容的跨压。
13、根据权利要求11所述的方法,其特征在于,该第一共同电压与该第二共同电压的差值为一固定差异值,且该差异值与该第一数据电压及该第二数据电压无关。
14、根据权利要求11所述的方法,其特征在于,在该共同配线的电压由该第一共同电压改变至该第二共同电压后,该第一液晶电容的跨压为显示所有灰阶值时,所对应的液晶电容的所有跨压中的最大值。
15、一种液晶显示面板的驱动方法,该液晶显示面板包括一第一基板、一第二基板、一液晶层、至少一第一色光源及一第二色光源、一栅极驱动器及一共同配线,该第一基板包括一共同电极,该第二基板包括至少一数据线,至少一扫描线及一像素阵列,该像素阵列与该至少一数据线及该至少一扫描线耦接,该像素阵列至少包括一第一像素及一第二像素,该第一像素耦接至该第一数据线及该第一扫描线,该第二像素耦接至该第一数据线及该第二扫描线,该第一像素具有一第一存储电容及一第一像素电极,该第二像素具有一第二存储电容及一第二像素电极,该液晶层配置于该第一基板及该第二基板之间,该共同电极、该第一像素电极及该液晶层形成一第一液晶电容,该共同电极、该第二像素电极及该液晶层形成一第二液晶电容,其特征在于,该方法包括:
(a)该栅极驱动器在一第一子帧时间内驱动该第一像素及一第二像素,该第一子帧时间包括一第一数据写入间隔,在该第一数据写入间隔内,分别传送一第一数据电压及一第二数据电压至该第一像素及该第二像素,在该第一数据写入间隔之后,该第一色光源点亮该第一像素及该第二像素;
(b)该第一数据写入间隔之后的一第一脉冲周期内,该第一扫描线及该第二扫描线同时被致能,且同时输入一预定电压至该第一像素及该第二像素,以改变该第一液晶电容及该第二液晶电容的跨压;以及
(c)该栅极驱动器在一第二子帧时间内驱动该第一像素及该第二像素,该第二子帧时间包括一第二数据写入间隔,该第二数据写入间隔位于该第一脉冲周期之后,在该第二数据写入间隔内,分别传送一第三数据电压及一第四数据电压至该第一像素及第二像素,在该第二数据写入间隔之后,该第二色光源点亮该第一像素及该第二像素。
16、根据权利要求15所述的方法,其特征在于,该扫描线至少分为一第一群扫描线与一第二群扫描线,该第一群扫描线包括该第一扫描线及该第二扫描线,第二群扫描线包括一第三扫描线及一第四扫描线,该像素阵列还包括一第三像素及一第四像素,该第三像素具有一第三存储电容及一第三像素电极,该第四像素具有一第四存储电容及一第四像素电极,该第三像素系耦接至该第一数据线及该第三扫描线,该第四像素耦接至该第一数据线及该第四扫描线,该第三像素电极及该液晶层形成一第三液晶电容,该共同电极、该第四像素电极及该液晶层形成一第四液晶电容,该步骤(a)还包括:
在该第一数据写入间隔内,分别传送一第五数据电压及一第六数据电压至该第三像素及该第四像素;
该步骤(b)还包括:
在该第一数据写入间隔之后的一第二脉冲周期内,同时致能该第三扫描线及该第四扫描线,以同时改变该第三液晶电容及该第四液晶电容的跨压,该第一脉冲周期及该第二脉冲周期不重迭;以及
该步骤(c)还包括:
在该第二数据写入间隔内,分别传送一第七数据电压及一第八数据电压至该第三像素及该第四像素。
CNB2006101382812A 2006-11-10 2006-11-10 液晶显示器及其驱动方法 Active CN100483198C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006101382812A CN100483198C (zh) 2006-11-10 2006-11-10 液晶显示器及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006101382812A CN100483198C (zh) 2006-11-10 2006-11-10 液晶显示器及其驱动方法

Publications (2)

Publication Number Publication Date
CN1952742A CN1952742A (zh) 2007-04-25
CN100483198C true CN100483198C (zh) 2009-04-29

Family

ID=38059155

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101382812A Active CN100483198C (zh) 2006-11-10 2006-11-10 液晶显示器及其驱动方法

Country Status (1)

Country Link
CN (1) CN100483198C (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101655626B (zh) * 2007-05-15 2012-01-04 中华映管股份有限公司 一种像素结构
CN101320177B (zh) * 2007-06-08 2013-10-16 群创光电股份有限公司 液晶显示面板及其黑画面插入方法
CN101266769B (zh) * 2008-04-21 2010-06-16 昆山龙腾光电有限公司 时序控制器、液晶显示装置及液晶显示装置的驱动方法
CN101852958B (zh) * 2009-04-03 2012-05-23 胜华科技股份有限公司 液晶显示面板
TWI417834B (zh) * 2010-12-23 2013-12-01 Au Optronics Corp 平面顯示面板
TWI468781B (zh) * 2012-06-22 2015-01-11 Au Optronics Corp 具感測功能的顯示面板模組及相關驅動方法
US10685619B2 (en) * 2017-05-10 2020-06-16 Himax Display, Inc. Display apparatus and related driving method utilizing common voltage modulation
CN112397037B (zh) * 2019-08-16 2022-12-30 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN1952742A (zh) 2007-04-25

Similar Documents

Publication Publication Date Title
US9905152B2 (en) Liquid crystal display
US9934736B2 (en) Liquid crystal display and method for driving the same
CN100483198C (zh) 液晶显示器及其驱动方法
KR102275693B1 (ko) 선택회로 및 이를 구비한 표시장치
US7847780B2 (en) Method for driving a display panel
US7746335B2 (en) Multi-switch half source driving display device and method for liquid crystal display panel using RGBW color filter
US7893901B2 (en) Apparatus and method for driving a hold-type display panel
US11475857B2 (en) Array substrate and display device
US8441424B2 (en) Liquid crystal display device and method of driving the same
CN100437732C (zh) 场序液晶显示器及其驱动方法
US7719504B2 (en) Liquid crystal display and driving method thereof
US20160155400A1 (en) Display apparatus
KR20070111041A (ko) 액정표시장치 및 이의 구동방법
TWI408648B (zh) 液晶顯示器之驅動方法
US7365726B2 (en) Method and circuit for driving liquid crystal display
US7679590B2 (en) Field sequential LCD driving method
US20030222836A1 (en) Method and circuit for driving a liquid crystal display and liquid crystal display incorporating the same
US8766888B2 (en) In plane switching mode liquid crystal display device
KR101667048B1 (ko) 액정표시장치
KR102627280B1 (ko) 액정표시장치
US8384645B2 (en) Method for driving LCD panel and LCD using the same
KR100670143B1 (ko) 액정 표시 장치의 구동방법
KR101127820B1 (ko) 액정 표시장치의 구동장치 및 방법
KR20090119164A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR102565751B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant