CN100389394C - 一种数字处理芯片 - Google Patents

一种数字处理芯片 Download PDF

Info

Publication number
CN100389394C
CN100389394C CNB2006100985193A CN200610098519A CN100389394C CN 100389394 C CN100389394 C CN 100389394C CN B2006100985193 A CNB2006100985193 A CN B2006100985193A CN 200610098519 A CN200610098519 A CN 200610098519A CN 100389394 C CN100389394 C CN 100389394C
Authority
CN
China
Prior art keywords
signal
output
digital
processing chip
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2006100985193A
Other languages
English (en)
Other versions
CN1877538A (zh
Inventor
罗亦林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CNB2006100985193A priority Critical patent/CN100389394C/zh
Publication of CN1877538A publication Critical patent/CN1877538A/zh
Priority to PCT/CN2007/070022 priority patent/WO2008006305A1/zh
Application granted granted Critical
Publication of CN100389394C publication Critical patent/CN100389394C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Storage Device Security (AREA)

Abstract

本发明涉及一种数字处理芯片,在原有数字处理芯片中增加了信息采集模块、存储模块与信息输出模块;将接收的数字信号与输出的数字信号存储下来,从而使得可以获得数字处理芯片内部的数字信号,如语音信号等,方便数字处理芯片的使用者利用存储的数据进行软件仿真可复现、分析和定位问题。而且,本发明中将存储功能集成在芯片内部,所需资源少,易于实现。

Description

一种数字处理芯片
技术领域
本发明涉及电子技术领域,尤其涉及一种数字处理芯片。
背景技术
在电子技术领域经常会用到数字处理芯片,数字处理芯片一般会包括数字处理模块,用于处理接收的数字信号并可输出处理后的数字信号,但是这些数字处理芯片均不能对数据处理模块所处理的数字信号进行记录与保存,这就使得当实际应用中需要获取或分析所述的数字信号时,便会因为没有办法获得相应的信息而束手无策。
例如,在日常生活中,发音设备很常见,如音箱,耳机、喇叭等。这些设备的发音效果的好坏除了与设备本身的质量有关外,另一个决定发音效果的因素就是语音设备中的语音处理芯片的语音处理效果。但是,语音处理效果的好坏需要通过许多主观与客观的测试来评判。一旦出现问题则很难分析和定位,尤其是在语音芯片中想分析和定位问题来源几乎是不可能的。
另外,在图像、视频或数据报文处理芯片等数字处理芯片中同样存在上述问题。
综上所述,可以看出,目前,当数字处理芯片出现故障或异常时,无法得知数字处理芯片所处理的数字信号的过程及结果,因而,无法准确判断问题的来源。
总之,在现有技术中,数字处理芯片的使用者如果采用目前的数字处理芯片,则其根本无法获得其需要的数字处理芯片内部的数字信号。
发明内容
本发明的目的是提供一种数字处理芯片,可对输入和/或输出数字处理芯片的数字信号进行采集、存储,以便于获得数字处理芯片内部的数字信号。
本发明的目的是通过以下技术方案实现的:
本发明提供了一种数字处理芯片,包括数字处理模块,用于处理接收的数字信号,并输出处理后的数字信号;所述数字处理芯片中还包括:
信息采集模块:用于采集输入和/或输出的数字信号;
存储模块:用于存储信息采集模块采集的输入和/或输出的数字信号;
信息输出模块:用于输出存储模块存储的数字信号。
所述的数字处理芯片包括:语音处理芯片、图像处理芯片、视频处理芯片或数据报文处理芯片,且其中所述的数字处理模块分别用于处理接收的语音信号、图像信号、视频信号或数据报文信号,并输出处理后的数字信号。
所述的数字信号为语音信号、图像信号、视频信号或数据报文信号。
所述的信息采集模块用于采集的语音、图像、视频或数据输入信号和/或语音、图像、视频或数据输出信号;所述存储模块用于存储采集的语音、图像、视频或数据输入信号和语音、图像、视频或数据输出信号;所述信息输出模块用于读取并输出所采集的语音、图像、视频或数据输入信号和/或语音、图像、视频或数据输出信号。
所述的存储模块采用乒乓缓存器实现,用于采用乒乓缓存的方式保存信息采集模块采集的输入和/或输出的数字信号。
所述的信息输出模块采用CPU接口模块实现,用于读取信息采集模块采集的输入和/或输出的数字信号,并输出CPU接口信号。
由上述本发明提供的技术方案可以看出,本发明的一种数字处理芯片在原有数字处理芯片中增加了信息采集模块、存储模块与信息输出模块;将接收的数字信号与输出的数字信号存储下来,从而便于数字处理芯片的使用者可以利用本发明提供的数字处理芯片获得输入或输出数字处理芯片的数字信号,如语音信号等,方便利用存储的数据进行软件仿真可复现、分析和定位问题。而且,本发明中是将存储功能集成在芯片内部,因此,在采集存储数字信号过程中所需资源少,而且,采集存储数字信号的过程更易于实现。
附图说明
图1为本发明的实施例所述数字处理芯片的结构示意图一;
图2为本发明的实施例所述数字处理芯片的结构示意图二;
图3为本发明的实施例所述数字处理芯片的存储模块的结构示意图。
具体实施方式
本发明所述的一种数字处理芯片,其主要是在已有的数字处理芯片中增加设置了相应的信息采集模块、存储模块与信息输出模块;从而可以将接收的数字信号与输出的数字信号存储下来,然后便于数字处理芯片的使用者利用存储的数据进行软件仿真可复现、分析和定位问题,使得定位和解决问题非常便捷而有效。进而可以有效提高数据处理质量。
本发明提供的一种数字处理芯片的具体实施方式如图1与图2所示,具体包括数字处理模块、信息采集模块、存储模块与信息输出模块,其中:
数字处理模块:该模块为已有数字处理芯片中原有的模块,用于处理接收的数字信号并可输出处理后的数字信号;对于语音处理芯片来说,此模块为语音处理模块,用于处理接收的语音输入信号并可输出处理后的语音输出信号;
信息采集模块:用于采集输入和/或输出的数字信号,对于采集的数字信号可以提供给存储模块,由存储模块提供给信息输出模块,也可以直接提供给信息输出模块;对于语音处理芯片来说,此信息采集模块为录音处理模块,用于录制语音输入信号和/或语音输出信号;
存储模块:用于存储信息采集模块采集的输入和/或输出的数字信号;对于语音处理芯片来说,此模块用于存储录制的语音输入信号和/或语音输出信号。存储模块具体可以采用乒乓Buffer(缓存)进行存储,用于采用乒乓缓存的方式保存录制的语音输入信号和/或语音输出信号。
信息输出模块:用于输出存储模块存储的数字信号,或者,也可以用于直接输出信息采集模块采集的数字信号。对于语音处理芯片来说,此模块为录制信息输出模块,采用的是CPU接口模块,用于读取录音处理模块录制的语音输入信号和/或语音输出信号,并通过CPU接口信号与外部CPU进行录音数据的传送。
本发明中,所述的信息采集模块与存储模块是实现数据记录存储的主要部分,其中的存储模块如图3所示,图中具体是以语音处理芯片为例绘制,其具体实现方案如下:
假定图中的录音数据为PCM(脉冲编码调制)数据,8比特宽度,DOUT为语音输出信号,DIN为语音输入信号,CPU接口的数据宽度为16比特。BUF0和BUF1是两块16×N比特的SRAM(静态随机存储器),组成乒乓Buffer用于数据缓冲,若CPU接口时钟和PCM接口时钟不同,则可以采用双口SRAM,否则可以用单口SRAM。
PCM接口对SRAM只写,CPU接口对SRAM只读,读和写通过BUF0和BUF1错开,即写BUF0时只能读BUF1,写BUF1时只能读BUF0。PCM接口连续写BUF0和BUF1,写满BUF0后产生CPU中断信号,并接着写BUF1;写满BUF1后产生CPU中断信号,并接着写BUF0,如此循环。
PCM接口每次写DIN和/或DOUT的一个样点,以PCM数据8k采样计算,写两个样点之间的时间间隔为1/8000=125us,所以写满BUF0或BUF1所需时间为T=(125×N)us,例如N=256时T=125×512=32ms。通过选择不同的N值,可以控制中断信号产生的周期,以平衡CPU的工作负荷。CPU响应到中断信号后,必须在下一次中断产生之前把N个数据读出,否则会产生录音出错,内部产生录音出错状态信号。
本发明中,所述的数字处理芯片还可以为图像处理芯片、视频处理芯片或数据报文处理芯片等等,且其中所述的数字处理模块分别为用于处理接收的图像信号、视频信号或数据报文信号,并输出处理后的数字信号。在图像处理芯片、视频处理芯片或数据报文处理芯片中设置的信息采集模块、存储模块与信息输出模块,具体是用于记录存储经相应芯片处理的图像信号、视频信号或数据报文信号,并输出记录存储的信号,以便于根据记录的信号分析定位问题等。
由此可见,本发明在数字处理芯片中增加的录音处理模块可以将接收的语音输入信号与输出语音输出信号录制下来,然后利用录音数据进行软件仿真可复现、分析和定位问题,使得定位和解决问题非常便捷而有效。分析和定位芯片外部及芯片内部问题,分析和定位问题快捷而准确。同时,录音功能集成在芯片内部,所需资源少,易于实现。而且,本发明应用于其他数字处理芯片中时,同样可以产生相应的有益效果。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。

Claims (6)

1.一种数字处理芯片,包括数字处理模块,用于处理接收的数字信号,并输出处理后的数字信号;其特征在于,所述数字处理芯片中还包括:
信息采集模块:用于采集输入和/或输出的数字信号;
存储模块:用于存储信息采集模块采集的输入和/或输出的数字信号;
信息输出模块:用于输出存储模块存储的数字信号。
2.根据权利要求1所述的数字处理芯片,其特征在于,所述的数字处理芯片为:语音处理芯片、图像处理芯片、视频处理芯片或数据报文处理芯片,且其中所述的数字处理模块分别用于处理接收的语音信号、图像信号、视频信号或数据报文信号,并输出处理后的数字信号。
3.根据权利要求1所述的数字处理芯片,其特征在于,所述的数字信号为语音信号、图像信号、视频信号或数据报文信号。
4.根据权利要求1所述的数字处理芯片,其特征在于,所述的信息采集模块用于采集语音、图像、视频或数据的输入和/或输出信号;所述存储模块用于存储采集的语音、图像、视频或数据的输入和输出信号;所述信息输出模块用于读取并输出所采集的语音、图像、视频或数据的输入和/或输出信号。
5.根据权利要求1、2、3或4所述的数字处理芯片,其特征在于,所述的存储模块采用乒乓缓存器实现,用于采用乒乓缓存的方式保存信息采集模块采集的输入和/或输出的数字信号。
6.根据权利要求1、2、3或4所述的数字处理芯片,其特征在于,所述的信息输出模块采用CPU接口模块实现,用于读取信息采集模块采集的输入和/或输出的数字信号,并输出CPU接口信号。
CNB2006100985193A 2006-07-04 2006-07-04 一种数字处理芯片 Active CN100389394C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNB2006100985193A CN100389394C (zh) 2006-07-04 2006-07-04 一种数字处理芯片
PCT/CN2007/070022 WO2008006305A1 (fr) 2006-07-04 2007-05-17 Puce de traitement numérique et procédé de traitement de signal numérique correspondant

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006100985193A CN100389394C (zh) 2006-07-04 2006-07-04 一种数字处理芯片

Publications (2)

Publication Number Publication Date
CN1877538A CN1877538A (zh) 2006-12-13
CN100389394C true CN100389394C (zh) 2008-05-21

Family

ID=37509981

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100985193A Active CN100389394C (zh) 2006-07-04 2006-07-04 一种数字处理芯片

Country Status (2)

Country Link
CN (1) CN100389394C (zh)
WO (1) WO2008006305A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102750126B (zh) * 2012-06-27 2016-02-03 深圳Tcl新技术有限公司 语音输入方法及终端

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1124378A (zh) * 1994-04-19 1996-06-12 株式会社日立制作所 数字处理器
US6002445A (en) * 1997-03-31 1999-12-14 Nec Corporation A/D conversion with wide dynamic range
CN1339127A (zh) * 1999-02-08 2002-03-06 高通股份有限公司 微处理器或数字信号处理器上的多应用数据分配
JP2002132704A (ja) * 2000-09-27 2002-05-10 Texas Instruments Inc ディジタル信号演算装置におけるディジタル信号プロセッサ間の信号群転送装置および方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0022952D0 (en) * 2000-09-19 2000-11-01 Sgs Thomson Microelectronics Monitoring interrupts
JP2007500401A (ja) * 2003-07-25 2007-01-11 ジンガー,アーサー,アール. ソフトウェアデバッギング用装置とその方法
JP2008523456A (ja) * 2004-05-12 2008-07-03 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ トレースコプロセッサを備えたデータ処理システム

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1124378A (zh) * 1994-04-19 1996-06-12 株式会社日立制作所 数字处理器
US6002445A (en) * 1997-03-31 1999-12-14 Nec Corporation A/D conversion with wide dynamic range
CN1339127A (zh) * 1999-02-08 2002-03-06 高通股份有限公司 微处理器或数字信号处理器上的多应用数据分配
JP2002132704A (ja) * 2000-09-27 2002-05-10 Texas Instruments Inc ディジタル信号演算装置におけるディジタル信号プロセッサ間の信号群転送装置および方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
ICs for Digital Still Camera. Panasonic,1-3. 2001
ICs for Digital Still Camera. Panasonic,1-3. 2001 *
基于USB的雷达目标检测及数据采集设计研究. 吴俊,王伟,陈曾平.电子设计应用,第4期. 2004
基于USB的雷达目标检测及数据采集设计研究. 吴俊,王伟,陈曾平.电子设计应用,第4期. 2004 *

Also Published As

Publication number Publication date
CN1877538A (zh) 2006-12-13
WO2008006305A1 (fr) 2008-01-17

Similar Documents

Publication Publication Date Title
JP2010078979A (ja) 音声録音装置、録音音声検索方法及びプログラム
CN102215286B (zh) 一种嵌入式多通道电话录音录时系统
CN103049192A (zh) 一种应用程序开启方法及装置
CN112000603A (zh) 一种握手协议电路、芯片及计算机设备
WO2007024729A3 (en) Methods and apparatus for deskewing vcat/lcas members
CN100389394C (zh) 一种数字处理芯片
US7295969B1 (en) Digital recording and playback system with voice recognition capability for concurrent text generation
CN104835500B (zh) 一种音频信息获取的方法及其装置
CN201853494U (zh) 一种可用声音控制的录音笔
CN100483332C (zh) 一种文语同步记录方法及其装置
CN101035154A (zh) 盲用便携式电子通讯录
TWI266333B (en) Method for writing data bits to a memory array
US20080082760A1 (en) Event holding circuit
CN111128245B (zh) 一种语音分帧处理电路和方法
CN110471810A (zh) 一种记录数字逻辑设计工程工作状态的方法及系统
RU2302703C2 (ru) Система передачи и приема аудио/видео и рукописной информации в режиме реального времени
CN110225211B (zh) 多通道脉冲编码调制语音交换系统及方法
EP1333447A3 (en) Semiconductor memory device and electronic information device using the same
CN201532776U (zh) 一种fifo存储器控制电路
WO2024020860A1 (zh) 一种音频格式转换装置
CN101706711B (zh) 一种fifo存储器控制电路的控制方法
US8139615B2 (en) Data processing apparatus
CN100538853C (zh) 控制mp3解码器的输入数据缓冲器的方法及装置
US6434162B1 (en) PCM data outputting method and PCM data output device enabling output of PCM group information and PCM data correctly correlated with each other
JP4973154B2 (ja) 演算処理装置、メモリアクセス方法、及びプログラム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant