CA2233555A1 - Commutateur en mode de transfert asynchrone - Google Patents

Commutateur en mode de transfert asynchrone Download PDF

Info

Publication number
CA2233555A1
CA2233555A1 CA002233555A CA2233555A CA2233555A1 CA 2233555 A1 CA2233555 A1 CA 2233555A1 CA 002233555 A CA002233555 A CA 002233555A CA 2233555 A CA2233555 A CA 2233555A CA 2233555 A1 CA2233555 A1 CA 2233555A1
Authority
CA
Canada
Prior art keywords
cell
buffer
input
switch
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
CA002233555A
Other languages
English (en)
Inventor
David R. Milway
David J. Greaves
Brian J. Knight
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Conexant Systems UK Ltd
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Publication of CA2233555A1 publication Critical patent/CA2233555A1/fr
Abandoned legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Dispositif permettant de commuter des cellules MTA à partir d'une pluralité de liaisons d'entrée de réseau vers une pluralité de liaisons de sortie de réseau, qui comporte une pluralité de points d'accès contenant des interfaces de lignes et des tampons d'entrée et de sortie, une unité de commande de commutateur de matériel, un microprocesseur et une mémoire destinée à stocker des tables d'acheminement et des logiciels d'exploitation. Tous ces éléments sont interconnectés par l'intermédiaire d'un bus processeur et, de surcroît, les points d'accès sont interconnectés par un bus de commutation séparé. L'unité de commande de commutation emploie l'indexage de table d'acheminement fondé sur le hachage pour acheminer des cellules de points d'entrée sélectionnés vers des points de sortie sélectionnés selon les informations d'en-tête de cellule. Des demandes de commutation générées par des cellules entrantes sont arbitrées à l'aide d'un schéma d'attribution à passage de jeton. La majorité des cellules est commutée presque entièrement dans le matériel, mais le microprocesseur peut assumer la commande de l'architecture de commutation afin de résoudre des conditions exceptionnelles et d'effectuer un traitement spécial sur des circuits virtuels sélectionnés. Les points d'accès comportent deux tampons de sortie, l'un pour les cellules à haute priorité, l'autre pour les cellules à priorité plus faible. De plus, un tampon de débordement commun est destiné à stocker temporairement des cellules destinées à des tampons de sortie qui sont momentanément pleins.
CA002233555A 1995-10-02 1996-09-23 Commutateur en mode de transfert asynchrone Abandoned CA2233555A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US58310695A 1995-10-02 1995-10-02
US08/538,106 1995-10-02

Publications (1)

Publication Number Publication Date
CA2233555A1 true CA2233555A1 (fr) 1997-04-10

Family

ID=24331698

Family Applications (1)

Application Number Title Priority Date Filing Date
CA002233555A Abandoned CA2233555A1 (fr) 1995-10-02 1996-09-23 Commutateur en mode de transfert asynchrone

Country Status (1)

Country Link
CA (1) CA2233555A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2594478A (en) * 2020-04-28 2021-11-03 Cogniscience Ltd On chip router

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2594478A (en) * 2020-04-28 2021-11-03 Cogniscience Ltd On chip router
WO2021219985A1 (fr) * 2020-04-28 2021-11-04 Cogniscience Limited Routeur sur puce

Similar Documents

Publication Publication Date Title
US6122279A (en) Asynchronous transfer mode switch
JP3589660B2 (ja) アクセス制御atmスイッチ
US5166930A (en) Data channel scheduling discipline arrangement and method
US5446738A (en) ATM multiplexing system
US5513178A (en) Cell multiplexing apparatus in ATM network
US5790545A (en) Efficient output-request packet switch and method
CA2218885C (fr) Gestion des acces a un support pour donnees numeriques
US5379297A (en) Concurrent multi-channel segmentation and reassembly processors for asynchronous transfer mode
CA2159459C (fr) Procede et systeme de gestion de memoire dans un reseau rapide
US6768717B1 (en) Apparatus and method for traffic shaping in a network switch
US6292491B1 (en) Distributed FIFO queuing for ATM systems
EP0705526A1 (fr) Gestion de largeur de bande et d'encombrement pour voies de files d'attente dans un controleur de communication a commutation de cellules
JPH08307432A (ja) 通信方法
US5732082A (en) System and method for multi-frame received queuing with sorting in an asynchronous transfer mode (ATM) system
US20020150047A1 (en) System and method for scheduling transmission of asynchronous transfer mode cells
Moors et al. ATM receiver implementation issues
KR19990010421A (ko) 큐 점유도 정보를 이용한 적응적 셀 스케쥴링 방법 및 스위칭 시스템
CA2233555A1 (fr) Commutateur en mode de transfert asynchrone
EP0604538B1 (fr) Procede et appareil destines a un reseau a mode de transfert asynchrone (mta)
JP3227133B2 (ja) Atm交換機
JPH11510009A (ja) 割付型並びに動的交換機フロー制御
US7130267B1 (en) System and method for allocating bandwidth in a network node
Lindgren et al. Fast Connection Establishment in the DTM Gigabit Network.
JP4504606B2 (ja) ネットワークスイッチにおいてトラフィックを成形する装置及び方法
AU703403B2 (en) Method and apparatus for asynchronous transfer mode (ATM) network

Legal Events

Date Code Title Description
EEER Examination request
FZDE Discontinued