BRPI0809916B1 - Métodos e aparelhos para informação de utilidade de vídeo (vui) para codificação de vídeo escalável (svc) e mídia de armazenamento não transitória - Google Patents
Métodos e aparelhos para informação de utilidade de vídeo (vui) para codificação de vídeo escalável (svc) e mídia de armazenamento não transitória Download PDFInfo
- Publication number
- BRPI0809916B1 BRPI0809916B1 BRPI0809916-2A BRPI0809916A BRPI0809916B1 BR PI0809916 B1 BRPI0809916 B1 BR PI0809916B1 BR PI0809916 A BRPI0809916 A BR PI0809916A BR PI0809916 B1 BRPI0809916 B1 BR PI0809916B1
- Authority
- BR
- Brazil
- Prior art keywords
- subset
- bit stream
- information
- restriction information
- fact
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 41
- 230000008521 reorganization Effects 0.000 claims 5
- 230000006870 function Effects 0.000 description 75
- 238000004891 communication Methods 0.000 description 43
- 230000009466 transformation Effects 0.000 description 17
- 230000002123 temporal effect Effects 0.000 description 15
- 230000008901 benefit Effects 0.000 description 14
- 238000000354 decomposition reaction Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 9
- 230000000295 complement effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000008520 organization Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/30—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/30—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
- H04N19/31—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability in the temporal domain
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/70—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
métodos e aparelhos para informação de utilidade de vídeo (vui) para codificação de vídeo escalável (svc). métodos e aparelho são descritos para a informação de utilidade de vídeo (vui) para a codificação de vídeo escalável (svc). um aparelho inclui um codificador (100) para codificar dados do sinal de vídeo em um fluxo de bits. o codificador especifica a informação do usuário de vídeo, excluindo parâmetros do decodificador de referência hipotético, no fluxo de bits usando um elemento de sintaxe de alto nível. a informação do usuário de vídeo corresponde com um conjunto de pontos de interoperabilidade no fluxo de bits relativo à codificação de vídeo escalável (340, 355).
Description
Esse pedido reivindica o benefício do Pedido Provisório U.S. 60/911.490, depositado em 12 de abril de 2007, que é incorporado por referência aqui na sua integridade.
Os presentes princípios se referem de forma geral à codificação e decodificação de vídeo e, mais particularmente, a métodos e aparelhos para informação de utilidade de vídeo (VUI) para codificação de vídeo escalável (SVC).
Fundamentos A International organization for Standardization/lnternational Electrotechnical Commission (ISO/IEC) Moving Picture Experts Group-4 (MPEG-4) Parte 10 Advanced Video Coding (AVC) standard/lnternational Telecommunication Union, Telecommunication Sector (ITU-T) H.264 recommendation (a seguir o “padrão AVC MPEG-4”) especifica a sintaxe e a semântica dos parâmetros da informação de utilidade de video (VUI) dos conjuntos de pa-râmetro de sequência. VUI inclui informação de razão de aspectos, over-scanning, tipo de sinal de vídeo, localização do croma, sincronização, parâmetros do decodificador de referência hipotético (HRD) da camada de abstração da rede (NAL), parâmetros HRD da camada de codificação virtual (VCL), restrição do fluxo de bits e assim por diante. A sintaxe dos parâmetros da VUI no padrão AVC MPEG-4 é mostrada na tabela 1. Tabela 1
A VUI proporciona informação extra do fluxo de bits para o usuário por uma variedade de finalidades. Por exemplo, na informação de restrição do fluxo de bits, a VUI especifica: (1) se o movimento é através do limite da imagem, (2) bytes máximos por imagem, (3) bits máximos por macrobloco, (4) o comprimento máximo do vetor de movimento (horizontal 5 e vertical), (5) número de quadros de reordenação e (6) tamanho máximo do armazenamen to temporário do quadro decodificado. Quando o decodificador vê a informação, ao invés de usar a informação de “nível” para ajustar a exigência de decodificação que, em geral, é mais elevada do que o que o fluxo de bits realmente requer, o decodificador pode customizar a sua operação de decodificação com base no limite mais justo.
Esses e outros obstáculos e desvantagens da técnica anterior são tratados pelos presentes princípios, que são direcionados a métodos e aparelho para a informação de utili- dade de vídeo (VUI) para codificação de vídeo escalável (SVC).
De acordo com um aspecto dos presentes princípios, é fornecido um aparelho. O aparelho inclui um codificador para codificar os dados do sinal de vídeo em um fluxo de bits. O codificador especifica a informação do usuário do vídeo, excluindo parâmetros hipotéticos do decodificador de referência, no fluxo de bits usando um elemento de sintaxe de alto nível. A informação do usuário do vídeo corresponde com um conjunto de pontos de interoperabi- lidade no fluxo de bits relativo à codificação de vídeo escalável.
De acordo com outro aspecto dos presentes princípios, é fornecido um método. O método inclui codificar os dados do sinal de vídeo em um fluxo de bits. A etapa de codifica- ção inclui especificar a informação do usuário do vídeo, excluindo parâmetros hipotéticos do decodificador de referência, no fluxo de bits usando um elemento de sintaxe de alto nível. A informação do usuário do vídeo corresponde com um conjunto de pontos de interoperabili- dade no fluxo de bits relativo à codificação de vídeo escalável.
De acordo com ainda outro aspecto dos presentes princípios, é fornecido um apare- lho. O aparelho inclui um decodificador para decodificar dados do sinal de vídeo de um fluxo de bits. O decodificador determina a informação do usuário do vídeo, excluindo parâmetros hipotéticos do decodificador de referência, do fluxo de bits usando um elemento de sintaxe de alto nível. A informação do usuário do vídeo corresponde com um conjunto de pontos de interoperabilidade no fluxo de bits relativo à codificação de vídeo escalável.
De acordo com ainda outro aspecto dos presentes princípios, é fornecido um méto- do. O método inclui decodificar dados do sinal de vídeo de um fluxo de bits. A etapa de de- codificação inclui determinar a informação do usuário do vídeo, excluindo parâmetros hipoté- ticos do decodificador de referência, do fluxo de bits usando um elemento de sintaxe de alto nível. A informação do usuário do vídeo corresponde com um conjunto de pontos de intero- perabilidade no fluxo de bits relativo à codificação de vídeo escalável.
Esses e outros aspectos, características e vantagens dos presentes princípios se tornarão evidentes a partir da descrição detalhada seguinte das modalidades exemplares, que devem ser lidas em conjunto com os desenhos acompanhantes.
Os presentes princípios podem ser entendidos melhor de acordo com as figuras exemplares seguintes, nas quais:
A figura 1 é um diagrama de blocos para um codificador de vídeo escalável exem- plar no qual os presentes princípios podem ser aplicados,
A figura 2 é um diagrama de blocos para um decodificador de vídeo escalável exemplar no qual os presentes princípios podem ser aplicados,
A figura 3 é um diagrama de fluxo para um método exemplar para codificar a infor- mação do usuário de vídeo (VIII), de acordo com uma modalidade dos presentes princípios,
A figura 4 é um diagrama de fluxo para um método exemplar para decodificar a in- formação do usuário de vídeo (VIII), de acordo com uma modalidade dos presentes princí- pios,
A figura 5 é um diagrama de fluxo para um método exemplar para codificar uma mensagem da informação de enriquecimento complementar (SEI) temporal do padrão AVC MPEG-4, de acordo com uma modalidade dos presentes princípios e
A figura 6 é um diagrama de fluxo para um método exemplar para decodificar uma mensagem da informação de enriquecimento complementar (SEI) temporal do padrão AVC MPEG-4, de acordo com uma modalidade dos presentes princípios.
Os presentes princípios são direcionados para métodos e aparelho para informação de utilidade de vídeo (VIII) para codificação de vídeo escalável (SVC).
A presente descrição ilustra os presentes princípios. Dessa maneira, será verificado que aqueles versados na técnica serão capazes de planejar várias disposições que, embora não explicitamente descritas ou mostradas aqui, personificam os presentes princípios e são incluídas dentro do seu espírito e escopo.
Todos os exemplos e linguagem condicional recitados aqui são planejados por fina- lidades pedagógicas para auxiliar o leitor no entendimento dos presentes princípios e dos conceitos acrescentados pelos inventores para aperfeiçoar a técnica, e devem ser interpre- tados como sendo sem limitação para tais exemplos e condições especificamente recitados.
Além do mais, todas as declarações aqui recitando princípios, aspectos e modali- dades dos presentes princípios, bem como seus exemplos específicos, são planejadas para abranger ambos os equivalentes estruturais e funcionais dos mesmos. Adicionalmente, é planejado que tais equivalentes incluam ambos equivalentes atualmente conhecidos bem como equivalentes desenvolvidos no futuro, isto é, quaisquer elementos desenvolvidos que executem a mesma função, a despeito da estrutura.
Dessa maneira, por exemplo, será verificado por aqueles versados na técnica que os diagramas de blocos apresentados aqui representam vistas conceituais de conjunto de circuitos ilustrativo personificando os presentes princípios. Similarmente, será verificado que quaisquer fluxogramas, diagramas de fluxo, diagramas de transição de estado, pseudocódi-
go e outros representam vários processos que podem ser substancialmente representados em meios legíveis por computador e assim executados por um computador ou processador, quer ou não tal computador ou processador seja explicitamente mostrado.
As funções dos vários elementos mostrados nas figuras podem ser obtidas através do uso de hardware dedicado, bem como hardware capaz de executar software em associa- ção com software apropriado. Quando fornecidas por um processador, as funções podem ser fornecidas por um único processador dedicado, por um único processador compartilhado ou por uma pluralidade de processadores individuais, alguns dos quais podem ser comparti- lhados. Além do mais, o uso explícito do termo “processador” ou “controlador” não deve ser interpretado como se referindo exclusivamente ao hardware capaz de executar software e pode implicitamente incluir, sem limitação, hardware de processador de sinal digital (“DSP”), memória somente de leitura (“ROM”) para armazenar software, memória de acesso aleatório (“RAM”) e armazenamento não volátil.
Outro hardware, convencional e/ou personalizado, pode também ser incluído. Simi- larmente, quaisquer chaves mostradas nas figuras são conceituais somente. A sua função pode ser executada através da operação de lógica de programa, através de lógica dedicada, através da interação de controle de programa e lógica dedicada ou até mesmo manualmen- te, a técnica particular sendo selecionável pelo executor como mais especificamente enten- dido a partir do contexto.
Nas reivindicações aqui, qualquer elemento expresso como um modo para executar uma função específica é planejado para abranger qualquer maneira de executar essa fun- ção incluindo, por exemplo, a) uma combinação de elementos de circuito que executa essa função ou b) software em qualquer forma, incluindo, portanto, firmware, microcódigo ou ou- tros, combinado com conjunto de circuito apropriado para executar esse software para de- sempenhar a função. Os presentes princípios como definidos por tais reivindicações residem no fato que as funcionalidades providas pelos vários modos recitados são combinadas e colocadas juntas na maneira que as reivindicações exigem. Dessa maneira, é considerado que qualquer modo que possa prover essas funcionalidades seja equivalente a esses mos- trados aqui.
Referência no relatório descritivo a “uma modalidade” dos presentes princípios sig- nifica que um aspecto particular, estrutura, característica e assim por diante descrita em conjunto com a modalidade é incluída em pelo menos uma modalidade dos presentes prin- cípios. Dessa forma, as aparições da frase “em uma modalidade” que aparecem em vários locais por todo o relatório descritivo não estão necessariamente todas se referindo a mesma modalidade.
É para ser verificado que o uso do termo “e/ou”, por exemplo, no caso de “A e/ou B” é planejado para abranger a seleção da primeira opção listada (A), a seleção da segunda
opção listada (B) ou a seleção de ambas as opções (A e B). Como um exemplo adicional, no caso de “A, B e/ou C”, tal fraseologia é planejada para abranger a seleção da primeira opção listada (A), a seleção da segunda opção listada (B), a seleção da terceira opção listada (C), a seleção da primeira e da segunda opções listadas (A e B), a seleção da primeira e da ter- ceira opções listadas (A e C), a seleção da segunda e terceira opções listadas (B e C) ou a seleção de todas as três opções (A e B e C). Isso pode ser estendido, como facilmente evi- dente por alguém versado nessa e nas técnicas relacionadas, para tantos itens quanto lista- dos.
Além do mais, é para ser verificado que embora uma ou mais modalidades dos pre- sentes princípios sejam descritas aqui com relação ao padrão AVC MPEG-4, os presentes princípios não são limitados a somente esse padrão e, dessa maneira, podem ser utilizados com relação a outros padrões de codificação de vídeo, recomendações e extensões do mesmo, incluindo extensões do padrão AVC MPEG-4, enquanto mantendo o espírito dos presentes princípios.
Como usado aqui, “sintaxe de alto nível” se refere à sintaxe presente no fluxo de bits que reside hierarquicamente acima da camada de macrobloco. Por exemplo, sintaxe de alto nível, como usado aqui, pode se referir a, mas não é limitado a, a sintaxe ao nível do cabeçalho da fatia, ao nível da informação de enriquecimento complementar (SEI), ao nível do conjunto de parâmetros de imagem (PPS), ao nível do conjunto de parâmetros de se- quência (SPS) e ao nível do cabeçalho da unidade da camada de abstração de rede (NAL).
A codificação de vídeo escalável (SVC) é uma extensão (anexo G) para o padrão AVC MPEG-4. Em SVC, um sinal de vídeo pode ser codificado em uma camada de base e uma ou mais camadas de enriquecimento construídas em um modo piramidal. Uma camada de enriquecimento enriquece a resolução temporal (isto é, a taxa de quadro), a resolução espacial ou simplesmente a qualidade do conteúdo de vídeo representado por outra camada ou parte da mesma. Cada camada junto com todas as suas camadas dependentes é uma representação do sinal de vídeo em uma certa resolução espacial, resolução temporal e nível de qualidade. Cada camada em combinação com todas as suas camadas dependen- tes que exigem decodificação do sinal de vídeo em certa resolução espacial, resolução tem- poral e nível de qualidade são representadas por um ponto de interoperabilidade (IOP), também citado como pontos de operação. Um fluxo de bits da SVC tipicamente tem múlti- plos lOPs, devido pelo menos em parte ao fato que o fluxo de bits é escalável. Tal fluxo de bits pode ser escalável espacialmente, temporalmente e na razão de sinal para ruído (SNR), por exemplo. Subfluxos de bits, correspondendo com os aspectos escaláveis, podem ser extraídos do fluxo de bits.
Com referência à figura 1, um codificador de vídeo escalável exemplar no qual a presente invenção pode ser aplicada é indicado de forma geral pelo numeral de referência
Uma primeira saída de um módulo de decomposição temporal 142 é conectada em comunicação de sinal com uma primeira entrada de uma intrapredição para o módulo intra- blocos 146. Uma segunda saída do módulo de decomposição temporal 142 é conectada em comunicação de sinal com uma primeira entrada de um módulo de codificação de movimen- to 144. Uma saída da intrapredição para o módulo intrablocos 146 é conectada em comuni- cação de sinal com uma entrada de um codificador de transformação/entropia (razão de sinal para ruído (SNR) escalável) 149. Uma primeira saída do codificador de transforma- ção/entropia 149 é conectada em comunicação de sinal com uma primeira entrada de um multiplexador 140.
Uma primeira saída de um módulo de decomposição temporal 132 é conectada em comunicação de sinal com uma primeira entrada de uma intrapredição para o módulo intra- blocos 136. Uma segunda saída do módulo de decomposição temporal 132 é conectada em comunicação de sinal com uma primeira entrada de um módulo de codificação de movimen- to 134. Uma saída da intrapredição para o módulo intrablocos 136 é conectada em comuni- cação de sinal com uma entrada de um codificador de transformação/entropia (razão de sinal para ruído (SNR) escalável) 139. Uma primeira saída do codificador de transforma- ção/entropia 139 é conectada em comunicação de sinal com uma primeira entrada de um multiplexador 130.
Uma segunda saída do codificador de transformação/entropia 149 é conectada em comunicação de sinal com uma entrada de um módulo de interpolação espacial 2D 138. Uma segunda saída do módulo de codificação de movimento 144 é conectada em comuni- cação de sinal com uma entrada do módulo de codificação de movimento 134.
Uma primeira saída de um módulo de decomposição temporal 122 é conectada em comunicação de sinal com uma primeira entrada de um intrapreditor 126. Uma segunda saí- da do módulo de decomposição temporal 122 é conectada em comunicação de sinal com uma primeira entrada de um módulo de codificação de movimento 124. Uma saída do intra- preditor 126 é conectada em comunicação de sinal com uma entrada de um codificador de transformação/entropia (razão de sinal para ruído (SNR) escalável) 129. Uma saída do codi- ficador de transformação/entropia 129 é conectada em comunicação de sinal com uma pri- meira entrada de um multiplexador 120.
Uma segunda saída do codificador de transformação/entropia 139 é conectada em comunicação de sinal com uma entrada de um módulo de interpolação espacial 2D 128. Uma segunda saída do módulo de codificação de movimento 134 é conectada em comuni- cação de sinal com uma entrada do módulo de codificação de movimento 124.
Uma primeira saída do módulo de codificação de movimento 124, uma primeira sa- ída do módulo de codificação de movimento 134 e uma primeira saída do módulo de codifi-
cação de movimento 144 são conectadas, cada uma, em comunicação de sinal com uma segunda entrada do multiplexador 170.
Uma primeira saída de um módulo de dizimação espacial 2D 104 é conectada em comunicação de sinal com uma entrada do módulo de decomposição temporal 132. Uma segunda saída do módulo de dizimação espacial 2D 104 é conectada em comunicação de sinal com uma entrada do módulo de decomposição temporal 142.
Uma entrada do módulo de decomposição temporal 122 e uma entrada do módulo de dizimação espacial 2D 104 ficam disponíveis como entradas do codificador 100, para receber o vídeo de entrada 102.
Uma saída do multiplexador 170 fica disponível como uma saída do codificador 100, para prover um fluxo de bits 180. O módulo de decomposição temporal 122, o módulo de decomposição temporal 132, o módulo de decomposição temporal 142, o módulo de codificação de movimento 124, o módulo de codificação de movimento 134, o módulo de codificação de movimento 144, o intrapreditor 126, o intrapreditor 136, o intrapreditor 146, o codificador de transforma- ção/entropia 129, o codificador de transformação/entropia 139, o codificador de transforma- ção/entropia 149, o módulo de interpolação espacial 2D 128 e o módulo de interpolação es- pacial 2D 138 são incluídos em uma porção do codificador de núcleo 187 do codificador 100.
Com referência à figura 2, um decodificador de vídeo escalável exemplar no qual a presente invenção pode ser aplicada é indicado de forma geral pelo numeral de referência 200. Uma entrada de um demultiplexador 202 fica disponível como uma entrada para o de- codificador de vídeo escalável 200, para receber um fluxo de bits escalável. Uma primeira saída do demultiplexador 202 é conectada em comunicação de sinal com uma entrada de um decodificador de entropia escalável SNR de transformação inversa espacial 204. Uma primeira saída do decodificador de entropia escalável SNR de transformação inversa espa- cial 204 é conectada em comunicação de sinal com uma primeira entrada de um módulo de previsão 206. Uma saída do módulo de previsão 206 é conectada em comunicação de sinal com uma primeira entrada de um combinador 230.
Uma segunda saída do decodificador de entropia escalável SNR de transformação inversa espacial 204 é conectada em comunicação de sinal com uma primeira entrada de um decodificador do vetor de movimento (MV) 210. Uma saída do decodificador do MV 210 é conectada em comunicação de sinal com uma entrada de um compensador de movimento 232. Uma saída do compensador de movimento é conectada em comunicação de sinal com uma segunda entrada do combinador 230.
Uma segunda saída do demultiplexador 202 é conectada em comunicação de sinal com uma entrada de um decodificador de entropia escalável SNR de transformação inversa
espacial 212. Uma primeira saída do decodificador de entropia escalável SNR de transfor- mação inversa espacial 212 é conectada em comunicação de sinal com uma primeira entra- da de um módulo de previsão 214. Uma primeira saída do módulo de previsão 214 é conec- tada em comunicação de sinal com uma entrada de um módulo de interpolação 216. Uma saída do módulo de interpolação 216 é conectada em comunicação de sinal com uma se- gunda entrada do módulo de previsão 206. Uma segunda saída do módulo de previsão 214 é conectada em comunicação de sinal com uma primeira entrada de um combinador 240.
Uma segunda saída do decodificador de entropia escalável SNR de transformação inversa espacial 212 é conectada em comunicação de sinal com uma primeira entrada de um decodificador do MV 220. Uma primeira saída do decodificador do MV 220 é conectada em comunicação de sinal com uma segunda entrada do decodificador do MV 210. Uma se- gunda saída do decodificador do MV 220 é conectada em comunicação de sinal com uma entrada de um compensador de movimento 242. Uma saída do compensador de movimento 242 é conectada em comunicação de sinal com uma segunda entrada do combinador 240.
Uma terceira saída do demultiplexador 202 é conectada em comunicação de sinal com uma entrada de um decodificador de entropia escalável SNR de transformação inversa espacial 222. Uma primeira saída do decodificador de entropia escalável SNR de transfor- mação inversa espacial 222 é conectada em comunicação de sinal com uma entrada de um módulo de previsão 224. Uma primeira saída do módulo de previsão 224 é conectada em comunicação de sinal com uma entrada de um módulo de interpolação 226. Uma saída do módulo de interpolação 226 é conectada em comunicação de sinal com uma segunda en- trada do módulo de previsão 214.
Uma segunda saída do módulo de previsão 224 é conectada em comunicação de sinal com uma primeira entrada de um combinador 250. Uma segunda saída do decodifica- dor de entropia escalável SNR de transformação inversa espacial 222 é conectada em co- municação de sinal com uma entrada de um decodificador do MV 230. Uma primeira saída do decodificador do MV 230 é conectada em comunicação de sinal com uma segunda en- trada do decodificador do MV 220. Uma segunda saída do decodificador do MV 230 é co- nectada em comunicação de sinal com uma entrada de um compensador de movimento 252. Uma saída do compensador de movimento 252 é conectada em comunicação de sinal com uma segunda entrada do combinador 250.
Uma saída do combinador 250 fica disponível como uma saída do decodificador 200, para liberar um sinal da camada 0. Uma saída do combinador 240 fica disponível como uma saída do decodificador 200, para liberar um sinal da camada 1. Uma saída do combi- nador 230 fica disponível como uma saída do decodificador 200, para liberar um sinal da camada 2.
Nós propomos modificar parâmetros do decodificador de referência hipotético (HRD) da camada de abstração de rede (NAL) e parâmetros HRD da camada de codificação virtual (VOL) para o decodificador de referência hipotético (HRD) para a codificação de vídeo escalável (SVC). Entretanto, nós não consideramos outras informações na VUI, em particu- lar, informação de restrição do fluxo de bits. Portanto, de acordo com os presentes princí- pios, modificações são propostas para informação adicional da VUI na SVC.
Dessa maneira, de acordo com os presentes princípios, nós propomos modificar a informação de utilidade de vídeo (VUI) do padrão AVC MPEG-4 para a codificação de vídeo escalável (SVC). Em uma modalidade, nós definimos VUI para cada ponto de interoperabili- dade (IOP) da SVC. Em particular, nós consideramos a informação da restrição do fluxo de bits na VUI e como modificar a informação de restrição do fluxo de bits para SVC. Nós tam- bém consideramos como usar as mensagens da informação de enriquecimento complemen- tar (SEI) para transportar informação da VUI para o caso compatível com o padrão AVC MPEG-4.
Atualmente, os parâmetros do decodificador de referência hipotético na VUI de ví- deo são ajustados para cada IOP para codificação de vídeo escalável, mas a outra informa- ção da VUI usa somente um conjunto de parâmetro de VUI para o fluxo de bits. Desde que é suposto que o decodificador decodifique somente os subconjuntos dos sinais de vídeo (cor- respondendo com lOPs), o tamanho dos dados correspondendo com cada IOP que preci- sam ser transmitidos e decodificados varia de IOP para IOP. Portanto, nós acreditamos que além dos parâmetros do decodificador de referência hipotético, alguma outra informação da VUI deve ser enviada para cada IOP ou um conjunto de lOPs para alguma informação. Em particular, nós estamos considerando a informação de restrição do fluxo de bits na VUI.
Em uma modalidade, nós usamos a informação de restrição do fluxo de bits como um exemplo. Entretanto, é para ser verificado que outra informação de VUI pode também ser usada de acordo com os presentes princípios. Isto é, dados os ensinamentos dos pre- sentes princípios fornecidos aqui, alguém versado nessa e nas técnicas relacionadas consi- derará esses e vários outros tipos de informação de VUI nos quais os presentes princípios podem ser aplicados, enquanto mantendo o espírito dos presentes princípios.
Em uma modalidade, nós propomos que um conjunto de lOPs compartilhe a mes- ma informação de restrição de fluxo de bits. Por exemplo, todas as camadas com a mesma dependencyjd compartilham a mesma informação de restrição do fluxo de bits.
Em outra modalidade, nós propomos definir a informação de restrição do fluxo de bits para cada IOP. Um IOP pode ser unicamente identificado pela combinação de depen- dencyjd, temporaljd e qualityjd. Dado que i é o índice do IOP, a informação de restrição do fluxo de bits inclui a seguinte sintaxe: bitstream_restriction_flag[i] - indica que a informação de restrição do fluxo de bits para a camada escalável atual está presente na mensagem SEI. bitstream_restriction flagíi] igual a 0 especifica que a informação de restrição do fluxo de bits para a camada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporal_id[i] e qua- lityjd igual a qualityjd[i] não está presente na mensagem SEI. motion_vectors_over_pic_boundaries_flag[i] - especifica o valor de mo- tion_vectors_over_pic_boundaries_flag da camada escalável tendo o dependencyjd igual a dependencyjd[i], temporaljd igual a temporaljd[i] e qualityjd igual a quality_id[i], Quando o elemento de sintaxe motion_vectors_over_pic_boundaries_flag[i] não está presente, o va- lor de motion_vectors_over_pic_boundaries_flag da camada escalável tendo o dependen- cyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qua- lity_id[i] deve ser deduzido para ser igual a 1. max_bytes_per_pic_denom[i] - especifica o valor de max_bytes_per_pic_denom da camada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qualityjd[i], Quando o elemento de sintaxe max_bytes_per_pic_denom[i] não está presente, o valor de max_bytes_per_pic_denom da camada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e quality id igual a quality_id[i] deve ser deduzido para ser igual a 2. max_bits_per_mb_denom[i] - especifica o valor de max_bits_per_mb_denom da camada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporal_id[i] e qualityjd igual a qualityjd[i], Quando o max_bits_per_mb_denom[i] não está presente, o valor de max_bits_per_mb_denom da camada escalável tendo o depen- dencyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qua- lityjdti] deve ser deduzido para ser igual a 1.
Iog2_max_mvjength_horizontal[i] e Iog2_max_mvjength_vertical[i] especificam os valores de Iog2_max_mvjength_horizontal e Iog2_max_mvjength_vertical da camada es- calável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qualityjd[i], Quando Iog2_max_mvjength_horizontal[i] não está presente, os valores de Iog2_max_mv_length_horizontal e Iog2_max_mvjength_vertical da camada escalável tendo o dependencyjd igual a dependencyjd[i], temporaljd igual a temporaljd[i] e qualityjd igual a quality id[i] devem ser deduzidos para serem iguais a 16. num_reorderjrames[i] - especifica o valor de num_reorder_frames da camada es- calável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qualityjd[i], O valor de num_reorder_frames[i] ficará na faixa de 0 a max_dec_frame_buffering, inclusive. Quando o elemento de sintaxe num_reorderjrames[i] não está presente, o valor de num_reorder_frames da camada escalável tendo o dependen- cyjd igual a dependency_id[i], temporaljd igual a temporaljd[i] e qualityjd igual a qua- lityjdti] será deduzido para ser igual a max_dec_frame_buffering. max_dec_frame_buffering[i] especifica o valor de max dec frame buffering da ca- mada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a tempo- ral_id[i] e qualityjd igual a quality_id[i], O valor de max_dec_frame_buffering[i] ficará na faixa de num_ref_frames[i] a MaxDpbSize (como especificado nas subcláusulas A.3.1 ou A.3.2 no padrão AVC MPEG-4), inclusive. Quando o elemento de sintaxe 5 max_dec_frame_buffering[i] não está presente, o valor de max_dec_frame_buffering da camada escalável tendo o dependencyjd igual a dependency_id[i], temporaljd igual a tempo- raljd[i] e qualityjd igual a quality_id[i] será deduzido para ser igual a MaxDpbSize.
Além do mais, a tabela 2 inclui a sintaxe da VIII proposta para essa modalidade re-lativa à definição da informação de restrição do fluxo de bits para cada IOP. 10 Tabela 2
Com referência à figura 3, um método exemplar para codificar a informação do usuário do vídeo (VUI) é indicado, de forma geral, pelo numeral de referência 300.
O método 300 inclui um bloco de início 305 que passa o controle para um bloco de decisão 310. O bloco de decisão 310 determina se profilejdc é igual ou não a SVC. Se afirmativo, então o controle é passado para um bloco de função 315. De outra forma, o con-trole é passado para um bloco de função 350.
O bloco de função 315 ajusta uma variável M igual ao número de camadas - 1 e passa o controle para um bloco de função 320. O bloco de função 320 escreve a variável M no fluxo de bits e passa o controle para o bloco de função 325. O bloco de função 325 ajusta uma variável i igual a zero e passa o controle para um bloco de função 330. O bloco de função 330 escreve o nível temporal da camada i, dependencyjd e qualityjevel no fluxo de bits e passa o controle para um bloco de função 335. O bloco de função 335 escreve a informação de sincronização da camada i e os parâmetros HRD no fluxo de bits e passa o controle para um bloco de função 340. O bloco de função 340 escreve a informação de restrição do fluxo de bits da camada i no fluxo de bits e passa o controle para um bloco de decisão 345. O bloco de decisão 345 determina se a variável i é igual ou não a variável M. Se afirmativo, o controle é passado para um bloco de fim 399. De outra forma, o controle é passado para um bloco de função 360.
O bloco de função 350 escreve a informação de sincronização e parâmetros HRD no fluxo de bits e passa o controle para um bloco de função 355. O bloco de função 355 escreve a informação de restrição do fluxo de bits no fluxo de bits e passa o controle para o bloco de fim 399.
O bloco de função 360 incrementa a variável i por um e retorna o controle para o bloco de função 330.
Com referência à figura 4, um método exemplar para decodificar a informação do usuário de vídeo (VUI) é indicado, de forma geral, pelo numeral de referência 400.
O método 400 inclui um bloco de início 405 que passa o controle para um bloco de decisão 410. O bloco de decisão 410 determina se profilejdc é igual ou não a SVC. Se afirmativo, o controle é passado para um bloco de função 415. De outra forma, o controle é passado para um bloco de função 450.
O bloco de função 415 lê uma variável M do fluxo de bits e passa o controle para um bloco de função 420. O bloco de função 420 ajusta o número de camadas igual a M + 1 e passa o controle para um bloco de função 425. O bloco de função 425 ajusta uma variável i igual a zero e passa o controle para um bloco de função 430. O bloco de função 430 lê temporaljevel, dependencyjd e qualityjevel da camada i do fluxo de bits e passa o controle para um bloco de função 435. O bloco de função 435 lê a informação de sincronização da camada i e parâmetros HRD do fluxo de bits e passa o controle para um bloco de função 440. O bloco de função 440 lê a informação de restrição do fluxo de bits da camada i do fluxo de bits e passa o controle para um bloco de decisão 445. O bloco de decisão 445 determina se a variável i é igual ou não a variável M. Se afirmativo, o controle é passado para um bloco de fim 499. De outra forma, o controle é passado para um bloco de função 460.
O bloco de função 450 lê a informação de sincronização e parâmetros HRD do fluxo de bits e passa o controle para um bloco de função 455. O bloco de função 455 lê a informação de restrição do fluxo de bits do fluxo de bits e passa o controle para o bloco de fim 499.
O bloco de função 460 incrementa a variável i por um e retorna o controle para o bloco de função 430.
A SVC exigiu que a camada de base fosse compatível com o padrão AVC MPEG-4. Entretanto, o fluxo de bits compatível com o padrão AVC MPEG-4 pode incluir várias cama-das temporais. De acordo com uma modalidade dos presentes princípios, nós propomos usar sintaxe de alto nível para transportar a informação de restrição do fluxo de bits para camadas temporais diferentes em uma camada compatível com o padrão AVC MPEG-4. Em uma modalidade, uma mensagem de informação de enriquecimento complementar (SEI) é usada. Naturalmente, os presentes princípios não são limitados somente ao uso de mensagens SEI com relação à sintaxe de alto nível e, dessa maneira, outras sintaxes de alto nível podem também ser usadas de acordo com os presentes princípios, enquanto mantendo o espírito dos presentes princípios. A tabela 3 ilustra uma mensagem de informação de enriquecimento complementar (SEI) da informação do usuário de vídeo (VUI) temporal AVC proposta, de acordo com uma modalidade dos presentes princípios. As seguintes definições de sintaxe se aplicam às sintaxes apresentadas na tabela 3. Tabela 3
Com referência à figura 5, um método exemplar para codificar uma mensagem de informação de enriquecimento complementar (SEI) temporal do padrão AVC MPEG-4 é indi- cado, de forma geral, pelo numeral de referência 500.
O método 500 inclui um bloco de início 505 que passa o controle para um bloco de função 510. O bloco de função 510 ajusta uma variável M igual ao número de subconjuntos temporais na camada de base - 1 e passa o controle para um bloco de função 515. O bloco de função 515 escreve a variável M no fluxo de bits e passa o controle para um bloco de função 520. O bloco de função 520 ajusta uma variável i igual a zero e passa o controle para um bloco de função 525. O bloco de função 525 escreve o temporaljevel da camada i no fluxo de bits e passa o controle para um bloco de função 530. O bloco de função 530 escre- ve a informação de restrição do fluxo de bits da camada i no fluxo de bits e passa o controle para um bloco de decisão 535. O bloco de decisão 535 determina se a variável i é igual ou não a variável M. Se afirmativo, o controle é passado para um bloco de fim 599. De outra forma, o controle é passado para um bloco de função 540. O bloco de função 540 incremen- ta a variável i por um e retorna o controle para o bloco de função 525.
Com referência à figura 6, um método exemplar para decodificar uma mensagem de informação de enriquecimento complementar (SEI) temporal do padrão AVC MPEG-4 é indicado, de forma geral, pelo numeral de referência 600.
O método 600 inclui um bloco de início 605 que passa o controle para um bloco de função 610. O bloco de função 610 lê uma variável M do fluxo de bits e passa o controle para um bloco de função 615. O bloco de função 615 ajusta o número de subconjuntos tem- porais na camada de base igual à variável M = 1 e passa o controle para um bloco de fun- ção 620. O bloco de função 620 ajusta uma variável i igual a zero e passa o controle para um bloco de função 625. O bloco de função 625 lê temporaljevel da camada i do fluxo de bits e passa o controle para um bloco de função 630. O bloco de função 630 lê a informação de restrição do fluxo de bits da camada i do fluxo de bits e passa o controle para um bloco de decisão 635. O bloco de decisão 635 determina se a variável i é igual ou não a variável M. Se afirmativo, o controle é passado para um bloco de fim 699. De outra forma, o controle é passado para um bloco de função 640.
O bloco de função 640 incrementa a variável i por um e retorna o controle para o bloco de função 625.
A tabela 4 mostra outra implementação da informação de restrição do fluxo de bits na mensagem SEI da informação de capacidade escalável. Tabela 4
Uma descrição será agora fornecida de algumas das muitas vantagens/aspectos resultantes da presente invenção, alguns dos quais foram mencionados acima. Por exemplo, uma vantagem/aspecto é um aparelho que inclui um codificador para codificar dados do sinal de vídeo em um fluxo de bits. O codificador especifica a informação do usuário do ví- 5 deo, excluindo parâmetros do decodificador de referência hipotético, no fluxo de bits usando um elemento de sintaxe de alto nível. A informação do usuário do vídeo corresponde com um conjunto de pontos de interoperabilidade no fluxo de bits relativo à codificação de vídeo escalável.
Outra vantagem/aspecto é o aparelho tendo o codificador como descrito acima, 10 sendo que o codificador especifica a informação do usuário do vídeo para cada um dos pontos de interoperabilidade no fluxo de bits relativo à codificação de vídeo escalável, incluindo o conjunto de pontos de interoperabilidade, usando o elemento de sintaxe de alto nível.
Ainda outra vantagem/aspecto é o aparelho tendo o codificador como descrito acima, sendo que o codificador especifica a informação do usuário de vídeo para cada um dos 15 pontos de interoperabilidade relativo à codificação de vídeo escalável em uma camada compatível com a Organização internacional para padronização/Padrão de codificação de vídeo avançado parte 10 do grupo de especialistas em imagem animada 4 da Comissão eletrotécnica internacional/União de telecomunicação internacional, recomendação do setor H.264 de telecomunicação, usando o elemento de sintaxe de alto nível.
Ainda outra vantagem/aspecto é o aparelho tendo o codificador como descrito aci- ma, sendo que a informação do usuário de vídeo inclui informação de restrição do fluxo de bits.
Além do mais, outra vantagem/aspecto é o aparelho tendo o codificador sendo que a informação do usuário de vídeo inclui informação de restrição do fluxo de bits como des- crito acima, sendo que a informação de restrição do fluxo de bits inclui pelo menos um entre um elemento de sintaxe motion_vectors_over_pic_boundaries_flag, um elemento de sintaxe max_bytes_per_pic_denom, um elemento de sintaxe max_bits_per_mb_denom, um elemen- to de sintaxe Iog2_max_mv_length_horizontal, um elemento de sintaxe Iog2_max_mv_length_vertical, um elemento de sintaxe num_reorder_frames e um elemento de sintaxe max_dec_frame_buffering.
Além do que, outra vantagem/aspecto é o aparelho tendo o codificador como des- crito acima, sendo que o elemento de sintaxe de alto nível corresponde com pelo menos um entre um nível de cabeçalho de fatia, um nível do conjunto de parâmetro de sequência, um nível do conjunto de parâmetro de imagem, um nível de cabeçalho da unidade da camada de abstração de rede e um nível correspondendo com uma mensagem de informação de enriquecimento complementar.
Também, outra vantagem/aspecto é o aparelho tendo o codificador como descrito acima, sendo que um elemento de sintaxe profilejdc é usado para diferenciar o fluxo de bits para a codificação de vídeo escalável ou para concordância com a Organização internacio- nal para padronização/Padrão de codificação de vídeo avançado parte 10 do grupo de es- pecialistas em imagem animada 4 da Comissão eletrotécnica internacional/União de teleco- municação internacional, recomendação do setor H.264 de telecomunicação.
Adicionalmente, outra vantagem/aspecto é o aparelho tendo o codificador como descrito acima, sendo que o codificador escreve um elemento de sintaxe dependencyjd, um elemento de sintaxe temporaljevel e um elemento de sintaxe qualityjevel no fluxo de bits para pelo menos cada um dos pontos de interoperabilidade no conjunto.
Além do mais, outra vantagem/aspecto é o aparelho tendo o codificador como des- crito acima, sendo que o codificador escreve um elemento de sintaxe temporaljevel e um elemento de sintaxe qualityjevel no fluxo de bits para pelo menos cada um dos pontos de interoperabilidade no conjunto.
Além do que, outra vantagem/aspecto é o aparelho tendo o codificador como des- crito acima, sendo que o codificador escreve um elemento de sintaxe temporaljevel no flu- xo de bits para pelo menos cada um dos pontos de interoperabilidade no conjunto.
Esses e outros aspectos e vantagens dos presentes princípios podem ser facilmen- te verificados por alguém versado na técnica pertinente com base nos ensinamentos aqui. É para ser entendido que os ensinamentos dos presentes princípios podem ser implementa- dos em várias formas de hardware, software, firmware, processadores de finalidade especial ou combinações desses.
De maneira mais preferível, os ensinamentos dos presentes princípios são imple- mentados como uma combinação de hardware e software. Além do mais, o software pode ser implementado como um programa de aplicação personificado de maneira tangível em uma unidade de armazenamento de programa. O programa de aplicação pode ser transferi- do para, e executado por, uma máquina compreendendo qualquer arquitetura adequada. De preferência, a máquina é implementada em uma plataforma de computador tendo hardware tais como uma ou mais unidades de processamento central (“CPU”), uma memória de aces- so aleatório (“RAM”) e interfaces de entrada/saída (“I/O”). A plataforma de computador pode também incluir um sistema operacional e código de microinstrução. Os vários processos e funções descritos aqui podem ser parte do código de microinstrução ou parte do programa de aplicação ou qualquer combinação desses, que pode ser executado por uma CPU. Além disso, várias outras unidades periféricas podem ser conectadas na plataforma de computa- dor, tais como uma unidade de armazenamento de dados adicional e uma unidade de im- pressão.
É para também ser entendido que, pelo fato de aqui alguns dos componentes do sistema constituinte e métodos representados nos desenhos acompanhantes são, de prefe- rência, implementados em software, as conexões reais entre os componentes do sistema ou os blocos de função do processo podem diferir dependendo da maneira na qual os presen- tes princípios são programados. Dados os ensinamentos aqui, alguém versado na técnica pertinente será capaz de considerar essas implementações ou configurações similares dos presentes princípios.
Embora as modalidades ilustrativas tenham sido descritas aqui com referência aos desenhos acompanhantes, é para ser entendido que os presentes princípios não são limita- dos a essas modalidades precisas, e que várias mudanças e modificações podem ser efetu- adas nela por alguém versado na técnica pertinente sem se afastar do escopo ou do espírito dos presentes princípios. Todas tais mudanças e modificações são planejadas para serem incluídas dentro do escopo dos presentes princípios como apresentado nas reivindicações anexas.
Claims (20)
1. Aparelho, CARACTERIZADO pelo fato de que compreende: pelo menos uma memória e um ou mais processadores ligados à pelo menos uma memória, em que os um ou mais processadores são configurados para: especificar uma pluralidade de informações de restrição de fluxo de bits usando um conjunto de parâmetros em um fluxo de bits; e codificar dados de sinal de vídeo no fluxo de bits, o fluxo de bits incluindo uma plu- ralidade de pontos de interoperabilidade relacionados a codificação de vídeo escalável, em que uma primeira informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um primeiro subconjunto da pluralidade de pontos de intero- perabilidade, o primeiro subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um primeiro mesmo nível temporal, em que uma segunda informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um segundo subconjunto da pluralidade de pontos de intero- perabilidade, o segundo subconjunto da pluralidade de pontos de interoperabilidade corres- pondendo a todas as camadas tendo um segundo mesmo nível temporal, e em que cada uma da pluralidade de informações de restrição de fluxo de bits espe- cifica um ou mais de: (1) se o movimento ultrapassa o limite da imagem; (2) o número máximo de bytes por imagem; (3) o número máximo de bits por macrobloco; (4) o comprimento máximo de vetor de movimento; (5) número de quadros de reorganização; e (6) o tamanho máximo de buffer de quadro decodificado.
2. Aparelho, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que os um ou mais processadores são configurados para escrever um ou mais de (1) um ele- mento de sintaxe indicativo do ID de dependência, (2) um elemento de sintaxe indicativo de nível temporal e (3) um elemento de sintaxe indicativo do nível de qualidade no fluxo de bits para cada ponto de interoperabilidade no primeiro subconjunto.
3. Aparelho, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que uma informação de restrição de fluxo de bits é especificada para cada nível temporal.
4. Aparelho, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que o conjunto de parâmetros é um conjunto de parâmetros de sequência ou um conjunto de parâmetros de imagem.
5. Método, CARACTERIZADO pelo fato de que compreende: codificar dados de sinal de vídeo em um fluxo de bits, o fluxo de bits incluindo uma pluralidade de pontos de interoperabilidade relacionados a codificação de vídeo escalável, em que a codificação compreende especificar uma pluralidade de informações de restrição de fluxo de bits usando um conjunto de parâmetros; em que uma primeira informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um primeiro subconjunto da pluralidade de pontos de intero- perabilidade, o primeiro subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um primeiro mesmo nível temporal, em que uma segunda informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um segundo subconjunto da pluralidade de pontos de intero- perabilidade, o segundo subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um segundo mesmo nível temporal, e em que cada uma da pluralidade de informações de restrição de fluxo de bits espe- cifica um ou mais de: (1) se o movimento ultrapassa o limite da imagem; (2) o número máximo de bytes por imagem; (3) o número máximo de bits por macrobloco; (4) o comprimento máximo de vetor de movimento; (5) número de quadros de reorganização; e (6) o tamanho máximo de buffer de quadro decodificado.
6. Método, de acordo com a reivindicação 5, CARACTERIZADO pelo fato de que a especificação compreende escrever um ou mais de (1) um elemento de sintaxe indicativo do ID de dependência, (2) um elemento de sintaxe indicativo de nível temporal e (3) um ele- mento de sintaxe indicativo do nível de qualidade no fluxo de bits para cada ponto de intero- perabilidade no primeiro subconjunto.
7. Método, de acordo com a reivindicação 5, CARACTERIZADO pelo fato de que uma informação de restrição de fluxo de bits é especificada para cada nível temporal.
8. Método, de acordo com a reivindicação 5, CARACTERIZADO pelo fato de que o conjunto de parâmetros é um conjunto de parâmetros de sequência ou um conjunto de pa- râmetros de imagem.
9. Aparelho, CARACTERIZADO pelo fato de que compreende: pelo menos uma memória e um ou mais processadores ligados à pelo menos uma memória, em que os um ou mais processadores são configurados para: determinar uma pluralidade de informações de restrição de fluxo de bits a partir de um conjunto de parâmetros em um fluxo de bits; e decodificar dados de sinal de vídeo do fluxo de bits, o fluxo de bits incluindo uma pluralidade de pontos de interoperabilidade relacionados a codificação de vídeo escalável, em que uma primeira informação da pluralidade de informações de restrição de flu- xo de bits é especificada no fluxo de bits para um primeiro subconjunto da pluralidade de pontos de interoperabilidade, o primeiro subconjunto de pontos de interoperabilidade corres- pondendo a todas as camadas tendo um primeiro mesmo nível temporal, em que uma segunda informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um segundo subconjunto da pluralidade de pontos de intero- perabilidade, o segundo subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um segundo mesmo nível temporal, e em que cada uma da pluralidade de informações de restrição de fluxo de bits espe- cifica um ou mais de: (1) se o movimento ultrapassa o limite da imagem; (2) o número máximo de bytes por imagem; (3) o número máximo de bits por macrobloco; (4) o comprimento máximo de vetor de movimento; (5) número de quadros de reorganização; e (6) o tamanho máximo de buffer de quadro decodificado.
10. Aparelho, de acordo com a reivindicação 9, CARACTERIZADO pelo fato de que os um ou mais processadores são configurados para ler um ou mais de (1) um elemento de sintaxe indicativo do ID de dependência, (2) um elemento de sintaxe indicativo de nível tem- poral e (3) um elemento de sintaxe indicativo do nível de qualidade a partir do fluxo de bits para cada ponto de interoperabilidade no primeiro subconjunto.
11. Aparelho, de acordo com a reivindicação 9, CARACTERIZADO pelo fato de que uma informação de restrição de fluxo de bits é especificada para cada nível temporal.
12. Aparelho, de acordo com a reivindicação 9, CARACTERIZADO pelo fato de que o conjunto de parâmetros é um conjunto de parâmetros de sequência ou um conjunto de parâmetros de imagem.
13. Método, CARACTERIZADO pelo fato de que compreende: decodificar dados de sinal de vídeo a partir de um fluxo de bits, o fluxo de bits inclu- indo uma pluralidade de pontos de interoperabilidade relacionados a codificação de vídeo escalável, em que a decodificação compreende determinar uma pluralidade de informações de restrição de fluxo de bits a partir de um conjunto de parâmetros; em que uma primeira informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um primeiro subconjunto da pluralidade de pontos de intero- perabilidade, o primeiro subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um primeiro mesmo nível temporal, em que uma segunda informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um segundo subconjunto da pluralidade de pontos de intero- perabilidade, o segundo subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um segundo mesmo nível temporal, e em que cada uma da pluralidade de informações de restrição de fluxo de bits espe- cifica um ou mais de: (1) se o movimento ultrapassa o limite da imagem; (2) o número máximo de bytes por imagem; (3) o número máximo de bits por macrobloco; (4) o comprimento máximo de vetor de movimento; (5) número de quadros de reorganização; e (6) o tamanho máximo de buffer de quadro decodificado.
14. Método, de acordo com a reivindicação 13, CARACTERIZADO pelo fato de que a determinação compreende ler um ou mais de (1) um elemento de sintaxe indicativo do ID de dependência, (2) um elemento de sintaxe indicativo de nível temporal e (3) um elemento de sintaxe indicativo do nível de qualidade a partir do fluxo de bits para cada ponto de inte- roperabilidade no primeiro subconjunto.
15. Método, de acordo com a reivindicação 13, CARACTERIZADO pelo fato de que uma informação de restrição de fluxo de bits é especificada para cada nível temporal.
16. Método, de acordo com a reivindicação 13, CARACTERIZADO pelo fato de que o conjunto de parâmetros é um conjunto de parâmetros de sequência ou um conjunto de parâmetros de imagem.
17. Mídia de armazenamento não transitória, tendo dados de sinal de vídeo codifi- cados na mesma, CARACTERIZADA pelo fato de que compreende: dados de sinal de vídeo codificados em um fluxo de bits, o fluxo de bits incluindo uma pluralidade de pontos de interoperabilidade relacionados a codificação de vídeo esca- lável, em que uma pluralidade de informações de restrição de fluxo de bits é codificada usando um conjunto de parâmetros no fluxo de bits; em que uma primeira informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um primeiro subconjunto da pluralidade de pontos de intero- perabilidade, o primeiro subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um primeiro mesmo nível temporal, em que uma segunda informação da pluralidade de informações de restrição de flu- xo de bits é especificada para um segundo subconjunto da pluralidade de pontos de intero- perabilidade, o segundo subconjunto de pontos de interoperabilidade correspondendo a to- das as camadas tendo um segundo mesmo nível temporal, e em que cada uma da pluralidade de informações de restrição de fluxo de bits espe- cifica um ou mais de: (1) se o movimento ultrapassa o limite da imagem; (2) o número máximo de bytes por imagem; (3) o número máximo de bits por macrobloco; (4) o comprimento máximo de vetor de movimento; (5) número de quadros de reorganização; e 5 (6) o tamanho máximo de buffer de quadro decodificado.
18. Mídia, de acordo com a reivindicação 17, CARACTERIZADA pelo fato de que um ou mais de (1) um elemento de sintaxe indicativo do ID de dependência, (2) um elemento de sintaxe indicativo de nível temporal e (3) um elemento de sintaxe indicativo do nível de qualidade são codificados no fluxo de bits para cada ponto de interoperabilidade no primeiro 10 subconjunto.
19. Mídia, de acordo com a reivindicação 17, CARACTERIZADA pelo fato de que uma informação de restrição de fluxo de bits é especificada para cada nível temporal.
20. Mídia, de acordo com a reivindicação 17, CARACTERIZADA pelo fato de que o conjunto de parâmetros é um conjunto de parâmetros de sequência ou um conjunto de pa- 15 râmetros de imagem.
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US91149007P | 2007-04-12 | 2007-04-12 | |
| US60/911.490. | 2007-04-12 | ||
| PCT/US2008/003655 WO2008127536A2 (en) | 2007-04-12 | 2008-03-20 | Methods and apparatus for video usability information (vui) for scalable video coding (svc) |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| BRPI0809916A2 BRPI0809916A2 (pt) | 2014-10-07 |
| BRPI0809916B1 true BRPI0809916B1 (pt) | 2020-09-29 |
Family
ID=39760480
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| BRPI0809916-2A BRPI0809916B1 (pt) | 2007-04-12 | 2008-03-20 | Métodos e aparelhos para informação de utilidade de vídeo (vui) para codificação de vídeo escalável (svc) e mídia de armazenamento não transitória |
Country Status (6)
| Country | Link |
|---|---|
| US (8) | US9826243B2 (pt) |
| EP (3) | EP3518547B1 (pt) |
| JP (3) | JP5686594B2 (pt) |
| CN (1) | CN101658038B (pt) |
| BR (1) | BRPI0809916B1 (pt) |
| WO (1) | WO2008127536A2 (pt) |
Families Citing this family (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10165276B2 (en) * | 2010-09-30 | 2018-12-25 | Texas Instruments Incorporated | Method and apparatus for frame coding in vertical raster scan order for HEVC |
| CA2824027C (en) | 2011-01-14 | 2017-11-07 | Vidyo, Inc. | High layer syntax for temporal scalability |
| US9113172B2 (en) | 2011-01-14 | 2015-08-18 | Vidyo, Inc. | Techniques for describing temporal coding structure |
| CA2830439C (en) * | 2011-03-18 | 2016-10-04 | Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. | Audio encoder and decoder having a flexible configuration functionality |
| US9762918B2 (en) * | 2011-05-27 | 2017-09-12 | Hfi Innovation Inc. | Method and apparatus for line buffer reduction for video processing |
| CN103650502A (zh) * | 2011-07-13 | 2014-03-19 | 瑞典爱立信有限公司 | 用于参考画面管理的编码器、解码器及其方法 |
| WO2013137618A1 (ko) * | 2012-03-12 | 2013-09-19 | 삼성전자 주식회사 | 스케일러블 비디오 부호화 방법 및 장치, 스케일러블 비디오 복호화 방법 및 장치 |
| KR102047492B1 (ko) * | 2012-03-12 | 2019-11-22 | 삼성전자주식회사 | 스케일러블 비디오 부호화 방법 및 장치, 스케일러블 비디오 복호화 방법 및 장치 |
| KR102057195B1 (ko) * | 2012-03-20 | 2019-12-18 | 삼성전자주식회사 | 트리 구조의 부호화 단위에 기초한 스케일러블 비디오 부호화 방법 및 장치, 스케일러블 비디오 복호화 방법 및 장치 |
| PL3793200T3 (pl) * | 2012-04-13 | 2023-06-12 | Ge Video Compression, Llc | Kodowanie obrazu z małym opóźnieniem |
| KR20130116782A (ko) | 2012-04-16 | 2013-10-24 | 한국전자통신연구원 | 계층적 비디오 부호화에서의 계층정보 표현방식 |
| KR102114416B1 (ko) | 2012-04-23 | 2020-05-25 | 삼성전자주식회사 | 다시점 비디오 부호화 방법 및 장치, 다시점 비디오 복호화 방법 및 장치 |
| CN104685886B (zh) * | 2012-06-29 | 2018-12-07 | 瑞典爱立信有限公司 | 用于视频处理的装置及其方法 |
| US9912941B2 (en) | 2012-07-02 | 2018-03-06 | Sony Corporation | Video coding system with temporal layers and method of operation thereof |
| US20140003534A1 (en) * | 2012-07-02 | 2014-01-02 | Sony Corporation | Video coding system with temporal scalability and method of operation thereof |
| US10110890B2 (en) * | 2012-07-02 | 2018-10-23 | Sony Corporation | Video coding system with low delay and method of operation thereof |
| US9716892B2 (en) * | 2012-07-02 | 2017-07-25 | Qualcomm Incorporated | Video parameter set including session negotiation information |
| US9843819B2 (en) | 2012-07-09 | 2017-12-12 | Sun Patent Trust | Image encoding method, image decoding method, image encoding device, and image decoding device |
| US10021394B2 (en) | 2012-09-24 | 2018-07-10 | Qualcomm Incorporated | Hypothetical reference decoder parameters in video coding |
| US9432664B2 (en) | 2012-09-28 | 2016-08-30 | Qualcomm Incorporated | Signaling layer identifiers for operation points in video coding |
| WO2014050597A1 (ja) * | 2012-09-28 | 2014-04-03 | シャープ株式会社 | 画像復号装置 |
| US10284842B2 (en) | 2013-03-05 | 2019-05-07 | Qualcomm Incorporated | Inter-layer reference picture construction for spatial scalability with different aspect ratios |
| US9769586B2 (en) | 2013-05-29 | 2017-09-19 | Qualcomm Incorporated | Performing order reduction with respect to higher order ambisonic coefficients |
| US10595031B2 (en) * | 2013-07-12 | 2020-03-17 | Qualcomm Incorporated | Selection of target output layers in high efficiency video coding extensions |
| CN110225349B (zh) * | 2013-10-14 | 2023-06-02 | 韩国电子通信研究院 | 用于支持多层的视频编码/解码方法和计算机可读记录介质 |
| US9489955B2 (en) * | 2014-01-30 | 2016-11-08 | Qualcomm Incorporated | Indicating frame parameter reusability for coding vectors |
| WO2015125489A1 (en) * | 2014-02-24 | 2015-08-27 | Sharp Kabushiki Kaisha | Restrictions on signaling |
| JP6468279B2 (ja) * | 2014-03-07 | 2019-02-13 | ソニー株式会社 | 画像符号化装置および方法、並びに、画像処理装置および方法 |
| US10770087B2 (en) | 2014-05-16 | 2020-09-08 | Qualcomm Incorporated | Selecting codebooks for coding vectors decomposed from higher-order ambisonic audio signals |
| CA2996649C (en) | 2015-09-04 | 2021-03-23 | Sharp Kabushiki Kaisha | Systems and methods for signaling of video parameters and information associated with caption services |
| CN113365069B (zh) * | 2015-09-23 | 2024-07-16 | 康普英国有限公司 | 存储视频比特流的计算机可读存储装置和方法 |
| EP4236325B1 (en) | 2019-03-11 | 2024-09-18 | Dolby Laboratories Licensing Corporation | Signalling of information related to shutter angle |
| AU2020356300A1 (en) | 2019-09-24 | 2022-04-14 | Huawei Technologies Co., Ltd. | Layer based parameter set NAL unit constraints |
| CN120455698A (zh) * | 2019-12-13 | 2025-08-08 | 松下电器(美国)知识产权公司 | 编码装置、解码装置、编码方法、解码方法和比特流生成装置 |
| JP7594028B2 (ja) | 2020-05-22 | 2024-12-03 | 北京字節跳動網絡技術有限公司 | サブピクチャサブビットストリーム抽出の改良 |
Family Cites Families (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5987181A (en) * | 1995-10-12 | 1999-11-16 | Sharp Kabushiki Kaisha | Coding and decoding apparatus which transmits and receives tool information for constructing decoding scheme |
| US6055012A (en) * | 1995-12-29 | 2000-04-25 | Lucent Technologies Inc. | Digital multi-view video compression with complexity and compatibility constraints |
| US6757450B1 (en) * | 2000-03-30 | 2004-06-29 | Microsoft Corporation | Negotiated image data push processing |
| US7634011B2 (en) * | 2000-04-21 | 2009-12-15 | Microsoft Corporation | Application program interface (API) facilitating decoder control of accelerator resources |
| US7649943B2 (en) * | 2000-04-21 | 2010-01-19 | Microsoft Corporation | Interface and related methods facilitating motion compensation in media processing |
| US6925120B2 (en) * | 2001-09-24 | 2005-08-02 | Mitsubishi Electric Research Labs, Inc. | Transcoder for scalable multi-layer constant quality video bitstreams |
| JP2004040739A (ja) | 2002-07-08 | 2004-02-05 | Matsushita Electric Ind Co Ltd | ハイポセティカルレファレンスデコーダモデルのための適切なビットストリーム制約条件の選択方法 |
| WO2004088858A2 (en) * | 2003-03-29 | 2004-10-14 | Regents Of University Of California | Method and apparatus for improved data transmission |
| CN1864177B (zh) * | 2003-08-12 | 2010-12-08 | 三叉微系统(远东)有限公司 | 视频编码和解码方法及其相应设备 |
| US8014450B2 (en) * | 2003-09-07 | 2011-09-06 | Microsoft Corporation | Flexible range reduction |
| US7724827B2 (en) * | 2003-09-07 | 2010-05-25 | Microsoft Corporation | Multi-layer run level encoding and decoding |
| US8345754B2 (en) * | 2003-09-07 | 2013-01-01 | Microsoft Corporation | Signaling buffer fullness |
| WO2005074295A1 (en) * | 2004-01-16 | 2005-08-11 | General Instrument Corporation | Method, protocol, and apparatus for transporting advanced video coding content |
| US20050254575A1 (en) * | 2004-05-12 | 2005-11-17 | Nokia Corporation | Multiple interoperability points for scalable media coding and transmission |
| MX2007012564A (es) | 2005-04-13 | 2007-11-15 | Nokia Corp | Codificacion, almacenamiento y senalizacion de informacion de escalabilidad. |
| JP4266218B2 (ja) * | 2005-09-29 | 2009-05-20 | 株式会社東芝 | 動画像データの再圧縮符号化方法、装置及びプログラム |
| AU2006300881B2 (en) | 2005-10-11 | 2011-03-17 | Nokia Technologies Oy | System and method for efficient scalable stream adaptation |
| US7720096B2 (en) * | 2005-10-13 | 2010-05-18 | Microsoft Corporation | RTP payload format for VC-1 |
| KR100825743B1 (ko) | 2005-11-15 | 2008-04-29 | 한국전자통신연구원 | 실시간으로 비트스트림의 공간 해상도를 변환할 수 있는스케일러블 비디오 코딩 방법 및 그 방법을 이용한 코덱 |
| US8436889B2 (en) | 2005-12-22 | 2013-05-07 | Vidyo, Inc. | System and method for videoconferencing using scalable video coding and compositing scalable video conferencing servers |
| US8767836B2 (en) | 2006-03-27 | 2014-07-01 | Nokia Corporation | Picture delimiter in scalable video coding |
| KR100772878B1 (ko) | 2006-03-27 | 2007-11-02 | 삼성전자주식회사 | 비트스트림의 비트율 조절을 위한 우선권 할당 방법,비트스트림의 비트율 조절 방법, 비디오 디코딩 방법 및 그방법을 이용한 장치 |
| US7535383B2 (en) | 2006-07-10 | 2009-05-19 | Sharp Laboratories Of America Inc. | Methods and systems for signaling multi-layer bitstream data |
| US8699583B2 (en) | 2006-07-11 | 2014-04-15 | Nokia Corporation | Scalable video coding and decoding |
| KR100904444B1 (ko) * | 2006-09-07 | 2009-06-26 | 엘지전자 주식회사 | 비디오 신호의 디코딩/인코딩 방법 및 장치 |
| ES2702704T3 (es) * | 2006-10-16 | 2019-03-05 | Nokia Technologies Oy | Sistema y procedimiento para implementar una administración eficiente de memoria intermedia decodificada en codificación de video de vistas múltiples |
| US20080095228A1 (en) * | 2006-10-20 | 2008-04-24 | Nokia Corporation | System and method for providing picture output indications in video coding |
| US7742532B2 (en) * | 2006-11-17 | 2010-06-22 | Lg Electronics Inc. | Method and apparatus for applying de-blocking filter to a video signal |
| BRPI0806237A2 (pt) * | 2007-01-04 | 2011-09-06 | Thomson Licensing | métodos e aparelhos para informação de multivistas transmitida em sintaxe de alto nìvel |
| MY162367A (en) * | 2007-01-05 | 2017-06-15 | Thomson Licensing | Hypothetical reference decoder for scalable video coding |
| WO2008084424A1 (en) * | 2007-01-08 | 2008-07-17 | Nokia Corporation | System and method for providing and using predetermined signaling of interoperability points for transcoded media streams |
| WO2008087602A1 (en) | 2007-01-18 | 2008-07-24 | Nokia Corporation | Carriage of sei messages in rtp payload format |
| US20080181298A1 (en) * | 2007-01-26 | 2008-07-31 | Apple Computer, Inc. | Hybrid scalable coding |
| US20080194246A1 (en) * | 2007-02-12 | 2008-08-14 | Thierry Etienne Klein | Apparatus and Method for Providing a Rapidly Deployable Wireless Network |
-
2008
- 2008-03-20 BR BRPI0809916-2A patent/BRPI0809916B1/pt active IP Right Grant
- 2008-03-20 JP JP2010503005A patent/JP5686594B2/ja active Active
- 2008-03-20 EP EP19155114.2A patent/EP3518547B1/en active Active
- 2008-03-20 EP EP21200633.2A patent/EP3968642A1/en active Pending
- 2008-03-20 EP EP08727011.2A patent/EP2137973B1/en active Active
- 2008-03-20 WO PCT/US2008/003655 patent/WO2008127536A2/en not_active Ceased
- 2008-03-20 CN CN2008800117535A patent/CN101658038B/zh active Active
- 2008-03-20 US US12/450,647 patent/US9826243B2/en active Active
-
2014
- 2014-12-01 JP JP2014243045A patent/JP5840280B2/ja active Active
-
2015
- 2015-11-09 JP JP2015219544A patent/JP6202690B2/ja active Active
-
2017
- 2017-10-09 US US15/728,338 patent/US10154272B2/en active Active
-
2018
- 2018-11-05 US US16/180,168 patent/US10511845B2/en active Active
-
2019
- 2019-10-31 US US16/670,130 patent/US10897626B2/en active Active
-
2020
- 2020-12-22 US US17/130,155 patent/US11290732B2/en active Active
-
2022
- 2022-02-16 US US17/673,698 patent/US11785230B2/en active Active
-
2023
- 2023-08-30 US US18/240,229 patent/US12206871B2/en active Active
-
2024
- 2024-12-10 US US18/975,767 patent/US20250106415A1/en active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US10154272B2 (en) | 2018-12-11 |
| US11785230B2 (en) | 2023-10-10 |
| US12206871B2 (en) | 2025-01-21 |
| JP2010524394A (ja) | 2010-07-15 |
| US20200068210A1 (en) | 2020-02-27 |
| EP3968642A1 (en) | 2022-03-16 |
| US10897626B2 (en) | 2021-01-19 |
| JP2016034149A (ja) | 2016-03-10 |
| US9826243B2 (en) | 2017-11-21 |
| CN101658038B (zh) | 2013-07-10 |
| US11290732B2 (en) | 2022-03-29 |
| JP6202690B2 (ja) | 2017-09-27 |
| JP5840280B2 (ja) | 2016-01-06 |
| EP3518547B1 (en) | 2021-10-06 |
| US20100098154A1 (en) | 2010-04-22 |
| EP2137973B1 (en) | 2019-05-01 |
| JP5686594B2 (ja) | 2015-03-18 |
| WO2008127536A2 (en) | 2008-10-23 |
| US20180035119A1 (en) | 2018-02-01 |
| CN101658038A (zh) | 2010-02-24 |
| US20220174296A1 (en) | 2022-06-02 |
| US20250106415A1 (en) | 2025-03-27 |
| US20230412823A1 (en) | 2023-12-21 |
| BRPI0809916A2 (pt) | 2014-10-07 |
| EP2137973A2 (en) | 2009-12-30 |
| US20190075310A1 (en) | 2019-03-07 |
| US20210112260A1 (en) | 2021-04-15 |
| EP3518547A1 (en) | 2019-07-31 |
| WO2008127536A3 (en) | 2008-12-18 |
| US10511845B2 (en) | 2019-12-17 |
| JP2015043632A (ja) | 2015-03-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| BRPI0809916B1 (pt) | Métodos e aparelhos para informação de utilidade de vídeo (vui) para codificação de vídeo escalável (svc) e mídia de armazenamento não transitória | |
| TWI520616B (zh) | 用於解碼多視界視頻寫碼內容之方法 | |
| BRPI0709167A2 (pt) | método e aparelho para uso em um sistema de condificação de vìdeo de múltiplas visões | |
| BR122022009683A2 (pt) | Prevenção de sinalização redundante em fluxos de bits de vídeo de múltiplas camadas | |
| BR112014018856B1 (pt) | Método para a codificação de conteúdo de vídeo tridimensional, aparelho para codificação de conteúdo de vídeo tridimensional, meio legível por computador, método para decodificar conteúdo de vídeo tridimensional codificado, aparelho para decodificar conteúdo de vídeo tridimensional codificado | |
| BRPI0616407B1 (pt) | Codificação/decodificação de vídeo escalonável h.264 com região de interesse | |
| BRPI0714119B1 (pt) | Métodos e aparelho que utilizam imagens de referência virtual | |
| BRPI0714564B1 (pt) | Método e aparelho para escalabilidade de visualização por sinalização em codificação de multivisualização em vídeo, estrutura de sinal de vídeo para codificação de vídeo e mídia de armazenagem | |
| TWI387350B (zh) | A dynamic image stream processing method and apparatus, a motion picture playback apparatus using the aforementioned method and apparatus, and a moving image transmission apparatus | |
| BR112022012708B1 (pt) | Método de processamento de vídeo, aparelho para processar dados de vídeo, meio de armazenamento legível por computador não transitório, e, método | |
| BR112022025036B1 (pt) | Método de processamento de dados de vídeo, aparelho para processamento de dados de vídeo, meios de armazenamento e de gravação não transitórios legíveis por computador | |
| BR122024004977A2 (pt) | Codificador, decodificador e métodos correspondentes | |
| BR122024004969A2 (pt) | Codificador, decodificador e métodos correspondentes | |
| BR112022024660B1 (pt) | Método de processamento de vídeo, aparelho para processar dados de vídeo, e, meios de armazenamento e de gravação legíveis por computador não transitórios | |
| BR112022002493B1 (pt) | Método e aparelho para processar dados de vídeo, e, mídias de armazenamento e de gravação legíveis por computador não transitórias | |
| BR122012021798A2 (pt) | Método para incorporar informação de usabilidade de vídeo (vui) em um sistema de codificação de vídeo de múltiplas visualizações (mvc) | |
| BRPI0714150A2 (pt) | mÉtodos e aparelho para uso em codificaÇço de vÍdeo de méltiplas visualizaÇÕes |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| B15K | Others concerning applications: alteration of classification |
Ipc: H04N 19/30 (2014.01), H04N 19/70 (2014.01) |
|
| B06F | Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette] | ||
| B25G | Requested change of headquarter approved |
Owner name: THOMSON LICENSING (FR) |
|
| B25G | Requested change of headquarter approved |
Owner name: THOMSON LICENSING (FR) |
|
| B25A | Requested transfer of rights approved |
Owner name: INTERDIGITAL VC HOLDINGS, INC. (US) |
|
| B06U | Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette] | ||
| B09A | Decision: intention to grant [chapter 9.1 patent gazette] | ||
| B16A | Patent or certificate of addition of invention granted [chapter 16.1 patent gazette] |
Free format text: PRAZO DE VALIDADE: 10 (DEZ) ANOS CONTADOS A PARTIR DE 29/09/2020, OBSERVADAS AS CONDICOES LEGAIS. |





