BE894578R - TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station - Google Patents

TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station

Info

Publication number
BE894578R
BE894578R BE2/59857A BE2059857A BE894578R BE 894578 R BE894578 R BE 894578R BE 2/59857 A BE2/59857 A BE 2/59857A BE 2059857 A BE2059857 A BE 2059857A BE 894578 R BE894578 R BE 894578R
Authority
BE
Belgium
Prior art keywords
communication system
under
correlation
character
correlators
Prior art date
Application number
BE2/59857A
Other languages
French (fr)
Inventor
U Langewellpott
Original Assignee
Int Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19813139408 external-priority patent/DE3139408A1/en
Priority claimed from BE2/59694A external-priority patent/BE893102A/en
Application filed by Int Standard Electric Corp filed Critical Int Standard Electric Corp
Priority to BE2/59857A priority Critical patent/BE894578R/en
Application granted granted Critical
Publication of BE894578R publication Critical patent/BE894578R/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/0055Synchronisation arrangements determining timing error of reception due to propagation delay
    • H04W56/0065Synchronisation arrangements determining timing error of reception due to propagation delay using measurement of signal travel time
    • H04W56/007Open loop measurement
    • H04W56/0075Open loop measurement based on arrival time vs. expected arrival time
    • H04W56/0085Open loop measurement based on arrival time vs. expected arrival time detecting a given structure in the signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/08Access restriction or access information delivery, e.g. discovery data delivery

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

The radio telephone system has head stations (LS) connected together. The radio traffic is in TDMA. Each head station has devices to assign channels in TDM to the fixed stations (FS), to charge the local station currently operating and to transfer a connection from a mobile transceiver (MS) to an adjacent head station. Each mobile transceiver synchronises itself to the received time raster and periodically transmits its identification code via the channel provided. The head station serving the mobile transceiver deduces the mobile transceiver's distance from the fixed station concerned using the transmit time of the identification signal.

Description

       

  L'invention se rapporte à un système de communication comprenant des postes émetteur/récepteur fixes, des postes émetteur/récepteur mobiles capables de communiquer par radio avec les postes fixes, des postes de commande contrôlant chacun une pluralité de postes fixes, et un équipement d'interface ayant une pluralité de postes de commande qui lui sont connectés et fournissant les connexions vers un réseau téléphonique automatique, les postes de commande étant interconnectés et un accès multiplex à division dans le temps étant utilisé au moins pour les communications par radio.

  
Un tel système à été décrit dans le brevet principal et le but de la présente invention est de l'améliorer en évi-

  
 <EMI ID=1.1> 

  
services de radio,et en supprimant les effets de la réception par chemins multiples.

  
Ce but est atteint par les moyens établis dans la première revendication et d'autres caractéristiques apparaîtront des sous-revendications.

  
Des réalisations de l'invention seront maintenant  expliquées en plus de détails et en se référant aux dessins accompagnant la description qui fait suite, dans lesquels

  
La Fig. 1 est un diagramme sous forme de blocs d'un premier circuit pour détecter toutes les pointes de corrélation du préambule de synchronisation;

  
La Fig . 2 est un diagramme sous forme de blocs

  
d'un second circuit pour détecter les pointes de corrélation; 

  
La Fig. 3 est un diagramme sous forme de blocs d'un détecteur;

  
La Fig. 4 est un diagramme relatif aux intégrateurs des détecteurs de la Fig. 3; et

  
La Fig. 5 est un diagramme des signaux d'un intégrateur.

  
Certains des éléments portent les mêmes numéros de référence que dans le brevet principal car ils sont analogues et par conséquent, Leurs caractéristiques et fonctions ne seront plus décrites ici.

  
La Fig. 1 montre un diagramme sous forme de blocs d'un circuit pour détecter les pointes de corrélation du préaiabule de synchronisation. Ce dernier est appliquera partir

  
 <EMI ID=2.1> 

  
cade . Le premier sert également comme ligne de retard pour

  
le second et tous deux sont reliés au dispositif 32 de mise

  
en séquence qui n'est montré que partiellement. Le résultat du premier corrélateur 31a est envoyé à un démodulateur d'enveloppe 38a qui est suivi d'un détecteur de pointe 39 et d'un étage réducteur 40. Le résultat obtenu par le second corrélateur 31b va vers un démodulateur d'enveloppe 38b.

  
Les sorties des démodulateurs d'enveloppe sont connectées à

  
un étage de comparaison et de sélection 41 qui est suivi d'un autre détecteur de pointe 42. Les temps d'arrivée ti des signaux pertinents par chemin indirect peuvent être pris à la sortie du détecteur de pointe 42 et sont disponibles pour la réception des caractères.

  
Le profil à chemins multiples ainsi obtenu se reflète dans la forme d'onde de la tension de sortie du corrélateur

  
de synchronisation. Le délai du corrélateur 31(a) doit être choisi assez grand pour que le résultat de la corrélation du chemin le plus important soit disponible quand les signaux de sortie du corrélateur 31b sont appliqués à l'étage de comparaison de sélection 41. A partir du résultat de la corrélation du chemin le plus significatif, une valeur de seuil pour l'étage de comparaison et de sélection 41 est obtenue. La valeur de seuil sert à supprimer les pointes de corrélation

  
se trouvant dans le bruit ou légèrement au-dessus.

  
Le détecteur de pointe 39 détecte le maximum absolu des pointes de corrélation. tandis que le détecteur de pointe
42, auquel on fournit également l'instant de réception,  détermine les temps d'arrivée des pointes dépassant la valeur du seuil.

  
L'étage réducteur 40 dérive du niveau du chemin le plus significatif la valeur de seuil avec laquelle le profil des chemins multiples est comparé dans l'étage 41.

  
Si le préambule de synchronisation est transmis deux fois avec poses intercalaire et subséquente,un circuit plus simple peut être utilisé pour détecter toutes les pointes de corrélation. Il est montré à la Fig. 2.

  
Le corrélateur 31 est connecté au récepteur 8 et

  
a sa sortie couplée à celle du dispositif de mise en séquence
32 (montré partiellement). Ce dernier comporte un démodulateur d'enveloppe 38 qui est suivi par un détecteur de pointe absolue
39, un étage réducteur 40, un étage de comparaison et de sélection 41 et un détecteur de pointe 42 pour détecter les maxima locaux. La sortie du détecteur de pointe 42 fournit à nouveau les temps d'arrivée ti des chemins pertinents. Un circuit 43 est connecté au démodulateur d'enveloppe 38 et il est commandé par le détecteur de pointe 39 pour servir à la commutation du

  
 <EMI ID=3.1> 

  
de sélection 41.'

  
A l'aide du premier préambule de synchronisation, le maximum absolu du profil des chemins multiples et la valeur du seuil sont déterminés. les temps d'arrivée des chemins pertinents sont alors déterminés à partir de la corrélation avec le second préambule de synchronisation. Comme le corrélateur et le démodulateur d'enveloppe sont utilisés deux fois en succes-

  
 <EMI ID=4.1> 

  
dans le circuit de la Fig. 1. Mais les temps d'évaluation nécessai res sont égaux dans les deux circuits.

  
La Fig. 3 montre le diagramme sous forme de bloc s d'un détecteur 33 pour un échantillonnage multiple des caractères reçus. Des seize corrélateurs 31 et détecteurs 33, un seul est représenté dans un but de simplification. Mais seize corrélateurs et détecteurs sont en fait présents car un alphabet à seize éléments (m = 16) a été choisi dans l'exemple décrit.

  
Le corrélateur 31 délivre son signal à un démodulateur d'enveloppe 44 ayant quatre combinaisons série d'un

  
 <EMI ID=5.1> 

  
remise à zéro, et d'un autre commutateur 46a-d qui lui sont comectées. La sortie de cet arrangement parallèle est connectée à un étage de décision 34. Avec ce circuit, une intégra-

  
 <EMI ID=6.1> 

  
caractère est accomplie. L'arrangement parallèle des quatre intégrateurs avec système de remise à zéro permet aune intégration d'être accomplie sur une période de quatre caractères de code à m éléments.

  
Si m = 16 et la durée pour un élément est de 100 nanosecondes, le durée du caractère est alors de 1,6 microsecondes et le temps d'intégration est de 6,4 microsecpndes.

  
Les commutateurs 45 et 46 sont commandés par le dispositif de mise en séquence et servent à transférer des résultats de la corrélation et ceux de l'intégration respectivement vers les intégrateurs et l'étage de décision 34 aux instants corrects -.

  
 <EMI ID=7.1> 

  
mes les séquences dans le temps des opérations en ce qui concerne les intégrateurs avec système de remise à zéro. Le cycle de chacune des quatre combinaisons série montrées s'étend sur une période de quatre caractères de code à m éléments.

  
Les cycles sont décalés l'un par rapport à l'autre d'une durée de caractère. Au début de chaque cycle, chaque intégrateur est remis à zéro. Aux temps de corrélation de chacun des cinq chemins supposés à la Fig. 4, le commutateur
45 est fermé pour un court instant de telle façon que les résultats de la corrélation sont additionnés . A la fin du

  
cycle la fermeture du commutateur 46 provoque le transfert du résultat de l'intégration à l'étage de décision 34. Ce dernier sélectionne la plus grande des valeurs arrivant simultanément et évalue ainsi le caractère transmis.

  
En ce qui concerne la différence de délai entre le premier et le dernier chemin devant être intégré et de la durée de 1,6 microsecondes déjà mentionnée (correspondant à 100 nanosecondes lorsque le caractère possède m = 16 éléments, cette période étant l'équivalent d'une fréquence de 10 MHz pour un taux de transmission de 32 Keb/s) , les profils à chemins multiples, dans les systèmes de communication mobiles s'étendent jusqu'à 6 microsecondes et dans des cas extrêmes jusqu'à

  
10 microsecondes. Comme un intégrateur par corrélateur peut être occupé pour environ 6 microsecondes, des intégrateurs supplémentaires doivent être disponibles pour les caractères arrivant entretemps.

  
Dans l'exemple décrit, quatre intégrateurs par corréla-

  
 <EMI ID=8.1> 

  
microsecondes où le premier intégrateur est à nouveau disponible.

  
13s peuvent aussi être utilisés pour accomplir une pondération en amplitude. Ceci est accompli par exemple en fournissant aux intégrateurs plusieurs constantes de temps  d'intégration numériquement espacées. La façon la plus simple de pondérer les amplitudes est d'intégrer seulement les résultats des chemins qui sont approximativement égaux en puissance tout en laissant la constante de temps d'intégration inchangée.

  
Un échantillonnage simple ou multiple pour les corrélateurs de caractère sera déterminé par le niveau de seuil dans le dispositif de mise en séquence. Pour un seuil très élevé, un échantillon seulement est pris à la pointe de corrélation maximum. Pour un seuil moins élevé, il y a un échantillonnage multiple suivant les pointes de corrélation

  
détectées.

  
Quoique les principes de l'invention aient été décrits ci-dessus en se référant à des exemples particuliers il est bien entendu que cette description est faite seulement à titre d'exemple et ne constitue aucunement une limitation

  
de la portée de l'invention.



  The invention relates to a communication system comprising fixed transmitter / receiver stations, mobile transmitter / receiver stations capable of communicating by radio with the fixed stations, control stations each controlling a plurality of fixed stations, and equipment for the interface having a plurality of control stations connected thereto and providing connections to an automatic telephone network, the control stations being interconnected and time division multiplex access being used at least for radio communications.

  
Such a system has been described in the main patent and the aim of the present invention is to improve it by avoiding

  
 <EMI ID = 1.1>

  
radio services, and removing the effects of multi-path reception.

  
This object is achieved by the means established in the first claim and other characteristics will appear from the sub-claims.

  
Embodiments of the invention will now be explained in more detail and with reference to the drawings accompanying the following description, in which

  
Fig. 1 is a block diagram of a first circuit for detecting all the correlation peaks of the synchronization preamble;

  
Fig. 2 is a block diagram

  
a second circuit for detecting correlation peaks;

  
Fig. 3 is a block diagram of a detector;

  
Fig. 4 is a diagram relating to the integrators of the detectors of FIG. 3; and

  
Fig. 5 is a diagram of the signals of an integrator.

  
Some of the elements have the same reference numbers as in the main patent because they are analogous and therefore, Their characteristics and functions will no longer be described here.

  
Fig. 1 shows a block diagram of a circuit for detecting the correlation peaks of the synchronization preamble. The latter is will apply from

  
 <EMI ID = 2.1>

  
cade. The first also serves as a delay line for

  
the second and both are connected to the setting device 32

  
in sequence which is only partially shown. The result of the first correlator 31a is sent to an envelope demodulator 38a which is followed by a peak detector 39 and a reduction stage 40. The result obtained by the second correlator 31b goes to an envelope demodulator 38b.

  
The outputs of the envelope demodulators are connected to

  
a comparison and selection stage 41 which is followed by another peak detector 42. The arrival times ti of the relevant signals by indirect path can be taken at the output of the peak detector 42 and are available for receiving the characters.

  
The resulting multi-path profile is reflected in the waveform of the correlator output voltage

  
synchronization. The correlator delay 31 (a) must be chosen large enough so that the most important path correlation result is available when the correlator 31b output signals are applied to the selection comparison stage 41. From the result of the most significant path correlation, a threshold value for the comparison and selection stage 41 is obtained. Threshold value is used to remove correlation spikes

  
lying in noise or slightly above it.

  
The peak detector 39 detects the absolute maximum of the correlation peaks. while the peak detector
42, which also provides the reception time, determines the arrival times of the peaks exceeding the threshold value.

  
The reducing stage 40 derives from the level of the most significant path the threshold value with which the profile of the multiple paths is compared in stage 41.

  
If the synchronization preamble is transmitted twice with intermediate and subsequent poses, a simpler circuit can be used to detect all the correlation peaks. It is shown in Fig. 2.

  
The correlator 31 is connected to the receiver 8 and

  
at its output coupled to that of the sequencing device
32 (partially shown). The latter comprises an envelope demodulator 38 which is followed by an absolute peak detector
39, a reduction stage 40, a comparison and selection stage 41 and a peak detector 42 for detecting local maxima. The output of the peak detector 42 again provides the arrival times ti of the relevant paths. A circuit 43 is connected to the envelope demodulator 38 and it is controlled by the peak detector 39 to serve for switching the

  
 <EMI ID = 3.1>

  
selection 41. '

  
Using the first synchronization preamble, the absolute maximum of the profile of the multiple paths and the value of the threshold are determined. the arrival times of the relevant paths are then determined from the correlation with the second synchronization preamble. As the envelope correlator and demodulator are used twice in succession

  
 <EMI ID = 4.1>

  
in the circuit of FIG. 1. But the necessary evaluation times are equal in the two circuits.

  
Fig. 3 shows the block diagram of a detector 33 for multiple sampling of the characters received. Of the sixteen correlators 31 and detectors 33, only one is shown for the purpose of simplification. But sixteen correlators and detectors are in fact present because an alphabet with sixteen elements (m = 16) was chosen in the example described.

  
The correlator 31 delivers its signal to an envelope demodulator 44 having four series combinations of a

  
 <EMI ID = 5.1>

  
reset, and another switch 46a-d assigned thereto. The output of this parallel arrangement is connected to a decision stage 34. With this circuit, an integration

  
 <EMI ID = 6.1>

  
character is accomplished. The parallel arrangement of the four integrators with reset system allows an integration to be accomplished over a period of four characters of m-element code.

  
If m = 16 and the duration for an element is 100 nanoseconds, the duration of the character is then 1.6 microseconds and the integration time is 6.4 microsecpndes.

  
The switches 45 and 46 are controlled by the sequencing device and serve to transfer the results of the correlation and those of the integration respectively to the integrators and the decision stage 34 at the correct times.

  
 <EMI ID = 7.1>

  
mes the sequences in time of operations with regard to integrators with reset system. The cycle of each of the four series combinations shown spans a period of four characters of m-element code.

  
The cycles are offset from each other by a character duration. At the start of each cycle, each integrator is reset to zero. At the correlation times of each of the five paths assumed in FIG. 4, the switch
45 is closed for a short time so that the results of the correlation are added. At the end of

  
cycle the closing of the switch 46 causes the transfer of the result of the integration to the decision stage 34. The latter selects the largest of the values arriving simultaneously and thus evaluates the character transmitted.

  
Regarding the difference in delay between the first and the last path to be integrated and the duration of 1.6 microseconds already mentioned (corresponding to 100 nanoseconds when the character has m = 16 elements, this period being the equivalent of '' at a frequency of 10 MHz for a transmission rate of 32 Keb / s), multi-path profiles in mobile communication systems extend up to 6 microseconds and in extreme cases up to

  
10 microseconds. Since one integrator per correlator can be occupied for approximately 6 microseconds, additional integrators must be available for characters arriving in the meantime.

  
In the example described, four integrators per correlation

  
 <EMI ID = 8.1>

  
microseconds when the first integrator is available again.

  
13s can also be used to accomplish amplitude weighting. This is accomplished for example by providing integrators with several numerically spaced integration time constants. The simplest way to weight the amplitudes is to integrate only the results of the paths which are approximately equal in power while leaving the integration time constant unchanged.

  
Single or multiple sampling for character correlators will be determined by the threshold level in the sequencing device. For a very high threshold, only one sample is taken at the peak of maximum correlation. For a lower threshold, there is a multiple sampling according to the correlation peaks

  
detected.

  
Although the principles of the invention have been described above with reference to specific examples, it is understood that this description is made only by way of example and does not constitute in any way a limitation.

  
the scope of the invention.


    

Claims (9)

RevendicationsClaims 1) Système de communication comme dans le brevet principal, caractérisé en ce que pour chaque canal de temps <EMI ID=9.1> 1) Communication system as in the main patent, characterized in that for each time channel <EMI ID = 9.1> sation sont détectées dans un corrélateur de synchronisation are detected in a synchronization correlator (31) et que m corrélateurs de caractère associés avec les groupes de n éléments binaires sont échantillonnés au moins (31) and that m character correlators associated with the groups of n binary elements are sampled at least à l'instant de la plus grande pointe de corrélation. at the time of the greatest correlation peak. 2) Système de communication comme sous 1, caractérisé en ce que, afin de permettre la détection des pointes 2) Communication system as under 1, characterized in that, in order to allow the detection of spikes de corrélation et la sélection de la plus élevée, le préambule de synchronisation est transmis deux fois. correlation and selecting the highest, the synchronization preamble is transmitted twice. 3) Système de communication comme sous 1, caractérisé en ce que, afin de détecter les pointes de corrélation 3) Communication system as under 1, characterized in that, in order to detect the correlation peaks et choisir. la plus élevée, le préambule de synchronisation est évalué avec et sans délai, la détection étant effectuée dans deux corrélateurs reliés en cascade (31a, 31b). and choose. the highest, the synchronization preamble is evaluated with and without delay, the detection being carried out in two correlators connected in cascade (31a, 31b). 4) Système de communication comme sous 1, caractérisé en ce que les corrélateurs de caractère (31) sont échantillonnés aux instants des pointes de corrélation et que les valeurs d'échantillonnage sont emmagasinées et additionnées dans des détecteurs qui leur font suite (33). 4) Communication system as in 1, characterized in that the character correlators (31) are sampled at the instants of the correlation peaks and that the sampling values are stored and added in detectors which follow them (33). 5) Système de communication comme sous 4, caractérisé en ce que l'échantillonnage multiple a lieu lors de pointes 5) Communication system as under 4, characterized in that multiple sampling takes place during peaks de corrélation multiples approximativement égales. of approximately equal multiple correlations. 6) Système de communication comme sous 4, caractérisé en ce que les valeurs d'échantillonnage apparaissant aux sorties du corrélateur de caractère (31) peuvent être additionnées sous une forme pondérée. 6) Communication system as in 4, characterized in that the sampling values appearing at the outputs of the character correlator (31) can be added in a weighted form. 7) Système de communication comme sous 6, caractérisé en ce que l'emmagasinage et l'addition sont accomplis par des intégrateurs (ID) qui peuvent être remis à zéro au début de chaque cycle. 7) Communication system as under 6, characterized in that storage and addition are carried out by integrators (ID) which can be reset at the start of each cycle. 8) Système de communication comme sous 7, caractérisé en ce que, afin de pondérer les valeurs d'échantillonnage, 8) Communication system as under 7, characterized in that, in order to weight the sampling values, les intégrateurs (ID) peuvent être ajustés à des constantes de temps d'intégration différente s . the integrators (ID) can be adjusted to different integration time constants s. 9) Système de communication comme sous 7, caractérisé 9) Communication system as under 7, characterized <EMI ID=10.1>  <EMI ID = 10.1> en parallèle et peuvent être activés successivement en des temps prédéterminés. in parallel and can be activated successively in predetermined times. Soit un total de 9 Pactes A total of 9 Pacts
BE2/59857A 1981-10-03 1982-10-04 TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station BE894578R (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
BE2/59857A BE894578R (en) 1981-10-03 1982-10-04 TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE19813139408 DE3139408A1 (en) 1981-10-03 1981-10-03 Information transmission system
BE2/59694A BE893102A (en) 1981-05-07 1982-05-07 COMMUNICATION SYSTEM
BE2/59857A BE894578R (en) 1981-10-03 1982-10-04 TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station

Publications (1)

Publication Number Publication Date
BE894578R true BE894578R (en) 1983-04-05

Family

ID=27159615

Family Applications (1)

Application Number Title Priority Date Filing Date
BE2/59857A BE894578R (en) 1981-10-03 1982-10-04 TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station

Country Status (1)

Country Link
BE (1) BE894578R (en)

Similar Documents

Publication Publication Date Title
US5414730A (en) Asynchronous samples data demodulation system
US5818868A (en) Direct-sequence spread-spectrum receiver including code acquisition and detection using an autoadaptive threshold
US5818869A (en) Spread spectrum communication synchronizing method and its circuit
US6018543A (en) Noisy channel avoidance method in a digital communication system
US6269075B1 (en) Finger assignment in a CDMA rake receiver
US4538281A (en) Adaptive acquisition of multiple access codes
CA2294219C (en) Acquiring a spread spectrum signal
US6337855B1 (en) Method, transmitter and receiver for transmitting training signals in a TDMA transmission system
EP1505754A3 (en) Receiver in a spread spectrum communication system
KR19980041834A (en) Spread spectrum communication system
US5533047A (en) Threshold detector for digital radio transmission systems, devices comprising a threshold detector of this kind and corresponding utilization
AU750764B2 (en) Demodulation method and apparatus in high speed time division multiplexed packet data transmission
AU725798B2 (en) Timing estimation for GSM bursts based on past history
FR2623352A1 (en)
EP1134916B1 (en) Method for acquisition of slot timing in a direct sequence spread spectrum communication receiver
CN1088950C (en) Device and method for efficient timing estimation in a digital receiver
US6414951B1 (en) Method for detecting short codes in CDMA systems
US6130906A (en) Parallel code matched filter
CA2209476C (en) Process for communication on the channel of a first propagation path towards a second propagation path
BE894578R (en) TDMA radio telephone system with flexible structure - achieves immunity from cross-interference using head stations and fixed local station
EP0655845B1 (en) Spread spectrum packet transmission system
FR2728422A1 (en) RADIO COMMUNICATION SYSTEM FOR MANAGING VARIABLE TRANSMISSION DELAYS
CN100385820C (en) Receiver and adaptive equalizing method
EP1103126B1 (en) Cellular telephony searcher
JP2001036432A (en) Receiver having improved performance for cdma transmission and its method

Legal Events

Date Code Title Description
RE Patent lapsed

Owner name: ALCATEL N.V.

Effective date: 19970531