TW200846896A - System for backing up and recovering data and method for the same applied to data processing apparatus - Google Patents

System for backing up and recovering data and method for the same applied to data processing apparatus Download PDF

Info

Publication number
TW200846896A
TW200846896A TW096117458A TW96117458A TW200846896A TW 200846896 A TW200846896 A TW 200846896A TW 096117458 A TW096117458 A TW 096117458A TW 96117458 A TW96117458 A TW 96117458A TW 200846896 A TW200846896 A TW 200846896A
Authority
TW
Taiwan
Prior art keywords
data
backup
memory
clock
security module
Prior art date
Application number
TW096117458A
Other languages
English (en)
Inventor
You-Yu Chiu
Original Assignee
Icp Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Icp Electronics Inc filed Critical Icp Electronics Inc
Priority to TW096117458A priority Critical patent/TW200846896A/zh
Priority to US11/826,635 priority patent/US20080288557A1/en
Publication of TW200846896A publication Critical patent/TW200846896A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

200846896 九、發明說明: 【發明所屬之技術領域】 • 本發明係關於一種資料備份/回復系統及方法,且特別是有關 一於一種當資料處理裝置中的互補式金氧半導體(complementaiy Metal Oxide Semiconductor,CMOS)資料發生錯誤時,能自動將資 料回朔至前一次使用設定狀態之資料備份/回復系統及方法。、、 【先前技術】
現有資料處理裝置(如電腦)之主機板(main board)皆具有基本 輸入輸出系統(Basic Input Output System,BIOS),用以控制中央處 理器(Central Processing Unit,CPU)和各晶片(chip)的運作,以及= ,標準的周邊裝置作業。一般而言,BIOS係利用CMOS來儲存 系統參數。使用者可通過BIOS設置程序對CMOS參數進行設 置。CMOS係藉由系統電源或後備電池來供電,使得 時,CMOS 不會遺失。然而,池電魏低,或總== ^(checksum)錯誤時,系統無法正確將CM〇s資料回朔至使用& 刖一次設定之狀態,僅能回復至系統出廠時之原始設定,並且盔 法回復正確之系統時間(Real Time cl〇ck,RTC)。 *、、、 CM〇S資料遺失,於下次開機時,使用者便必 g重新進人BIOS設定系統參數。此對使用者而言,相當不方 因此 私本發明之範疇在於提供一種應用於資料處理裝置之眘 枓備份/回«缺方法,贿紅制題。 罝之貝 【發明内容】 係將if明鱗在於提供—種資料備份/回復系統及方法,其 ’、、…貝料備份m資料安全模組。當祕資料發生錯^ 5 200846896 L資料備份/回«、統能自_資料叫至前—次使用設定狀 ρτγλ火么从一"令 直即日守日守鐘(Real Time Clock, 時時’資料備份/回復系統能根據該即 料施例,本發明之簡備份/回復系統係用以於資 Τ 〇^復資料° f料處理裝置包含基本輸入輸 ' ί r ^! 單元。 弟五處理早兀、弟六處理單元以及第七處理 杳本當貧料處理裝置開機時,第-處理單元會檢 ‘mi(eheeksum)是否錯誤。&總和檢查碼發生 :模組中;ί;:;:檢查是否有備份資料儲存於系統資料安 -二、·有備知負料儲存於系統資料安全模組,第三處理置 體並 五處理單元⑽將储存於記 電、、也此料安全模組包含有即時時鐘以及供應其電源之 鐘,^ m卩=鐘’第六處理單元可以更新記讎之即時時 半導例巾,基本輸人輸n统之記憶體可為互補式金氧 6 200846896 唯】
Memory,EEPROM) ’用以儲存備份資料。 士於因2 ’減本發明之倾備份/喊彡纟級方法,當儲存於基 ΪΪ2出产ΪΓ己憶體,統資料遺失時,資料處理裝置可於 於人H 自動將糸統貢料安全模組中的備份資料回復至基本 的ΐί體。此外,資料處理裝置亦可根據系統資料 女王扠組中的即Β守日守鐘,自動回復系統時間。
關於本發日狀優賴精神可⑽由町的發 式得到進一步的瞭解。 Μ 【實施方式】 請參閱圖一,圖一係繪示根據本發明一較佳具體實施例之資 料處_置1之魏方侧。·處理裝置丨包絲本輸入輸出 糸統(Bas^Input Output System, BI〇S)1〇、資料備份/回復系統 12 以及系統貧料安全模組(system data security m〇dule)14。資料處理 裝置1可為個人電腦或其他電子裝置。資料處理裝置1之中央處 理器(未顯示)可藉由系統管理匯流排(System Management Bus, SMBus)、低接腳數量(l〇w Pin Count, LPC)介面或其他類似介面 與系統資料安全模組14溝通。 基本輸入輸出系統10包含記憶體1〇〇以及第一即時時鐘 102 ’其中,記憶體100可為互補式金氧半導 Metal Oxide Semiconductor,CMOS)或其他類似記憶體。 資料備份/回復系統12包含第一處理單元121、第二處理單 元122、第三處理單元123、第四處理單元124、第f處理單元 125、第六處理單元126以及第七處理單元127。 系統資料安全模組14包含非揮發性記憶體(n〇n_v〇latile 7 200846896 pissi
⑺Γίΐ施f中’tf料處理裝置1開機時,第—處理單元 拾杏體總和檢查碼(eheeksum)衫錯誤。若總合 於第二處理單元122會檢查是否有備份資料儲存 資料時貝若系統資料安全模組14中有儲存備份 、态抑f 一處理早兀123會將備份資料回復於記憶體100。第 \24可根據使用者的操作,選擇性地更改基本輸入輸 愔^、繼^且將基本輸入輸出系、统10之設定儲存於記 :八/。^五處理單元125係用以將儲存於記憶體100的資料 伤至糸統資料安全模組14之非揮發性記憶體14()。 、 於實際應用時,系統資料安全模、组Μ之非揮發性記憶體140 用以儲存實料處理裝*1之中央處理器(未顯示)的溫度、系 、、先溫度、風扇轉速及/或其他系統參數。
=上所述,當儲存於記憶體100中的系統資料遺失時,本發 貧料巧份/回復系統12會自動將系統資料安全模組14中的^ =二料回復至記憶體1〇〇,使得使用者不需再重新設定。此外, ,¾使用者更改基本輪入輸出系統10之設定後,資料備份/回復 12<會自動更新系統資料安全模組14中的備份資料。藉此, 系統資料發生錯誤時,資料備份/回復系統12便能自動 回朔至前一次使用設定狀態。 、A 、、〜如圖一所示,記憶體100包含第一即時時鐘1000,且系統資 全模組14包含第二即時時鐘142。資料備份/回復系統12之 弟六處理單元126係用以讀取系統資料安全模組14之第二即時 8 200846896 時鐘142,並且根據第二即士士 時時鐘1000。換言之,嗒142更新記憶體100之第一即 12即可根據系統資料安統貧料遺失時,資料備份/回復系統 回復系統時間。 異、、且14中的第二即時時鐘142,自動 另外,系統資料安全桓έ 實施例中,資料備份/回復系f 4可,含計時器(timer)146。於此 處理裝置1開機時,驅叙:、、f\12之第七處理單元127係於資料 間,資料備份/回復系统始計時。每經過一預定時 資料安全模組14之第二卽曰±馬±動基本輪入輪出系統10讀取系統 142更新記憶體1〇〇之繁一^日:鐘I42,並且根據第二即時時鐘 資料處理裝置1之系統時間的_。藉此,可進-步確保 請一併參閱圖一以及 體實施例之資料備份/回復^—法®示根據本發明一較佳具 復方法包含下列步驟。万忐之机私圖。本發明之資料備份/回 體100之總和檢查二是開g 驟S10 ’檢,記憶 則執行步驟S16。 、疋’、丨】執行步驟S12 ’若否, 於步驟S12 ’檢查是否有備份資料儲存於夺统資料娈入^ 14中,若是,職行步_,若否,則女王核組 _於步驟S14,將備份資料回復於記憶體卿,並且回到步驟 S16^根據使用者的操作’選擇性地更改基本輸入輸 ^糸、,1。之設&。若使用者有更改基本輪人輸㈣統1〇之設 疋’則將更改後之基本輸入輪出系統1〇之設定儲存於記憶體 100 ’並且回到步驟S1G。若使用者無更改基本輸 ^i 之設定,則執行步驟S18。 】w示、'兄川 9 200846896 142。 於步驟S18 ’讀取系統資料安全模組i4之第二即時時鐘 之後,執行步驟S20, 100之第一即時時鐘1000。 .第二即時時鐘142更新記憶體 統資,將儲存於記憶體觸的資料備份至系 供定時校正Si:實中:資:備份/回,方法可提 下列步驟。 守守鐘1〇〇〇之功能,其包含 開始裝置^棒鱗計時請 當儲根縣㈣墙4備胸«減方法, 理壯兩輸出糸統的记憶體之系統資料遺失時,資料處 時,自動將系統資料安全模二 口设至基本輪入輪出糸統的記憶體。此寸 據系統資料安全模組中的即時時鐘 i 使用者而言,相t方便。 日即设祕㈣。此對於 本發明之範疇加以限制。相反地,1 =㈣安排於本發明所欲申以 Lii9麟範圍的料應該根據上述的說明作最寬 發明楚描述本 太發明少錢m ^ 4所揭路的較佳具體實施例來對 性的安排 廣的轉,⑽使其涵蓋财可朗改變 200846896 【圖式簡單說明】 圖一係繪示根據本發明之一具體實施例之資料處理裝置1之 功能方塊圖。
圖二係繪示根據本發明之一具體實施例之資料備份/回復方法 之步驟流程圖。 【主要元件符號說明】 1:資料處理裝置 10 :基本輸入輸出系統 100 :記憶體 1000 :第一即時時鐘 12 :資料備份/回復糸統 :第一處理單元 U2 :第二處理單元 123 :第三處理單元 I24 :第四處理單元 125 :第五處理單元 U6 :第六處理單元 127 :第七處理單元 14 ··系統資料安全模組 140 :非揮發性記憶體 142 :第二即時時鐘 144 ··電池 146 ··計時器 S10〜S22、S30〜S34 :流程步 11

Claims (1)

  1. 200846896 十、申請專利範圍: 1、
    一種資料備份/回復系統,用以於一資料處理裝置中備份並且回 復資料’該資料處理裝置另包含一具有一包含一第一即時時鐘 (Real Time Clock,RTC)的記憶體之基本輸入輸出系統_ic坤说 Output System,BIOS)以及一包含一計時器(timer)之系統資料安全 模組(system data security module),該資料備份/回復系统包含: -第-處理料,用以檢查該基本輸人輸出系統之該記憶體 之一總和檢查瑪(checksum)是否錯誤; 第二處理單元,用以當該總和檢查碼錯誤時,檢查是否 一備份資料儲存於該系統資料安全模組中; ^三處理,,狀當該純資料安全模組被檢查到儲存 有該備份資料時,將該備份資料回復至該記情 以及 第四處理單元,⑽選擇性地更改該基本輸出系统之 ί定、,,ί且將該基本輸人輸“統之狀儲存於該記憶 用以將儲存於該記憶體的資料備份至該系 2、 ^申請專利範圍第i項所述之資料備份/回復系統 處理單元用以讀取該純#料安全模組之—第 g第ς 且根據該第二即時時鐘更新該記憶體之該第一即時時鐘:鐘並 3、 ^申請專利範圍第2項所述之資料備份/回復系統,更 處理單το,用以於該資料處理裝置開機時, ^ ^ 全模組之該計時器開始計時,且每經過一預 糸 份/回復系統即驅動該基本輸入輸出系統讀取該系 組之該第二即時時鐘,並且根據該 之該第一即時時鐘。 I才里更新該記憶體 4、 -種資料備份/回復方法’用以於—㈣處理裝財備份並且回 12 200846896 復資料,該資料處理裝置包含一且 ^ ^ ㈣Τ- α喊RTC)的記憶體之基|包各-二即時時鐘 Output System, PUt 模料安全 、t輸入輸出系統之該記憶體之-總和檢杳碣 =(r是否錯誤’若是,則執行步等),若否,則^ (b),m備份#料齡_純資料安全模組中,若 疋’則執行步驟(c),若否,則執行步 Τ右 資料回復_己憶體,並且回到) 絲本輸人輪料、統之設定,並且將該基本 糸款设定儲存於該記憶體;以及 )、儲存於該記憶體的#料備份至該系統資料安全模組。 5、 6、 驟申明專利範圍第4項所述之方法,其中步驟⑼更包含下列步 統貝料安全模組之一第二即時時鐘;以及 據該第二即時_更新該記碰之該第-即時時鐘。 如圍第5項所述之方法,更包含下列步驟: ϋϋ理裝置開機時’驅動該系統資料安全模組之該計 0守器開始計時; 每入^疋時間,驅動該基本輸入輸出系統讀取該系統資 =女全模組之該第二即時時鐘;以及 很據该第二即時時鐘更新該記憶體之該第—即時時鐘。 一種資料處理裝置,包含: 3,人輪出系統(Basic Input Output System,BIOS},包含 吞己體, 寅料女王模組(system data security module); —貧料備份/回復系統,包含: 13 7、 200846896 用以檢查該記憶體之—總和檢查碼 ,檢查是否 備組中有儲存該 rE^= 組用⑽齡於觀㈣的㈣備份至該 模組 包含一第二即時時鐘 9、 Κϊΐ?ί圍第8項所述之資料處理裝置,其中該資料備份/回 =統第六處理單元用以讀取該系統資料安全模袓之 鐘,並且根據該第二即時時鐘更新該記憶趙之該 _ 10、 ϊ===;τ料處理袭置’其中該系統資料安 11 =设ff更包含一第七處理單元用以於該資料處理裝置開機 二箱之該計時器開始計時’且每經過 ,料備份7回復系統即驅動該基本輸人輸ϊ'ίϊ 即時時鐘更新該賴體之該第-即日^=鐘,並且根據該第二 專利範圍第8項所述之資料處理裳置,其中該系統資料安 12、如申 14 200846896 ί模且包含一電池(battery),用以提供該第二即時時鐘所需之電 13、 14、 • 15、 16、 αΐ4 乳半導體(C〇mplementaiy Metal 〇Qxide Semie— 3請專利_第7項所述之資料處理裝置,其中該⑽資料安 王旲含一非揮發性記憶體(non-volatile memory),用以儲存 該備份資料。 如t請專利範圍第14項所述之資料處理裝置,其中該非揮發性 S己憶體為一電子抹除式唯讀記憶體(Electrically Erasable Programmable Read-Only Memory, EEPROM) 〇 請ί利範圍第7項所述之資料處理裝置,其中該系統資料安 王模組藉由一糸統管理匯流排(System Management Bus,SMBus) 及/或低接腳數量(L〇w ph count,LPC)介面與一中央處理器溝 通。 口口 _ 15
TW096117458A 2007-05-16 2007-05-16 System for backing up and recovering data and method for the same applied to data processing apparatus TW200846896A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW096117458A TW200846896A (en) 2007-05-16 2007-05-16 System for backing up and recovering data and method for the same applied to data processing apparatus
US11/826,635 US20080288557A1 (en) 2007-05-16 2007-07-17 System for backing up and recovering data applied to data processing apparatus and method for the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW096117458A TW200846896A (en) 2007-05-16 2007-05-16 System for backing up and recovering data and method for the same applied to data processing apparatus

Publications (1)

Publication Number Publication Date
TW200846896A true TW200846896A (en) 2008-12-01

Family

ID=40028618

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096117458A TW200846896A (en) 2007-05-16 2007-05-16 System for backing up and recovering data and method for the same applied to data processing apparatus

Country Status (2)

Country Link
US (1) US20080288557A1 (zh)
TW (1) TW200846896A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI479316B (zh) * 2010-12-29 2015-04-01 Hon Hai Prec Ind Co Ltd Cmos資料恢復系統及方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5183542B2 (ja) * 2009-03-24 2013-04-17 株式会社日立製作所 計算機システム及び設定管理方法
DE102010032758B4 (de) * 2010-07-29 2012-02-23 Fujitsu Technology Solutions Intellectual Property Gmbh Computersystem, Verfahren zum Programmieren einer Echtzeituhr und Computerprogrammprodukt
CN103186434A (zh) * 2011-12-31 2013-07-03 国民技术股份有限公司 恢复基本输入输出系统的方法及系统
TW201337906A (zh) * 2012-03-12 2013-09-16 Hon Hai Prec Ind Co Ltd 顯示幕亮度校正裝置及方法
DE102012110507A1 (de) * 2012-11-02 2014-05-08 Fujitsu Technology Solutions Intellectual Property Gmbh Verfahren zum geschützten Wiederherstellen von Daten, Computerprogrammprodukt sowie Computersystem
TWI510903B (zh) * 2012-11-19 2015-12-01 Wistron Corp 電腦系統及資料回復方法
US10055296B2 (en) * 2015-10-30 2018-08-21 Quanta Computer Inc. System and method for selective BIOS restoration
CR20190020A (es) 2016-06-21 2019-04-25 Golden Renewable Energy Llc Separador de carbón y método

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5892900A (en) * 1996-08-30 1999-04-06 Intertrust Technologies Corp. Systems and methods for secure transaction management and electronic rights protection
JP2001195237A (ja) * 2000-01-12 2001-07-19 Fujitsu Ltd コンピュータ及びコンピュータの表示方法及びコンピュータの表示プログラムを記録した記録媒体
US20030063742A1 (en) * 2001-09-28 2003-04-03 Neufeld E. David Method and apparatus for generating a strong random number for use in a security subsystem for a processor-based device
US20030128843A1 (en) * 2002-01-04 2003-07-10 Andrew Brown Method and apparatus for preserving a strong random number across battery replacement in a security subsystem
US7305675B1 (en) * 2002-01-11 2007-12-04 Advanced Micro Devices, Inc. Processing tasks with failure recovery
US20030226015A1 (en) * 2002-05-31 2003-12-04 Neufeld E. David Method and apparatus for configuring security options in a computer system
US7426657B2 (en) * 2004-07-09 2008-09-16 International Business Machines Corporation System and method for predictive processor failure recovery
US7308605B2 (en) * 2004-07-20 2007-12-11 Hewlett-Packard Development Company, L.P. Latent error detection
TW200643694A (en) * 2005-06-15 2006-12-16 Inventec Corp Data secured storage system and method thereof
JP4472646B2 (ja) * 2006-02-10 2010-06-02 エヌイーシーコンピュータテクノ株式会社 システム制御装置、システム制御方法及びシステム制御プログラム
US7817769B2 (en) * 2006-12-18 2010-10-19 Intel Corporation Real time clock rate checker and recovery mechanism

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI479316B (zh) * 2010-12-29 2015-04-01 Hon Hai Prec Ind Co Ltd Cmos資料恢復系統及方法

Also Published As

Publication number Publication date
US20080288557A1 (en) 2008-11-20

Similar Documents

Publication Publication Date Title
TW200846896A (en) System for backing up and recovering data and method for the same applied to data processing apparatus
US9256744B2 (en) System-on-chip and booting method thereof
TW201011531A (en) Computer system and related method of logging BIOS update operation
US7900091B2 (en) Method for recovering basic input output system and computer device thereof
BR112014014815B1 (pt) Dispositivo de computação, método e meio de armazenamento para realização de cópia de segurança de firmware
TW200903247A (en) Error detection control system
CN106022136B (zh) 信息处理装置及该装置的控制方法
TW200822136A (en) Microcontroller based flash memory digital controller system
TW201013682A (en) One-time-programmable memory emulation
TW200844790A (en) Separation of logical trusted platform modules within a single physical trusted platform module
TW201716999A (zh) 開機檢查方法及電腦系統
TW201342238A (zh) 系統單晶片及其開機方法
CN112069551A (zh) 电子电路
TW201101318A (en) Controller circuit having functions for identifying error data in flash memory and storage system and method thereof
JP4743182B2 (ja) マイクロコンピュータ
TW200933377A (en) Method and system for enhancing read performance in serial peripheral interface
CN109254929B (zh) 实现数据被可靠写入芯片的方法
TW201009376A (en) Electronic device having GNSS receiver and activating and positioning method thereof
CN101320342A (zh) 应用于数据处理装置的数据备份/恢复系统及方法
CN106156632A (zh) 安全装置及在其内提供安全服务至主机的方法、安全设备
CN114816852A (zh) 一种恢复用户配置数据的方法、装置及介质
CN103870745A (zh) 电子设备和安全启动电子设备的方法
TWI243994B (en) Method and apparatus for protecting a specific memory section
TW200919173A (en) Computer system and firmware recovery method for computer system
JP6308074B2 (ja) マイクロコンピュータ