SU487457A1 - Device for synchronizing pulse sequences - Google Patents

Device for synchronizing pulse sequences

Info

Publication number
SU487457A1
SU487457A1 SU1986636A SU1986636A SU487457A1 SU 487457 A1 SU487457 A1 SU 487457A1 SU 1986636 A SU1986636 A SU 1986636A SU 1986636 A SU1986636 A SU 1986636A SU 487457 A1 SU487457 A1 SU 487457A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
circuit
inputs
Prior art date
Application number
SU1986636A
Other languages
Russian (ru)
Inventor
Олег Григорьевич Светников
Валерий Георгиевич Чибисов
Валерий Матвеевич Гриць
Original Assignee
Особое Конструкторское Бюро Вычислительной Техники Рязанского Радиотехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Особое Конструкторское Бюро Вычислительной Техники Рязанского Радиотехнического Института filed Critical Особое Конструкторское Бюро Вычислительной Техники Рязанского Радиотехнического Института
Priority to SU1986636A priority Critical patent/SU487457A1/en
Application granted granted Critical
Publication of SU487457A1 publication Critical patent/SU487457A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

1one

Изобретение относитс  к радиотехнике, может быть использовано в устройствах контрол , преобразовани , обработки и передачи информации .The invention relates to radio engineering, can be used in devices for controlling, transforming, processing and transmitting information.

Известно устройство дл  синхронизации импульсных последовательностей, содержащее триггер-датчик опорной частоты, вход которого соединен с шиной опорной частоты, и два каскада синхронизации, каждый из которых содержит схему совпадени , два триггера с раздельными входами, выход первого из которых соединен с одним из входов схемы совпадени , другой вход которой св зан с одним выходом триггера-датчика опорной частоты, а выход схемы совпадени  соединен с первым входом второго триггера, первый вход первого триггера соединен с шиной импульсной последовательности .A device for synchronizing pulse sequences is known, which contains a reference-frequency trigger sensor, whose input is connected to a reference frequency bus, and two synchronization stages, each of which contains a matching circuit, two triggers with separate inputs, the first output of which is connected to one of the circuit inputs a match, the other input of which is connected to one output of the trigger-sensor of the reference frequency, and the output of the coincidence circuit is connected to the first input of the second trigger, the first input of the first trigger is connected to the pulse bus hydrochloric sequence.

Цель изобретени  - повышение чувствительности устройства и ускорение синхронизации .The purpose of the invention is to increase the sensitivity of the device and accelerate synchronization.

Дл  этого каждый каскад синхронизации предлагаемого устройства содержит дополнительную схему совпадени  и схему «ИЛИ, первый вход которой соединен с выходом второго триггера, второй вход которого соединен с одноименным входом первого триггера, с выходом дополнительной схемы совпадени , с выходом каскада синхронизации и со вторым входом дополнительной схемы выходFor this, each synchronization stage of the proposed device contains an additional matching circuit and an OR circuit, the first input of which is connected to the output of the second trigger, the second input of which is connected to the same input of the first trigger, to the output of the additional matching circuit, to the output of the synchronization stage and to the second input output circuit

этой схемы «ИЛИ соединен с первым входом дополнительной схемы совпадени , второй вход которой св зан с одним из выходов триггера-датчика опорной частоты, а третий ее вход соединен с шиной опорной частоты.This OR circuit is connected to the first input of an additional matching circuit, the second input of which is connected to one of the outputs of the reference frequency trigger sensor, and its third input is connected to the reference frequency bus.

На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.

Устройство содержит триггер-датчик опорной частоты 1, вход которого соединен с шиной опорной частоты 2, п каскады синхронизации 3 и 4.The device contains a trigger-sensor reference frequency 1, the input of which is connected to the reference frequency bus 2, n synchronization stages 3 and 4.

Каждый из каскадов синхронизации содержит соответственно триггеры 5i, 52, 61, 62, схемы совпадени  7i, 79, 81, 82 и схемы «ИЛИ 9ь 92.Each of the synchronization stages contains, respectively, triggers 5i, 52, 61, 62, coincidence circuits 7i, 79, 81, 82 and OR 9 92 schemes.

Триггеры 5i и 52 подключены ко входам схем совпадени  7i и 72 соответственно, другие входы которых подключены к выходам триггера-датчика 1. Выходы схем совпадени  7i и 72 соединены с первыми входами триггеров 6i и 62 соответственно. Первые входы триггеров 5{ и 52 подключены к шинам 10 и И импульсной носледовательности соответственно .Triggers 5i and 52 are connected to the inputs of the matching circuits 7i and 72, respectively, the other inputs of which are connected to the outputs of the trigger sensor 1. The outputs of the matching circuits 7i and 72 are connected to the first inputs of the flip-flops 6i and 62, respectively. The first inputs of the triggers 5 {and 52 are connected to the tires 10 and And the pulse of the sequence, respectively.

Первые входы схем «ИЛИ 9i и 92 соединены с выходами триггеров 6 и 62 соответственно , вторые входы которых соединены с одноименными входами триггеров 5i и 52 сооткетственно , с выходами схем совпадени  8iThe first inputs of the OR 9i and 92 circuits are connected to the outputs of the flip-flops 6 and 62, respectively, the second inputs of which are connected to the same-named inputs of the flip-flops 5i and 52, respectively, to the outputs of the coincidence circuits 8i

и Sj и с выходами 12, 13 каскадов синхронизации 3 и 4.and Sj and with outputs 12, 13 of synchronization stages 3 and 4.

Выходы схем «ИЛИ 9i, 92 соединены со входами схем совпадени  8i и 83. Вторые входы схем совпадени  8i и 82 соединены с выходами триггера-датчика 1, а их третьи входы- с шиной опорной частоты 2.The outputs of the OR 9i, 92 circuits are connected to the inputs of the coincidence circuits 8i and 83. The second inputs of the coincidence circuits 8i and 82 are connected to the outputs of the trigger sensor 1, and their third inputs are connected to the reference frequency bus 2.

Работает устройство следующим образом.The device works as follows.

Триггер-датчик 1 вырабатывает импульсы, положительные фронты которых отсто т друг от друга на врем , равное периоду частоты. Импульсы частоты с шины 10, поступа  на вход триггера 5, устанавливают его в единичное состо ние, при этом с его выхода на вход схемы совпадени  1 поступает разрешаюш ,ий потенциал. В результате импульсы с единичного выхода триггера-датчика 1 проход т через схему совпадени  7i на вход триггера 6i и устанавливают его в единичное состо ние .The trigger sensor 1 generates pulses, the positive fronts of which are spaced apart by a time equal to the frequency period. The frequency pulses from the bus 10, at the input of the trigger 5, set it to one state, while from its output to the input of the coincidence 1 circuit, the resolving potential arrives. As a result, the pulses from the single output of the trigger-sensor 1 pass through the coincidence circuit 7i to the input of the trigger 6i and establish it in the unit state.

Разрешающий потенциал с единичного выхода триггера 6i проходит через схему «ИЛИ 9i и поступает на первый вход схемы совпадени  BI. Следующий импульс опорной частоты перебрасывает триггер-датчик 1 в нулевое состо ние, и импульсы с нулевого его выхода поступают на второй вход схемы совпадени  8i. Одновременно импульс опорной частоты поступает на третий ее вход и попадает на выход 12, на второй вход схемы «ИЛИ 9i и на входы установки в нулевое состо ние триггеров 5i и 6i. Последние устанавливаютс  в нулевое состо ние, а схема «ИЛИ 9i поддерживает на первом входе схемы совпадени  8i разрешающий потенциал на врем , равное длительности импульса на выходе 12. В результате на каждый импульс, приход щий па шину 10, устройство вырабатывает на выходе схемы совпадени  8 импульс, длительность которого равна длительности импульса опорной частоты, а передний фронт совпадает с передним фронтом импульса с нулевого выхода триггера-датчика 1.The resolving potential from the single output of the trigger 6i passes through the "OR 9i" circuit and is fed to the first input of the BI coincidence circuit. The next pulse of the reference frequency throws the trigger-sensor 1 into the zero state, and the pulses from its zero output go to the second input of the coincidence circuit 8i. At the same time, the pulse of the reference frequency arrives at its third input and goes to output 12, to the second input of the OR 9i circuit and to the setup inputs to the zero state of the flip-flops 5i and 6i. The latter are set to the zero state, and the OR 9i circuit, at the first input of the coincidence circuit 8i, maintains the enable potential for a time equal to the duration of the pulse at the output 12. As a result, for each pulse arriving on bus 10, the device generates the output circuit 8 pulse, the duration of which is equal to the duration of the pulse of the reference frequency, and the leading edge coincides with the leading edge of the pulse from the zero output of the trigger sensor 1.

Импульсы с шины 11 аналогично синхронизируютс  с импульсами с единичного выхода триггера-датчика 1, сдвинутыми относительно импульсов с нулевого его выхода.The pulses from the bus 11 are likewise synchronized with the pulses from a single output of the trigger sensor 1 shifted relative to the pulses from its zero output.

В результате на выходах 12 и 13 имеют место две импульсные последовательности, фронты которых синхронизированы импульсами опорных частот и, следовательно, никогда не совпадут во времени.As a result, at outputs 12 and 13 there are two pulse sequences, the fronts of which are synchronized by the pulses of the reference frequencies and, therefore, never coincide in time.

Предмет изобретени Subject invention

Устройство дл  синхронизации импульсных последовательностей, содержащее триггер-датчик опорной частоты, вход которого соединен с шиной опорной частоты, и два каскада синхронизации , каждый из которых содержитA device for synchronizing pulse sequences, containing a trigger-sensor reference frequency, the input of which is connected to the reference frequency bus, and two stages of synchronization, each of which contains

схему совпадени , два триггера с раздельными входами, выход первого из которых соединен с одним из входов схемы совпадени , другой вход которой св зан с одним выходом триггера-датчика опорной частоты, а выходa matching circuit, two flip-flops with separate inputs, the output of the first of which is connected to one of the inputs of the matching circuit, the other input of which is connected to one output of the reference-frequency trigger sensor, and the output

;хемы совпадени  соединен с первым входом второго триггера, первый вход первого триггера соединен с шиной импульсной последовательности , отличающеес  тем, что, с целью повышени  чувствительности и ускореии  синхронизации, каждый каскад синхронизации содержит дополнительную схему совпадени  и схему «ИЛИ, первый вход которой соединен с выходом второго триггера, второй вход которого соединен с одноименным входом первого триггера, с выходом дополнительной схемы совпадени , с выходом каскада синхронизации и со вторым входом дополнительной схемы «ИЛИ, выход которой соединен с первым входом дополнительной схемыthe match is connected to the first input of the second trigger, the first input of the first trigger is connected to the pulse train, characterized in that, in order to increase the sensitivity and acceleration of synchronization, each synchronization stage contains an additional match circuit and the OR circuit, the first input of which is connected to the output of the second trigger, the second input of which is connected to the same input of the first trigger, to the output of the additional matching circuit, to the output of the synchronization stage and to the second input “OR circuit, the output of which is connected to the first input of the additional circuit

совпадени , второй вход которой соединен с одним из выходов триггера-датчика опорной частоты, а третий ее вход соединен с шиной опорной частоты.a match, the second input of which is connected to one of the outputs of the triggering sensor of the reference frequency, and its third input is connected to the reference frequency bus.

SU1986636A 1974-01-02 1974-01-02 Device for synchronizing pulse sequences SU487457A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1986636A SU487457A1 (en) 1974-01-02 1974-01-02 Device for synchronizing pulse sequences

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1986636A SU487457A1 (en) 1974-01-02 1974-01-02 Device for synchronizing pulse sequences

Publications (1)

Publication Number Publication Date
SU487457A1 true SU487457A1 (en) 1975-10-05

Family

ID=20572827

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1986636A SU487457A1 (en) 1974-01-02 1974-01-02 Device for synchronizing pulse sequences

Country Status (1)

Country Link
SU (1) SU487457A1 (en)

Similar Documents

Publication Publication Date Title
SU487457A1 (en) Device for synchronizing pulse sequences
SU777882A1 (en) Phase correcting device
SU448585A1 (en) Pulse synchronization device
SU434581A1 (en) DEVICE SYNCHRONIZATION OF PULSES
SU483798A1 (en) Pseudo-Noise Synchronization Device
SU741441A1 (en) Pulse synchronizing device
SU807487A1 (en) Selector of pulses by duration
SU450339A1 (en) Time selector
SU497736A1 (en) Reverse device in the intersymbol distortion corrector
SU530471A1 (en) The method of group synchronization of the receiver symbol sequence and device for its implementation
SU508921A1 (en) A device for obtaining the difference frequency of two pulse sequences
SU703900A1 (en) Synchronization apparatus
SU633152A1 (en) Synchronizing arrangement
SU758547A2 (en) Device for synchronizing with dicrete control
SU523533A1 (en) Device sync
SU553737A1 (en) Sync device
SU579698A1 (en) Discrete integrator
SU1221715A1 (en) Pulser
SU801289A1 (en) Cycle-wise synchronization device
SU409353A1 (en) DEVICE FOR SYNCHRONIZATION OF PULSES
SU856010A1 (en) Device for phasing synchronous pulse sources
SU402143A1 (en) DEVICE FOR SYNCHRONIZATION OF PULSES
SU559420A1 (en) Sync device
SU900458A1 (en) Register
SU429558A1 (en) TELEVISION DEVICE