SU1385318A1 - Frequency-manipulated signal receiver - Google Patents
Frequency-manipulated signal receiver Download PDFInfo
- Publication number
- SU1385318A1 SU1385318A1 SU864085450A SU4085450A SU1385318A1 SU 1385318 A1 SU1385318 A1 SU 1385318A1 SU 864085450 A SU864085450 A SU 864085450A SU 4085450 A SU4085450 A SU 4085450A SU 1385318 A1 SU1385318 A1 SU 1385318A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- pulses
- unit
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Abstract
Изобретение относитс к радиотехнике и может использоватьс дл передачи данных методом частотной манипул ции по радиоканал ам. Целью изобретени вл етс повышение помехоустойчивости от «гладких помех. Устр-во содержит усилн тель-ограничитель 1, г-р 2 импульсов заполнени , блок 3 синхронизации, счетчики 4 и 8, сумматор 5 по модулю два, элемент И 7, блок 9 пам ти, решающий блок 10. С целью повышени помехоустойчивости от «гладких помех в устр-во введено посто нное запоминающее устр-во (ПЗУ) 6, в чейках которого поадресно записана информаци , представл юща собой логичес- кое состо ние «нуль и «единица. Счи-ты ванне содержимого адресов ПЗУ 6 произ водитс последовательно сигналами с вы хода г-ра 2 с посто нной частотой. Управ ление адресами ПЗУ 6 осуществл етс сиг налами с выходов п-разр дного счетчика 4. 2 ил. The invention relates to radio engineering and can be used to transmit data by the method of frequency manipulation of radio channels. The aim of the invention is to increase the noise immunity from "smooth interference". The device contains a limiting amplifier 1, r-2 filling pulses, synchronization block 3, counters 4 and 8, adder 5 modulo two, element 7, memory block 9, decisive block 10. To improve the noise immunity from "Smooth interference" a permanent storage device (ROM) 6 is inserted into the device, in which cells information, representing the logical state "zero and" one, is written with an address. The baths of the contents of the addresses of ROM 6 are produced sequentially by signals from the output of r-2 with a constant frequency. The addresses of the ROM 6 are controlled by signals from the outputs of the n-bit counter 4. 2 Il.
Description
zrzr
фие.Гfie.G
САЭ 00 СПSAE 00 SP
0000
0000
Изобретение относитс к радиотехнике и может использоватьс дл передачи данных методом частотной манипул и.ии но радиоканалам , преимущественно нри обработке низких поднесущих частот.The invention relates to radio engineering and can be used for data transmission by the method of frequency manipulation and radio channels, mainly when processing low frequency subcarriers.
ема символа минимизируетс . Считывание содержимого адресов ПЗУ 6 производитс последовательно сигналами (фиг. 2д) с выхода генератора 2 импульсов занолнени с посто нной частотой. Управление адресамиThe symbol is minimized. The contents of the addresses of the ROM 6 are read out sequentially by signals (Fig. 2e) from the output of the generator 2 of pulses with a constant frequency. Address Management
Цель изобретени - повышение поме- ПЗУ б осуществл етс сигналами с выхо- хоустойчивости от «гладких помех.дов п-разр дного счетчика 4. ПрошедшиеThe purpose of the invention is to increase the space of the ROM by signals from the resistance to noise from "smooth interferences. To a n-bit counter 4."
На фиг. 1 изображена структурна элек- через элемент И 7 импульсы (фиг. 2ж) по- трическа схема предлагаемого устройства; на. фиг. 2- временные диаграммы, по сступают на вход счетчика 8, тактируемого сигналами с выхода блока 3 синхронизации.FIG. 1 shows a structural electron through an element AND 7 pulses (Fig. 2g), a partial scheme of the device proposed; on. FIG. 2 - timing diagrams, step on the input of the counter 8, clocked by signals from the output of the synchronization unit 3.
н ющие работу устройства.10 Количество импульсов подсчитываетс заdevices. 10 The number of pulses is counted per
Устройство содержит усилитель-ограии- врем от половины тактового интервала доThe device contains an amplifier-ogreii- time from half a clock interval to
половины последующего тактового интервала . Состо ние счетчика 8 запоминаетс вhalf the subsequent clock interval. The state of counter 8 is memorized in
блоке 9 и считываетс решающим блокомblock 9 and read the decisive block
чении дискретного символа. Решающий блок 10 также тактируетс сигналами с выхо да блока 3 синхронизации.discrete character. Solver unit 10 is also clocked by signals from the output of sync unit 3.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864085450A SU1385318A1 (en) | 1986-05-06 | 1986-05-06 | Frequency-manipulated signal receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864085450A SU1385318A1 (en) | 1986-05-06 | 1986-05-06 | Frequency-manipulated signal receiver |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1385318A1 true SU1385318A1 (en) | 1988-03-30 |
Family
ID=21244390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864085450A SU1385318A1 (en) | 1986-05-06 | 1986-05-06 | Frequency-manipulated signal receiver |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1385318A1 (en) |
-
1986
- 1986-05-06 SU SU864085450A patent/SU1385318A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № II97I29, кл. Н 04 L 27/14, 1984. . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2126598C (en) | Waveform shaping method and equipment | |
CA1096047A (en) | Apparatus and method for digitally generating a modified duobinary signal | |
US3872255A (en) | Digital communications system with time-frequency multiplexing | |
US3247491A (en) | Synchronizing pulse generator | |
US3636454A (en) | Digital circuit discriminator for frequency-shift data signals | |
SU1385318A1 (en) | Frequency-manipulated signal receiver | |
US3632876A (en) | Binary to pulse waveform converter | |
JP3347848B2 (en) | Multi-level signal decoding circuit | |
US3478267A (en) | Reception of pulses transmitted at n times the nyquist rate | |
US4412302A (en) | Digital phase demodulation and correlation | |
SU1390802A2 (en) | Device for receiving bipolar multilevel signals | |
SU1284007A1 (en) | Multifrequency signal receiver | |
SU743217A1 (en) | Device for synchronizing binary signals in channels with constant dominances | |
SU698150A2 (en) | Digital frequency demodulator | |
SU1197129A1 (en) | Device for reception of frequency-shift keyed signals | |
SU1088144A1 (en) | Bipulse signal receiver | |
SU1046961A1 (en) | Device for receiving opposite-polar binary signals | |
SU1270787A2 (en) | Device for performing digital magnetic recording | |
SU363198A1 (en) | DEVICE FOR TRANSFORMING A FREQUENCY MODULATED SIGNAL | |
SU782172A1 (en) | Device for shaping data transmission signals | |
SU743214A1 (en) | Communication channel quality analyzer | |
SU1328940A1 (en) | Stereo receiver of frequency-modulated signals | |
SU813810A1 (en) | Discrete signal transmitting device | |
SU1501298A1 (en) | Discrete information receiver | |
SU1197093A1 (en) | Device for eliminating split pulses |