SU1385318A1 - Frequency-manipulated signal receiver - Google Patents

Frequency-manipulated signal receiver Download PDF

Info

Publication number
SU1385318A1
SU1385318A1 SU864085450A SU4085450A SU1385318A1 SU 1385318 A1 SU1385318 A1 SU 1385318A1 SU 864085450 A SU864085450 A SU 864085450A SU 4085450 A SU4085450 A SU 4085450A SU 1385318 A1 SU1385318 A1 SU 1385318A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
pulses
unit
Prior art date
Application number
SU864085450A
Other languages
Russian (ru)
Inventor
Генадий Валентинович Куликов
Анатолий Александрович Копцев
Original Assignee
Московский Институт Инженеров Гражданской Авиации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Инженеров Гражданской Авиации filed Critical Московский Институт Инженеров Гражданской Авиации
Priority to SU864085450A priority Critical patent/SU1385318A1/en
Application granted granted Critical
Publication of SU1385318A1 publication Critical patent/SU1385318A1/en

Links

Landscapes

  • Noise Elimination (AREA)

Abstract

Изобретение относитс  к радиотехнике и может использоватьс  дл  передачи данных методом частотной манипул ции по радиоканал ам. Целью изобретени   вл етс  повышение помехоустойчивости от «гладких помех. Устр-во содержит усилн тель-ограничитель 1, г-р 2 импульсов заполнени , блок 3 синхронизации, счетчики 4 и 8, сумматор 5 по модулю два, элемент И 7, блок 9 пам ти, решающий блок 10. С целью повышени  помехоустойчивости от «гладких помех в устр-во введено посто нное запоминающее устр-во (ПЗУ) 6, в  чейках которого поадресно записана информаци , представл юща  собой логичес- кое состо ние «нуль и «единица. Счи-ты ванне содержимого адресов ПЗУ 6 произ водитс  последовательно сигналами с вы хода г-ра 2 с посто нной частотой. Управ ление адресами ПЗУ 6 осуществл етс  сиг налами с выходов п-разр дного счетчика 4. 2 ил. The invention relates to radio engineering and can be used to transmit data by the method of frequency manipulation of radio channels. The aim of the invention is to increase the noise immunity from "smooth interference". The device contains a limiting amplifier 1, r-2 filling pulses, synchronization block 3, counters 4 and 8, adder 5 modulo two, element 7, memory block 9, decisive block 10. To improve the noise immunity from "Smooth interference" a permanent storage device (ROM) 6 is inserted into the device, in which cells information, representing the logical state "zero and" one, is written with an address. The baths of the contents of the addresses of ROM 6 are produced sequentially by signals from the output of r-2 with a constant frequency. The addresses of the ROM 6 are controlled by signals from the outputs of the n-bit counter 4. 2 Il.

Description

zrzr

фие.Гfie.G

САЭ 00 СПSAE 00 SP

0000

0000

Изобретение относитс  к радиотехнике и может использоватьс  дл  передачи данных методом частотной манипул и.ии но радиоканалам , преимущественно нри обработке низких поднесущих частот.The invention relates to radio engineering and can be used for data transmission by the method of frequency manipulation and radio channels, mainly when processing low frequency subcarriers.

ема символа минимизируетс . Считывание содержимого адресов ПЗУ 6 производитс  последовательно сигналами (фиг. 2д) с выхода генератора 2 импульсов занолнени  с посто нной частотой. Управление адресамиThe symbol is minimized. The contents of the addresses of the ROM 6 are read out sequentially by signals (Fig. 2e) from the output of the generator 2 of pulses with a constant frequency. Address Management

Цель изобретени  - повышение поме- ПЗУ б осуществл етс  сигналами с выхо- хоустойчивости от «гладких помех.дов п-разр дного счетчика 4. ПрошедшиеThe purpose of the invention is to increase the space of the ROM by signals from the resistance to noise from "smooth interferences. To a n-bit counter 4."

На фиг. 1 изображена структурна  элек- через элемент И 7 импульсы (фиг. 2ж) по- трическа  схема предлагаемого устройства; на. фиг. 2- временные диаграммы, по сступают на вход счетчика 8, тактируемого сигналами с выхода блока 3 синхронизации.FIG. 1 shows a structural electron through an element AND 7 pulses (Fig. 2g), a partial scheme of the device proposed; on. FIG. 2 - timing diagrams, step on the input of the counter 8, clocked by signals from the output of the synchronization unit 3.

н ющие работу устройства.10 Количество импульсов подсчитываетс  заdevices. 10 The number of pulses is counted per

Устройство содержит усилитель-ограии- врем  от половины тактового интервала доThe device contains an amplifier-ogreii- time from half a clock interval to

половины последующего тактового интервала . Состо ние счетчика 8 запоминаетс  вhalf the subsequent clock interval. The state of counter 8 is memorized in

блоке 9 и считываетс  решающим блокомblock 9 and read the decisive block

чении дискретного символа. Решающий блок 10 также тактируетс  сигналами с выхо да блока 3 синхронизации.discrete character. Solver unit 10 is also clocked by signals from the output of sync unit 3.

Claims (1)

Формула изобретени Invention Formula Устройство дл  приема частотно-мани- пулированных сигналов, содержащее последовательно соединенные усилитель-ограничитель I, генератор 2 импульсов-заполнени , блок 3 синхронизации, второй счетчик 4, сумматор 5 по модулю два, посто нноеA device for receiving frequency-manipulated signals comprising a series-connected amplifier-limiter I, a generator 2 pulses-filling, a synchronization unit 3, a second counter 4, an adder 5 modulo two, a constant запоминающее устройство (ПЗУ) б, элемент .г 10 в следующий тактовый момент (фиг. 2з). И 7, первый счетчик 8, блок 9 пам ти, ре- Таким образом принимаетс  решение о зна- Н1ающий блок 10.memory device (ROM) b, element .g 10 at the next clock moment (Fig. 2h). And 7, the first counter 8, the memory block 9, is thus decided to know the block 10. Устройство работает следующим образом .The device works as follows. Входна  смесь шума и частотно-мани- нулированного сигнала с индексом мани- 20 нул ции 0,5, частоты «нажати  которого соответственно равны 2Ji/T и ff/T, поступает на вход усилител -ограничител  L где преобразуетс  в последовательность пр моугольных импульсов (фиг. 26), которые по- 25 читель, блок синхронизации, сумматор по ступают на вход сумматора 5 по модулю модулю два, элемент И, первый счетчик, два, па второй вход которого подаютс  опор- блок пам ти и решающий блок, а также ге- ные пр моугольные импульсы (фиг. 2в) с нератор импульсов заполнени  и второй блока 3 синхронизации. Выходные пр мо- счетчик, отличающеес  тем, что, с целью угольные импулнсы (фиг. 2г) сумматора 5 пoвышe rи  помехоустойчивости от «глад- поступают на вхЬд элемента И 7 и  вл ют- 30 ких помех, введено посто нное запоминаю- с  стробирующими по отношению к счетным щее -устройство, причем первый выход ге- импульсам (фиг. 2е), поступающим на дру- нератора импульсов заполнени  соединен гой вход элемента И 7с выхода ПЗУ б. с первым входом второго счетчика, второй В  чейках ПЗУ 6 поадресно записана ин- вход которого соединен с первым входом формаци , представл юща  собой логичес- блока синхронизации, второй выход которо- кое состо ние «О и «1. Эта информаци  35 го соединен с вторыми входами первого, расположена в  чейках ПЗУ б, так, что счетчика и решающего блока, выходы вто- частота по влени  состо ни  «1 в моменты , близкие к концу и началу тактового интервала, ниже, чем в моменты, близкиеThe input mixture of noise and the frequency-controlled signal with a control index of 0.5, whose frequencies are equal to 2Ji / T and ff / T, respectively, is fed to the input of the limiting amplifier L, where it is converted into a sequence of square pulses Fig. 26), which the reader, the synchronization unit, the adder make at the input of the adder 5 modulo two, the I element, the first counter, two, the second input of which is supplied by the memory block and the decision block, and Geted rectangular pulses (Fig. 2c) with a pulse filling pulse and second 3 block synchronization. Output directors of the counter, characterized in that, for the purpose of the carbon impulses (Fig. 2d) of the adder 5, the gains and the noise immunity from the "smooth" input to the input element of the And 7 element, and that is the interference, are permanently memorized in relation to the counting device, the first output to the pulses (Fig. 2e) arriving at the other filling pulse generator is connected to the first input of the element And 7c of the ROM output b. with the first input of the second counter, the second In the cells of the ROM 6, the input is connected to the first input of the formation, which is a logical synchronization unit, the second output of which is the state “O and” 1. This information 35 is connected to the second inputs of the first one, located in the cells of ROM b, so that the counter and the decisive block, the output frequency of the occurrence of state "1 at times close to the end and beginning of the clock interval, is lower than at times close рого счетчика соединены с адресными входами посто нного запоминающего устройства , вход считывани  которого соединенthe counter is connected to the address inputs of a persistent storage device whose read input is connected к середине тактового интервала. Это приво- 40 с вторым . выходом генератора импульсовto the middle of the clock interval. This brought 40 with the second. pulse generator output дит к тому, что участки сигнала, близкие к моментам перехода волны сигнала через нулевой уровень (фиг. 2а) обрабатываютс  с меньшим весом и, следовательно, их- вли ние на общую помехоустойчивость нризаполнени , выход посто нного запоминаю- 1цего устройства соединен с вторым входом элемента И, третий выход блока синхронизации соединен с вторым входом сумматора по модулю два.It leads to the fact that signal sections close to the moments of signal wave crossing through the zero level (Fig. 2a) are processed with a lower weight and, consequently, their effect on the overall noise immunity of filling, the permanent memory device is connected to the second input element And, the third output of the synchronization unit is connected to the second input of the modulo two. ема символа минимизируетс . Считывание содержимого адресов ПЗУ 6 производитс  последовательно сигналами (фиг. 2д) с выхода генератора 2 импульсов занолнени  с посто нной частотой. Управление адресамиThe symbol is minimized. The contents of the addresses of the ROM 6 are read out sequentially by signals (Fig. 2e) from the output of the generator 2 of pulses with a constant frequency. Address Management ПЗУ б осуществл етс  сигналами с выхо- дов п-разр дного счетчика 4. Прошедшие The ROM B is effected by signals from the outputs of the n-bit counter 4. Past через элемент И 7 импульсы (фиг. 2ж) по-  through the element And 7 pulses (Fig. 2g) ступают на вход счетчика 8, тактируемого сигналами с выхода блока 3 синхронизации.step on the input of the counter 8, clocked by signals from the output of the synchronization unit 3. Количество импульсов подсчитываетс  за The number of pulses is counted for блоке 9 и считываетс  решающим блокомblock 9 and read the decisive block 10 в следующий тактовый момент (фиг. 2з). Таким образом принимаетс  решение о зна- 10 at the next clock point (Fig. 2h). Thus, it is decided to sign чении дискретного символа. Решающий блок 10 также тактируетс  сигналами с выхо да блока 3 синхронизации.discrete character. Solver unit 10 is also clocked by signals from the output of sync unit 3. Формула изобретени Invention Formula Устройство дл  приема частотно-мани- пулированных сигналов, содержащее последовательно соединенные усилитель-ограни10 в следующий тактовый момент (фиг. 2з). Таким образом принимаетс  решение о зна- A device for receiving frequency-manipulated signals, containing a series-connected amplifier-limon10 at the next clock point (Fig. 2h). Thus, it is decided to sign читель, блок синхронизации, сумматор по модулю два, элемент И, первый счетчик, блок пам ти и решающий блок, а также ге- нератор импульсов заполнени  и второй счетчик, отличающеес  тем, что, с целью пoвышe rи  помехоустойчивости от «глад- ких помех, введено посто нное запоминаю- щее -устройство, причем первый выход ге- нератора импульсов заполнени  соединен с первым входом второго счетчика, второй вход которого соединен с первым входом блока синхронизации, второй выход которо- го соединен с вторыми входами первого счетчика и решающего блока, выходы вто- A reader, a synchronization unit, an adder modulo two, an element I, a first counter, a memory unit and a deciding unit, as well as a generator of filling pulses and a second counter, characterized in that, in order to improve noise immunity from "smooth interference" , a permanent memory device is inserted, the first output of the filling pulse generator is connected to the first input of the second counter, the second input of which is connected to the first input of the synchronization unit, the second output of which is connected to the second inputs of the first counter and decision unit, out odes of b- читель, блок синхронизации, сумматор по модулю два, элемент И, первый счетчик, блок пам ти и решающий блок, а также ге- нератор импульсов заполнени  и второй счетчик, отличающеес  тем, что, с целью пoвышe rи  помехоустойчивости от «глад- ких помех, введено посто нное запоминаю- щее -устройство, причем первый выход ге- нератора импульсов заполнени  соединен с первым входом второго счетчика, второй вход которого соединен с первым входом блока синхронизации, второй выход которо- го соединен с вторыми входами первого счетчика и решающего блока, выходы вто- A reader, a synchronization unit, an adder modulo two, an element I, a first counter, a memory unit and a deciding unit, as well as a generator of filling pulses and a second counter, characterized in that, in order to improve noise immunity from "smooth interference" , a permanent memory device is inserted, the first output of the filling pulse generator is connected to the first input of the second counter, the second input of which is connected to the first input of the synchronization unit, the second output of which is connected to the second inputs of the first counter and decision unit, out odes of b- рого счетчика соединены с адресными входами посто нного запоминающего устройства , вход считывани  которого соединенthe counter is connected to the address inputs of a persistent storage device whose read input is connected с вторым . выходом генератора импульсов with the second. pulse generator output заполнени , выход посто нного запоминаю- 1цего устройства соединен с вторым входом элемента И, третий выход блока синхронизации соединен с вторым входом сумматора по модулю два.filling, the output of the permanent storage device of the 1st device is connected to the second input of the element And, the third output of the synchronization unit is connected to the second input of the modulo two. аbut ЖF 33
SU864085450A 1986-05-06 1986-05-06 Frequency-manipulated signal receiver SU1385318A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864085450A SU1385318A1 (en) 1986-05-06 1986-05-06 Frequency-manipulated signal receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864085450A SU1385318A1 (en) 1986-05-06 1986-05-06 Frequency-manipulated signal receiver

Publications (1)

Publication Number Publication Date
SU1385318A1 true SU1385318A1 (en) 1988-03-30

Family

ID=21244390

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864085450A SU1385318A1 (en) 1986-05-06 1986-05-06 Frequency-manipulated signal receiver

Country Status (1)

Country Link
SU (1) SU1385318A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № II97I29, кл. Н 04 L 27/14, 1984. . *

Similar Documents

Publication Publication Date Title
CA2126598C (en) Waveform shaping method and equipment
CA1096047A (en) Apparatus and method for digitally generating a modified duobinary signal
US3872255A (en) Digital communications system with time-frequency multiplexing
US3247491A (en) Synchronizing pulse generator
US3636454A (en) Digital circuit discriminator for frequency-shift data signals
SU1385318A1 (en) Frequency-manipulated signal receiver
US3632876A (en) Binary to pulse waveform converter
JP3347848B2 (en) Multi-level signal decoding circuit
US3478267A (en) Reception of pulses transmitted at n times the nyquist rate
US4412302A (en) Digital phase demodulation and correlation
SU1390802A2 (en) Device for receiving bipolar multilevel signals
SU1284007A1 (en) Multifrequency signal receiver
SU743217A1 (en) Device for synchronizing binary signals in channels with constant dominances
SU698150A2 (en) Digital frequency demodulator
SU1197129A1 (en) Device for reception of frequency-shift keyed signals
SU1088144A1 (en) Bipulse signal receiver
SU1046961A1 (en) Device for receiving opposite-polar binary signals
SU1270787A2 (en) Device for performing digital magnetic recording
SU363198A1 (en) DEVICE FOR TRANSFORMING A FREQUENCY MODULATED SIGNAL
SU782172A1 (en) Device for shaping data transmission signals
SU743214A1 (en) Communication channel quality analyzer
SU1328940A1 (en) Stereo receiver of frequency-modulated signals
SU813810A1 (en) Discrete signal transmitting device
SU1501298A1 (en) Discrete information receiver
SU1197093A1 (en) Device for eliminating split pulses