RU2014135505A - DIRECT DISPLAY OF DATA ADDRESSES LOCATED IN THE EXTERNAL SERIAL ROM TO THE ADDRESS SPACE OF THE MICROPROCESSOR CORE, COMPUTER SYSTEM AND TRANSMISSION METHOD - Google Patents

DIRECT DISPLAY OF DATA ADDRESSES LOCATED IN THE EXTERNAL SERIAL ROM TO THE ADDRESS SPACE OF THE MICROPROCESSOR CORE, COMPUTER SYSTEM AND TRANSMISSION METHOD Download PDF

Info

Publication number
RU2014135505A
RU2014135505A RU2014135505/08A RU2014135505A RU2014135505A RU 2014135505 A RU2014135505 A RU 2014135505A RU 2014135505/08 A RU2014135505/08 A RU 2014135505/08A RU 2014135505 A RU2014135505 A RU 2014135505A RU 2014135505 A RU2014135505 A RU 2014135505A
Authority
RU
Russia
Prior art keywords
data
external serial
serial rom
microprocessor core
rom
Prior art date
Application number
RU2014135505/08A
Other languages
Russian (ru)
Other versions
RU2579942C2 (en
Inventor
Павел Николаевич Осипенко
Дмитрий Сергеевич Королев
Красик Константин
Константин Львович Гурин
Original Assignee
Открытое Акционерное Общество "Байкал Электроникс"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое Акционерное Общество "Байкал Электроникс" filed Critical Открытое Акционерное Общество "Байкал Электроникс"
Priority to RU2014135505/08A priority Critical patent/RU2579942C2/en
Publication of RU2014135505A publication Critical patent/RU2014135505A/en
Priority to PCT/RU2015/000553 priority patent/WO2016036281A1/en
Priority to EA201700119A priority patent/EA039007B1/en
Application granted granted Critical
Publication of RU2579942C2 publication Critical patent/RU2579942C2/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Digital Computer Display Output (AREA)
  • Microcomputers (AREA)

Abstract

1. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра, характеризующееся тем, чтовключает в себя регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов,с возможностью осуществления прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра,преобразования запросов на чтение со стороны микропроцессорного ядра в последовательность обращений к контроллеру внешнего последовательного ПЗУ,и передачи по шине данных последовательности слов данных, считанных из внешнего последовательного ПЗУ, в микропроцессорное ядро.2. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по п. 1, отличающееся тем, что при его работе в качестве внешнего последовательного ПЗУ используют микросхему Flash памяти с последовательным интерфейсом.3. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по п. 2, отличающееся тем, что при его работе в качестве последовательного интерфейса к внешнему последовательному ПЗУ используют SPI интерфейс, а в качестве контроллера внешнего последовательного ПЗУ используют SPI контроллер.4. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по пп. 1-3, отличающееся тем, что в качестве данных, располагающихся во вне1. A device for the direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core, characterized in that it includes a read data register, an address register and a state machine of a direct address mapping device, with the ability to directly map data addresses located in external serial ROM, into the address space of the microprocessor core, converting read requests from the microprocessor core to the serial the number of calls to the controller of the external serial ROM, and the transmission through the data bus of a sequence of data words read from the external serial ROM to the microprocessor core. 2. A device for directly mapping data addresses located in an external serial ROM into the address space of the microprocessor core according to claim 1, characterized in that when it is used as an external serial ROM, a flash memory chip with a serial interface is used. 3. A device for directly mapping data addresses located in an external serial ROM to the address space of the microprocessor core according to claim 2, characterized in that when it is used as a serial interface to an external serial ROM, an SPI interface is used, and an SPI interface is used as an external serial ROM controller controller 4. A device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core according to 1-3, characterized in that as the data located outside

Claims (1)

1. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра, характеризующееся тем, что1. A device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core, characterized in that включает в себя регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов, includes a read data register, an address register, and a state machine of a direct address mapping device, с возможностью осуществления прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра,with the ability to directly map data addresses located in an external serial ROM into the address space of the microprocessor core, преобразования запросов на чтение со стороны микропроцессорного ядра в последовательность обращений к контроллеру внешнего последовательного ПЗУ,converting read requests from the microprocessor core into a sequence of calls to the controller of an external serial ROM, и передачи по шине данных последовательности слов данных, считанных из внешнего последовательного ПЗУ, в микропроцессорное ядро.and transmitting through the data bus a sequence of data words read from an external serial ROM to a microprocessor core. 2. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по п. 1, отличающееся тем, что при его работе в качестве внешнего последовательного ПЗУ используют микросхему Flash памяти с последовательным интерфейсом.2. The device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core according to claim 1, characterized in that when it is used as an external serial ROM, a Flash memory chip with a serial interface is used. 3. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по п. 2, отличающееся тем, что при его работе в качестве последовательного интерфейса к внешнему последовательному ПЗУ используют SPI интерфейс, а в качестве контроллера внешнего последовательного ПЗУ используют SPI контроллер.3. The device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core according to claim 2, characterized in that when it is used as a serial interface to an external serial ROM, an SPI interface is used, and as an external serial ROM controller use an SPI controller. 4. Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра по пп. 1-3, отличающееся тем, что в качестве данных, располагающихся во внешнем последовательном ПЗУ, используют инструкции начального кода загрузки с возможностью дальнейшего использования внешнего последовательного ПЗУ в качестве источника данных и после окончания чтения инструкций начального кода загрузки.4. A device for the direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core according to claims. 1-3, characterized in that as the data located in the external serial ROM, use the instructions of the initial boot code with the possibility of further use of the external serial ROM as a data source and after reading the instructions of the initial boot code. 5. Компьютерная система, характеризующаяся тем, что включает в себя систему на кристалле и внешнее последовательное ПЗУ;5. A computer system, characterized in that it includes a system on a chip and an external serial ROM; при этом система на кристалле включает в себя микропроцессорное ядро, контроллер внешнего последовательного ПЗУ для параллельной передачи слов данных, считанных из внешнего последовательного ПЗУ, и устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра с обеспечением возможности осуществления обмена данными между ним и процессорным ядром путем использования внутрисистемного интерфейса системы на кристалле, содержащего набор шин, включающий в себя, по меньшей мере, шину данных, шину адреса и шину управления,the system on a chip includes a microprocessor core, an external serial ROM controller for parallel transfer of data words read from an external serial ROM, and a device for directly mapping data addresses located in an external serial ROM into the address space of the microprocessor core with the possibility of exchange data between it and the processor core by using the intra-system interface of a system on a chip containing a set of buses, including at least a data bus, an address bus and a control bus, при этом названное устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра содержит регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов, с возможностью осуществления прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра, преобразования запросов на чтение со стороны микропроцессорного ядра в последовательность обращений к контроллеру внешнего последовательного ПЗУ, и передачи по шине данных последовательности слов данных, считанных из внешнего последовательного ПЗУ, в микропроцессорное ядро.wherein said device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core contains a read data register, an address register and a state machine of a direct address mapping, with the possibility of direct mapping of data addresses located in an external serial ROM in address space of the microprocessor core, conversion of read requests from the microprocessor core to the sequence minutes to a controller external serial ROM, and transmission over the data bus the sequence of data words read from the external serial ROM in the microprocessor core. 6. Компьютерная система по п. 5, отличающееся тем, что при работе устройства прямого отображения адресов данных в качестве внешнего последовательного ПЗУ используют микросхему Flash памяти с последовательным интерфейсом.6. The computer system according to claim 5, characterized in that when the device is a direct display of data addresses as an external serial ROM, a flash memory chip with a serial interface is used. 7. Компьютерная система п. 6, отличающаяся тем, что при работе устройства прямого отображения адресов данных в качестве последовательного интерфейса к внешнему последовательному ПЗУ используют SPI интерфейс, а в качестве контроллера внешнего последовательного ПЗУ используют SPI контроллер.7. The computer system of claim 6, characterized in that when the device for direct mapping of data addresses is used as a serial interface to an external serial ROM, an SPI interface is used, and an SPI controller is used as an external serial ROM controller. 8. Компьютерная система п. 5, отличающаяся тем, что устройство прямого отображения адресов данных выполнено с возможностью отображения в адресное пространство микропроцессорного ядра адресов данных, являющихся инструкциями начального кода загрузки, и с возможностью дальнейшего использования внешнего последовательного ПЗУ в качестве источника данных и после окончания чтения инструкций начального кода загрузки.8. The computer system of claim 5, characterized in that the device for direct mapping of data addresses is configured to display data addresses that are instructions of the initial boot code in the address space of the microprocessor core, and with the possibility of further using an external serial ROM as a data source even after reading the instructions for the initial download code. 9. Способ передачи данных, характеризующийся тем, что используют компьютерную систему, включающую в себя систему на кристалле и внешнее последовательное ПЗУ,9. A method of data transfer, characterized in that they use a computer system that includes a system on a chip and an external serial ROM, при этом система на кристалле включает в себя микропроцессорное ядро, контроллер внешнего последовательного ПЗУ для параллельной передачи слов данных, считанных из внешнего последовательного ПЗУ, и устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра с обеспечением возможности осуществления обмена данными между ним и процессорным ядром путем использования внутрисистемного интерфейса системы на кристалле, содержащего набор шин, включающий в себя, по меньшей мере, шину данных, шину адреса и шину управления,the system on a chip includes a microprocessor core, an external serial ROM controller for parallel transfer of data words read from an external serial ROM, and a device for directly mapping data addresses located in an external serial ROM into the address space of the microprocessor core with the possibility of exchange data between it and the processor core by using the intra-system interface of a system on a chip containing a set of buses, including at least a data bus, an address bus and a control bus, а названное устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра содержит регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов, с возможностью осуществления прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра, преобразования запросов на чтение со стороны микропроцессорного ядра в последовательность обращений к контроллеру внешнего последовательного ПЗУ, и передачи по шине данных последовательности слов данных, считанных из внешнего последовательного ПЗУ, в микропроцессорное ядро,and the aforementioned device for direct mapping of data addresses located in an external serial ROM into the address space of the microprocessor core contains a read data register, an address register and a state machine of a direct address mapping, with the possibility of directly mapping data addresses located in an external serial ROM to an address space of the microprocessor core, conversion of read requests from the microprocessor core into a sequence of calls to to the controller of the external serial ROM, and transmitting through the data bus a sequence of data words read from the external serial ROM to the microprocessor core, при этом при подключении системы на кристалле в момент готовности к работе внешнего последовательного ПЗУ с системы на кристалле снимают сигнал сброса,at the same time, when the system on the chip is connected at the moment the external serial ROM is ready for operation, the reset signal is removed from the system on the chip, производят автоматическую инициализацию, по меньшей мере, одного регистра управления контроллера внешнего последовательного ПЗУ с использованием конечного автомата устройства прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядраautomatic initialization of at least one control register of the external serial ROM controller using the state machine of the device for direct mapping of data addresses located in the external serial ROM into the address space of the microprocessor core и ожидают от микропроцессорного ядра поступления запросов на чтение данных,and expect the microprocessor core to receive requests to read data, а при получении запроса на чтение очередного слова данных и его адреса от микропроцессорного ядра по шине управления и по шине адреса соответственно с использованием конечного автомата устройства прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра производят соответствующие записи в регистр данных контроллера внешнего последовательного ПЗУ,and upon receipt of a request to read the next data word and its address from the microprocessor core via the control bus and address bus, respectively, using the state machine of the device for directly mapping data addresses located in an external serial ROM, the corresponding entries in the data register are made in the address space of the microprocessor core external serial ROM controller, после чего с использованием конечного автомата устройства прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра выполняют чтение регистра состояния контроллера внешнего последовательного ПЗУ до тех пор, пока в регистре данных контроллера внешнего последовательного ПЗУ не появится очередной кадр данных, считанный из внешнего последовательного ПЗУ,then, using the finite state machine of the device for direct mapping of data addresses located in an external serial ROM, the status register of the external serial ROM controller is read into the address space of the microprocessor core until the next data frame read in the data register of the external serial ROM controller from an external serial ROM, после чего производят чтение регистра данных контроллера внешнего последовательного ПЗУ, повторяя операции чтения регистра статуса и чтения регистра данных до тех пор, пока полностью не считают запрашиваемое слово данных,then read the data register of the controller of the external serial ROM, repeating the operations of reading the status register and reading the data register until the requested data word is completely considered, которое затем передают в микропроцессорное ядро по шине данных устройства прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессорного ядра для использования в микропроцессорном ядре, до момента окончания получения запросов на чтение данных из внешнего последовательного ПЗУ от микропроцессорного ядра.which is then transmitted to the microprocessor core via the data bus of the device for direct mapping of data addresses located in an external serial ROM to the address space of the microprocessor core for use in the microprocessor core, until the receipt of requests to read data from the external serial ROM from the microprocessor core. 10. Способ передачи данных по п. 9, отличающийся тем, что при работе устройства прямого отображения адресов данных в качестве внешнего последовательного ПЗУ используют микросхему Flash памяти с последовательным интерфейсом.10. The method of data transfer according to claim 9, characterized in that when the device for direct display of data addresses is used as an external serial ROM, a flash memory chip with a serial interface is used. 11. Способ передачи данных по п. 10, отличающийся тем, что при работе устройства прямого отображения адресов данных в качестве последовательного интерфейса к внешнему последовательному ПЗУ используют SPI интерфейс, а в качестве контроллера внешнего последовательного ПЗУ используют SPI контроллер.11. The data transmission method according to claim 10, characterized in that when the device for direct mapping of data addresses is used as a serial interface to an external serial ROM, an SPI interface is used, and an SPI controller is used as an external serial ROM controller. 14. Способ передачи данных по п. 9, отличающийся тем, что в качестве данных из внешнего последовательного ПЗУ считывают инструкции начального кода загрузки.14. The method of transmitting data according to claim 9, characterized in that as the data from the external serial ROM read the instructions of the initial boot code. 15. Способ передачи данных по п. 14, отличающийся тем, что после окончания передачи инструкций начального кода загрузки компьютерной системы, продолжают использовать внешнее последовательное ПЗУ в качестве источника данных.15. The method of transmitting data according to claim 14, characterized in that after the end of the transfer of instructions for the initial computer system boot code, they continue to use an external serial ROM as a data source. 16. Способ передачи данных по п. 9, отличающийся тем, что сигнал сброса снимают с компьютерной системы в тот момент, когда внешнее последовательное ПЗУ уже готово к работе, при этом микропроцессор обращается к данным во внешнем последовательном ПЗУ по заранее известному для используемой архитектуры микропроцессора адресу.16. The data transmission method according to claim 9, characterized in that the reset signal is removed from the computer system at the moment when the external serial ROM is ready for operation, while the microprocessor accesses the data in the external serial ROM according to the microprocessor architecture known in advance for the architecture used address. 17. Способ передачи данных по п. 9, отличающийся тем, что при получении запроса на чтение и адреса от микропроцессорного ядра по шине управления и по шине адреса соответственно с использованием конечного автомата устройства прямого отображения адресов производят соответствующую запись также, по крайней мере, в один регистр управления контроллера внешнего последовательного ПЗУ.17. The method of transmitting data according to claim 9, characterized in that upon receipt of a read request and addresses from the microprocessor core via the control bus and address bus, respectively, using the state machine of the direct address mapping device, the corresponding record is also made, at least one control register of the external serial ROM controller. 18. Способ передачи данных по п. 9, отличающийся тем, что для определения наличия кадра данных, считанного из внешнего последовательного ПЗУ, в регистре данных контроллера внешнего последовательного ПЗУ используют контрольные сигналы прерываний контроллера внешнего последовательного ПЗУ. 18. The data transmission method according to claim 9, characterized in that to determine the presence of a data frame read from an external serial ROM, the interrupt control signals of the external serial ROM controller are used in the data register of the external serial ROM controller.
RU2014135505/08A 2014-09-01 2014-09-01 Device for direct mapping of data addresses, located in external serial rom, to address space of microprocessor core, computer system and method of transmitting data RU2579942C2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
RU2014135505/08A RU2579942C2 (en) 2014-09-01 2014-09-01 Device for direct mapping of data addresses, located in external serial rom, to address space of microprocessor core, computer system and method of transmitting data
PCT/RU2015/000553 WO2016036281A1 (en) 2014-09-01 2015-09-01 Device for the direct mapping of data addresses
EA201700119A EA039007B1 (en) 2014-09-01 2015-09-01 Device for direct mapping of data addresses located in the external serial rom into the address space of microprocessor core, computer system, and data transmission method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2014135505/08A RU2579942C2 (en) 2014-09-01 2014-09-01 Device for direct mapping of data addresses, located in external serial rom, to address space of microprocessor core, computer system and method of transmitting data

Publications (2)

Publication Number Publication Date
RU2014135505A true RU2014135505A (en) 2015-05-27
RU2579942C2 RU2579942C2 (en) 2016-04-10

Family

ID=53284987

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2014135505/08A RU2579942C2 (en) 2014-09-01 2014-09-01 Device for direct mapping of data addresses, located in external serial rom, to address space of microprocessor core, computer system and method of transmitting data

Country Status (3)

Country Link
EA (1) EA039007B1 (en)
RU (1) RU2579942C2 (en)
WO (1) WO2016036281A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111858457B (en) * 2020-07-15 2023-01-10 苏州浪潮智能科技有限公司 Data processing method, device and system and FPGA
CN112817902B (en) * 2021-02-05 2022-08-02 中国电子科技集团公司第五十八研究所 Interconnected bare chip interface management system and initialization method thereof

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5546546A (en) * 1994-05-20 1996-08-13 Intel Corporation Method and apparatus for maintaining transaction ordering and arbitrating in a bus bridge
US5535360A (en) * 1994-08-31 1996-07-09 Vlsi Technology, Inc. Digital computer system having an improved direct-mapped cache controller (with flag modification) for a CPU with address pipelining and method therefor
US6601167B1 (en) * 2000-01-14 2003-07-29 Advanced Micro Devices, Inc. Computer system initialization with boot program stored in sequential access memory, controlled by a boot loader to control and execute the boot program
JP2004334486A (en) * 2003-05-07 2004-11-25 Internatl Business Mach Corp <Ibm> Starting system using boot code and starting method
KR100693924B1 (en) * 2005-01-31 2007-03-12 삼성전자주식회사 Booting system using high speed serial interface and booting method of the same

Also Published As

Publication number Publication date
EA039007B1 (en) 2021-11-22
WO2016036281A1 (en) 2016-03-10
EA201700119A1 (en) 2017-10-31
RU2579942C2 (en) 2016-04-10

Similar Documents

Publication Publication Date Title
TWI298838B (en) Method, system, and computer readable recording medium for handling input/output commands
US10114675B2 (en) Apparatus and method of managing shared resources in achieving IO virtualization in a storage device
US10853277B2 (en) Systems and methods for isolating input/output computing resources
US9400617B2 (en) Hardware-assisted DMA transfer with dependency table configured to permit-in parallel-data drain from cache without processor intervention when filled or drained
US8949486B1 (en) Direct memory access to storage devices
US9128920B2 (en) Interrupt handling systems and methods for PCIE bridges with multiple buses
US20140164666A1 (en) Server and method for sharing peripheral component interconnect express interface
KR20110117134A (en) System and method of host request mapping
RU2016105513A (en) SCALABLE DIRECT DATA EXCHANGE BETWEEN THE NODES THROUGH THE BUS OF THE INTERCONNECTION OF PERIPHERAL COMPONENTS TYPE EXPRESS (PCIE)
JP2017073129A5 (en)
US10310759B2 (en) Use efficiency of platform memory resources through firmware managed I/O translation table paging
CN108287804B (en) I2C controller driving method and system
KR20200101982A (en) NVMe-based data reading method, device, and system
RU2015134102A (en) GENERAL METHOD FOR BUILDING A VIRTUAL PCI DEVICE AND A VIRTUAL MMIO DEVICE
WO2011060703A1 (en) Method and device for implementing electrically-erasable programmable read-only memory
US8996734B2 (en) I/O virtualization and switching system
CN110941578A (en) LIO design method and device with DMA function
JP2019133662A5 (en)
TW201835757A (en) Methods for garbage collection and apparatuses using the same
RU2014135505A (en) DIRECT DISPLAY OF DATA ADDRESSES LOCATED IN THE EXTERNAL SERIAL ROM TO THE ADDRESS SPACE OF THE MICROPROCESSOR CORE, COMPUTER SYSTEM AND TRANSMISSION METHOD
JP2006113689A (en) Bus bridge device and data transfer method
KR102116096B1 (en) Multisystem, and method of booting the same
JP2008015876A (en) Data access system, data access device, data access integrated circuit and data accessing method
US10489319B2 (en) Automatic transmission of dummy bits in bus master
US9128924B2 (en) Method and apparatus for wireless broadband systems direct data transfer

Legal Events

Date Code Title Description
QB4A Licence on use of patent

Free format text: LICENCE

Effective date: 20160915

PD4A Correction of name of patent owner
QB4A Licence on use of patent

Free format text: SUB-LICENCE

Effective date: 20171101

RH4A Copy of patent granted that was duplicated for the russian federation

Effective date: 20190808