Claims (9)
TV의 복합영상신호 생성을 위한 동기신호 생성장치에 있어서, 복합동기신호의 유무를 감지하여 출력하는 동기신호 검출부 ; 상기 동기신호 검출부의 검출신호가 있을 경우 시스템 클락을 유입하여 수평동기신호의 주기 동안 카운트하고 클리어후 다시 카운트를 반복하는 제1카운터부 ; 상기 제1카운터부에서 생성한 카운트 출력신호를 소정의 카운트 횟수마다 하이레벨이 되는 논리조합 신호들을 유입해서 래취하여 수평동기 신호관련 펄스들을 생성하는 수평신호 발생부 ; 상기 동기신호 검출부의 검출신호가 있을 경우 상기 시스템 클락을 카운트 입력신호로 하고 상기 수평신호 발생부에서 생성된 0.5H 수평동기펄스를 인에이블 입력으로 하여 수직동기의 주기동안 카운트하고 클리어한 후 다시 수직동기신호의 주기 동안 카운트를 반복하는 제2카운터부 ; 상기 제2카운터부에서 생성한 카운트 출력신호를 소정의 카운트 횟수마다 하이레벨이 되는 논리조합 신호들을 유입해서 래취하여 수직동기 신호관련 펄스를 생성하는 수직신호 발생부 ; 및 상기 수평신호 발생부와 상기 수직신호 발생부의 신호를 유입하여 복합동기신호, 언블랭크신호, 버스트 부반송파와 버스트플래그 펄스를 생성하는 동기신호 발생부를 포함함을 특징으로 하는 동기 신호 생성장치.A synchronization signal generation device for generating a composite video signal of a TV, comprising: a synchronization signal detector for detecting and outputting a presence of a composite synchronization signal; A first counter unit for introducing a system clock when the detection signal of the synchronization signal detection unit is detected, counting the period of the horizontal synchronization signal, repeating the count after clearing; A horizontal signal generator for generating horizontal synchronizing signal related pulses by introducing and combining the logic output signals having a high level every predetermined count number by the count output signal generated by the first counter unit; If there is a detection signal of the synchronization signal detection unit, the system clock is a count input signal and the 0.5H horizontal synchronization pulses generated by the horizontal signal generator are enabled inputs. A second counter unit for repeating counts for a period of the synchronization signal; A vertical signal generator for generating a vertical synchronizing signal-related pulse by introducing and combining a logic output signal having a high level every predetermined count number by the count output signal generated by the second counter unit; And a synchronization signal generator for generating a complex synchronization signal, an unblank signal, a burst subcarrier, and a burst flag pulse by introducing signals from the horizontal signal generator and the vertical signal generator.
제1항에 있어서, 상기 수평신호 발생부에서 생성하는 동기신호는 서레이션펄스(SRP), 이퀼라이제이션펄스(EQP), 수평동기신호(HSYC), 블랭크 플래그펄스신호(BFP), 수평블랭크(HBLANK) 신호임을 특징으로 하는 동기신호 생성장치.The synchronization signal of claim 1, wherein the synchronization signal generated by the horizontal signal generator includes a saturation pulse (SRP), an equalization pulse (EQP), a horizontal synchronization signal (HSYC), a blank flag pulse signal (BFP), and a horizontal blank ( HBLANK) synchronization signal generator characterized in that the signal.
제1항에 있어서, 상기 수평신호 발생부는 상기 제1카운터부에서 생성한 카운트 출력신호를 유입하여 소정의 카운트 횟수마다 하이레벨의 펄스를 출력하는 논리게이트와 상기 논리게이트의 출력을 유입하여 래취시키는 J-K플립플롭을 포함함을 특징으로 하는 동기신호 생성장치.The logic signal generator of claim 1, wherein the horizontal signal generator is configured to inject a count output signal generated by the first counter and to output a logic gate for outputting a high level pulse every predetermined number of counts and to output and output the logic gate. A synchronization signal generating device comprising a JK flip flop.
제1항에 있어서, 상기 수직신호 발생부는 상기 제2카운터부에서 생성한 카운트 출력신호를 유입하여 소정의 카운트 횟수마다 하이레벨의 펄스를 출력하는 논리게이트와 상기 논리게이트의 출력을 유입하여 래취시키는 J-K플립플롭을 포함함을 특징으로 하는 동기신호 생성장치.The logic circuit of claim 1, wherein the vertical signal generator is configured to input a count output signal generated by the second counter unit and to output and latch a logic gate for outputting a high level pulse every predetermined number of counts. A synchronization signal generating device comprising a JK flip flop.
제1항에 있어서, 상기 수직신호 발생부에서 생성하는 동기신호는 상기 EQP신호와 SRP 펄스를 포함하는 구간을 할당하는 VD3신호, 수직동기신호, 수직블랭크신호를 생성함을 특징으로 하는 동기신호 생성장치.The synchronization signal generator of claim 1, wherein the synchronization signal generated by the vertical signal generator generates a VD3 signal, a vertical synchronization signal, and a vertical blank signal for allocating a section including the EQP signal and the SRP pulse. Device.
제1항에 있어서, 상기 동기신호 발생부는 복합동기신호 생성부와 버스트 부반송파 생성부, 언블랭크신호 생성부를 포함함을 특징으로 하는 동기신호 생성장치.The apparatus of claim 1, wherein the synchronization signal generator comprises a complex synchronization signal generator, a burst subcarrier generator, and an unblank signal generator.
제6항에 있어서, 상기 복합동기신호 생성부는 상기 VD3신호를 인버터시키는 인버터수단, 인버터된 VD3신호와 상기 HSYNC신호를 앤드논리로 조합하는 수단, 상기 VD3와 상기 VSYNC신호, EQP신호를 앤드논리로 조합하는 수단, 상기 2개의 앤드논리로 조합하는 수단의 출력신호와 SRP신호를 오아논리로 조합하는 수단을 포함함을 특징으로 하는 동기신호 생성장치.7. The apparatus of claim 6, wherein the composite synchronous signal generator is an inverter means for inverting the VD3 signal, means for combining the inverterd VD3 signal and the HSYNC signal in an AND logic, and the VD3, the VSYNC signal, and the EQP signal in an AND logic. And means for combining the output signal and the SRP signal of the means for combining with the two AND logics in an ological logic.
제6항에 있어서, 상기 버스트 부반송파 생성부는 상기 VD3신호를 인버터시키는 인터수단, 인버터된 VD3신호와 180도 위상차를 가지는 색부반송파와 상기 BFP신호를 앤드논리로 조합하는 수단을 포함함을 특징으로 하는 동기신호 생성장치.7. The apparatus of claim 6, wherein the burst subcarrier generating unit comprises an inter unit for inverting the VD3 signal, and a means for combining the color subcarrier having a 180 degree phase difference with the inverter VD3 signal and the BFP signal in an AND logic. Synchronous signal generator.
제6항에 있어서, 상기 언블랭크신호 생성부는 상기 HBLANK신호와 상기 VBLANK신호를 앤드논리로 조합하는 수단을 포함하는 특징으로 하는 동기신호 생성장치.7. The apparatus as claimed in claim 6, wherein the unblank signal generator comprises means for combining the HBLANK signal and the VBLANK signal in an AND logic.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.