KR950009854B1 - 시간축오차보정장치 - Google Patents

시간축오차보정장치 Download PDF

Info

Publication number
KR950009854B1
KR950009854B1 KR1019860003911A KR860003911A KR950009854B1 KR 950009854 B1 KR950009854 B1 KR 950009854B1 KR 1019860003911 A KR1019860003911 A KR 1019860003911A KR 860003911 A KR860003911 A KR 860003911A KR 950009854 B1 KR950009854 B1 KR 950009854B1
Authority
KR
South Korea
Prior art keywords
signal
line
video signal
field
circuit
Prior art date
Application number
KR1019860003911A
Other languages
English (en)
Other versions
KR860009391A (ko
Inventor
미쓰시게 다다미
야스오 사꾸라
요시노리 스즈끼
Original Assignee
쏘니 가부시기가이샤
오오가 노리오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쏘니 가부시기가이샤, 오오가 노리오 filed Critical 쏘니 가부시기가이샤
Publication of KR860009391A publication Critical patent/KR860009391A/ko
Application granted granted Critical
Publication of KR950009854B1 publication Critical patent/KR950009854B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/896Time-base error compensation using a digital memory with independent write-in and read-out clock generators

Abstract

내용 없음.

Description

시간축오차보정장치
제1도는 본 발명을 NTSC방식의 비디오신호를 처리하는 시간축오차보정장치에 적용한 경우의 일실시예를 나타낸 블록도.
제2도는 본 발명을 PAL방식의 비디오신호를 처리하는 시간축오차보정장치에 적용한 경우의 다른 실시예를 나타낸 블록도.
제3도 및 제4도는 NTSC방식의 기준비디오신호의 위상 및 라인 ID를 나타낸 신호 파형도 및 약선도.
제5도 및 제6도는 PAL방식의 기준비디오신호의 위상 및 라인 ID를 나타낸 신호 파형도 및 약선도.
제7도는 제2도는 리턴서브캐리어발생회로(21)의 각 부의 신호를 나타낸 신호파형도.
제8도 및 제9도는 처리해야 할 비디오신호를 버퍼메모리에 기입 내지 독출할 때의 신호의 지연을 설명하기 위한 약선도.
* 도면의 주요부분에 대한 부호의 설명
12 : 버퍼메모리 13 : 기입클록신호발생회로
15 : 독출클록신호발생회로 21 : 리턴서브캐리어발생회로
23 : 필드펄스발생회로 24 : 필드OE검출회로
29 : 필드펄스발생회로 42 : 라인OE검출회로
61 : V축반전콘트롤회로 62 : 라인OE검출회로
본 발명은 시간축오차보정장치에 관한 것이며, 예를 들면 비디오테이프레코더(VTR)를 서브캐리어리턴모드로 동작시킨 경우에 적용하여 매우 적합한 것이다.
본 발명은 입력비디오신호를 버퍼메모리에 기입할 때에, 독출했을 때 기준비디오신호와 일치하는 서브캐리어의 위상을 예측하고, 이 예측에 따라서 버퍼메모리에 기입되는 입력비디오신호의 서브캐리어의 위상을 제어함으로써, 버퍼메모리로부터 비디오신호를 독출했을 때 그 서브캐리어의 위상을 기준비디오신호의 서브캐리어의 위상과 일치시킬 수 있다.
컬러서브캐리어 (이것을 서브캐리어라고 함)를 휘도신호의 저역(低域)측에 주파수 변환하여 자기테이브에 기록하는 이른바 저역변환기록방식의 VTR의 경우, 재생모드시 서브캐리어를 휘도신호의 고역(高域)측에 주파수 역변환하기 위해 사용하는 주파수변환회로를 자동위상제어회로(APC회로)의 루프내에 설치해 두고, 크로마신호를 주파수 역변환할 때에, APC회로에 의해 크로마신호의 위상을 기준발진기의 발진출력의 위상에 로크시키도록 되어 있다.
이와 같이 하여 주파수 역변환된 크로마신호는 자기테이프로부터 재생된 휘도신호에 가산되어 VTR의 콤포지트비디오재생신호로서 송출된다.
이러한 구성의 VTR로부터 송출되는 콤포지트비디오재생신호에 포함되는 지터(jitter)를 제거하기 위해, 종래 지터를 포함하여 이루어지는 기입펄스신호에 의해 VTR의 콤포지트비디오재생신호를 버퍼메모리에 기입하고, 그 기억데이터를 기준비디오신호에 따라서 형성된 독출펄스신호에 의해 독출함으로써, 지터를 포함하고 있지 않은 기준비디오신호에 동기(同期)한 콤포지트비디오신호룰 얻도록 한 시간축오차보정장치(TBC)가 사용되고 있다.
여기서, 버퍼메모리에 대한 기입펄스신호는 VTR로부터 송출되는 콤포지트비디오재생신호에 포함되어 있는 수평동기신호를 받은 페이즈로크드루프회로(PLL회로)의 발진출력을 사용하도록 이루어지고, 이 PLL회로가 수평동기신호에 로크동작하는 것을 이용하여 지터를 포함한 기입펄스신호를 형성하도록 되어 있다.
그러나, 이상의 구성에 의하면, 자기테이프로부터 재생된 신호중, 크로마신호는 APC회로에 의해 위상로크되도록 되어 있으므로, APC회로에서 얻어지는 크로마신호에는 지터가 포함되지 않게 되고, 이러한 크로마신호에 대해 TBC에 있어서 지터에 따른 시간축오차보정처리를 하면, 크로마신호에 지터가 남는 결과로 된다.
이 문제를 해결하는 방법으로서 종래 예를 들면, 일본국 특개소 53-46224호 공보에 개시(開示)되어 있는 바와 같이, PLL회로로부터 TBC에 공급되는 기입펄스신호를 VTR의 APC회로에 피드백하는 방법이, 이른바 리턴서브캐리어방식으로서 채용되고 있다. 여기서, PLL회로로부터 VTR에 공급되는 리턴서브캐리어신호는 VTR의 APC회로를 구성하는 가변주파수발진기의 발진출력과 가산되어 주파수변환회로에 공급되도록 이루어지고, 이리하여 주파수변환회로의 출력주파수를 지터를 포함하는 리턴서브캐리어신호의 주파수변동에 상응하여 제어시킴으로써, 주파수 역변환된 크로마신호에 지터를 포함시키도록 한다.
그런데, 전술한 구성의 TBC는 시간축오차보정 후의 비디오신호에 포함되어 있는 동기신호의 타이밍 및 버스트신호의 위상을 기준비디오신호로 치환하는 것을 원리하는 것이며, 따라서 출력비디오신호에 포함되는 컬러버스트신호(버스트신호라고 함)의 위상은 기준비디오신호의 버스트신호의 위상에 일치하고 있지 않으면 안된다.
그러므로, 버퍼메모리로부터 독출되는 비디오신호의 버스트신호의 위상을 기준비디오신호의 버스트신호의 위상과 비교함으로써 신호의 치환이 바르게 되어 있는가의 여부를 판단하는 것을 생각할 수 있다. 그러나, 이와 같이 구성한 경우에는, 당해 불일치가 검출된 시점에 있어서 이미 계속되는 라인의 크로마신호가 버퍼메모리에 기입되어 있으므로, 당해 기입되어 있는 라인분의 크로마신호에 대해서는, 버스트신호의 위상이 기준비디오신호의 버스트신호의 위상과 일치하지 않는 구간이 생기는 결과로 된다. 따라서, 이 불일치의 구간에 대해서는 정확한 색을 넣을 수 없게 된다.
즉, TBC에 있어서는, VTR로부터 송출되는 비디오신호를 일단 버퍼메모리에 기입한 후 독출하도록 하기 위하여, VTR의 재생비디오신호(VMIN(제8a도)를 기준비디오신호(VREF)(제8b도)보다 앞선 위상으로 되도록 VTR을 서보콘트롤하는 방법이 채용되고 있다. 이 방법에 있어서는 수직동기신호(VSYNC) 직후의 라인을 선두라인으로 하여 n번째의 라인(Ln)에 착안했을 때, 선두의 라인으로부터 라인어드레스 1, 2…의 순으로 재생비디오신호(VMIN)를 버퍼메모리(BM)(제9도)에 읽어 넣어 가는 동시에, 기준비디오신호(VREF)의 n번째의 라인(Ln)의 타이밍에서 버퍼메모리(BM)의 라인어드레스(n)의 데이터를 독출하도록하면, TBC로부터 송출되는 시간축오차보정비디오신호(VTBC)(제8c도)는 기준비디오신호(VREF)의 n번째의 라인(Ln)의 타이밍에서, 대응하는 n번째의 라인의 데이터를 버퍼메모리(BM)로부터 독출할 수 있다. 이러한 제어는, 이른바 수직위상콘트롤(V로크)이라고 불리우고 있다.
이와 같이 하여, V로크를 하는 VTR에 있어서, 시간축오차보정비디오신호(VTBC)의 n번째의 라인(Ln)의 크로마신호에 포함되는 버스트신호의 위상이 기준비디오신호(VREF)의 n번째의 라인(Ln)에 포함되는 버스트신호의 위상과 동기하고 있는가의 여부를 기준비디오신호(VREF)의 n번째의 라인(Ln)의 데이터를 독출하는 타이밍에서 검출하여 불일치일때 이 후 버퍼메모리에 기입하는 입력비디오신호의 버스트신호의 위상을 기준비디오신호의 버스트신호의 위상에 일치시키도록 수정하면, 재생비디오신호(VMIN)의 n번째의 라인(Ln)이 버페메모리(BM)에 기입되고나서 시간축오차보정비디오신호(VTBC)로서 도출되기까지의 시간의 동안에 버퍼메모리(BM)에 기입된 데이터는 크로마신호의 버스트신호에 대한 상대적 위상이 기준비디오신호(VREF)의 버스트신호에 대한 상대적 위상과는 적합하지 않는 결과로 된다.
본 발명은 이상의 점을 고려하여 이루어진 것이며, 버퍼메모리(BM)로부터 독출된 시간축오차보정비디오신호(VTBC)중, 기준비디오신호(VREF)와 비교하는 라인의 데이터가 재생비디오신호(VMIN)로부터 버퍼메모리에 기입되기 전에, 기준비디오신호의(VREF)에 포함되는 버스트신호의 위상을 예측함으로써, 버퍼메모리(BM)에 기입되기 전에 일치, 불일치의 판단을 선취하여 수정하도록 함으로써, 전술한 문제점을 유효하게 해결하려고 하는 것이다.
이러한 문제점을 해결하기 위해 본 발명에 있어서는, 콤포지트비디오신호의 컬러서브캐리어를 저주파수로 주파수변환한 저역(低域)변환콤포지트비디오신호를 기록한 기록매체로부터 상기 저역변환콤포지트비디오신호를 재생하고, 상기 주파수변환된 컬러서브캐리어를 기준주파수신호에 따라서 원래의 주파수로 주파수변환하여 상기 콤포지트비디오신호를 재생하고, 이 재생한 콤포지트비디오신호를 출력신호로서 출력하도록 한 비디오테이프레코더의 상기 출력신호를 처리해야 할 입력비디오신호로서 받아서, 상기 입력비디오신호에 포함되어 있는 동기(同期)신호에 따라서 형성된 기입클록신호에 의해 상기 입력비디오신호를 아날로그-디지탈변환하는 동시에, 이 디지탈신호로 변환된 상기 입력비디오신호를 버퍼메모리에 기입하고, 기준비디오신호에 포함되는 동기신호에 따라서 형성된 독출클록에 의해 상기 버퍼메모리에 기입된 상기 입력비디오신호를 독출함으로써, 상기 입력비디오신호의 시간축오차가 보정된 출력비디오신호를 얻도록 이루어진 시간축보정장치에 있어서, 상기 기입클록신호에 따라서 서브캐리어주파수를 갖는 서브캐리어주파수신호를 형성하는 서브캐리어주파수신호형성수단과, 상기 기준비디오신호에 따라서 상기 기준비디오신호에 포함되는 각 라인의 버스트신호의 수평동기신호에 대한 상대위상을 검출하고, 검출된 상대위상을 나타내는 라인확인신호를 출력하는 라인확인 신호형성과, 상기 기준비디오신호에 따라 성기 기준비디오신호의 필드의 홀짝수를 검출하고, 검출한 홀짝수정보를 나타내는 필드홀짝수신호를 출력하는 필드홀짝수신호형성수단과, 상기 라인 확인신호 및 상기 필드홀짝수신호에 따라서 상기 기준비디오신호의 현 필드보다 최소한 1필드 앞의 필드의 선두라인에 대한 상기 라인확인신호를 예측하고, 이 예측결과를 나타내는 라인홀짝수신호를 출력하는 라인홀짝수신호형성수단과, 상기 라인홀짝수신호에 따라서 상기 서브캐리어주파수신호의 위상을 제어하고, 이 위상제어가 행해진 상기 서브캐리어주파수신호를 상기 비디오테이프레코더의 상기 기준주파수신호로서 출력하는 기준주파수신호형성수단과를 구비하고, 상기 버퍼메모리로부터 독출되는 비디오신호에 포함되는 각 라인의 버스트신호의 수평동기신호에 대한 상대위상이 상기 라인확인신호가 나타내는 상대위상에 일치하도록 한다.
버퍼메모리(12)에 입력비디오신호(VMIN)를 기입할 때에, 그 서브캐리어의 위상이 기준비디오신호(VREF)의 서브캐리어의 위상과 일치하는가의 여부를 예측하고, 일치하도록 수정하도록 버퍼메모리(12)에 기입한다.
이와 같이 하면, 버퍼메모리(12)에 기입되어 있는 비디오신호를 기준비디오신호(VREF)에 의해 독출하여 출력비디오신호(VTBC)로서 송출할 때에, 그 서브캐리어의 위상을 기준비디오신호의 서브캐리어의 위상과 확실하게 일치시킬 수 있고, 이리하여 출력비디오신호(VTBC)에 크로마신호의 버스트신호에 대한 상대적인 위상이 불일치의 신호부분을 생기지 않도록 할 수 있다.
다음에, 도면에 따라서 본 발명의 일실시예를 상세히 설명한다. 콤포지트비디오신호에 있어서는, 수평동기신호에 대한 버스트신호(따라서 크로마신호)의 상대위상은 표준텔레비젼방식에 의해 결정되는 관계로 변화한다.
[(1) NTSC방식의 실시예]
[동작원리]
먼저, NTSC텔레비전방식의 경우, 버스트신호의 위상과, 수평동기신호의 상대위상은 라인마다 반전한다. 즉, 홀수라인에 있어서는, 제3a도에 나타낸 바와 같이 수평동기신호(HSYNC)의 종료 후, 예를 들면, 정상(正相)의 위상관계를 가지고 버스트신호(BURO)가 발생한다고 하면, 짝수라인에 있어서는 제3b도에 나타낸 바와 같이 위상이 반전된 버스트신호(BURE)가 얻어진다.
한편, TBC는 라인의 선두시점(tT)을 미리 결정해 두고, 이 시점(tT)의 어드레스를 선두어드레스로서 버퍼메모리의 기입 및 독출어드레스를 콘트롤하고 있다. 그래서, 당해 선두지점(tT)을 버스트신호(BURO) 및 (BURE)의 0크로스점에 동기화(同期化)함으로써, 각 라인의 버스트신호의 수평동기신호에 대한 상대위상을 나타내는 라인확인신호(이것을 라인ID라고 함)를 정의할 수 있다. 즉, 제3a도의 경우와 같이, 선두지점(tT)에 있어서 버스트신호가 마이너스측에서 플러스측으로 0점을 가로건넜을 때에는, 라인ID가 홀수(이것을 부호「O」으로 나타냄)라고 정의하고, 또 제3b도의 경우와 같이, 선두지점(tT)에 있어서 버스트신호가 플러스측에서 마이너스측으로 0점을 가로건넜을 때에는, 그 라인ID가 짝수(이것을 부호 「E」로 나타냄)라고 정의한다.
여기서 주의하여야 할 것은 라임의 선두지점(tT)을 버스트신호(BURO) 및 (BURE)의 1/2 주기만큼 어긋나게 한 시점(tTX)으로 잡으면 ID신호의 정의(즉 O/E가 역되는 것으로, 이것은 라인ID는 절대적인 정의가 아니고, 생대적으로 결정되어 있는 것을 의미하고, 따라서 라인ID를 TBC의 기준비디오신호(VREF)의 라인ID에 따라서 마음대로 결정해도 되는 것을 의미하고 있다.
다음에, 기준비디오신호(VREF)에 대하여, 라인ID 및 필드ID(즉 필드신호의 홀짝수)의 관계를 검토해 보면, 제4도에 나타낸 바와 같은 연속성이 있다. 먼저 라인ID는 제4a도에 나타낸 바와 같이 1라인마다 교호로 「O」 및 「E」가 전환되는 관계에 있고, 또 필드ID도 제4b도에 나타낸 바와 같이 1필드 걸러 「O」 및 「E」가 교호로 전환되어 간다. 그런데, 각 필드의 선두라인의 라인ID (이것을 선두라인ID 라고 함)를 보면, 제4c도에 나타낸 바와 같이, 순차 계속되는 필드에 대하여 인터레이스의 관계가 있으므로, 각 필드의 선두라인ID는 2필드 걸러 「O」 및 「E」가 교호로 전환되는 관계에 있다.
제4a도~c도의 관계로부터, 각 필드에 있어서는 선두라인ID에 대하여 앞의 필드의 필드ID의 관계를 보면, 앞의 필드의 필드ID가 「E」일 때에는 다음의 필드의 선두라인ID가 1필드 앞의 선두라인ID로부터 반전하고, 이에 대하여 앞의 필드가 필드ID가 「O」일때에는 1필드 앞의 선두라인ID의 내용이 변화하지 않고 다음의 필드의 선두라인ID로 되어 있는 것을 알 수 있다.
예를 들면 제4도의 시점(t10)에 있어서, 앞의 필드의 필드ID는 「E」이므로(제4b도, 시점(t10)에 있어서의 선두라인ID는 1필드 앞의 선두라인ID의 내용 「E」에서 「O」으로 반전한다.
다음의 필드의 선두지점(t11)에 대해서는, 앞의 필드의 필드ID가 「O」이므로, 다음의 필드의 선두라인ID는 1필드 앞의 선두라인ID의 내용 「O」에서 변화하지 않고 「O」의 그대로 된다.
다음의 필드의 선두지점(t12)에 있어서의, 앞의 필드의 필드ID가 「E」이므로, 다음의 필드의 선두라인ID는 1필드 앞의 선두라인ID의 내용 「O」에서 「E」로 반전한다.
또, 다음의 필드의 선두지점(t13)에 있어서는, 앞의 필드의 필드ID가 「O」이므로, 다음의 필드의 선두라인ID는 1필드 앞의 선두라인ID의 내용 「E」에서 변화하지 않고「E」의 그대로 된다.
기준비디오신호(VREF)가 제4도와 같은 관계를 가지고 있는 것에 착안하여, 기준비디오신호(VREF)중, 앞의 필드의 필드ID의 내용과, 1 또는 복수 필드 앞의 선두라인ID의 내용에 따라서, 다음의 필드의 선두라인ID를 예측할 수 있고, 따라서 재생비디오신호 (이것을 입력비디오신호라고 함)를 버퍼메모리에 기입할 때 버스트신호가 당해 예측한 O/E와 일치하는 선두라인ID를 갖도록, 버스트신호(서브캐리어)의 위상을 제어하면, 버퍼메모리로부터 독출된 시간축오차보정비디오신호(이것을 출력비디오신호라고 함)(VTBC)의 서브캐리어의 위상을 기준비디오신호(VREF)의 서브캐리어의 위상과 일치하는 시간축오차보정동작을 실현할 수 있게 된다.
이와 같이 하여, 1 또는 복수 필드 앞의 정보에 따라서 1 또는 복수 필드 후의 출력비디오신호(VTBC)의 위상을 결정할 수 있으므로, 제8도 및 제9도에 따라서 전술한 바와 같이, 버퍼메모리에 입력비디오신호(VMIN)의 선두라인의 데이터를 기입해 감에 있어서, 버퍼메모리로부터 출력비디오신호(VTBC)를 독출해 갈때에는, 기준비디오신호(VREF)의 서브캐리어와 위상이 일치된 서브캐리어를 갖는 출력비디오신호(VTBC)를 송출할 수 있게 된다.
시간축오차보정장치는 이러한 동작원리를 실현하도록 한 제1도에 나타낸 구성을 갖는다.
[시간축오차보정장치의 구성]
제1도에 있어서 입력비디오신호(VMIN)는 아날로그-디지탈변환회로(11)에 있어서 디지탈변환된 후, 버퍼메모리(12)에 기입된다. 이 기입동작에 사용되는 기입클록신호(WCK)는 입력비디오신호(VMIN)에 포함되어 있는 수평동기신호(HSYNC)에 따라서 기입클록신호발생회로(13)에 있어서 발생되고, 그 주파수는 컬러서브캐리어주파수(fsc)의 4배 (즉, 4fsc)로 선정되어 있다.
기입클록신호발생회로(13)는 또한 라인선두펄스(LTP)를 발생하고, 이 라인선두펄스(LTP)에 의해 버퍼메모리(12)에 대하여 각 라인의 메모리에리어의 선두어드레스를 지정하도록 되어 있다.
이리하여 버퍼메모리(12)에 라인마다 기입된 비디오테이터는 독출클록신호발생회로(15)에 있어서 발생되는 독출클록펄스(RCK)에 의해 순차 독출되고, 디지탈-아날로그변환회로(18)에 있어서 아날로그신호로 변환된 후, 가산회로(19)에 있어서 기준동기신호(RSYNC) 및 기준버스트신호(RBURST)를 합성하여 출력비디오신호(VTBC)로서 송출된다.
여기서, 독출크록신호발생회로(15)는 기준비디오신호(VREF)에 포함되는 수평동기신호(HSYNC) 및 버스트신호(BURST)를 받아서, 주파수 4fsc를 갖는 독출클록신호(RCK)를 발생하는 동시에, 수평동기신호(HSYNC)와 동일 증기를 갖는 기준 H펄스(REFH)를 발생하고, 이 기준 H펄스(REFH)를 사용하여 1/2분 주회로(16)를 구동함으로써, 2H의 주기를 가지고, 또한 듀티가 1/2인 라인OE신호(LOE1)를 발생하여 라인선두펄스발생회로(17)에 공급한다.
라인선두펄스발생회로(17)는 독출크록신호발생회로(15)에 있어서 버스트신호(BURST)에 따라서 발생되는 독출서브캐리어신호(RSS)를 받아서, 라인OE신호(LOE1)의 각 1H구간의 소정의 0크로스점에 동기하여 라인선두펄스(RTR)를 버퍼메모리(12)에 공급하고, 이리하여 버퍼메모리(12)에 대하여 각 라인의 선두독출어드레스를 지정함으로써, 이 후 독출클록신호(RCK)에 의해 각 라인의 데이터를 순차 독출해 가도록 되어 있다.
이상이 구성에 더하여 시간축오차보정장치는 리턴서브캐리어발생회로(21)를 갖는다. 리턴서브캐리어발생회로(21)는 기준신호(VREF)의 1필드 앞의 선두라인ID (제4c도 ) 및 필드ID (제4b도)를 래치하는 래치회로(22)를 가지고, 1/2분주회로(16)의 라인OE신호(LOE1)를 제1의 입력신호로서 받아서, 필드펄스발생회로(23)로부터 공급되는 필드펄스(FLDP1)가 얻어진 타이밍으로, 라인OE신호(LOE1)의 내용 (「E」일때 논리 「1」로 되고, 「O」일 때 논리 「0」으로 됨)을 래치한다. 필드펄스발생회로(23)는 기준비디오신호(VREF)의 동기신호(SYNC)에 따라서, 기준비디오신호(VREF)가 각 필드구간에 들어갈 때마다 필드펄스(FLDP1)를 발생한다.
한편, 래치회로(22)에는 제2의 입력신호로서 필드OE검출회로(24)로부터 공급되는 필드OE신호(FOE1)가 공급되고, 이것을 필드펄스(FLDP1)의 타이밍으로 래치한다. 필드OE검출회로(24)는 기준비디오신호(VREF)의 동기신호(SYNC)에 따라서, 순차 계속되는 필드구간에 있어서 교호로 논리 「1」 또는 「0」으로 변화하는 필드OE신호(FOE1)를 발생하고, 필드OE신호(FOE1)가 「E」(즉 논리 「1」)일 때 기준비디오신호(VREF)가 짝수필드에 있다는 것을 나타내고, 또한 「0」(즉 「0」)일 때 홀수필드에 있다는 것을 나타낸다.
이리하여 래치회로(22)에는 순차 계속되는 각 필드구간이 개시하는 타이밍으로, 필드ID (제4b도)를 나타내는 필드OE신호(FOE1) 및 선두라인ID (제4c도)를 나타내는 라인OE신호(LOE1)를 래치하게 된다.
이들 2개의 래치출력(LEOF1) 및 (LLOE1)은 배타적 논리합회로(26)에 공급되고, 필드OE래치신호(LFOE1)가 논리 「1」일 때, 라인OE래치신호(LLOE1)의 논리레벨을 반전하고, 또한 필드OE래치신호(LFOE1)가 논리 「0」일 때, 라인OE래치신호(LLOE1)의 논리레벨을 그대로 출력하여 이루어지는 선두라인ID신호(TLID)를 1/2분주회로(27)에 입력한다. 이리하여 배타적 논리합회로(26)는 제4b도 및 c도에 대하여 전술한 바와 같이, 필드ID가 「E」일 때 선두라인ID를 반전시키고, 또한 필드ID가 「O」일 때 선두라인ID를 반전시키지 않는 선두라인ID신호(TLID)를 송출하게 된다.
1/2분주회로(27)에는 클록신호로서 기입클록신호발생회로(13)에 있어서 발생되는 라인선두펄스(LTP)가 공급되고, 이리하여 1/2분주회로(27)는 입력비디오신호(VMIN)의 각 라인의 선두위치에 있어서 발생되는 라인선두펄스(LTP)의 타이밍으로 (즉 1H의 주기로), 논리레벨을 반저하는 라인OE신호(LOE2)를 배타적 논리합회로(28)에 제1의 입력으로서 공급한다.
이에 더하여 1/2분주회로(27)에는 로드신호로서 필드펄스발생회로(29)로부터 송출되는 필드펄스(FLDP2)가 공급된다. 이 필드펄스발생회로(29)는 입력비디오신호(VMIN)에 포함되어 있는 동기신호(SYNC)에 따라서, 재생비디오신호(VMIN)의 각 필드구간의 개시시점에 있어서 1/2분주회로(27)에 로드신호를 공급하고, 이리하여 당해 필드에 있어서의 라인OE신호(LOE2)의 논리레벨을 선두라인ID신호(TLID)의 논리레벨에 강제적으로 설정할 수 있게 되고, 그 결과 1/2분주회로(27)로부터 송출되는 라인OE신호(LOE2)가 선두라인ID신호(TLID)의 논리레벨을 초기조건으로하여, 이 후 논리레벨을 반전동작시켜 가도록 되어 있다.
배타적 논리합회로(28)에는 제2의 입력으로서 1/4분주회로(30)에서 얻어지는 재생서브캐리어신호(PBSC)가 주어진다. 1/4분주회로(30)는 기입클록신호발생회로(13)의 기입클록신호(WCK)를 클록신호로서 받는 동시에, 라인선두펄스(LTP)를 리세트펄스신호로서 받고, 이리하여 라인선두펄스(LTP)가 발생할 때 마다 이것과 동기하여 발생하고, 또한 서브캐리어주파수(fsc)를 갖는 재생서브캐리어신호(PBSC)를 송출한다.
배타적 논리합회로(28)는 이 재생서브캐리어신호(PBSC)의 논리레벨을 라인OE신호(LOE2)의 논리레벨에 상응하여 선택적으로 반전시켜서 리턴서브캐리어신호(RSC)로서 송출한다. 즉 라인OE신호(LOE2)가 논리 「0」의 상태에 있을 때 (라인ID (제4a도가 「O」인 것을 나타냄), 재생서브캐리어신호(PBSC)를 반전시키지 않고 그대로 리턴서브캐리어신호(RSC)로서 송출시키고, 이에 대하여 라인OE신호(LOE2)가 논리 「1」의 상태에 있을 때 (이것은 라인ID가 「E」의 상태에 있는 것을 나타냄), 재생서브캐리어신호(PBSC)의 논리레벨을 반전시켜서 리턴서브캐리어신호(RSC)로서 송출한다. 이와 같이 리턴서브캐리어신호(RSC)의 논리레벨이 반전하는 것은 리턴서브캐리어신호(RSC)의 위상이 라인OE신호(LOE2)에 따라서 반전제어되는 것을 의미한다.
[동작]
제1도의 구성에 있어서, 기준비디오신호(VREF)의 라인ID가 제4a도에 나타낸 바와 같이, 라인마다 순차 「O」 및 「E」의 사이를 반전동작하면, 이에 상응하는 1/2분주회로(16)의 라인OE신호(LOE1)가 그 논리레벨을 반전동작시키는 동시에, 필드ID (제4b도)에 대응하여 필드OE검출회로(24)의 필드OE신호(FOE1)가 반전동작한다.
이 상태에 있어서, 제4도의 예를 들면 시점(t10)의 앞의 필드에 있어서 필드펄스발생회로(23)로부터 필드펄스(FLDP1)가 발생하면, 래치회로(22)는 선두라인의 라인ID의 내용「E」를 갖는 라인OE신호(LOE1)를 선두라인ID (제4c도)로서 래치하는 동시에, 필드ID를 나타내는 필드OE신호(FOE1)의 내용 「E」를 래치한다.
이리하여 래치회로(22)의 필드OE래치신호(LFOE1) 및 라인OE래치신호(LLOE1)가 모두 논리 「1」(즉 「E」)이므로, 배타적 논리합회로(26)는 논리「0」의 선두라인ID신호(TLID)를 1/2분주회로(27)에 송출하는 상태로 되어 있다.
이 상태에 있어서, 곧 시점(t10)의 근방에 있어서 필드펄스발생회로(29)로부터 필드펄스(FLDP2)가 발생하면, 1/2분주회로(27)가 로드동작을 하여 논리 「0」레벨의 선두라인ID신호(TLID)를 로드하고, 그 후 라인선두펄스(LTP)가 도래할 때마다 1/2분주동작을 실행하낟. 따라서, 라인OE신호(LOE2)는 당해 필드의 선두라인에 대하여 선두라인ID가 「O」으로 되도록 배타적 논리합회로(28)를 제어하고, 이리하여 재생서브캐리어신호(PBSC)가 위상반전하지 않고 그대로 리턴서브캐리어신호(RSC)로서 송출된다.
이 리턴서브캐리어신호(RSC)는 별도 VTR의 크로마신호에 대한 APC회로에 되돌아가고, 이리하여 VTR로부터 송출되는 재생비디오신호(VMIN)중 크로마신호의 위상을 리턴서브캐리어신호(RSC)의 위상으로 제어한다.
이 시점(t10)의 필드에 있어서는 라인OE신호(LOE1)「O」으로 되는 동시에 필드OE신호(FOE1)가 「O」으로 변화하고, 이것이 시점(t10에 이어서 필드펄스(FLDP1)가 도래했을때 래치회로(22)에 래치된다. 그 결과 필드OE래치신호(LFOE1) 및 라인OE래치신호(LLOE1)가 모두 논리 「0」(「E」인 것을 나타냄)으로 되고, 이 때 배타적 논리합회로(26)는 앞의 필드와 동일 논리레벨의 선두라인ID신호(TLID)(「O」을 나타냄)를 계속하여 송출한다.
곧, 시점(t11)의 근방에 있어서, 필드펄스(FLDP2)가 1/2분주회로(27)에 공급됨으로써, 「O」을 내용으로 하는 선두라인ID신호(TLID)가 로드되고, 따라서 라인OE신호(LOE2)가 선두라인ID신호를 기준으로 하여 논리레벨이 변화하는 상태로 되고, 따라서 배타적 논리합회로(28)는 이에 상응하여 재생서브캐리어신호(PBSC)를 그대로 리턴서브캐리어신호(RSC)로서 송출한다.
따라서, VTR의 크로마APC회로는 계속하여 기준비디오신호(VREF)의 선두라인ID에 따라서 위상제어되게 된다.
이 라인OE신호(LOE1) 및 필드OE신호(FOE1)가 시점(t11)에 있어서 발생하는 필드펄스(FLDP1)에 의해 래치회로(22)에 래치되고, 이로써 배타적 논리합회로(26)의 출력단에, 논리 「1」의 선두라인ID신호(TLID)가 송출되고 있는 상태로 된다.
그 후, 곧 시점(t12)의 근방에 있어서 필드펄스(FLDP2)가 1/2분주회로(27)에 공급되게 됨으로써, 라인OE신호(LOE2)는 1필드 앞의 선두라인ID를 반전하여 이루어지는 내용 「E」로 바뀌고, 이리하여 배타적 논리합회로(28)는 재생서브캐리어신호(PBSC)의 논리레벨을 반전시켜서 리턴서브캐리어신호(RSC)로서 송출한다.
이 때, VTR은 리턴서브캐리어신호(RSC)가 반전동작함으로써, 1필드 앞의 크로마신호의 위상을 반전시킨 것과 동일한 상태로 VTR의 크로마APC회로를 제어한다.
시점(t12) 있어서도, 필드펄스(FLDP1)에 이해 「E」의 라인OE신호(LOE1) 및 「O」의 필드OE신호(FOE1)는 래치회로(22)에 래치되고, 이리하여 배타적 논리합회로(26)로부터 라인OE래치신호(LLOE1)가 반전되지 않고 선두라인ID신호(TLID)로서 송출되고 있는 상태가 얻어진다.
곧, 시점(t13) 근방에 있어서 필드펄스(FLDP2)가 1/2분회로(27)에 공급되고, 「E」의 선두라인ID를 갖는 라인OE신호(LOE2)가 송출되고, 이리하여 재생서브캐리어신호(PBSC)가 배타적 논리합회로(28)에 있어서 반전되어 리턴서브캐리어신호(RSC)로서 VTR에 송출된다. 이리하여 VTR은 1필드 앞의 크로마신호의 위상을 반전하지 않도록 VTR의 크로마APC회로를 제어한다.
이리하여 제1도의 시간축오차보정장치는 제4도에 대하여 전술한 기준비디오신호(VREF)의 필드ID 및 선두라인ID를 갖는 크로마신호를 VTR로부터 발생시킬 수 있는 리턴서브캐리어신호(RSC)를 발생시킬 수 있다. 이와 같이 제어된 입력비디오신호(VMIN)가 아날로그-지탈변환회로(11)를 통하여 버퍼메모리(12)에 기입되고, 이것이 기준비디오신호(VREF)와 동기하여 독출되어 디지탈-아날로그변환회로(18)를 통하여 출력비디오신호(VTBC)로서 송출된다.
따라서, 시간축오차가 보정되며 또한 기준비디오신호(VREF)의 버스트신호와 동일 위상을 갖는 크로마신호를 얻을 수 있다.
[(2)PAL방식의 실시예]
[동작원리]
다음에, PAL텔레비전방식의 경우, 수평동기신호(HSYNC)에 대한 서브캐리어의 상대적 위상은 각 라인의 사이에 90°씩 위상이 어긋나는 이른바 90° 오프세트의 관계이다. 이에 더하여 버스트신호는 V축의 캐리어의 위상이 순차 1라인마다 반전하여 교호로 +V축 및 -V축으로 전환되는 동시에, -U축의 캐리어와 벡터합성되어 만들어진다.
이리하여 버스트신호는 제5도에 나타낸 바와 같이, 기준라인에 대하여 먼저 -U축 및 +V축의 캐리어를 벡터합성하여 만들어지는 기준위상의 제1의 버스트신호(BURON)가 얻어지며 (제5a도), 다음 라인에 있어서 90′ 위상시프트한 -U축 및 -V축의 캐리어를 벡터합성하여 만들어지는 제2의 버스트신호(BUREN)가 얻어지고(제5b도), 계속되는 라인에 있어서 180° 위상시스트한 -U축 +V축의 캐리어를 벡터합성하여 만들어지는 제3의 버스트신호(BUROI)가 얻어지고 (제5c도), 계속되는 라인에 있어서 270° 위상시프트한 -U축 및 -V축의 캐리어를 벡터합성하여 만들어지는 제4도의 버스트신호(BUREI)가 얻어진다(제5d도).
이러한 제1~제4의 버서트신호(BURON)~(BUREI)가 일순(一巡)하면, 계속되는 5번째 이후의 라인에 대하여 이들 4개의 버스트(BURON), (BUREN), (BUROI), (BUREI) 가 라인마다순차 나타난다.
이와 같이 4개의 모드를 순차 전환되는 크로마신호로 이루어지는 PAL텔레비젼신호에 대하여, TBC는 제3도에 따라서 전술한 바와 같이 하여 라인의 선두지점(tT)을 미리결정해 두고(제5도), 이 시점(tT)의 어드레스를 선두라인의 선두어드레스로 하여, 버퍼메모리의 기입 및 독출어드레스를 콘트롤한다. 이리하여 당해 선두지점(tT)을 버스트신호(BURON), (BUREN), (BUROI), (BUREI)의 0크로스 점에 동기화함으로써, 각 라인의 버스트신호의 위상을 나타내는 라인확인신호 (즉 라인ID)를 정의할 수 있다.
즉, 제5a도 및 c도의 경우와 같이, +V축의 캐리어를 갖는 라인ID를 홀수모드(즉 「O」)라고 정의하고, 또 제5b도 및 d도의 경우와 같이, -V축의 캐리어를 갖는 라인ID를 짝수모드 (즉 「E」라고 정의한다. 이에 더하여, 수평동기신호(HSYNC)에 대한 캐리어의 위상시프트가 제5a도 및 b도에 나타낸 바와 같이 0° 및 90°의 경우의 라인ID를 비반전모드 (즉 「N」)라고 정의하고, 또 제5c도 및 d도에 나타낸 바와 같이, 수평동기신호(HSYNC)에 대한 위상시프트량이 180° 및 270°의 경우의 라인ID를 반전모드(즉 「I」)라고 정의한다.
이와 같이 정의하면, 4개의 버스트신호(BURON), (BUREN), (BUROI), (BUREI)의 라인ID를 순차「O」「N」, 「E」「N」, 「O」「I」, 「E」「I」에 의해 나타낼 수 있으며, 이러한 정의에 의거하여 기준비디오신호(VREF)의 라인ID를 나타내면, 제6a도에 나타낸 바와 같이, 순차 계속되는 라인의 크로마신호의 위상을 라인ID「O」「N」, 「E」「N」, 「O」「I」, 「E」「I」에 의해 나타낼 수 있다.
이에 대하여 필드ID는 제6b도에 나타낸 바와 같이, NTSC방식의 경우와 마찬가지로 「O」 및 「E」에 의해 나타낼 수 있다.
그래서 필드ID의 내용이 반전하는 라인 즉 선두라인에 대한 라인ID는 제6c도에 나타낸 바와 같이, 8필드로 일순하는 변화를 나타낸다. 여기서 8필드내의 변화의 양태를 검토하면, 선두라인ID의 내용 O/E 및 N/I가 모두 반전하는 조건은 앞의 필드의 라인ID가 「E」이고, 또한 1필드 앞의 선두라인ID의 내용 O/E가 「E」의 경우에 생기는 것을 알 수 있다.
앞의 필드가 필드ID가 「O」의 경우에는, 1필드 앞의 선두라인ID 및 다음의 라인ID간에는 변화가 생기지 않는다. 또 앞의 필드의 필드ID가 「E」일지라도, 1필드 앞의 라인ID의 내용 O/E가 「O」의 경우에는, 1필드 앞의 선두라인ID의 내용 O/E가 「O」에서 「E」로 반전하지만, 선두라인ID의 내용 N/I에 대해서는 반전이 생기지 않는다.
이와 같이 기준비디오신호(VREF)의 라인ID는 연속성을 가지고 있으며, 이 연속성을 이용하면, 필드ID의 내용 O/E와 선두라인ID의 내용 O/E 및 N/I에 의거하여 앞의 필드의선두라인ID를 바르게 예측할 수 있다.
그런데, PAL방식의 경우에는, 제5도에 나타낸 바와 같이, 선두시점(tT)을 인접한 0크로스점(tTX)으로 옮기면, 버스트신호의 위상이 180°만큼 위상시프트 한 시점에 기입어드레스를 동기시키게 되고, 이것을 바로 선두라인ID의 내용 N/I가 반전된 라인으로 옮기는 것을 의미하고 있다. 이 PAL방식에 있어서의 라인ID의 내용 N/I의 관계는 NTSC방식에 있어서의 라인ID의 내용 O/E의 관계에 대응하고 있으며, PAL방식의 N/I의 정의가 절대적인 것은 아니라는 것을 의미하고 있다. 그 결과 버퍼메모리로부터 독출된 비디오신호의 있어서의 라인ID의 내용 N/I를 기준비디오신호(VREF)의 라인ID로 마음대로 치환하여도 되게 된다.
기준비디오신호(VREF)가 제6도에 대하여 기술한 바와 같은 관계를 갖고 있는 것에 착안하여, 기준비디오신호(VREF)중 앞의 필드의 필드ID의 내용 O/E와, 1필드 앞의 선두라인ID의 내용 O/E 및 N/I에 따라서, 다음의 필드의 선두라인ID를 예측할 수 있고, 따라서 재생비디오신호를 버퍼메모리에 기입할 때의 크로마신호가 당해 예측한 선두라인ID와 일치하는 선두라인ID를 갖도록, 크로마신호를 강제적으로 보정해 가면, 버퍼메모리로부터 발생된 출력비디오신호(VTBC)에 포함되는 크로마신호의 위상을 당해 다음의 필드의 선두라인의 선두시점에 있어서, 기준비디오신호(VREF)의 버스트신호의 위상과 일치하는 시간축오차보정동작을 실현할 수 있게 된다.
PAL방식의 시간축오차보정장치(TBC)는 이러한 동작원리를 실현하는 제2도에 나타낸 구성을 갖는다.
[시간축오차보정장치의 구성 및 동작]
제1도와의 대응부분에 동일 부호를 붙여서 나타낸 제2도에 있어서, 리턴서브캐리어발생회로(21)의 래치회로(41)에는, 제6도에 따라서 전술한 라인ID의 내용 O/E 및 N/I(제6a도)와 필드D의 내용 O/E(제6b도)가 필드펄스발생회로(23)의 필드펄스신호(ELDP1)에 의해 래치된다.
즉, 기준비디오신호(VREF)의 각 라인의 라인ID의 내용 O/E는 라인 OE검출회로(42)에 있어서 기준비디오신호(VREF)의 버스트신호(BURST)에 따라서 검출되고, 그 출력단에 얻어지는 라인OE신호(LOE11)가 래치회로(41)에 제1의 입력신호로서 주어진다. 또 이 라인OE신호(LOE11)는 1/2분주회로(43)에 있어서 분주되고, 이리하여 2라인마다 논리레벨이 반전하는 라인ID의 내용 N/I를 나타내는 라인NI신호(LNI11)가 1/2분주회로(43)로부터 래치회로(41)에 제2의 입력신호로서 주어진다.
이에 더하여 필드OE검출회로(24)로부터 얻어지는 필드OE신호(FOE1)가 래치회로(41)에 제3의 입력신호로서 주어진다.
이리하여 래치회로(41)에는1필드 앞의 선두라인에 대한 라인ID (제6a도) 및 필드 ID(제6b도)가 래치된다. 래치회로(41)의 출력단에 얻어지는 필드OE래치신호(LFOE11) 및 라인OE래치신호(LLOE11)는 배타적 논리합회로(44)에 공급되고, 필드OE래치신호(LFOE11)가 논리 「1」(「E」인 것을 나타냄)일 때, 라인OE래치신호(LLOE11)의 논리레벨을 반전하여 출력단에 송출하고, 이에 대하여 필드OE래치신호(LFOE11)가 논리 「0」(「O」인 것을 나타냄)일 때에는, 라인OE래치신호(LLOE11)를 직접 출력단에 송출한다. 이리하여 배타적 논리합회로(44)에 얻어지는 출력은 선두라인OE신호(TLOE)로서 카운터(45)에 공급된다.
이 배타적 논리합회로(44)의 동작은 선두라인ID (제6c도)의 내용 O/E를 실현하는 것으로, 앞의 필드의 필드ID가 「E」일 때, 다음의 필드의 선두라인ID는 1필드 앞의 선두라인ID를 반전시킴으로써 얻어지고, 이에 대해 앞의 필드의 필드ID가 「O」일 때에는, 1필드 앞의 선두라인ID의 내용을 그대로 다음의 필드의 선두라인ID로 하면 되는 관계를 배타적 논리합회로(44)에 의해 실현하고 있다.
라인OE래치신호(LLOE11) 및 필드OE래치신호(LFOE11)는 앤드회로(46)에 주어지고, 그 앤드출력(AN)은 배타적 논리합회로(47)에 제1의 입력으로서 주어진다. 배타적 논리합회로(47)에는 제2의 입력으로서 라인NI래치신호(LLNI11)가 주어지고, 제1의 입력(AN)의 논리 「1」레벨일 때, 라인NI래치신호(LLNI11)의 논리레벨의 반전되어 출력단에 송출되고, 이에 대하여 제1의 입력(AN)이 논리 「0」레벨일 때, 라인NI래치신호(LLNI11)가 그대로 출력단에 송출된다. 이 배타적 논리회로(47)의 출력은 선두라인NI신호(TLNI)로서 카운터(45)에 공급된다.
여기서 앤드회로(46)의 출력(AN)이 논리 「1」로 되는 조건은 앞의 필드의 필드ID가 「1」(「E」인 것을 나타냄)이고, 또한, 라인OE래치신호(LLOE11)가 논리 「1」(「E」인 것을 나나탬)일 때이다. 이것은 앞의 필드ID가 「E」이며 또한 1필드 앞의 선두라인ID의 내용 O/E가 「E」일 때, 라인IN래치신호(LLNI11)(따라서 선두라인ID의 내용 N/I)가 배타적 논리합회로(47)에 있어서 반전되어 선두라인IN신호(TLNI)로서 송출되게 된다. 이것은 앞의 필드ID가 「E」이며 또한 1필드 앞의 선두라인ID가 「E」일 때, 다음의 필드의 선두라인 ID의 내용 N/I가 1필드 앞의 선두라인 ID의 내용 N/I로부터 반전하여 얻어지는 것을 나타내고 있다.
이 조건 이외의 조건에서는, 이러한 선두라인ID의 내용 N/I의 반전동작은 생기지 않는다.
즉 첫째로 앞의 필드의 필드ID가 「E」이고, 또한 1필드 앞의 선두라인ID의 내용 E/O가 「O」일 때, 또 둘째로 앞의 필드가 필드ID가 「O」이며 또한 1필드 앞의 선두라인ID의 내용 O/E가 「E」일 때, 또한 셋째로 앞의 필드가 필드ID가 「O」이며 또한 1필드 앞의 선두라인ID의 내용 O/E가 「O」일 때에는, 배타적 논리합회로(47)는 반전동작을 행하지 않음으로써, 다음의 필드으 선두라인ID의 내용 N/I는 1필드 앞의 선두라인ID의 내용 N/I를 그대로 인계받게 된다.
카운터(45)는 NTSC의 경우와 마찬가지로, 필드펄스발생회로(29)로부터 송출되는 필드펄스(FLDP2)가 얻어졌을 때, 앞의 필드에 대한 선두라인OE신호(TLOE) 및 선두라인NI신호(TLNI)를 로드하고, 이 논리레벨을 초기조건으로 하여 이 후 라인선두펄스(LTP)를 클록으로 하여 카운트동작을 함으로써, 논리레벨을 순차 교호로 반전시켜 가고, 이리하여 제6도에 따라서 전술한 기준비디오신호(VREF)의 라인ID의 1필드 앞의 선두지점(tT)에 있어서의 라인ID의 내용 O/E 및 N/I를 갖는 라인OE신호(LOE12) 및 라인NI신호(LNI12)를 송출할 수 있게 된다.
라인OE신호(LOE12) 및 라인NI신호(LNI12)는 리턴서브캐리어신호발생회로(51)에 공급된다. 리턴서브캐리어신호발생회로(51)는 기입클록신호발생회로(13)로부터 송출되는 기입클록신호(WCK)를 1/4분주회로(52)를 받아서 제7b도에 나타낸 바와 같이 서브캐리어주파수(fsc)의 주파수를 갖는 주파수출력(S1)를 형성하고, 이것은 인버터(53)에 있어서 위상반전하여 제7c도에 나타낸 주파수신호(S2)를 얻는다. 1/4분주회로(52)는 기입클록신호발생회로(13)로부터 송출되는 라인선두펄스(LTP)(제7a도)를 리세트신호로서 받고, 이로써 주파수신호(S1)가 라인선두펄스신호(LPT)의 하강에 의해 리세트되고, 이리하여 이후 주파수신호(S1)의 위상을 라인선두펄스(LTP)에 동기시키도록 되어 있다.
주파수신호(S2)는 D플립플롭회로(54)에 공급된다. D플립플롭(54)는 클록신호로서 기입클록신호(WCK)를 받아서 D입력을 기입하는 동작을 하지만, 이 기입클록신호(WCK)는 1/4분주회로(52)를 지나고 있지 않으므로, D플립플롭회로(54)의 Q출력단에는제7d도에 나타낸 바와 같이 주파수신호(S2)에 대하여 π/2만큼 위상이 어긋난 주파수신호(S3)가 얻어진다.
주파수신호(S2) 및 (S3)는 라인OE신호(LOE12)에 의해 전환동작하는 OE스위치히로(55)의 E입력단자 및 O입력단자에 각각 주어지고, 라인OE신호(LOE12)의 내용이 「E」일 때, E입력단의 주파수신호(S2)가 배타적 논리합회로(56)에 송출되고, 이에 대하여 라인OE신호(LOE12)의 내용이 「O」일 때, O입력단의 주파수신호(S3)가 배타적 논리합회로(56)에 송출된다.
배타적 논리합회로(56)에는 라인NI신호(LNI12)가 공급되고, 라인NI신호(LNI12)의 내용이 논리 「O」(「N」인 것을 나타냄)일 때, 스위치회로(55)의 출력을 그대로 리턴 서브캐리어신호(RSC)로서 송출하고, 이에 대하여 라인NI신호(LNI12)가 논리 「1」(「I」인 것을 나타냄)일 때 배타적 논리합회로(56)가 스위치회로(55)의 출력을 반전시켜서 리턴서브캐리어신호(RSC)로서 송출된다.
이리하여 라인OE신호(LOE12) 및 라인NI신호(LNI12)가 나타내는 선두라인ID의 내용 O/E 및 N/I가 첫째로 「O」 및「N」일 때에는, 주파수신호(S2)가 스위치회로55)를 지난 후 배타적 논리합회로(56)에 있어서 반전되지 않고 그대로 리턴서브캐리어신호(RSC)로서 송출되고, 둘째로 「E」및 「N」일 때 주파수신호(S3)가 스위치회로(55)를 지난후 배타적 논리합회로(56)에 있어서 반전되지 않고 그대로 리턴서브캐리어(RSC)로서 송출된다.
이에 대하여 라인OE신호(LOE12) 및 라인NI신호(LNI12)의 내용이 「O」및「I」일 때에는, 주파수신호(S2)가 스위치회로(55)를 지난 후 배타적 논리합회로(56)에 있어서 반전되고, 그 결과 얻어지는 반전신호
Figure kpo00001
(제7e도가 리턴서브캐리어신호(RSC)로서 송출되고, 또 넷째로 「E」및「I」일 때 주파수신호
Figure kpo00002
가 스위치회로(55)를 지난 후 배타적 논리합회로(56)에 있어서 반전되고, 그 결과 얻어지는 반전신호(S3)(제7f도)가 리턴서브캐리어신호(RSC)로서 송출된다.
이와 같이 하여 리턴서브캐리어신호(RSC)는 주파수신호(S2)를 0상신호로서, 이하 90°씩 위상이 오프세트된 신호(S3),
Figure kpo00003
,
Figure kpo00004
를 선택적으로 리턴서브캐리어신호(RSC)로서 송출하고, 이리하여 제5a도, b도, c도, d도에 따라서 전술한 4개의 모드의 버스트신호(BURON), (BUREN), (BUROI), (BUREI)에 상당하는 리턴서브캐리어신호(RSC)를 송출할 수 있다.
따라서, 이 리턴서브캐리어신호(RSC)를 크로마APC회로에 받았을 때, VTR은 이 리턴서브캐리어신호(RSC)의 위상과 일치하도록 크로마신호의 위상을 제어하고, 이리하여 기준비디오신호(VREF)에 포함되는 버스트신호의 위상과 일치한 버스트신호를 갖는 크로마신호를 VTR로부터 송출할 수 있다.
그런데 제5도에 따라서 전술한 바와 같이, PAL방식의 경우에는 버스트신호를 구성하는 V축의 서브캐리어를 라인ID의 변화에 동기하도록 라인 순차로 반전제어할 필요가 있고, 그러므로 V축반전콘트롤회로(61)가 설치되어 있다. V축반전콘트롤회로(61)는 재생비디오신호(VMIN)의 라인ID의 내용 O/E를 검출하는 라인OE회로(62)의 라인OE검출신호(LOE13)를 이너셔회로(63)에 받는다. 이너셔회로(63)는 노이즈의 영향을 받지 않도록 플라이휠효과를 부가하는 회로이고, 반전제어신호(S11)에 의해 입력신호의 논리레벨을 반전할 수 있도록 이루어지고, 이리하여 반전제어신호(S11)가 발생하고 있지 않을 때, 라인OE검출신호(LOE13)에 대응하는 OE신호(S12)를 배타적 논리합회로(64)를 제공한다.
배타적 논리합회로(64)는 리턴서브캐리어발생회로(21)의 카운터(45)로부터 얻어지는 라인OE신호(LOE12)가 주어지고, OE신호(S12)의 내용이 라인OE신호(LOE12)의 내용과 일치했을 때, 논리「0」레벨의 일치검출신호(S13)를 JK플립플롭회로(65)의 J 및 K입력단에 부여한다.
JK플립플롭회로(65)에는 기입클록신호발생회로(13)로부터 송출되는 라인선두펄스(LTP)가 클록신호로서 주어지고, 이리하여 각 라인의 선두시점(tT)에 있어서 일치검출신호(S13)의 내용을 J 및 K입력단자에 읽어 넣는다. 여기서 일치검출신호(S13)가 일치를 나타내는 논리「0」레벨에 있을 때에는, JK플립플롭회로(65)는 반전동작을 하지 않음으로써, 앞의 라인과 동일 논리레벨의 V축반전콘트롤신호(VCON)를 Q출력단으로부터 송출한다. 이에 대하여 일치검출신호(S13)가 불일치를 검출한 논리「1」레벨에 있을때에는, JK플립플롭회로(65)는 라인선두펄스(LTP)에 의해 반전동작하고, 이로써 V축반전콘트롤신호(VCON)의 논리레벨을 반전시킨다.
이 V축반전콘트롤신호(VCON)는 VTR는 V축콘트롤회로에 주어지고, 그 논리레벨이 논리「1」일 때 VTR로부터 송출되는 버스트신호의 V축서브캐리어의 위상을 반전시킨다. 그 결과 재생비디오신호(VMIN)에 포함되어 있는 버스트신호의 위상이 기준비디오신호(VREF)의 버스트신호의 위상과 일치하는 상태로 제어된다.
V축반전콘트롤회로(61)는 이상의 구성에 더하여, JK플립플롭회로(65)의 Q출력을 D플립플롭회로(66)에 부여하고, 그 Q출력 및 JK플립플롭회로(65)의 Q출력을 배타적 논리합회로(67)에 부여하고, 그 배타적 논리합출력을 반전제어신호(S11)로서 이너셔회로(63)에 피드백하는 구성을 갖는다.
이와 같이 구성함으로써, 라인OE신호(LOE12)와 OE신호(S12)가 불일치로 되었으므로, JK플립플롭회로(65)가 반전동작을했을 때, 당해 1라인분의 구간의 사이, 배타적 논리합회로(67)에 상이한 논리레벨을 입력이 공급됨으로써, 반전제어신호(S11)의 논리레벨이 「1」레벨로 상승한다. 이 때 이너셔회로(63)는 출력단의 OE신호(S12)의 논리레벨을 반전시키고, 이로써 배타적 논리합회로(64)의 일치검출신호(S13)를 「0」레벨로 하강시킴으로써, 그 후 도래하는 라인선두펄스(LTP)에 의해 JK플립플롭회로(65)가 반전동작을 하지 않도록 되어 있다. 그 결과, V축반전콘트롤신호(VCON)는 그 후 계속되는 라인의 사이도 이 논리레벨을 유지하게 된다.
이 상태에 있어서, 곧 VTR이 축을 반전제어함으로써 재생비디오신호(VMIN)의 버스트신호의 라인ID의 내용 O/E가 기준비디오신호(VREF)의 버스트신호의 라인의 ID O/E와 일치하는 상태로 되면, 라인OE검출신호(LOE13)의 논리레벨이 반전함으로써, 이너셔회로(63)의 OE신호(S12)의 논리레벨이 반전한다. 이때 배타적 논리합회로(64)는 불일치를 검출하고, 일치검출신호(S13)의 논리레벨을 「1」로 상승시킴으로써 JK플립플롭회로(65)를 반전동작시킨다. 따라서, V축반전콘트롤신호(VCON)의 논리레벨이 VTR을 반전제어하지 않는 논리레벨 (즉「0」)로 되돌아가고, 이 후 VTR로부터 송출되는 크로마신호의 위상을 반전시키지 않는 상태로 제어한다.
이 때 JK플립플롭회로(65)가 반전동작함으로써, 배타적 논리합회로(67)의 출력이 논리 「0」에서 「1」로 상승하고, 이 상승을 반전제어신호(S11)로서 이너셔회로(63)에 공급된다. 그 결과 이너셔회로(63)의 OE신호(S12)의 논리레벨을 라인OE신호(LOE12)의 논리레벨과 일치하는 상태로 되돌아가고, 이리하여 전체로서 VTR로부터 송출되는 재생비디오신호(VMIN)에 포함되는 V축서브캐리어의 위상을 기준 비디오신호(VFEF)에 포함되는 V축캐리어신호와 일치시킬 수 있다.
제2도의 구성의 의하면, PAL방식의 크로마신호에 대하여, VTR로부터 얻어지는 재생비디오신호(VMIN)의 서브캐리어의 위상회전 및 V축의 반전동작과 일치한 위상회전 및 반전동작을 시킬 수 있는 시간축오차보정장치를 용이하게 얻을 수 있다.
[(3) 기타의 실시예]
그리고, 상기에 있어서는, 본 발명을 VTR을 서브캐리어리턴모드로 동작시켰을 때에, VTR에 대하여 공급하는 리턴서브캐리어신호를 발생하도록 한 TBC에 적용한 실시예에로서 설명했지만, 본 발명은 이것에 한정되지 않으며, 요는 처리해야 할 비디오신호에 포함되는 버스트신호의 위상을 기준 비디오신호(VREF)에 포함되는 버스트신호의 위상과 일치시킬 필요가 있을 경우에 널리 적용할 수 있다.
떠 전술한 실시예에 있어서는, 1필드 앞의 선두라인ID를 예측하여 버퍼메모리에 기입해야 할 크로마신호의 위상을 결정하도록 했지만, 복수 필드 앞의 선두라인ID에 따라서 예측하도록 해도 된다.
이상과 같이 본 발명에 의하면, 기준비디오신호의 버스트신호가 연속성을 가지고 있으며 또한 소정의 모드로 전환되어 가는 점에 착안하여, 처리해야 할 비디오신호를 버퍼메모리에 기입할 때에, 당해 기입된 비디오신호가 독출되었을 때의 기준비디오신호와의 일치 불일치를 선취하도록 예측하고, 당해 예측결과에 따라서 기입해야 할 비디오신호에 포함되는 서브캐리어의 위상을 기준신호와 일치시키도록 치환함으로써, 버퍼메모리로부터 비디오데이터를 기준비디오신호에 동기하여 독출하여 시간축오차를 보정했을 때, 독출한 비디오신호의 위상이 기준비디오신호와 불일치의 부분을 갖지 않도록 보정할 수 있다.

Claims (1)

  1. 콤포지트비디오신호의 컬러서브캐리어를 저주파수로 주파수변환한 저역(低域)변환콤포지트비디오신호를 기록한 기록매체로부터 상기 저역변환콤포지트비디오신호를 재생하고, 상기 주파수변환된 컬러서브캐리어를 기준주파수신호에 따라서 원래의 주파수로 주파수변환하여 상기 콤포지트비디오신호를 재생하고, 이 재생한 콤포지트비디오신호를 출력신호로서 출력하도록 한 비디오테이프레코더의 상기 출력신호를 처리해야 할 입력비디오신호로서 받아서, 상기 입력비디오신호에 포함되어 있는 동기(同期)신호에 따라서 형성된 기입클록신호에 의해 상기 입력비디오신호를 아날로그-디지탈변환하는 동시에, 이 디지탈신호로 변환된 상기 입력비디오신호를 버퍼메모리에 기입하고, 기준비디오신호에 포함되는 동기신호에 따라서 형성된 독출클록에 의해 상기 버퍼메모리에 기입된 상기 입력비디오신호를 독출함으로써, 상기 입력비디오신호의 시간축오차가 보정된 출력비디오신호를 얻도록 이루어진 시간축보정장치에 있어서, 상기 기입클록신호에 따라서 서브캐리어주파수를 갖는 서브캐리어주파수신호를 형성하는 서브캐리어주파수신호형성수단과, 상기 기준비디오신호에 따라서 상기 기준비디오신호에 포함되는 각 라인의 버스트신호의 수평동기신호에 대한 상대위상을 검출하고, 검출된 상대위상을 나타내는 라인확인신호를 출력하는 라인확인신호형성수단과, 상기 기준비디오신호에 따라서 상기 기준비디오신호의 필드의 홀짝수를 검출하고, 검출한 홀짝수정보를 나타내는 필드홀짝수신호를 출력하는 필드홀짝수신호형성수단과, 상기 라인확인신호 및 상기 필드홀짝수신호에 따라서 상기 기준비디오신호의 현필드보다 최소한 1필드 앞의 필드의 선두라인에 대한 상기 라인확인신호를 예측하고, 이 예측결과를 나타내는 라인홀짝수신호를 출력하는 라인홀짝수신호형성수단과, 상기 라인홀짝수신호에 따라서 상기 서브캐리어주파수신호의 위상을 제어하고, 이 위상제어가 행해진 상기 서브캐리어주파수신호를 상기 비디오테이프레코더의 상기 기준주파수신호로서 출력하는 기준주파수신호형성수단을 구비하고, 상기 버퍼메모리로부터 독출디는 비디오신호에 포함되는 각 라인의 버스트신호의 수평동기신호에 대한 상대위상이 상기 라인확인신호가 나타내는 상대위상에 일치하도록 한 것을 특징으로 하는 시간축오차보정장치.
KR1019860003911A 1985-05-21 1986-05-20 시간축오차보정장치 KR950009854B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP60109999A JPH0636614B2 (ja) 1985-05-21 1985-05-21 時間軸誤差補正装置
JP?????85-109999 1985-05-21
JP109999 1985-05-21

Publications (2)

Publication Number Publication Date
KR860009391A KR860009391A (ko) 1986-12-22
KR950009854B1 true KR950009854B1 (ko) 1995-08-29

Family

ID=14524529

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860003911A KR950009854B1 (ko) 1985-05-21 1986-05-20 시간축오차보정장치

Country Status (7)

Country Link
US (1) US4729013A (ko)
EP (1) EP0202919B1 (ko)
JP (1) JPH0636614B2 (ko)
KR (1) KR950009854B1 (ko)
AU (1) AU593807B2 (ko)
CA (1) CA1309494C (ko)
DE (1) DE3669062D1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695770B2 (ja) * 1987-02-09 1994-11-24 松下電器産業株式会社 映像信号記録再生装置
EP0292108B1 (en) * 1987-04-10 1994-12-28 Sony Corporation Time base correctors for image signals
US5402181A (en) * 1991-04-01 1995-03-28 Jenison; Timothy P. Method and apparatus utilizing look-up tables for color graphics in the digital composite video domain
JP2718311B2 (ja) * 1991-12-27 1998-02-25 日本ビクター株式会社 時間軸補正装置
KR970010395B1 (ko) * 1992-07-08 1997-06-25 미쯔비시덴끼 가부시끼가이샤 컬러화상 표시장치
US5784122A (en) * 1995-06-21 1998-07-21 Sony Corporation Chroma lock detector
US6014176A (en) * 1995-06-21 2000-01-11 Sony Corporation Automatic phase control apparatus for phase locking the chroma burst of analog and digital video data using a numerically controlled oscillator
US5719532A (en) * 1995-06-21 1998-02-17 Sony Corporation Horizontal lock detector
US5864371A (en) * 1997-05-08 1999-01-26 Sony Corporation Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation
US5999221A (en) * 1997-05-08 1999-12-07 Sony Corporation Horizontal synchronization pulse generation circuit

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3921202A (en) * 1974-02-04 1975-11-18 Int Video Corp Videotape recorder and reproducer velocity compensator apparatus
US4212027A (en) * 1974-04-25 1980-07-08 Ampex Corporation Time base compensator
US4101926A (en) * 1976-03-19 1978-07-18 Rca Corporation Television synchronizing apparatus
DE2622378C3 (de) * 1976-05-19 1979-04-12 Consolidated Video Systems Inc., Santa Clara, Calif. (V.St.A.) Farbverarbeitungseinheit für eine Fernsehsignal-Verarbeitungsschaltung
JPS5923154B2 (ja) * 1976-10-08 1984-05-31 ソニー株式会社 カラ−映像信号再生装置
JPS5927513B2 (ja) * 1976-11-05 1984-07-06 日本テレビジヨン工業株式会社 信号発生器
US4110785A (en) * 1977-05-03 1978-08-29 Rca Corporation Clock generator for video signal processing
JPS5444831A (en) * 1977-09-13 1979-04-09 Nec Corp Correcting equipment for time-axis error
JPS6043707B2 (ja) * 1978-03-08 1985-09-30 株式会社東京放送 位相変換装置
JPS54143017A (en) * 1978-04-28 1979-11-07 Sony Corp Time base error correction unit
JPS6027472B2 (ja) * 1978-06-05 1985-06-28 日本テレビジヨン工業株式会社 静止画像再生装置
US4473145A (en) * 1982-07-13 1984-09-25 Eaton Corporation Engagement modulator for torque converter bypass
JPS6079895A (ja) * 1983-10-06 1985-05-07 Nec Corp デイジタルメモリカラ−フレ−ミング回路
EP0138164B1 (en) * 1983-10-14 1991-09-04 Hitachi, Ltd. Method and apparatus for sampling and processing a video signal

Also Published As

Publication number Publication date
AU5760086A (en) 1986-11-27
AU593807B2 (en) 1990-02-22
JPS61267490A (ja) 1986-11-27
CA1309494C (en) 1992-10-27
KR860009391A (ko) 1986-12-22
JPH0636614B2 (ja) 1994-05-11
EP0202919B1 (en) 1990-02-14
EP0202919A1 (en) 1986-11-26
US4729013A (en) 1988-03-01
DE3669062D1 (de) 1990-03-22

Similar Documents

Publication Publication Date Title
US4249198A (en) Phase locking system for television signals
US4733312A (en) Time-base corrector
US4015288A (en) Write clock generator for digital time base corrector
US4389678A (en) Digital time-base corrector for special motion reproduction by helical-scan VTR
US4438456A (en) Time base corrector
KR950009854B1 (ko) 시간축오차보정장치
US4635134A (en) Video signal processing apparatus for processing video signals at the time of a special reproduction mode
US4339770A (en) Synchronizing system with chroma parity detection
JP2757505B2 (ja) 時間軸補正装置
US4714965A (en) Write clock pulse generator used for a time base corrector
JPH0686228A (ja) タイムベースコレクタ
EP0220057B1 (en) System for phase correction of a color television signal
KR940009488B1 (ko) 시간축보정장치
EP0483823B1 (en) Rotating-head video signal recording apparatus
JPH03789Y2 (ko)
JPS60217773A (ja) スキュ−歪除去装置
JPS6257155B2 (ko)
JPH0232834B2 (ko)
JP3082281B2 (ja) 映像信号再生装置の信号処理回路
JP2958929B2 (ja) 時間軸補正方法および装置
JP2661110B2 (ja) 映像信号処理装置
JP3070198B2 (ja) 非同期映像信号の同期化装置
JPS61127294A (ja) 色同期回路
JPS5847385A (ja) 映像信号処理装置
JPS6152097A (ja) コンポ−ネント磁気記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee