KR930002149Y1 - Apparatus for protecting vertical frequency distortion when no signal - Google Patents

Apparatus for protecting vertical frequency distortion when no signal Download PDF

Info

Publication number
KR930002149Y1
KR930002149Y1 KR2019910000737U KR910000737U KR930002149Y1 KR 930002149 Y1 KR930002149 Y1 KR 930002149Y1 KR 2019910000737 U KR2019910000737 U KR 2019910000737U KR 910000737 U KR910000737 U KR 910000737U KR 930002149 Y1 KR930002149 Y1 KR 930002149Y1
Authority
KR
South Korea
Prior art keywords
vertical
video signal
signal
unit
chroma
Prior art date
Application number
KR2019910000737U
Other languages
Korean (ko)
Other versions
KR920016015U (en
Inventor
김병희
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910000737U priority Critical patent/KR930002149Y1/en
Publication of KR920016015U publication Critical patent/KR920016015U/en
Application granted granted Critical
Publication of KR930002149Y1 publication Critical patent/KR930002149Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

무신호시 수직 주파수 틀어짐 방지회로Vertical frequency shift prevention circuit at no signal

제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

본 고안은 영상신호 처리 시스템에 있어서 화면 안정화 회로에 관한 것으로, 특히 무신호시 수직 주파수 틀어짐을 방지하는 회로이다.The present invention relates to a screen stabilization circuit in a video signal processing system, and in particular, a circuit for preventing vertical frequency skew during no signal.

일반적으로 칼라텔레비젼에서는 입력되는 영상신호가 없을시 크로마부로 부터 수직 출력부로 공급되는 수직펄스가 50Hz로 변해 화면상에는 상부 말림이나 귀선등이 발생한다.In general, in color television, when there is no input video signal, the vertical pulse supplied from the chroma unit to the vertical output unit changes to 50Hz, causing an upper curl or a return on the screen.

이와같은 문제점은 종래의 텔레비젼에는 무신호 상태에 대처하여 수직 출력부의 주파수를 안장화할 수 있는 회로가 구비되어 있지 않았기 때문이다.This problem is because the conventional television is not provided with a circuit capable of saddle- ing the frequency of the vertical output section in response to the no-signal state.

따라서 본 고안의 목적은 무신호시에도 수직출력부에 항상 일정한 주파수의 수직펄스를 공급하여 수직 주파수 틀어짐을 방지하는 회로를 제공함에 있다.Therefore, an object of the present invention is to provide a circuit that prevents vertical frequency distortion by supplying vertical pulses of a constant frequency at all times even in a no signal.

제1도는 본 고안의 회로도로써, 복합 영상신호(CV)를 입력하여 색신호를 재생하는 크로마부(10)와, 복합 영상신호의 유무를 검출하는 영상신호 검출부(30)와, 영상신호 검출부(30)의 제어를 받아 온 혹은 오프되어 상기 크로마부(10)로 부터 발생되는 수직펄스의 통과 혹은 차단 여부를 결정하는 트랜지스터(TR1)와, 무신호 상태에서 상기 영상신호 검출부(30)의 제어를 받아 영상신호 검출때 크로마부(10)로 부터 발생되는 수직펄스와 동일한 주파수의 신호를 발진하는 발진기(40)와, 상기 트랜지스터(TR1)로 부터 상기 발진기(40)로의 수직펄스 역류를 방지하기 위한 다이오드(D1)와, 상기 크로마부(10)로 부터 발생되어 트랜지스터(TR1)를 통해 전달되는 수직펄스 혹은 상기 발진기(40)에서 발생되어 상기 다이오드(D1)를 통해 전달되는 발진신호를 입력하여 수직편향을 조절하는 수직출력부(20)로 구성된다.1 is a circuit diagram of the present invention, and includes a chroma unit 10 for inputting a composite video signal CV to reproduce color signals, a video signal detector 30 for detecting the presence or absence of a composite video signal, and a video signal detector 30. Under control of the transistor TR 1 determining whether to pass or block the vertical pulse generated from the chroma unit 10, and controlling the image signal detection unit 30 in the no signal state. The oscillator 40 for oscillating a signal having the same frequency as the vertical pulse generated from the chroma unit 10 at the time of detecting the image signal, and for preventing a vertical pulse backflow from the transistor TR1 to the oscillator 40. Vertical by inputting the diode D1 and the vertical pulse generated from the chroma unit 10 and transmitted through the transistor TR1 or the oscillator signal generated by the oscillator 40 and transmitted through the diode D1. Deflection It consists of a vertical output unit 20 to control.

상술한 구성에 의거 본 고안은 상세히 설명한다.Based on the above-described configuration, the present invention will be described in detail.

영상신호 검출부(10)에서는 복합 영상신호의 유무를 검출하여 영상신호가 검출되면 제1출력단자(Q1)를 하이 상태로 하고 제2출력단자(Q2)를 로우 상태로 한다.The video signal detector 10 detects the presence or absence of a composite video signal, and when the video signal is detected, the first output terminal Q1 is set high and the second output terminal Q2 is set low.

상기 제1출력단자(Q1)에 베이스가 접속된 트랜지스터(TR1)는 턴온되어 콜렉터단을 통하여 크로마부(10)로 부터 수직펄스를 입력하여 에미터를 거쳐 수직출력부(20)로 공급한다.The transistor TR1 having a base connected to the first output terminal Q1 is turned on and inputs a vertical pulse from the chroma unit 10 through a collector terminal to be supplied to the vertical output unit 20 through an emitter.

정상적으로 복합 영상신호가 입력될 경우 상기 크로마부(10)에서 발생되는 수직펄스는 정상적인 주파수를 일정상태로 유지하고 있으므로 상기 수직출력부(20)가 정상적인 동작을 하게됨은 물론이며 화면 또는 안정한 상태를 유지한다.When the composite video signal is normally input, since the vertical pulse generated from the chroma unit 10 maintains a normal frequency in a constant state, the vertical output unit 20 operates normally and maintains a screen or a stable state. do.

그러나 상기 영상신호 검출부(10)에서 복합 영상신호가 검출되지 않을경우 제1출력 단자(Q1)는 로우 상태로 변화되고 제2출력단자(Q2)는 하이 상태로 된다.However, when the composite video signal is not detected by the video signal detector 10, the first output terminal Q1 is changed to a low state and the second output terminal Q2 is turned to a high state.

그 결과 상기 제1트랜지스터(TR1)가 턴오프되어 상기 크로마부(10)로 부터의 수직펄스는 차단된다.As a result, the first transistor TR1 is turned off and the vertical pulse from the chroma part 10 is blocked.

왜냐하면 예를들어 정상적인 주파수가 60Hz라면 무신호시의 수직펄스는 50Hz정도로 변하기 때문이다.This is because, for example, if the normal frequency is 60 Hz, the vertical pulse at no signal changes to about 50 Hz.

그러므로 상기 크로마부(10)로 부터의 수직펄스 대신에 60Hz의 주파수를 갖는 신호를 발생하여 수직 출력부(20)로 공급한다.Therefore, instead of the vertical pulse from the chroma unit 10, a signal having a frequency of 60 Hz is generated and supplied to the vertical output unit 20.

즉, 상기 영상신호 검출부(30)의 제2출력단(Q2)이 하이 상태로 되면 신호의 상승에지에서 동작하는 단안정 멀티바이브레이터로 이루어진 발진기(40)를 구동하게 된다.That is, when the second output terminal Q2 of the image signal detector 30 becomes high, the oscillator 40 including the monostable multivibrator operating at the rising edge of the signal is driven.

상기 발진기(40) 출력은 항상 60Hz를 유지하면서 다이오드(D1)를 거쳐 상기 수직출력부(20)로 공급한다.The output of the oscillator 40 is always supplied to the vertical output unit 20 via the diode D1 while maintaining 60 Hz.

상술한 바와같이 영상신호 유무를 검출하여 무신호시 수직출력부로 공급되는 크로마부로 부터의 수직펄스를 차단하고 영상신호 검출시 크로마부에서 발생되는 수직펄스와 동일한 주파수를 갖도록 인위적으로 발생한 펄스를 공급함으로써 상떨림이나 귀선등을 방지하여 무신호시에도 안정된 화면을 볼 수 있는 장점이 있다.As described above, by detecting the presence or absence of an image signal, blocking the vertical pulse from the chroma unit supplied to the vertical output unit when no signal is detected, and supplying an artificially generated pulse to have the same frequency as the vertical pulse generated from the chroma unit when the image signal is detected. It has the advantage of being able to see stable screen even when there is no signal by preventing image blur or returning.

Claims (2)

크로마부(10)와 수직출력부(20)를 구비한 영상신호 처리 시스템의 화면 안장화 회로에 있어서, 복합 영상신호의 유무를 검출하는 영상신호 검출부(30)와, 영상신호 검출부(30)의 제어를 받아 온 혹은 오프되어 상기 크로마부(10)로 부터 발생되는 수직펄스를 영상신호 검출시 상기 수직출력부(20)로 전달하고 무신호시 차단하는 수직펄스 전달 및 차단부와, 무신호 상태에서 상기 영상신호 검출부(30)의 제어를 받아 영상신호 검출때 크로마부(10)로 부터 발생되는 수직펄스와 동일한 주파수의 신호를 발진하여 상기 수직출력부(20)로 공급하는 발진기(50)로 구성됨을 특징으로 하는 수직 주파수 틀어짐 방지회로.In the screen saddle circuit of a video signal processing system having a chroma unit 10 and a vertical output unit 20, a video signal detector 30 for detecting the presence or absence of a composite video signal and a video signal detector 30 Vertical pulse transmission and blocking unit which is turned on or off under control and transmits the vertical pulse generated from the chroma unit 10 to the vertical output unit 20 when detecting an image signal and cuts off when no signal is detected. Under the control of the video signal detector 30 to the oscillator 50 to oscillate the signal of the same frequency as the vertical pulse generated from the chroma unit 10 when the video signal is detected and supplied to the vertical output unit 20 Vertical frequency shift prevention circuit, characterized in that configured. 제1항에 있어서, 상기 수직펄스 전달 및 차단부로 부터 상기 발진기(50)로의 수직펄스 역류를 방지하기 위한 다이오드(D1)를 더 구비함을 특징으로 하는 수직 주파수 틀어짐 방지회로.2. The vertical frequency misalignment prevention circuit according to claim 1, further comprising a diode (D1) for preventing vertical pulse backflow from the vertical pulse transmission and blocking section to the oscillator (50).
KR2019910000737U 1991-01-18 1991-01-18 Apparatus for protecting vertical frequency distortion when no signal KR930002149Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000737U KR930002149Y1 (en) 1991-01-18 1991-01-18 Apparatus for protecting vertical frequency distortion when no signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000737U KR930002149Y1 (en) 1991-01-18 1991-01-18 Apparatus for protecting vertical frequency distortion when no signal

Publications (2)

Publication Number Publication Date
KR920016015U KR920016015U (en) 1992-08-17
KR930002149Y1 true KR930002149Y1 (en) 1993-04-26

Family

ID=19309969

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000737U KR930002149Y1 (en) 1991-01-18 1991-01-18 Apparatus for protecting vertical frequency distortion when no signal

Country Status (1)

Country Link
KR (1) KR930002149Y1 (en)

Also Published As

Publication number Publication date
KR920016015U (en) 1992-08-17

Similar Documents

Publication Publication Date Title
KR900013796A (en) Vertical Edge Detection Circuit
KR920005602A (en) TV automatic control circuit
KR940006385A (en) Noise Reduction Device for Video Signal
MY108004A (en) Image signal processing apparatus.
CA1089089A (en) Video amplifier
KR840003175A (en) Automatic video signal picking and color control
KR930002149Y1 (en) Apparatus for protecting vertical frequency distortion when no signal
KR900004194A (en) Anti-Doming Circuit and Doping Prevention Method in Television Receivers
KR850002370A (en) TV receiver
US5245434A (en) Autopix circuit with inserted vertical blanking
KR840003183A (en) Automatic brightness limit circuit
JPS6068781A (en) Character broadcast receiver
US3717726A (en) Noise immune color killer circuit
KR940002984Y1 (en) Video signal processing circuit
KR970008928A (en) Anti-shake device of screen display character
KR930003485B1 (en) Blanking Pulse Control Circuit of TV
KR950033915A (en) Field Type Detectors for Video Signals
KR950015099B1 (en) Sub-screen muting circuit in picture in picture television
KR930001756Y1 (en) Apparatus for adjusting brightness and color of on screen display characters automatically
KR0122115B1 (en) Synchronizing signal
KR970049390A (en) Monitor auto off device
KR950006355B1 (en) Synchronizing signal processing unit for composite image system
KR960008937Y1 (en) T.v.c.r. system
KR950006598Y1 (en) Osd word level control circuit
KR960016844B1 (en) 3-system malfunction protecting circuit in response to selection of no video signal

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980327

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee