Claims (8)
튜너러 주파수 변환된 중간 주파 신호를 선택적으로 통과시키는 필터와, 이 필터를 통과한 중간주파 신호를 검파하는 검파회로를 갖는 영상 중간 주파처리 회로에 있어서, 상기 필터는 중간 주파신호의 영상 캐리어 성분 및 색 캐리어 성분을 통과시키는 소정의 제1 대역특성을 갖는 제1필터(3)와, 중간 주파 신호의 색 캐리어 성분 및 음성 캐리어 성분을 통과시키는 소정의 제2 대역특성을 가지는 제2필터(4)를 포함하고, 상기 검파회로는, 상기 제1필터(3)를 통과한 중간주파신호의 상기 영상 캐리어 성분을 검파하는 제1 검파회로(7)와, 상기 제2필터(4)를 통과하는 주간 주파신호의 상기 색 캐리어 성분 및 상기 음성 캐리어 성분을 검파하는 제2 검파회로(11)를 포함하는 것을 특정으로 하는 영상 중간 주파 처리회로.A video intermediate frequency processing circuit having a filter for selectively passing a tuner frequency-converted intermediate frequency signal and a detection circuit for detecting the intermediate frequency signal passing through the filter, the filter comprising: an image carrier component of an intermediate frequency signal; A first filter 3 having a predetermined first band characteristic for passing the color carrier component, and a second filter 4 having a predetermined second band characteristic for passing the color carrier component and the voice carrier component of the intermediate frequency signal The detection circuit includes a first detection circuit (7) for detecting the video carrier component of the intermediate frequency signal passing through the first filter (3), and a daytime passing through the second filter (4). And a second detection circuit (11) for detecting the color carrier component and the audio carrier component of a frequency signal.
제1항에 있어서, 상기 제1 및 제2필터 (3,4)의 적어도 한쪽이 탄성표면파 필터를 포함하는 것을 특징으로 하는 영상 중간주파 처리회로.An image intermediate frequency processing circuit according to claim 1, wherein at least one of said first and second filters (3,4) comprises a surface acoustic wave filter.
제1항에 있어서, 상기 필터를 통과한 중간주파 신호를 증폭하는 영상 중간주파 증폭회로를 추가로 포함하여, 이 영상 중간 주파 증폭회로는, 상기 제1필터(3)을 통과한 중간주파수 신호의 상기 영상 캐리어 성분 및 색 캐리어 성분을 증폭하는 제1 영상 중간 주파 증폭회로(5)와 상기 제2 필터(4)를 통과한 중간주파수 신호의 상기 색캐리어 성분 및 음성 캐리어 성분을 증폭하는 제2영상 중간주파 증폭회로(10)를 포함하는 것을 특징으로 하는 영상중간주파 처리회로.The video intermediate frequency amplifying circuit of claim 1, further comprising an image intermediate frequency amplifying circuit for amplifying the intermediate frequency signal passing through the filter. First image intermediate frequency amplifying circuit 5 for amplifying the image carrier component and the color carrier component and a second image for amplifying the color carrier component and the audio carrier component of the intermediate frequency signal passed through the second filter 4. An image intermediate frequency processing circuit comprising an intermediate frequency amplifier circuit (10).
제3항에 있어서, 상기 제1 및 제2영상 중간 주파증폭회로(5,10)의 적어도 한쪽이, 평형 입력형 증폭기를 포함하는 것을 특징으로 하는 영상 중간주파 처리회로.4. An image intermediate frequency processing circuit according to claim 3, wherein at least one of the first and second image intermediate frequency amplifier circuits (5, 10) comprises a balanced input amplifier.
제4항에 있어서, 상기 평형입력형 증폭기는, 각 에미터가 공통으로 접속된 제 1 및 제2의 트랜지스터(Q1,Q2)이들 제1 및 제2트랜지스터(Q1,Q2)의 각 콜렉터와 직류전원간에 접속된 제1 및 제2의 저항(R1,R2), 상기 제1 및 제2의 트랜지스터(Q1,Q2),의 공통 접속에미터와 기준 전위점간에 접속된 제3의 트랜지스터(Q3) 및 이 제3의 트랜지스터(Q3)와 직렬 접속된 제3의 저항(R3)을 포함하는데, 상기 제1 및 제2의 트랜지스터(Q1,Q2)의 콜렉터간으로부터 증폭신호를 취출할 수 있는 것을 특징으로 하는 영상 중간주파 처리회로.5. The balanced input amplifier according to claim 4, wherein the balanced input amplifier comprises a direct current and a collector of each of the first and second transistors Q1 and Q2 to which the emitters are commonly connected. The third transistor Q3 connected between the common connection emitter of the first and second resistors R1 and R2 and the first and second transistors Q1 and Q2 connected between the power supply and the reference potential point. And a third resistor R3 connected in series with the third transistor Q3, wherein an amplified signal can be taken out between the collectors of the first and second transistors Q1 and Q2. An image intermediate frequency processing circuit.
제3항에 있어서, 상기 검파회로의 출력에 응답한 AGC신호를 발생하고 상기 영상 중간주파 처리회로에 귀환하여 그 이득을 제어하는 AGC회로(9)를 추가로 포함하는데, 이 AGC회로(9)를 상기 제1 및 제2 영상 중간주파 증폭회로(5,10)의 각각에 귀환하는 것을 특징으로 하는 영상 중간주파 처리회로.4. An AGC circuit (9) according to claim 3, further comprising an AGC circuit (9) for generating an AGC signal responsive to the output of said detection circuit and returning it to said video intermediate frequency processing circuit and controlling its gain. Is fed back to each of the first and second image intermediate frequency amplification circuits (5, 10).
제6항에 있어서, 상기 제1 및 제2 영상 중간 주파 증폭회로(5,10)의 적어도 한쪽이 평형입력 증폭기를 포함하는 것을 특징으로 하는 영상주파 처리회로.7. An image frequency processing circuit according to claim 6, wherein at least one of said first and second image intermediate frequency amplifier circuits (5, 10) comprises a balanced input amplifier.
제7항에 있어서, 상기 평형 입력형 증폭기는, 각 에미터를 공통으로 접속시킨 제 1 및 제2의 트랜지스터(Q1,Q2), 이들 제1 및 제2 트랜지스터(Q1,Q2)의 각 콜렉터와 직류 전원간에 접속된 제1 및 제2의 저항(R1,R2), 상기 제1 및 제2 트랜지스터(Q1,Q2)의 공동 접속 에미터와 기준전위점간에 접속된 제3의 트랜지스터(Q3) 및 이 제3의 트랜지스터(Q3)와 직렬 접속된 제3의 저항 (R3)을 포함하는데, 상기 제1 및 제2 트랜지스터(Q1,Q2)의 베이스간에 중간 주파 신호가 인가되고, 상기 제3의 트랜지스터(Q3)의 베이스에 상기 AGC회로(9)부터의 AGC전압이 인가되고, 상기 제1 및 제2 트랜지스터(Q1,Q2)의 콜렉터간부터 -증폭신호를 취출할 수 있는 것을 특징으로 하는 영상 중간주파 처리회로.8. The balanced input amplifier according to claim 7, wherein the balanced input amplifier comprises: first and second transistors Q1 and Q2 having respective emitters connected in common, and respective collectors of these first and second transistors Q1 and Q2. First and second resistors R1 and R2 connected between a DC power supply, a third transistor Q3 connected between a common connection emitter of the first and second transistors Q1 and Q2 and a reference potential point, and And a third resistor R3 connected in series with the third transistor Q3, wherein an intermediate frequency signal is applied between the bases of the first and second transistors Q1 and Q2, and the third transistor. The AGC voltage from the AGC circuit 9 is applied to the base of Q3, and the -amplification signal can be taken out between the collectors of the first and second transistors Q1 and Q2. Frequency processing circuit.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.