KR900001329Y1 - Color fade circuit - Google Patents

Color fade circuit Download PDF

Info

Publication number
KR900001329Y1
KR900001329Y1 KR2019870011283U KR870011283U KR900001329Y1 KR 900001329 Y1 KR900001329 Y1 KR 900001329Y1 KR 2019870011283 U KR2019870011283 U KR 2019870011283U KR 870011283 U KR870011283 U KR 870011283U KR 900001329 Y1 KR900001329 Y1 KR 900001329Y1
Authority
KR
South Korea
Prior art keywords
fade
signal
color
output
transistor
Prior art date
Application number
KR2019870011283U
Other languages
Korean (ko)
Other versions
KR890003898U (en
Inventor
이재곤
Original Assignee
삼성전자주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 안시환 filed Critical 삼성전자주식회사
Priority to KR2019870011283U priority Critical patent/KR900001329Y1/en
Publication of KR890003898U publication Critical patent/KR890003898U/en
Application granted granted Critical
Publication of KR900001329Y1 publication Critical patent/KR900001329Y1/en

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B19/00Cameras
    • G03B19/18Motion-picture cameras
    • G03B19/26Motion-picture cameras with fade-in and fade-out effects

Abstract

내용 없음.No content.

Description

칼라 페이드(Color fade) 회로Color fade circuit

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 엔코더 2 : 플립플롭1: encoder 2: flip-flop

3 : 비데오 믹스 4 : 분주기3: video mix 4: frequency divider

6 : 아나로그 스위치 8 : 위상 지연부6: analog switch 8: phase delay unit

9 : 엔코더부 10 : 신호 합성부9: encoder unit 10: signal synthesis unit

11 : 칼라 페이드 신호 발생부 12 : 칼라 페이드 신호 처리부11 color fade signal generation unit 12 color fade signal processing unit

Q1-Q3: 트랜지스터 VR1-VR3: 가변저항Q 1 -Q 3 : Transistor VR 1 -VR 3 : Variable resistor

OR : 오아게이트 R1-R9: 저항OR: Oagate R 1 -R 9 : Resistance

C1-C5: 콘덴서C 1 -C 5 : Capacitor

본 고안은 비데오 카메라에서 화상이 서서히 없어지거나 나타나게 하는 페이드(fade)기능에 있어서 화면이 유채색으로 사라지거나 해주도록한 페이드 회로에 관한 것이다.The present invention relates to a fade circuit that allows a screen to disappear in a chromatic color in a fade function that causes an image to gradually disappear or appear in a video camera.

일반적으로 비데오 카메라의 페이드 기능은 엔코더 단에서 휘도(Luminance)신호에 대해서만 설치하도록 되어 있으므로 화면이 무채색으로 사라지거나 나타나는 것이었다.In general, the fade function of the video camera is to install only the luminance signal at the encoder stage, so the screen disappears or appears achromatic.

즉 엔코더단에는 페이프 레베에 의해 설정된 밝기의 무채식으로 페이드 신호의 제어에 따라서 페이드(fade 1 in) 또는 페이드 아웃(fade out)이 되는 것이다.In other words, the encoder stage is faded (fade 1 in) or fade out in accordance with the control of the fade signal in the unequipped of the brightness set by the paper lever.

따라서 종래에는 페이드 기능에 의한 화면상의 처리는 단순히 무채색으로 밖에는 표현되지 못하여 화면처리의 다양함이 없는 단점이 있는 것이다.Therefore, in the related art, the processing on the screen by the fade function is merely expressed in achromatic color, and thus there is no drawback in the screen processing.

본 고안은 이와 같은 점을 감안하여 휘도 신호와 색도(chroma)신호를 동시에 페이드 처리를 하여 출력신호는 휘도 신호와 색도 신호를 동시에 갖는 유채색이 되도록 하여 다양한 화면 효과를 얻을 수 있도록 한 것으로써 이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.In view of the above, the present invention fades the luminance signal and the chroma signal simultaneously so that the output signal becomes the chromatic color having the luminance signal and the chroma signal at the same time so that various screen effects can be obtained. Referring to the drawings in detail as follows.

페이드 스위치에 의하여 출력에 제어되는 T-플립플롭(2)의 출력단자(Q)에는 저항(R9)을 통하여 트랜지스터(Q3)의 베이스를 연결하고 출력단자(Q)에는 엔코더(1)의 페이드 신호 단자를 연결하며 가변저항(VR1)에 의해 휘도 신호의 페이드 레벨이 설정된 엔코더(1)의 출력은 결합용 콘덴서(C1)을 통하여 비데오 믹스(3)에 인가되게 엔코더부(9)를 구성한후 비데오 믹스(3)에서는 엔코더(1)의 출력과 결합 콘덴서(C2)를 통하여 인가되는 칼라 페이드 신호 처리부(12)의 출력을 합성시켜 NTSC출력으로 출력시키도록 신호 합성부(10)를 구성한다.The output terminal Q of the T flip-flop 2 controlled by the fade switch is connected to the base of the transistor Q 3 through a resistor R 9 , and to the output terminal Q of the encoder 1. The encoder unit 9 connects a fade signal terminal and the output of the encoder 1 in which the fade level of the luminance signal is set by the variable resistor VR 1 is applied to the video mix 3 through the coupling capacitor C 1 . In the video mix 3, the signal synthesizer 10 combines the output of the encoder 1 and the output of the color fade signal processor 12 applied through the coupling capacitor C 2 and outputs the NTSC output. Configure

그리고 오실레이터의 출력(4fsc)은 분주기(4)로 4분주시킨후 3.58MHZ의 밴드 패스 필터(5)를 통하여 콘덴서(C3)와 저항(R1)으로 구성된 위상 지연부(8)에 인가되게 연결하고 위상 지연부(8)에는 디커플링 콘덴서(C4)를 통하여 저항(R2)(R3)이 연결된 트랜지스터(Q1)의 베이스를 연결하며 트랜지스터(Q1)의 에미터에는 저항(R4)을 연결하고 콜렉터측에는 저항(R5)과 가변저항(VR2)을 연결함과 동시에 저항(R6)이 연결된 트랜지스터(Q2)의 베이스를 연결하여 칼라 페이드 신호 발생부(11)를 구성한다.The output 4fsc of the oscillator is divided into four by the divider 4 and then applied to the phase delay unit 8 composed of the capacitor C 3 and the resistor R 1 through a band pass filter 5 of 3.58MHZ. be connected to the phase delay unit (8), a decoupling capacitor resistor (R 2) through (C 4) (R 3), the emitters of the connection to the base of the associated transistor (Q 1) and the transistor (Q 1) resistance ( R 4 ) is connected to the collector side is connected to the resistor (R 5 ) and the variable resistor (VR 2 ) and at the same time by connecting the base of the transistor (Q 2 ) connected to the resistor (R 6 ) color fade signal generator 11 Configure

또한 트랜지스터(Q2)의 콜렉터측에는 전원(Vcc)이 인가되는 저항(R8)과 콘덴서(C5)를 연결함과 동시에 트랜지스터(Q3)의 콜렉터를 연결하고 트랜지스터(Q2)의 에미터측에는 저항(R7)과 아나로그 스위치(6)를 연결하며 수평, 수직 블랭킹신호가 인가되는 오아게이트(OR)로 제어되는 아나로그 스위치(VR3)을 연결하여 칼라 페이드 신호 처리부(12)를 구성한 것이다.In addition, at the collector side of the transistor Q 2 , a resistor R 8 to which a power supply Vcc is applied and a capacitor C 5 are connected, and at the same time, a collector of the transistor Q 3 is connected to the emitter of the transistor Q 2 . The color fade signal processor 12 is connected to the resistor R 7 and the analog switch 6 on the side thereof, and to the analog switch VR 3 controlled by the oragate OR to which the horizontal and vertical blanking signals are applied. It is made up.

이와 같이 구성된 본 고안의 작용효과를 살펴보면 비데오 카메라등에서 페이드 효과를 주기 위하여 페이드 스위치를 누를때마다 T-플립플롭(2)의 출력은 반전하게 되며 플립플롭(2)의 출력에 따라서 저항(R9)이 연결된 트랜지스터(Q3)를 "온-오프"시켜 줌과 동시에 엔코더(1)에서 페이드 인, 페이드 아웃의 출력이 나타나게 하여 준다.Referring to the effect of the present invention configured as described above, each time the fade switch is pressed to give a fade effect in a video camera, the output of the T-flip-flop 2 is inverted and the resistance (R 9 ) depends on the output of the flip-flop 2. The transistor Q 3 is connected to " on-off " and the output of the fade in and fade out of the encoder 1 is displayed.

이때 엔코더(1)에 연결된 가변저항(VR1)을 통하여 휘도 신호의 페이드 레벨을 결정해주어 어느 정도의 밝기로 화면이 사라지거나 나타나게 하여 주는 지를 결정해 주면 된다.In this case, the fade level of the luminance signal may be determined through the variable resistor VR 1 connected to the encoder 1 to determine how much brightness the screen disappears or appears.

또한 플립플롭(2)의 출력단자(Q)의 출력으로 제어되는 트랜지스터(Q3)의 "온-오프"는 결과적으로 트랜지스터(Q2)의 전원을 "오프-온"하여 주는 것이다.In addition, "on-off" of the transistor Q 3 controlled by the output of the output terminal Q of the flip-flop 2 results in "off-on" the power supply of the transistor Q 2 .

그리고 오실레이터의 출력신호(4fsc)는 분주기(4)로 4분주하여 3.58MHZ의 펄스로 변환시킨후 3.58MHZ밴드패드 필터(5)를 통하여 파형을 정형시킴으로써 색도 신호를 얻게 되며 이러한 색도 신호는 콘덴서(C3)와 저항(R1)으로 구성된 위상 지연부(8)를 통하여 버스트(Burst)신호와의 위상차를 일으켜 색상을 얻게 되고 이때 콘덴서(C3)를 가변시켜 주므로써 임의의 색상을 얻어 특정 색상으로 페이드 시킬수 있게 된다.The oscillator output signal 4fsc is divided into 4 parts by the divider 4 and converted into pulses of 3.58MHZ, and then a waveform is obtained through the 3.58MHZ band pad filter 5 to obtain a chromaticity signal. Through the phase delay unit 8 composed of (C 3 ) and the resistor (R 1 ), a phase difference with the burst signal is generated to obtain a color, and at this time, the capacitor C 3 is varied to obtain an arbitrary color. You can fade to a specific color.

이러한 위상 지연부(8)의 색상 신호는 디커플링 콘덴서(C4)를 통한후 저항(R1)(R2)이 연결된 트랜지스터(Q1)의 베이스에 인가되므로 증폭되게 되며 이때 트랜지스터(Q1)의 콜렉터에 연결된 가변저항(VR2)을 가변시켜 이득을 결정해 주므로써 색의 포화도가 결정되는 것이다.The color signal of the phase delay unit (8) is to be amplified, so applied to the base of the post via a decoupling capacitor (C 4), the resistance (R 1) (R 2) is connected to the transistor (Q 1), wherein the transistor (Q 1) The saturation of the color is determined by varying the variable resistor (VR 2 ) connected to the collector of to determine the gain.

이렇게 색의 포화도가 결정된 트랜지스터(Q1)의 출력은 저항(R6)을 통하여 버퍼로 동작하는 트랜지스터(Q2)의 베이스에 인가되게 되나 이때 트랜지스터(Q2)의 콜렉터 및 저항(R6)에 인가되는 전원(Vcc)을 트랜지스터(Q3)로 증가 또는 감소시켜 줌에 따라 칼라 페이드 신호가 서서히 커지고 감소하는 효과를 얻게 된다.The output of transistor Q 1 having the color saturation determined as described above is applied to the base of transistor Q 2 operating as a buffer through resistor R 6 , but at this time, the collector and resistor R 6 of transistor Q 2 are applied. along into the supply (Vcc) which on the zoom is increased or decreased by the transistor (Q 3) it is obtained the effect of the color fading signal gradually increasing reduction.

즉 트랜지스터(Q3)의 베이스에 하이 레벨신호가 인가되면 트랜지스터(Q3)가 "턴온"되어 콘덴서(C5)에 충전된 전하가 트랜지스터(Q3)의 콜렉터 전류에 의해서 방전되면서 트랜지스터(Q2)의 전원(Vcc)전압은 서서히 감소하게 인가되면 트랜지스터(Q3)가 "턴오프"되어 저항(R8)과 콘덴서(C5)에 의해 결정되는 시정수에 의해서 트랜지스터(Q2)의 전원(Vcc)전압은 서서히 상승하게 된다.I.e., as when a high level signal to the base of the transistor (Q 3) is a transistor (Q 3) is "turn on" the electric charge charged in the capacitor (C 5) discharged by the collector current of the transistor (Q 3) transistors (Q When the power supply (Vcc) voltage of 2 ) is gradually decreased, the transistor Q 3 is "turned off" and the transistor Q 2 has a time constant determined by the resistor R 8 and the capacitor C 5 . The power supply (Vcc) voltage gradually rises.

즉 트랜지스터(Q3)에 의해서 제어되는 버퍼용 트랜지스터(Q2)를 통한 색도 신호는 아나로그 스위치(6)의 한입력으로 서서히 증가 또는 서서히 감소하는 칼라 페이드 신호로 인가되게 된다.That is, the chroma signal through the buffer transistor Q 2 controlled by the transistor Q 3 is applied as a color fade signal that gradually increases or decreases with one input of the analog switch 6.

이때 아나로그 스위치(6)는 수평, 수직 블랭킹 기간에는 가변저항(VR3)에 의해 설정된 전압이 나타나도록 수평, 수직 블랭킹 신호를 오아게이트(OR)에 인가하여 아나로그 스위치(6)의 제어신호로 사용한다.At this time, the analog switch 6 applies the horizontal and vertical blanking signals to the OR gate so that the voltage set by the variable resistor VR 3 appears in the horizontal and vertical blanking periods, thereby controlling the control signal of the analog switch 6. Used as.

그러므로 아나로그 스위치(6)는 수평, 수직 블랭킹 신호에 의해서 가변저항(VR3)에 의한 프리셋트 전압과 색도 신호가 제어되어 블랭킹 기간에는 색도 신호가 출력되지 않도록 하여 준다.Therefore, the analog switch 6 controls the preset voltage and chroma signal by the variable resistor VR 3 by horizontal and vertical blanking signals so that the chroma signal is not output during the blanking period.

따라서 아나로그 스위치(6)의 출력신호는 결합 콘덴서(C2)를 통하여 비데오 믹스(3)에 인가되므로 비데오 믹스(3)에서는 엔코더(1)출력과 칼라 페이드 신호 처리부(12)의 출력이 합성되어 NTSC출력으로 출력되므로 페이드 인, 페이드 아웃시에 흑백의 무채색이 아닌 사용자가 콘덴서(C3)로 선택한 칼라 즉 유채색으로 화면이 사라지거나 나타나게 되는 것이다.Therefore, since the output signal of the analog switch 6 is applied to the video mix 3 through the coupling capacitor C 2 , in the video mix 3, the output of the encoder 1 and the output of the color fade signal processor 12 are synthesized. Since it is output to the NTSC output, the screen disappears or appears in the color selected by the user (C 3 ) instead of the black and white achromatic color at fade in and fade out.

이상에서와 같이 본 고안은 칼라 페이드 신호 발생부에서 색의 포화도를 얻고 칼라 페이드 신호 처리부에서는 페이드 인, 페이드 아웃 효과를 얻을수 있도록 함과 동시에 수평, 수직 블랭킹 신호 기간에는 색도 신호가 배제되도록 한후 엔코더에서 출력되는 페이드 신호와 함께 비데오 믹스에서 혼합되어 유채색의 칼라 페이드 신호를 출력시키도록 한 것으로써 유채색의 페이드 신호를 얻을 수 있는 효과가 있는 것이다.As described above, the present invention obtains the color saturation in the color fade signal generator, the fade in and fade out effects in the color fade signal processor, and excludes the chroma signal in the horizontal and vertical blanking signal periods. By mixing the output fades with the video mix to output a colored fade color signal, it is possible to obtain a colored fade signal.

Claims (1)

페이드 스위치로 제어되는 플립플롭(2)에 가변저항(VR1)이 연결된 엔코더(1)와 트랜지스터(Q3)를 연결하여 엔코더부(9)를 구성하고 오실레이터의 출력(4fsc)은 분주기(4)와 밴드 패스 필터(5) 및 위상 지연부(8)를 통하여 저항(R2-R5)과 가변저항(VR2)의 연결된 트랜지스터(Q1)에서 색의 포화도를 얻도록 칼라 페이드 신호 발생부(11)를 구성하며 트랜지스터(Q1)의 콜렉터에는 저항(R6-R8)과 콘덴서(C5)가 연결되어 트랜지스터(Q3)로 제어되는 트랜지스터(Q2)를 연결하고 트랜지스터(Q2)의 에미터에는 오아게이트(OR)를 통한 수평, 수직 블랭킹 신호로 제어되며 가변저항(VR3)이 연결된 아나로그 스위치(6)를 연결하여 칼라 페이스 신호 처리부(12)의 출력이 비데오 믹스(3)를 통하여 출력되게 신호 합성부(10)를 구성한 칼라 페이드 회로.An encoder unit 9 is formed by connecting an encoder 1 connected with a variable resistor VR 1 to a flip-flop 2 controlled by a fade switch and a transistor Q 3 , and the output 4fsc of the oscillator is divided by a divider ( 4) and a color fade signal to obtain color saturation at the transistor Q 1 connected between the resistors R 2 -R 5 and the variable resistor VR 2 through the band pass filter 5 and the phase delay unit 8. The generator 11 is configured and the collectors of the transistors Q 1 are connected with the resistors R 6 -R 8 and the capacitors C 5 to connect the transistors Q 2 controlled by the transistors Q 3 . The emitter of (Q 2 ) is controlled by a horizontal and vertical blanking signal through an oragate (OR), and the output of the color face signal processing unit 12 is connected by connecting an analog switch 6 connected with a variable resistor VR 3 . A color fade circuit in which a signal synthesizing section (10) is configured to be output through a video mix (3).
KR2019870011283U 1987-07-10 1987-07-10 Color fade circuit KR900001329Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870011283U KR900001329Y1 (en) 1987-07-10 1987-07-10 Color fade circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870011283U KR900001329Y1 (en) 1987-07-10 1987-07-10 Color fade circuit

Publications (2)

Publication Number Publication Date
KR890003898U KR890003898U (en) 1989-04-14
KR900001329Y1 true KR900001329Y1 (en) 1990-02-20

Family

ID=19265109

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870011283U KR900001329Y1 (en) 1987-07-10 1987-07-10 Color fade circuit

Country Status (1)

Country Link
KR (1) KR900001329Y1 (en)

Also Published As

Publication number Publication date
KR890003898U (en) 1989-04-14

Similar Documents

Publication Publication Date Title
US4001498A (en) Video mixing and/or keying system
KR900001329Y1 (en) Color fade circuit
JPS6113671B2 (en)
JPS5623086A (en) Picture quality improving circuit of color television receiver
JPS5579593A (en) Color video signal reproduction system
KR930001119Y1 (en) Superimpose generating circuit
JPH0686169A (en) Non-additive video mixer
KR950005259Y1 (en) On screen display signal circuit
KR910001315Y1 (en) Color choosing circuit of charactors on display monitor
JPH025071B2 (en)
JPH0317514Y2 (en)
GB1416140A (en) Circuit arrangements for the non-additive mixing of electrical signals
KR920006599Y1 (en) Burst signal phase control circuit of video camera
SU690654A1 (en) Television colour synthesizer
KR910002782Y1 (en) Cut off power control circuit of monitor
KR910002784Y1 (en) Color signal band compensate circuit of multi-system tv
KR0118645Y1 (en) Video character mixer circuit
KR850001849Y1 (en) Singnal matching circuit
JPS55120282A (en) Color solid pickup unit
KR930007069B1 (en) Displayer in vtr
JP3244346B2 (en) Switch circuit
JPS6411489A (en) Chroma signal processing circuit
JPS6046688A (en) Color video camera
JPS5546688A (en) Video output circuit
JPS5791090A (en) Automatic color balance adjusting device for color television camera

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee