KR20030055923A - Touch Panel and Fabricated Method Thereof - Google Patents

Touch Panel and Fabricated Method Thereof Download PDF

Info

Publication number
KR20030055923A
KR20030055923A KR1020010086054A KR20010086054A KR20030055923A KR 20030055923 A KR20030055923 A KR 20030055923A KR 1020010086054 A KR1020010086054 A KR 1020010086054A KR 20010086054 A KR20010086054 A KR 20010086054A KR 20030055923 A KR20030055923 A KR 20030055923A
Authority
KR
South Korea
Prior art keywords
transparent conductive
substrate
conductive layer
signal
region
Prior art date
Application number
KR1020010086054A
Other languages
Korean (ko)
Other versions
KR100433225B1 (en
Inventor
방용익
유환성
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR10-2001-0086054A priority Critical patent/KR100433225B1/en
Publication of KR20030055923A publication Critical patent/KR20030055923A/en
Application granted granted Critical
Publication of KR100433225B1 publication Critical patent/KR100433225B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/045Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means using resistive elements, e.g. a single continuous surface or two parallel surfaces put in contact
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04113Peripheral electrode pattern in resistive digitisers, i.e. electrodes at the periphery of the resistive sheet are shaped in patterns enhancing linearity of induced field

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Position Input By Displaying (AREA)

Abstract

PURPOSE: A touch panel and a manufacturing method thereof are provided to enhance durability by making a height equal to other region as removing a transparent conductive layer and an insulation film on the highly layered region. CONSTITUTION: An upper and a lower electrode line(36a,36b) are formed on the upper and the loser substrate. Signal lines(40a,40b) supply a signal having the current volume and a voltage level to the upper and the lower electrode line(36a,36b). An upper and a lower transparent conductive layer make the upper and the lower electrode line(36a,36b) conductive by being formed to only the region except the region crossing the upper and the lower electrode line(36a,36b) to the signal lines(40a,40b). A spacer keeps a constant spacing between two substrates when the upper and the lower substrate are adhered.

Description

터치패널 및 그의 제조방법{Touch Panel and Fabricated Method Thereof}Touch panel and its manufacturing method {Touch Panel and Fabricated Method Thereof}

본 발명은 터치패널에 관한 것으로, 특히 터치패널 일측면의 투명전도층 및 제2막을 제거하여 타측면들과의 높이를 동일하게 형성함으로서 내구성을 향상시킬 수 있도록 한 터치패널 및 그 제조방법에 관한 것이다.The present invention relates to a touch panel, and more particularly, to a touch panel and a method of manufacturing the same, by removing the transparent conductive layer and the second layer on one side of the touch panel to improve the durability by forming the same height as the other sides. will be.

디스플레이 일체형 입력장치인 터치패널은 은행의 현금 지급기(ATM) 등이 대표적인데, 스타일러스 펜 또는 손가락이 눌려진 위치에 해당하는 전압 또는 전류 신호를 발생함으로써 사용자가 지정하는 명령 또는 그래픽 정보를 입력하게 된다. 최근에는 평판 표시장치 중 액정패널과 일체되어 아날로그 입력 방식의 저항막 방식의 터치패널의 주로 사용되고 있다. 통상의 액정패널은 두장의 제1기판 사이에 주입되어진 액정 셀 들의 광 투과율이 조절되게 함으로써 화상을 표시하게 된다. 액정 셀들 각각은 비디오신호, 즉 해당 화소신호에 응답하여 투과되는 광량을 조절한다.A touch panel, which is an integrated display device, is a representative ATM of a bank. The touch panel generates a voltage or current signal corresponding to a position where a stylus pen or a finger is pressed to input a user-specified command or graphic information. Recently, a resistive touch panel of an analog input method is used mainly because it is integrated with a liquid crystal panel among flat panel displays. A typical liquid crystal panel displays an image by controlling the light transmittance of liquid crystal cells injected between two first substrates. Each of the liquid crystal cells adjusts the amount of light transmitted in response to the video signal, that is, the pixel signal.

도 1은 종래 기술에 따른 터치패널의 구조도이다.1 is a structural diagram of a touch panel according to the prior art.

도 1을 참조하면, 터치패널(20)은 평판 패널 디스플레이(10) 상에 놓이게 된다. 터치패널(20)은 터치패널의 베이스를 형성하는 제1 시이트(12) 및 상부를 형성하는 제2 시이트(14)와, 상기 제1 시이트(12) 및 제2 시이트(14) 상에 형성된 투명전도층(16a,16b)과, 제1 시이트(12) 및 제2 시이트(14) 사이에 살포되어진 스페이서(26)를 가지게 된다. 제1 시이트(12)의 표면에는 제1 전극층(18a)이 형성되고 제2 시이트(14)의 밑면에는 제2 전극층(18b)이 형성되어 있다. 제2 전극층(18b)은 제2 시이트(14)가 스타일러스 펜 또는 손가락에 의해 눌려질 때 제1 전극층(18a)과 단락 됨으로써 눌려진 위치에 따라 달라지는 전류량 또는 전압레벨을 가지는 신호가 발생되게 한다. 이 때 제1 및 제2 시이트(12,14)는 폴리에틸렌 테레프탈레이트(polyethyleneterephtalateol ; 이하, "PET"라 함)를 사용하여 가요성의 시트상으로 성형시킨 PET 필름 타입으로 구성된다. 제1 및 제2 전극층(18a,18b)은 투명전도성물질인 인듐-주석-옥사이드(Indium-Tin-Oxide ; 이하 "ITO"라 함), 인듐-아연-옥사이드(Indium-Zinc-Oxide ; 이하 "IZO"라 함), 인듐-주석-아연-옥사이드(Indium-Tin-Zinc-Oxide ; 이하 "ITZO"라 함)들 중 하나로 형성되는 투명전도층(16a,16b) 상에 은(Ag)을 인쇄함으로써 형성된다. 터치패널(20)의 제1 시이트(12)에는 가로방향의 가장자리에 형성된 X축 전극(18a)과, X축 전극(18a)의 중앙으로부터 도출되어 외부 터치컨트롤러(도시하지 않음)에 전류량 또는 전압 레벨을 가지는 신호를 공급하는 신호선(24c,24d)을 구비한다. 터치패널(20)의 제2시이트(14)에는 가로방향의 가장자리에 형성된 Y축 전극(18b)과, Y축 전극(18b)의 중앙으로부터 도출되어 외부 터치컨트롤러에 전류량 또는 전압 레벨을 가지는 신호를 공급하는 신호선(24a,24b)을 구비한다.Referring to FIG. 1, the touch panel 20 is placed on the flat panel display 10. The touch panel 20 includes a first sheet 12 forming a base of the touch panel and a second sheet 14 forming an upper portion, and a transparent formed on the first sheet 12 and the second sheet 14. The conductive layers 16a and 16b and the spacers 26 spread between the first sheet 12 and the second sheet 14 are provided. The first electrode layer 18a is formed on the surface of the first sheet 12, and the second electrode layer 18b is formed on the bottom surface of the second sheet 14. The second electrode layer 18b causes the second sheet 14 to be shorted with the first electrode layer 18a when the second sheet 14 is pressed by a stylus pen or finger to generate a signal having a current amount or voltage level that varies depending on the pressed position. At this time, the first and second sheets 12 and 14 are composed of a PET film type molded into a flexible sheet using polyethylene terephthalate (hereinafter referred to as "PET"). The first and second electrode layers 18a and 18b include indium tin oxide (hereinafter referred to as "ITO") and indium zinc oxide (hereinafter referred to as "ITO"), which are transparent conductive materials. IZO ") and indium-tin-zinc-oxide (hereinafter referred to as" ITZO ") printed on silver (Ag) formed on the transparent conductive layers 16a and 16b. It is formed by. The first sheet 12 of the touch panel 20 is drawn from the center of the X-axis electrode 18a and the X-axis electrode 18a formed at the edges in the horizontal direction and is supplied with an amount of current or voltage to an external touch controller (not shown). Signal lines 24c and 24d for supplying a signal having a level are provided. The second sheet 14 of the touch panel 20 is provided with a Y-axis electrode 18b formed at a horizontal edge and a signal having a current amount or a voltage level from the center of the Y-axis electrode 18b to the external touch controller. The signal lines 24a and 24b to supply are provided.

도 2 및 도 3은 종래기술에 따른 터치패널의 상부기판 및 하부기판의 단면을 상세히 나타내는 도면이다.2 and 3 is a view showing in detail the cross-section of the upper substrate and the lower substrate of the touch panel according to the prior art.

도 2를 참조하면, 터치패널의 상부기판은 제2 시이트(14), 제2 시이트(14) 전면에 형성되어진 투명전도층(16b)과, 제2 시이트(14) Y축 가장자리에 형성된 제2 전극층(18b)과, 상기 제2 전극층(18b)에 연결되어 외부 터치컨트롤러에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(24a,24b)을 구비한다.Referring to FIG. 2, the upper substrate of the touch panel includes the second sheet 14, the transparent conductive layer 16b formed on the entire surface of the second sheet 14, and the second sheet formed on the Y-axis edge of the second sheet 14. And an electrode layer 18b and signal lines 24a and 24b connected to the second electrode layer 18b to supply a signal having a current amount or a voltage level to an external touch controller.

이러한 구성을 통하여 터치패널의 상부기판에 형성된 각 측면의 적층구조를 살펴보면, 상부기판의 제1 영역(Ⅰ)은 제2 시이트(14)-투명전도층(16b)으로 형성되고, 제2 영역(Ⅱ)은 제2 시이트(14)-투명전도층(16b)-제2 전극층(18b)로 형성된다. 제3 영역(Ⅲ)은 제2 시이트(14)-투명전도층(16b)-절연막-신호선(24b)로 형성되고, 제4 영역(Ⅳ)은 제2 시이트(14)-투명전도층(16b)-제2 전극층(18b)로 형성된다.Looking at the laminated structure of each side formed on the upper substrate of the touch panel through such a configuration, the first region (I) of the upper substrate is formed of the second sheet 14 -transparent conductive layer 16b, the second region ( II) is formed of the second sheet 14-the transparent conductive layer 16b-the second electrode layer 18b. The third region III is formed of the second sheet 14-the transparent conductive layer 16b-the insulating film-the signal line 24b, and the fourth region IV is the second sheet 14-the transparent conductive layer 16b. ) -Second electrode layer 18b.

도 3을 참조하면, 터치패널의 하부기판은 제1 시이트(12), 제1 시이트(12) 전면에 형성되어진 투명전도층(16a)과, 제1 시이트(14) X축 가장자리에 형성된 제1 전극층(18a)과, 상기 제1 전극층(18a)에 연결되어 외부 터치컨트롤러에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(24c,24d)을 구비한다.Referring to FIG. 3, the lower substrate of the touch panel includes a first sheet 12, a transparent conductive layer 16a formed on the entire surface of the first sheet 12, and a first sheet formed on the X-axis edge of the first sheet 14. And an electrode layer 18a and signal lines 24c and 24d connected to the first electrode layer 18a to supply a signal having a current amount or a voltage level to an external touch controller.

이러한 구성을 통하여 터치패널의 하부기판에 형성된 각 측면의 적층구조를 살펴보면, 하부기판의 제1 영역(Ⅰ')은 제1 시이트(12)-투명전도층(16a)-제1 전극층(18a)으로 형성되고, 제2 영역(Ⅱ')은 제1 시이트(12)-투명전도층(16a)-신호선(24c)로 형성된다. 제3 영역(Ⅲ')은 제1 시이트(12)-투명전도층(16a)-제1 전극층(18a)로 형성되고, 제4 영역(Ⅳ')은 제1 시이트(12)-투명전도층(16a)로 형성된다.Looking at the laminated structure of each side formed on the lower substrate of the touch panel through this configuration, the first region (I ') of the lower substrate is the first sheet 12-transparent conductive layer 16a-first electrode layer 18a. The second region II 'is formed of the first sheet 12-the transparent conductive layer 16a-the signal line 24c. The third region III 'is formed of the first sheet 12-the transparent conductive layer 16a-the first electrode layer 18a, and the fourth region IV' is the first sheet 12-the transparent conductive layer. It is formed of (16a).

그러나, 터치패널의 상부기판과 하부기판을 합착할 경우 제2 영역(Ⅱ,Ⅱ')및 제3 영역(Ⅲ,Ⅲ')에서 다른 영역에 비해 더 많은 구성요소로 인해 적층 높이가 높기 때문에 제2 영역(Ⅱ,Ⅱ') 및 제3 영역(Ⅲ,Ⅲ')에서의 에지부의 내구성이 다른 측면에 비해 약해지는 단점이 있게 된다.However, when the upper substrate and the lower substrate of the touch panel are bonded together, the stack height is higher due to more components in the second region (II, II ') and the third region (III, III') than the other regions. The durability of the edge portion in the second region (II, II ') and the third region (III, III') is weak compared with other aspects.

따라서, 본 발명의 목적은 적층 높이가 높은 영역에서의 투명전도층 및 절연막을 없앰으로써 다른 영역과의 높이를 동일하게 하여 내구성을 향상시킬 수 있도록 한 터치패널 및 그 제조방법을 제공하는 데 있다.Accordingly, it is an object of the present invention to provide a touch panel and a method of manufacturing the same by removing the transparent conductive layer and the insulating film in a region having a high stacking height to improve the durability by making the same height as other regions.

도 1은 종래 기술에 따른 터치패널의 구조도.1 is a structural diagram of a touch panel according to the prior art.

도 2는 종래기술에 따른 터치패널의 상부기판의 단면을 상세히 나타내는 도면.2 is a view showing in detail the cross section of the upper substrate of the touch panel according to the prior art.

도 3은 종래기술에 따른 터치패널의 하부기판의 단면을 상세히 나타내는 도면.3 is a view showing in detail the cross-section of the lower substrate of the touch panel according to the prior art.

도 4는 본 발명의 실시예에 따른 상부 및 하부기판의 단면을 나타내는 도면.4 is a cross-sectional view of the upper and lower substrates according to an embodiment of the present invention.

도 5a 내지 도 5c는 도 4에서 터치패널의 상부기판 형성방법을 설명하는 도면.5A to 5C illustrate a method of forming an upper substrate of the touch panel in FIG. 4.

도 6a 내지 도 6c는 도 4에서 터치패널의 하부기판 형성방법을 설명하는 도면.6A to 6C illustrate a method of forming a lower substrate of the touch panel in FIG. 4.

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

10 : 평판 디스플레이 패널12,32 : 제1 시이트10: flat panel display panel 12, 32: first sheet

14,34 : 제2 시이트16,42,44 : 투명전도층14,34: second sheet 16,42,44: transparent conductive layer

18,36,38 : 전극층26 : 스페이서18,36,38 electrode layer 26 spacer

24,40 : 신호선24,40: signal line

상기 목적을 달성하기 위하여, 본 발명에 따른 터치패널은 상부기판 및 하부기판 상에 형성되는 상부전극라인 및 하부전극라인과; 상기 상부전극라인 및 하부전극라인에 전류량 및 전압레벨을 가지는 신호를 공급하는 신호선들과; 상기 상부 및 하부전극라인과 신호선들이 겹치도록 형성되는 영역을 제외한 영역에만 형성되어 상기 상부 및 하부전극라인이 통전되게 하는 상부 및 하부 투명전도층을 구비한다.In order to achieve the above object, the touch panel according to the present invention includes an upper electrode line and a lower electrode line formed on the upper substrate and the lower substrate; Signal lines for supplying a signal having a current amount and a voltage level to the upper electrode line and the lower electrode line; And an upper and lower transparent conductive layer formed only in a region except that the upper and lower electrode lines and the signal lines overlap with each other to allow the upper and lower electrode lines to be energized.

본 발명에서는 상부기판 및 하부기판 합착시 두 기판 사이에 일정 간격을 유지하도록 하는 스페이서를 구비한다.In the present invention, the upper substrate and the lower substrate is provided with a spacer to maintain a predetermined distance between the two substrates when bonded.

본 발명에서의 5층 구조의 네측면 중 전극라인이 형성되는 제1 및 제2 측면은 기판-투명전도층-전극층 구조인 것과, 상기 전극라인에 신호를 공급하는 신호선이 형성되는 제3 측면은 기판-신호선 구조인 것과, 제4 측면은 기판-투명전도층 구조인 것을 특징으로 한다.Among the four sides of the five-layer structure of the present invention, the first and second side surfaces on which the electrode lines are formed are a substrate-transparent conductive layer-electrode layer structure, and the third side surface on which the signal lines for supplying signals to the electrode lines are formed. And a fourth side is a substrate-transparent conductive layer structure.

본 발명에 따른 터치패널의 제조방법은 상부기판 및 하부기판을 형성하는 단계와, 상기 상부기판 및 하부기판 상의 제1 가장자리영역을 제외한 영역에 투명전도층을 형성하는 단계와, 상기 상부기판 및 하부기판 상의 제2 및 제3 가장자리 영역에 상부 및 하부전극라인을 형성하는 단계와, 상기 상부 및 하부전극라인과 연결되어 전류량 및 전압레벨을 가지는 신호를 공급하는 신호선들을 형성하는 단계를 포함한다.The method of manufacturing a touch panel according to the present invention includes the steps of forming an upper substrate and a lower substrate, forming a transparent conductive layer in a region other than a first edge region on the upper substrate and the lower substrate, and forming the upper substrate and the lower substrate. Forming upper and lower electrode lines in the second and third edge regions on the substrate, and forming signal lines connected to the upper and lower electrode lines to supply a signal having a current amount and a voltage level.

본 발명에서의 신호선들 중 어느 하나는 상기 상부기판 및 하부기판 상의 제1 가장자리영역 상에 형성되는 것을 특징으로 한다.Any one of the signal lines in the present invention is formed on the first edge region on the upper substrate and the lower substrate.

본 발명에서의 투명전도층을 형성하는 단계는 제1 가장자리 영역이 오픈되어 있는 패턴 마스크를 정렬하는 단계와, 상기 패턴 마스크를 통하여 투명전도성 물질을 증착하는 단계를 포함하는 것을 특징으로 한다.Forming the transparent conductive layer in the present invention is characterized in that it comprises the step of aligning the pattern mask, the first edge region is open, and depositing a transparent conductive material through the pattern mask.

본 발명에서의 투명전도층을 형성하는 투명전도층을 형성하는 단계는 상기 상부기판 및 하부기판 전면에 투명전도성 물질을 증착하는 단계와, 제1 가장자리 영역에 형성된 투명전도성 물질을 에칭하는 단계를 포함하는 것을 특징으로 한다.Forming a transparent conductive layer for forming a transparent conductive layer in the present invention includes depositing a transparent conductive material on the upper substrate and the lower substrate, and etching the transparent conductive material formed in the first edge region Characterized in that.

상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면을 참조한 실시 예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and advantages of the present invention in addition to the above object will be apparent from the detailed description of the embodiments with reference to the accompanying drawings.

이하, 본 발명의 실시 예들을 첨부한 도 4 내지 도 6c를 참조하여 상세히 설명하기로 한다.Hereinafter, embodiments of the present invention will be described in detail with reference to FIGS. 4 to 6C.

도 4는 본 발명의 실시예에 따른 터치패널의 상부 및 하부기판의 평면도를 나타내는 도면이다.4 is a plan view illustrating upper and lower substrates of a touch panel according to an exemplary embodiment of the present invention.

도 4를 참조하면, 터치패널의 상부기판은 도 4(a)에서와 같이 제2 시이트(34), 제2 시이트(34) 상에 형성되어진 투명전도층(도시하지 않음)과, 제2 시이트(34) Y축 가장자리에 형성된 제2 전극층(36a,36b)과, 상기 제2 전극층(36a,36b)에 연결되어 외부 터치컨트롤러에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40a,40b)을 구비한다. 이 때 좌측 가장자리에 형성된 제2 전극층(36b)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40b)이 형성되는 제3 영역(Ⅲ)에는 투명전도층이 형성되지 아니한다. 이로써 신호선(40b)이 형성되는 제3 영역(Ⅲ)은 단지 전류량 또는 전압레벨을 가지는 신호를 공급하는 경로로서의 역할만을 한다.Referring to FIG. 4, the upper substrate of the touch panel includes a transparent conductive layer (not shown) formed on the second sheet 34, the second sheet 34, and the second sheet as shown in FIG. 4A. (34) Signal lines 40a and 36b connected to the second electrode layers 36a and 36b formed at the Y-axis edge and connected to the second electrode layers 36a and 36b to supply a signal having a current amount or voltage level to an external touch controller. It is provided. At this time, the transparent conductive layer is not formed in the third region III where the signal line 40b for supplying a signal having a current amount or a voltage level is formed in the second electrode layer 36b formed at the left edge. As a result, the third region III in which the signal line 40b is formed serves only as a path for supplying a signal having a current amount or a voltage level.

이러한 구성을 통하여 터치패널의 상부기판에 형성된 각 측면의 적층구조를 살펴보면, 상부기판의 제1 영역(Ⅰ)은 제2 시이트(34)-투명전도층으로 형성되고, 제2 영역(Ⅱ)은 제2 시이트(34)-투명전도층-제2 전극층(36a)로 형성된다. 제3 영역(Ⅲ)은 제2 시이트(34)-신호선(40b)로 형성되고, 제4 영역(Ⅳ)은 제2 시이트(34)-투명전도층-제2 전극층(36b)로 형성된다.Looking at the laminated structure of each side formed on the upper substrate of the touch panel through this configuration, the first region (I) of the upper substrate is formed of a second sheet 34-a transparent conductive layer, the second region (II) The second sheet 34-the transparent conductive layer-the second electrode layer 36a is formed. The third region III is formed of the second sheet 34-the signal line 40b, and the fourth region IV is formed of the second sheet 34-the transparent conductive layer-the second electrode layer 36b.

터치패널의 하부기판은 도 4(b)에서와 같이 제1 시이트(32), 제1 시이트(32) 상에 형성되어진 투명전도층(도시하지 않음)과, 제1 시이트(32) X축 가장자리에 형성된 제1 전극층(38a,38b)과, 상기 제1 전극층(38a,38b)에 연결되어 외부 터치컨트롤러에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40c,40d)을 구비한다. 이 때 상측 가장자리에 형성된 제1 전극층(38a)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40c)이 형성되는 제2 영역(Ⅱ)에는 투명전도층과 절연막이 형성되지 아니한다. 이로써 신호선(40c)이 형성되는 제2 영역(Ⅲ)은 단지 전류량 또는 전압레벨을 가지는 신호를 공급하는 경로로서의 역할만을 한다.As shown in FIG. 4B, the lower substrate of the touch panel includes a transparent conductive layer (not shown) formed on the first sheet 32, the first sheet 32, and an X-axis edge of the first sheet 32. First electrode layers 38a and 38b formed at the first and second signal layers 40c and 40d connected to the first electrode layers 38a and 38b to supply a signal having a current amount or a voltage level to an external touch controller. In this case, the transparent conductive layer and the insulating layer are not formed in the second region (II) in which the signal line 40c for supplying a signal having a current amount or voltage level is formed in the first electrode layer 38a formed at the upper edge. As a result, the second region III in which the signal line 40c is formed serves only as a path for supplying a signal having a current amount or a voltage level.

이러한 구성을 통하여 터치패널의 하부기판에 형성된 각 측면의 적층구조를 살펴보면, 하부기판의 제1 영역(Ⅰ')은 제1 시이트(32)-투명전도층-제1 전극층(38a)으로 형성되고, 제2 영역(Ⅱ')은 제1 시이트(32)-신호선(40c)로 형성된다. 제3 영역(Ⅲ')은 제1 시이트(32)-투명전도층-제1 전극층(38b)로 형성되고, 제4 영역(Ⅳ')은 제1 시이트(32)-투명전도층으로 형성된다.Looking at the laminated structure of each side formed on the lower substrate of the touch panel through this configuration, the first region (I ') of the lower substrate is formed of the first sheet 32-transparent conductive layer-first electrode layer 38a. The second region II 'is formed of the first sheet 32-signal line 40c. The third region III 'is formed of the first sheet 32-transparent conductive layer-first electrode layer 38b, and the fourth region IV' is formed of the first sheet 32-transparent conductive layer. .

이 때 제1 및 제2 시이트(32,34)는 PET를 사용하여 가요성의 시트상으로 성형시킨 PET 필름 타입으로 구성된다. 투명전도층은 ITO, IZO, ITZO들 중 하나로 형성되며, 제1 및 제2 전극층(36a,36b,38a,38b)은 투명전도층 상에 은(Ag)을 인쇄함으로써 형성된다.At this time, the first and second sheets 32 and 34 are formed of a PET film type molded into a flexible sheet using PET. The transparent conductive layer is formed of one of ITO, IZO, and ITZO, and the first and second electrode layers 36a, 36b, 38a, and 38b are formed by printing silver (Ag) on the transparent conductive layer.

이러한 상부기판 및 하부기판 합착시 제1 시이트(32) 및 제2 시이트(34) 사이에 살포되어진 스페이서(도시하지 않음)를 가지게 된다. 이 스페이서는 제1 시이트(32)와 제2 시이트(34) 사이를 일정한 간격을 유지하도록 한다.When the upper substrate and the lower substrate are bonded together, the upper substrate and the lower substrate have a spacer (not shown) spread between the first sheet 32 and the second sheet 34. This spacer maintains a constant gap between the first sheet 32 and the second sheet 34.

상기에서와 같은 상부기판 및 하부기판을 합착시 터치패널의 가장자리에는 각각 5개의 구성요소로 형성되어, 터치패널의 네 측면이 동일한 수준의 높이로 형성될 수 있다.When the upper substrate and the lower substrate are bonded together as described above, the edges of the touch panel are formed of five components, respectively, and four sides of the touch panel may be formed at the same level.

도 5a 내지 도 5c는 도 4(a)에서 선 "A-A'"을 따라 절취한 터치패널 상부기판의 제조방법을 단계적으로 설명하는 단면도이다.5A to 5C are cross-sectional views illustrating a method of manufacturing a touch panel upper substrate cut along a line “A-A '” in FIG. 4A.

터치패널의 상부기판은 먼저 도 5a에서와 같이 제2 시이트(34) 상에 투명전도층(42)을 형성한다. 이 때 투명전도층(42)은 좌측 가장자리에 형성된 제2 전극층(36b)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40b)이 형성되는 영역(46)을 제외한 영역 상에 투명 전도성 물질인 ITO, IZO, ITZO들 중 하나를 증착하여 형성된다. 투명전도층(42)은 패턴 마스크에 의해 신호선(40b) 형성영역만 증착하는 방법 또는 제2 시이트(34) 전면에 증착된 후 신호선(40b) 형성영역만 에칭하는 방법 중 어느 하나에 의해 형성된다.The upper substrate of the touch panel first forms a transparent conductive layer 42 on the second sheet 34 as shown in FIG. 5A. At this time, the transparent conductive layer 42 is a transparent conductive material on a region other than the region 46 in which the signal line 40b for supplying a signal having a current amount or a voltage level is formed on the second electrode layer 36b formed at the left edge. It is formed by depositing one of ITO, IZO and ITZOs. The transparent conductive layer 42 is formed by a method of depositing only a signal line 40b forming region by a pattern mask or a method of etching only a signal line 40b forming region after being deposited on the entire surface of the second sheet 34. .

투명전도층(42)이 형성되면, 제2 시이트(34) 상의 우측 가장자리에는 도 5b에서와 같이 제2 전극층(36a)이 형성된다. 제2 전극층(36a)은 투명전도층 상에 은(Ag)을 인쇄함으로써 형성된다When the transparent conductive layer 42 is formed, the second electrode layer 36a is formed at the right edge of the second sheet 34 as shown in FIG. 5B. The second electrode layer 36a is formed by printing silver (Ag) on the transparent conductive layer.

이후 도 5c에서와 같이 제2 시이트(34) 상의 신호선 형성 영역(46)에는 좌측 가장자리에 형성된 제1 전극층(36b)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40b)이 형성된다.5C, a signal line 40b is formed in the signal line forming region 46 on the second sheet 34 to supply a signal having a current amount or a voltage level to the first electrode layer 36b formed at the left edge.

도 6a 내지 도 6c는 도 4(b)에서 선 "B-B'"를 따라 절취한 터치패널 하부기판의 제조방법을 단계적으로 설명하는 단면도이다.6A through 6C are cross-sectional views illustrating a method of manufacturing a touch panel lower substrate taken along a line “B-B ′” in FIG. 4B.

터치패널의 하부기판은 먼저 도 6a에서와 같이 제1 시이트(32) 상에 투명전도층(44)을 형성한다. 이 때 투명전도층(44)은 상측 가장자리에 형성된 제1 전극층(38a)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40c)이 형성되는 영역(48)을 제외한 영역 상에 투명 전도성 물질인 ITO, IZO, ITZO들 중 하나를증착하여 형성된다. 투명전도층(44)은 패턴 마스크에 의해 신호선(40c) 형성영역만 증착하는 방법 또는 제1 시이트(32) 전면에 증착된 후 신호선(40c) 형성영역만 에칭하는 방법 중 어느 하나에 의해 형성된다.The lower substrate of the touch panel first forms a transparent conductive layer 44 on the first sheet 32 as shown in FIG. 6A. At this time, the transparent conductive layer 44 is a transparent conductive material on a region other than the region 48 where the signal line 40c for supplying a signal having a current amount or a voltage level is formed on the first electrode layer 38a formed at the upper edge. It is formed by depositing one of ITO, IZO and ITZO. The transparent conductive layer 44 is formed by a method of depositing only the signal line 40c formation region by a pattern mask or by etching only the signal line 40c formation region after being deposited on the entire surface of the first sheet 32. .

투명전도층(44)이 형성되면, 제1 시이트(32) 상의 하측 가장자리에는 도 6b에서와 같이 제1 전극층(38b)이 형성된다. 제1 전극층(36b)은 투명전도층 상에 은(Ag)을 인쇄함으로써 형성된다When the transparent conductive layer 44 is formed, the first electrode layer 38b is formed at the lower edge of the first sheet 32 as shown in FIG. 6B. The first electrode layer 36b is formed by printing silver (Ag) on the transparent conductive layer.

이후 도 6c에서와 같이 제1 시이트(32) 상의 신호선 형성 영역(48)에는 좌측 가장자리에 형성된 제1 전극층(38a)에 전류량 또는 전압레벨을 가지는 신호를 공급하는 신호선(40b)이 형성된다.6C, a signal line 40b is formed in the signal line forming region 48 on the first sheet 32 to supply a signal having a current amount or a voltage level to the first electrode layer 38a formed at the left edge.

또한 터치패널에서의 전극층, 신호선 및 투명전도층의 패턴 구조는 상부기판 및 하부기판이 서로 바뀌어 형성될 수 있다.In addition, the pattern structure of the electrode layer, the signal line and the transparent conductive layer in the touch panel may be formed by changing the upper substrate and the lower substrate.

상술한 바와 같이, 본 발명에 따른 터치패널은 터치패널의 일측면에 형성된 투명전도층과 절연막을 제거하여 타측면과의 단차를 동일하게 형성함으로써 터치패널 에지부의 내구성을 향상시킬 수 있다.As described above, the touch panel according to the present invention can improve the durability of the edge portion of the touch panel by removing the transparent conductive layer and the insulating film formed on one side of the touch panel to form the same step with the other side.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (10)

상부기판 및 하부기판 상에 형성되는 상부전극라인 및 하부전극라인과;An upper electrode line and a lower electrode line formed on the upper substrate and the lower substrate; 상기 상부전극라인 및 하부전극라인에 전류량 및 전압레벨을 가지는 신호를 공급하는 신호선들과;Signal lines for supplying a signal having a current amount and a voltage level to the upper electrode line and the lower electrode line; 상기 상부 및 하부전극라인과 신호선들이 겹치도록 형성되는 영역을 제외한 영역에만 형성되어 상기 상부 및 하부전극라인이 통전되게 하는 상부 및 하부 투명전도층을 구비하는 것을 특징으로 하는 터치패널.And a top and a bottom transparent conductive layer formed only in a region except that the top and bottom electrode lines and the signal lines overlap each other so that the top and bottom electrode lines are energized. 제 1 항에 있어서,The method of claim 1, 상기 상부기판 및 하부기판 합착시 두 기판 사이에 일정 간격을 유지하도록 하는 스페이서를 구비하는 것을 특징으로 하는 터치패널.And a spacer to maintain a predetermined gap between the two substrates when the upper substrate and the lower substrate are bonded together. 제 1 항에 있어서,The method of claim 1, 상기 상부 및 하부기판은 폴리에틸렌 테레프탈레이트(polyethyleneterephtalateol) 필름이고; 상기 투명전도층은 인듐-주석-옥사이드(Indium-Tin-Oxide), 인듐-아연-옥사이드(Indium-Zinc-Oxide), 인듐-주석-아연-옥사이드(Indium-Tin-Zinc-Oxide)들 중 하나로 형성되며, 상기 상부 및 하부전극라인은 은(Ag)으로 형성된 것을 특징으로 하는 터치패널.The upper and lower substrates are polyethylene terephthalate films; The transparent conductive layer is one of indium-tin-oxide, indium-zinc-oxide, indium-tin-zinc-oxide, and the like. And upper and lower electrode lines formed of silver (Ag). 제 1 항에 있어서,The method of claim 1, 상기 상부 및 하부기판 합착시 각 측면에는 각 기판을 포함하여 5층 구조인 것을 특징으로 하는 터치패널.Touch panel, characterized in that the five-layer structure including each substrate on each side when the upper and lower substrates are bonded. 제 4 항에 있어서,The method of claim 4, wherein 상기 5층 구조의 네측면 중 전극라인이 형성되는 제1 및 제2 측면은 기판-투명전도층-전극층 구조인 것과,The first and second side surfaces of the four side of the five-layer structure in which the electrode line is formed is a substrate-transparent conductive layer-electrode layer structure, 상기 전극라인에 신호를 공급하는 신호선이 형성되는 제3 측면은 기판-신호선 구조인 것과,A third side surface on which a signal line for supplying a signal to the electrode line is formed is a substrate-signal line structure; 제4 측면은 기판-투명전도층 구조인 것을 특징으로 하는 터치패널.The fourth side is a touch panel, characterized in that the substrate-transparent conductive layer structure. 상부기판 및 하부기판을 형성하는 단계와,Forming an upper substrate and a lower substrate, 상기 상부기판 및 하부기판 상의 제1 가장자리영역을 제외한 영역에 투명전도층을 형성하는 단계와,Forming a transparent conductive layer in a region other than a first edge region on the upper substrate and the lower substrate; 상기 상부기판 및 하부기판 상의 제2 및 제3 가장자리 영역에 상부 및 하부전극라인을 형성하는 단계와,Forming upper and lower electrode lines on second and third edge regions on the upper substrate and the lower substrate; 상기 상부 및 하부전극라인과 연결되어 전류량 및 전압레벨을 가지는 신호를 공급하는 신호선들을 형성하는 단계를 포함하는 것을 특징으로 하는 터치패널의 제조방법.And forming signal lines connected to the upper and lower electrode lines to supply a signal having a current amount and a voltage level. 제 6 항에 있어서,The method of claim 6, 상기 신호선들 중 어느 하나는 상기 상부기판 및 하부기판 상의 제1 가장자리영역 상에 형성되는 것을 특징으로 하는 터치패널의 제조방법.Any one of the signal lines is formed on the first edge region on the upper substrate and the lower substrate. 제 6 항에 있어서,The method of claim 6, 상기 투명전도층을 형성하는 단계는 상기 제1 가장자리 영역이 오픈되어 있는 패턴 마스크를 정렬하는 단계와,The forming of the transparent conductive layer may include arranging a pattern mask in which the first edge region is opened; 상기 패턴 마스크를 통하여 투명전도성 물질을 증착하는 단계를 포함하는 것을 특징으로 하는 터치패널의 제조방법.And depositing a transparent conductive material through the pattern mask. 제 6 항에 있어서,The method of claim 6, 상기 투명전도층을 형성하는 단계는 상기 상부기판 및 하부기판 전면에 투명전도성 물질을 증착하는 단계와,Forming the transparent conductive layer is a step of depositing a transparent conductive material on the entire upper substrate and the lower substrate; 상기 제1 가장자리 영역에 형성된 투명전도성 물질을 에칭하는 단계를 포함하는 것을 특징으로 하는 터치패널의 제조방법.And etching the transparent conductive material formed in the first edge region. 제 6 항에 있어서,The method of claim 6, 상기 상부 및 하부기판 사이에 일정간격을 유지하도록 하는 스페이서를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 터치패널의 제조방법.And forming a spacer to maintain a predetermined gap between the upper and lower substrates.
KR10-2001-0086054A 2001-12-27 2001-12-27 Touch Panel and Fabricated Method Thereof KR100433225B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0086054A KR100433225B1 (en) 2001-12-27 2001-12-27 Touch Panel and Fabricated Method Thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0086054A KR100433225B1 (en) 2001-12-27 2001-12-27 Touch Panel and Fabricated Method Thereof

Publications (2)

Publication Number Publication Date
KR20030055923A true KR20030055923A (en) 2003-07-04
KR100433225B1 KR100433225B1 (en) 2004-05-27

Family

ID=32214158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0086054A KR100433225B1 (en) 2001-12-27 2001-12-27 Touch Panel and Fabricated Method Thereof

Country Status (1)

Country Link
KR (1) KR100433225B1 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030094842A (en) * 2002-06-08 2003-12-18 주식회사 에이터치 Structure for getting signal in touch panel
KR100465220B1 (en) * 2002-11-08 2005-01-13 삼성전자주식회사 Non-plate Touch Screen
US8319743B2 (en) 2008-08-27 2012-11-27 Samsung Electronics Co., Ltd. Touch screen display

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3145217B2 (en) * 1992-12-22 2001-03-12 帝人株式会社 Transparent touch panel
JPH10116147A (en) * 1996-10-11 1998-05-06 Nec Corp Touch panel
JP3532378B2 (en) * 1997-04-08 2004-05-31 日本写真印刷株式会社 Touch panel
JP4577734B2 (en) * 1998-02-24 2010-11-10 Dowaホールディングス株式会社 Low reflective resistive touch panel and method for manufacturing the same
KR100300431B1 (en) * 1999-06-23 2001-11-01 김순택 touch panel
KR100329575B1 (en) * 2000-04-26 2002-03-23 김순택 Touch panel device
KR100615168B1 (en) * 2000-07-21 2006-08-25 삼성에스디아이 주식회사 Touch panel assembly

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030094842A (en) * 2002-06-08 2003-12-18 주식회사 에이터치 Structure for getting signal in touch panel
KR100465220B1 (en) * 2002-11-08 2005-01-13 삼성전자주식회사 Non-plate Touch Screen
US8319743B2 (en) 2008-08-27 2012-11-27 Samsung Electronics Co., Ltd. Touch screen display

Also Published As

Publication number Publication date
KR100433225B1 (en) 2004-05-27

Similar Documents

Publication Publication Date Title
US10168828B2 (en) Display device with touch panel
US7336261B2 (en) Touch panel display apparatus and method of fabricating the same
KR101181342B1 (en) Touch screen
KR100487356B1 (en) Method of forming signal line of touch panel
KR20120076365A (en) Electro-optic displays with touch sensors
KR20130020313A (en) Touch sensor and method for manufacturing the same
JP5927915B2 (en) Touch panel sensor substrate and method for manufacturing the substrate
KR20140132800A (en) A touch screen panel and a display including the touch screen panel
JP2011159094A (en) Method for manufacturing electric solid state device
CN109669578B (en) Display panel, manufacturing method thereof and display device
KR100504570B1 (en) Touch Panel and Fabricating Method of Dot Spacer Thereof
KR100433225B1 (en) Touch Panel and Fabricated Method Thereof
KR102555404B1 (en) Flexible Display and Method for Manufacturing the Same
KR20100091497A (en) Touch panel including a conduction layer having lines
KR100472364B1 (en) Touch Panel and Fabricated Method Thereof
KR20030054818A (en) Touch Panel and Fabricated Method of Dot Spacer Thereof
KR100482321B1 (en) Touch Panel and Fabricated Method Thereof
KR100475723B1 (en) Touch Panel Integrated Liquid Crystal Panel and Fabricated Method Thereof
KR100480161B1 (en) Touch panel and method of fabrication the same
KR20040000580A (en) Method of formating signal line of touch panel integrated liquid crystal display
JP2018081917A (en) Organic EL device with built-in touch sensor
KR20020016670A (en) Touch panel and method for fabricating the same
KR20030055853A (en) Touch panel and method of fabricating the same
KR20040002314A (en) Touch panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20160428

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20170413

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20180416

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee