KR100594198B1 - Multichannel RAMBUS system - Google Patents

Multichannel RAMBUS system Download PDF

Info

Publication number
KR100594198B1
KR100594198B1 KR1019990017360A KR19990017360A KR100594198B1 KR 100594198 B1 KR100594198 B1 KR 100594198B1 KR 1019990017360 A KR1019990017360 A KR 1019990017360A KR 19990017360 A KR19990017360 A KR 19990017360A KR 100594198 B1 KR100594198 B1 KR 100594198B1
Authority
KR
South Korea
Prior art keywords
clock
memory controller
memory
rambus
transmission line
Prior art date
Application number
KR1019990017360A
Other languages
Korean (ko)
Other versions
KR20000073817A (en
Inventor
이형용
김경기
김대선
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019990017360A priority Critical patent/KR100594198B1/en
Publication of KR20000073817A publication Critical patent/KR20000073817A/en
Application granted granted Critical
Publication of KR100594198B1 publication Critical patent/KR100594198B1/en

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H17/00Fencing, e.g. fences, enclosures, corrals
    • E04H17/14Fences constructed of rigid elements, e.g. with additional wire fillings or with posts
    • E04H17/16Fences constructed of rigid elements, e.g. with additional wire fillings or with posts using prefabricated panel-like elements, e.g. wired frames
    • E04H17/165Fences constructed of rigid elements, e.g. with additional wire fillings or with posts using prefabricated panel-like elements, e.g. wired frames using panels with rigid filling and frame
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B44DECORATIVE ARTS
    • B44CPRODUCING DECORATIVE EFFECTS; MOSAICS; TARSIA WORK; PAPERHANGING
    • B44C1/00Processes, not specifically provided for elsewhere, for producing decorative surface effects
    • B44C1/22Removing surface-material, e.g. by engraving, by etching
    • B44C1/228Removing surface-material, e.g. by engraving, by etching by laser radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Optics & Photonics (AREA)
  • Toxicology (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Dram (AREA)

Abstract

본 발명은 램버스 메모리를 사용하는 다중채널 램버스 시스템을 개시한다. 본 발명의 램버스 시스템은 클럭발생기, 반도체 메모리, 메모리 콘트롤러, 데이터 버스, 클럭전송선을 구비한다. 클럭전송선은 전송용 클럭전송선 및 수신용 클럭전송선으로 이루어진다. 반도체 메모리 및 메모리 콘트롤러는 전송용 클럭전송선, 수신용 클럭전송선 및 데이터버스와 연결되어 있다. 메모리 콘트롤러와 반도체 메모리를 연결하는 채널이 복수개 형성되어 있으며, 이러한 채널은 메모리 콘트롤러에 대하여 병렬로 연결된다. 하나의 채널은 수신용 클럭 및 전송용 클럭의 tTR이 1이하가 된다. The present invention discloses a multichannel Rambus system using Rambus memory. The rambus system of the present invention includes a clock generator, a semiconductor memory, a memory controller, a data bus, and a clock transmission line. The clock transmission line is composed of a transmission clock transmission line and a reception clock transmission line. The semiconductor memory and the memory controller are connected to a transmission clock transmission line, a reception clock transmission line and a data bus. A plurality of channels connecting the memory controller and the semiconductor memory are formed, and these channels are connected in parallel to the memory controller. In one channel, the tTR of the reception clock and the transmission clock is less than one.

Description

다중채널 램버스 시스템 {Multichannel RAMBUS system}Multichannel Rambus System

도 1은 종래의 단일 채널 램버스 시스템을 도시한 회로도이다.1 is a circuit diagram illustrating a conventional single channel Rambus system.

도 2는 도 1의 A점에서의 수신용 클럭 및 전송용 클럭의 위상차를 도시한 타이밍도이다.FIG. 2 is a timing diagram showing a phase difference between a reception clock and a transmission clock at point A of FIG.

도 3은 도 1의 B점에서의 수신용 클럭 및 전송용 클럭의 위상차를 도시한 타이밍도이다.3 is a timing diagram showing a phase difference between a reception clock and a transmission clock at point B in FIG.

도 4는 본 발명에 의한 다중 채널 램버스 시스템을 도시한 도면이다.4 is a diagram illustrating a multi-channel Rambus system according to the present invention.

도 5는 도 4의 A,B,C,D점에서의 수신용 클럭 및 전송용 클럭의 위상차를 도시한 타이밍도이다. 5 is a timing diagram showing a phase difference between a reception clock and a transmission clock at points A, B, C, and D of FIG.

<도면의 주요부분에 대한 부호의 설명><Description of Symbols for Main Parts of Drawings>

100,400:클럭발생기 110,410:메모리 콘트롤러100,400: Clock generator 110,410: Memory controller

120,122,420,421:반도체 메모리120,122,420,421: semiconductor memory

본 발명은 다중채널 램버스 시스템에 관한 것으로서, 더욱 상세하게는 램버스(RAMBUS) 메모리를 이용하는 다중채널 램버스 시스템에 관한 것이다.The present invention relates to a multichannel rambus system, and more particularly, to a multichannel rambus system using a RAMBUS memory.

최근 컴퓨터 메모리, 그래픽 회로, 비디오등을 고속으로 동작시키기 위하여, 각 기기들에 대하여 빠른 전송속도(Bandwidth) 및 짧은 응답시간(Latency)등을 요구하고 있다. 이러한 요구에 부응하기 위하여 램버스 메모리(RAMBUS DRAM)이 사용된다. 램버스 메모리는 300MHz - 400MHz의 입출력 주파수로 클럭(clock)의 하강(falling) 및 상승(rising)의 엣지(edge)에서 데이터를 램버스 메모리 콘트롤러(RMC)에 전송하거나 데이터를 저장하는 고성능 메모리 소자이다.Recently, in order to operate computer memory, graphics circuits, video, etc. at high speed, each device requires fast bandwidth and short response time. RAMBUS memory is used to meet this demand. Rambus memory is a high-performance memory device that transmits or stores data to a Rambus memory controller (RMC) at the edge of clock falling and rising at an input / output frequency of 300 MHz to 400 MHz.

램버스 메모리는 데이터와 클럭의 스큐(skew)를 줄이기 위하여 데이터와 클럭을 동일한 방향으로 전송시킨다. 즉, 램버스 메모리를 이용하는 메모리 회로에 있어서, 램버스 메모리에서의 데이터와 클럭은 데이터버스 및 클럭 전송선을 따라 전파하게 된다. 이때, 클럭은 클럭발생기로부터 램버스 메모리 콘트롤러로 전송되는 전송용 클럭(Clock To Master:이하 CTM이라 한다) 및 램버스 메모리 콘트롤러로부터 램버스 메모리로 전송되는 수신용 클럭(Clock From Master:이하 CFM이라 한다)으로 나누어진다. Rambus memory transfers data and clock in the same direction to reduce skew of the data and clock. That is, in a memory circuit using a rambus memory, data and clocks in the rambus memory propagate along the databus and clock transmission lines. In this case, the clock is a clock for transmission (Clock To Master: CTM) transmitted from the clock generator to the Rambus memory controller and a clock for reception (Clock From Master: CFM) from the Rambus memory controller to Rambus memory. Divided.

도 1은 종래의 단일 채널 램버스 시스템을 나타내는 도면이다. 도 1을 참조하면, 종래의 램버스 메모리(120,122)를 이용하는 램버스 시스템에서는, 램버스 메모리 콘트롤러(110)로부터 하나의 채널이 형성되며, 하나의 채널상에 복수개의 램버스 메모리들(120,122)이 순차적으로 연결된다. 클럭 발생기(100)로부터 클럭을 발생하여 각각의 램버스 메모리 콘트롤러(110) 및 램버스 메모리들(120,122)로 공급한다. 각 램버스 메모리들(120,122)은 데이터버스, CTM 및 CFM 전송선과 연결된다. 채널상의 CTM 및 CFM은 동일한 주파수를 가지나, 램버스 메모리 콘트롤러(110) 로부터의 거리에 따라 위상이 달라지게 된다. 따라서, 채널에 놓여있는 램버스 메모리(120,122)에 입력되는 CTM 및 CFM은 서로 다른 위상을 가지게 된다. 1 is a diagram illustrating a conventional single channel Rambus system. Referring to FIG. 1, in a rambus system using the conventional rambus memories 120 and 122, one channel is formed from the rambus memory controller 110, and a plurality of rambus memories 120 and 122 are sequentially connected on one channel. do. The clock is generated from the clock generator 100 and supplied to the Rambus memory controller 110 and the Rambus memories 120 and 122, respectively. Each Rambus memory 120,122 is connected to a databus, CTM and CFM transmission line. The CTM and CFM on the channel have the same frequency, but the phases vary depending on the distance from the Rambus memory controller 110. Therefore, the CTM and CFM input to the Rambus memories 120 and 122 placed in the channel have different phases.

CTM 및 CFM은 램버스 메모리 콘트롤러(110)에 위치해 있는 지점(A)에서 턴어라운드(turn-around)되며, 이 지점에서 이들은 동일한 위상을 갖는다. 도 2는 A점에서의 CTM 및 CFM의 위상을 도시한 타이밍도이다. 하지만, 램버스 메모리(120,122)의 위치가 램버스 메모리 콘트롤러(110)에서 멀어질수록, CFM의 위상은 CTM에 비해 상대적으로 늦어지게 된다. 도 3은 B지점에서의 CTM 및 CFM의 위상차를도시한 타이밍도이다. 즉, 채널에 놓여있는 램버스 메모리(120,122)의 위치에 따라 CTM 및 CFM의 위상차가 발생하게 되는데, 이러한 CTM 및 CFM의 위상차를 tTR이라고 한다. tTR은 수학식1로 표현된다.CTM and CFM are turned around at point A located in Rambus memory controller 110, where they have the same phase. 2 is a timing diagram showing phases of CTM and CFM at point A. FIG. However, as the positions of the rambus memories 120 and 122 move away from the rambus memory controller 110, the phase of the CFM becomes relatively slower than that of the CTM. 3 is a timing diagram showing the phase difference between CTM and CFM at point B. FIG. That is, the phase difference between the CTM and the CFM is generated according to the positions of the Rambus memories 120 and 122 placed in the channel. The phase difference between the CTM and the CFM is called tTR. tTR is expressed by Equation (1).

Figure 111999004729204-pat00001
Figure 111999004729204-pat00001

여기서, tcycle은 클럭의 한 주기에 해당하는 위상으로서 360°가 된다. 따라서, CTM과 CFM의 위상차가 0°이면 tTR은 0가 되며, 위상차가 360°이면 tTR은 1이 되며, 위상차가 720°이면 tTR은 2가 된다. 램버스 메모리 콘트롤러의 응답시간(latency)은 램버스 메모리의 응답시간 및 tTR의 합으로 결정된다. 따라서, 램버스 메모리 콘트롤러의 응답시간은 일반적으로 tTR의 값에 의해 많은 영향을 받으며, tTR이 큰 채널을 사용하는 경우 램버스 메모리 콘트롤러의 응답시간이 증가하게 된다. Here, tcycle is 360 ° as a phase corresponding to one cycle of the clock. Therefore, tTR becomes 0 when the phase difference between CTM and CFM is 0 °, tTR becomes 1 when the phase difference is 360 °, and tTR becomes 2 when the phase difference is 720 °. The response time of the Rambus memory controller is determined by the sum of the response time of the Rambus memory and tTR. Therefore, the response time of the Rambus memory controller is generally affected by the value of tTR, and when the channel having a large tTR is used, the response time of the Rambus memory controller is increased.

그 결과, 메모리의 용량을 증가시키기 위하여 하나의 채널에 연결할 수 있는 램버스 메모리의 수를 증가하면, 채널에서의 tTR이 증가되고, 이로 인하여 램버스 메모리 콘트롤러의 응답시간이 증가하게 되는 문제점이 있다. 현재, 램버스 메모리를 사용하는 메모리 회로에서 하나의 채널에 tTR=5 까지 램버스 메모리를 확장할 수 있으며, 더 이상의 확장은 회로설계상 적절치 않다. 즉, 이러한 tTR로 인하여 램버스 메모리의 확장이 제한되는 문제점이 있다. As a result, when the number of Rambus memories that can be connected to one channel is increased to increase the capacity of the memory, tTR in the channel is increased, thereby increasing the response time of the Rambus memory controller. Currently, in memory circuits using Rambus memory, Rambus memory can be extended to tTR = 5 on one channel, and further expansion is not suitable for circuit design. That is, there is a problem in that the expansion of the rambus memory is limited due to this tTR.

본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 램버스 메모리를 사용하는 메모리 회로에서, 하나의 램버스 메모리 콘트롤러에 대하여 연결될 수 있는 램버스 메모리의 개수를 tTR에 의하여 제한받지 않고 메모리의 용량을 확장할 수 있는 다중채널 램버스 시스템을 제공하는 데 그 목적이 있다. SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and in a memory circuit using a rambus memory, the capacity of the memory is extended without being limited by tTR to the number of rambus memories that can be connected to one rambus memory controller. The objective is to provide a multichannel Rambus system that can do this.

상기 목적을 달성하기 위한 본 발명의 다중채널 램버스 시스템은, 클럭신호를 발생하는 클럭발생기와, 데이터를 저장하는 하나이상의 반도체 메모리와, 상기 반도체 메모리에 데이터를 저장하는 동작 및 상기 반도체 메모리에 저장된 데이터를 불러오는 동작을 제어하는 메모리 콘트롤러와, 상기 반도체 메모리 및 상기 메모리 콘트롤러사이에 전기적으로 연결되어 있어 이들 상호간에 데이터를 전송하는 데이터버스와, 상기 클럭발생기에서 발생된 클럭을 상기 반도체 메모리 및 상기 메모리 콘트롤러에 공급하며, 상기 클럭발생기로부터 상기 메모리 콘트롤러로 클럭신호를 전송하는 전송용 클럭전송선 및 상기 메모리 콘트롤러로부터 상기 반도체 메모리로 클럭신호를 전송하는 수신용 클럭전송선으로 이루어지는 클럭전송선을 구비한다.The multi-channel Rambus system of the present invention for achieving the above object, the clock generator for generating a clock signal, at least one semiconductor memory for storing data, the operation of storing data in the semiconductor memory and the data stored in the semiconductor memory A memory controller for controlling an operation of recalling the data, a data bus electrically connected between the semiconductor memory and the memory controller to transfer data between the memory controller, and a clock generated by the clock generator. And a clock transmission line for transmitting a clock signal from the clock generator to the memory controller and a clock transmission line for transmitting a clock signal from the memory controller to the semiconductor memory.

이때, 각각의 상기 반도체 메모리 및 상기 메모리 콘트롤러는 상기 전송용 클럭전송선, 상기 수신용 클럭전송선 및 상기 데이터버스와 연결되고,상기 반도체 메모리 및 상기 메모리 콘트롤러를 연결하는 채널이 복수개 형성되어 있으며, 각각의 상기 채널들은 상기 메모리 콘트롤러에 병렬로 연결되어 있는 것을 특징으로 한다.In this case, each of the semiconductor memory and the memory controller is connected to the transmission clock transmission line, the reception clock transmission line and the data bus, and a plurality of channels connecting the semiconductor memory and the memory controller are formed. The channels are connected in parallel to the memory controller.

또한, 상기 전송용 클럭전송선 및 상기 수신용 클럭전송선의 턴어라운드점은 상기 메모리 콘트롤러인 것이 바람직하다. 또한, 상기 메모리 콘트롤러는 램버스 디램 콘트롤러이며, 상기 반도체 메모리는 램버스 디램인 것이 바람직하다.The turn around point of the transmission clock transmission line and the reception clock transmission line is preferably the memory controller. The memory controller may be a Rambus DRAM controller, and the semiconductor memory may be a Rambus DRAM.

본 발명에 의하여, 메모리 콘트롤러의 응답시간을 최소화하며, 메모리 콘트롤러의 응답시간을 증가시키지 않으면서 더 많은 반도체 메모리를 더 연결하여 회로의 메모리 용량을 향상시킬 수 있다. According to the present invention, it is possible to minimize the response time of the memory controller and improve the memory capacity of the circuit by further connecting more semiconductor memories without increasing the response time of the memory controller.

이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다. 하지만, 본발명은 상술하는 실시예에 한정되는 것은 아니며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위하여 제공되는 것으로서, 본 발명의 기술사상 및 범위내에서 당 분야의 통상의 지식을 가진 자에 의하여 각종 변형 및 개량이 가능함은 명백하다. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. However, the present invention is not limited to the above-described embodiments, only the present embodiments are provided to make the disclosure of the present invention complete and to fully inform the person skilled in the art the scope of the present invention. It is apparent that various modifications and improvements can be made by those skilled in the art within the spirit and scope of the invention.

도 4는 본 발명에 의한 다중채널 램버스 시스템을 나타내는 도면이다. 도 4 를 참조하면, 본 발명의 다중채널 램버스 시스템은 램버스 메모리를 이용하는 것으로서, 클럭발생기(400), 반도체 메모리(420,421,422,423), 메모리 콘트롤러(410), 데이터버스 및 클럭전송선(430)을 구비한다.4 is a diagram illustrating a multi-channel rambus system according to the present invention. Referring to FIG. 4, the multi-channel Rambus system of the present invention uses a rambus memory, and includes a clock generator 400, semiconductor memories 420, 421, 422, and 423, a memory controller 410, a data bus, and a clock transmission line 430.

클럭발생기(400)는 클럭신호를 발생한다. 이렇게 발생된 클럭신호는 회로내의 메모리에 클럭을 공급된다. The clock generator 400 generates a clock signal. The clock signal thus generated is supplied with a clock to a memory in the circuit.

클럭전송선(430)은 클럭발생기(400)로부터 시작하여 각 반도체 메모리(420,421,422,423) 및 메모리 콘트롤러(410)에 연결되어 있으며, 메모리 콘트롤러(410)에서 턴어라운드(turn-around)된다. 클럭전송선(430)은 수신용 클럭전송선(434) 및 전송용 클럭전송선(432)으로 나뉘며, 전송용 클럭전송선(432)은 클럭발생기(400)로부터 메모리 콘트롤러(410)로 들어가는 방향의 클럭전송선이며, 수신용 클럭전송선(434)은 메모리 콘트롤러(410)로부터 반도체 메모리(434)로 나가는 방향의 클럭전송선이다.The clock transmission line 430 is connected to each of the semiconductor memories 420, 421, 422, and 423 and the memory controller 410 starting from the clock generator 400, and is turned around in the memory controller 410. The clock transmission line 430 is divided into a reception clock transmission line 434 and a transmission clock transmission line 432. The transmission clock transmission line 432 is a clock transmission line in a direction from the clock generator 400 to the memory controller 410. The reception clock transmission line 434 is a clock transmission line in the direction from the memory controller 410 to the semiconductor memory 434.

메모리 콘트롤러(410)는 반도체 메모리들(420,421,422,423)의 데이터전송을 제어하며, 램버스 메모리 콘트롤러인 것이 바람직하다. 메모리 콘트롤러(410) 및 반도체 메모리 사이에 형성되어 있는 채널들은 메모리 콘트롤러(410)에 대하여 병렬로 연결되어 있다. The memory controller 410 controls the data transfer of the semiconductor memories 420, 421, 422, and 423, and is preferably a Rambus memory controller. Channels formed between the memory controller 410 and the semiconductor memory are connected in parallel to the memory controller 410.

반도체 메모리들(420,421,422,423)은 데이터를 저장하는 소자들이며, 램버스 메모리인 것이 바람직하다. 하나이상의 반도체 메모리들이 메모리 콘트롤러(410)와 반도체 메모리들(420,421,422,423)을 각각 연결하는 채널들을 형성하며, 각 채널은 메모리 콘트롤러(410)에 대하여 병렬로 연결된다. 하나의 채널은 하나이상의 반도 체 메모리들이 연결될 수 있다. 반도체 메모리들(420,421,422,423)은 데이터전송에 관하여 메모리 콘트롤러(410)에 의해 제어된다.The semiconductor memories 420, 421, 422, and 423 are elements that store data, and are preferably rambus memories. One or more semiconductor memories form channels that connect the memory controller 410 and the semiconductor memories 420, 421, 422, and 423, respectively, and each channel is connected in parallel to the memory controller 410. One channel may be connected to one or more semiconductor memories. The semiconductor memories 420, 421, 422, 423 are controlled by the memory controller 410 with respect to data transfer.

반도체 메모리들(420,421,422,423)은 채널에 하나이상 연결되어 있으며, 각 반도체 메모리는 전송용 클럭전송선(432), 수신용 클럭전송선(434) 및 데이터버스와 연결되어 있다. One or more semiconductor memories 420, 421, 422, and 423 are connected to a channel, and each semiconductor memory is connected to a transmission clock transmission line 432, a reception clock transmission line 434, and a data bus.

각 채널은 채널의 tTR이 1이하가 되도록 구성한다. 따라서, 하나의 채널에 연결되는 반도체 메모리의 수는 채널의 tTR에 의해 결정된다. 각 채널에서의 전송용 클럭 전송선 및 수신용 클럭 전송선의 턴어라운드점(turn-around point)은 도 4에서의 A,B,C,D지점이며, 이 지점들에서 위상차는 항상 0°가 된다. 그리고 각 채널은 메모리 콘트롤러(410)에 병렬로 연결되어 있기 때문에, 전체 회로에 있어서의 tTR은 1이하로 고정된다. 도 5는 A,B,C,D지점에서의 전송용 클럭(CTM) 및 수신용 클럭(CFM)의 위상차를 도시한 타이밍도이다. 도 5를 참조하면, A,B,C,D 지점에서의 전송용 클럭 및 수신용 클럭의 위상이 서로 동일함을 알 수 있다.Each channel is configured such that tTR of the channel is 1 or less. Thus, the number of semiconductor memories connected to one channel is determined by the tTR of the channel. The turn-around points of the transmission clock transmission line and the reception clock transmission line in each channel are points A, B, C, and D in FIG. 4, and the phase difference is always 0 degrees at these points. Since each channel is connected in parallel to the memory controller 410, tTR in the entire circuit is fixed to 1 or less. Fig. 5 is a timing diagram showing the phase difference between the transmission clock CTM and the reception clock CFM at points A, B, C, and D. Referring to FIG. 5, it can be seen that phases of a transmission clock and a reception clock at points A, B, C, and D are the same.

그 결과, 본 발명에서의 메모리 콘트롤러의 응답시간에 영향을 미치는 tTR이 1이하로 한정되므로, 메모리 콘트롤러의 응답시간이 감소하게 된다. As a result, since tTR affecting the response time of the memory controller in the present invention is limited to 1 or less, the response time of the memory controller is reduced.

이상에서 살펴본 바와 같이 본 발명에 따른 다중채널 램버스 시스템은, 메모리 콘트롤러에 대하여 채널들을 병렬로 형성하고 각 채널의 tTR을 1이하로 고정함으로써, 메모리 콘트롤러의 응답시간을 감소할 수 있다. 또한, 1이하의 tTR을 갖는 채널들을 병렬로 더 형성함으로써 메모리 콘트롤러의 응답시간을 더 증가시키지 않 으면서 메모리의 용량을 확장할 수 있다.As described above, the multi-channel Rambus system according to the present invention can reduce the response time of the memory controller by forming channels in parallel with the memory controller and fixing tTR of each channel to 1 or less. In addition, by forming more channels having a tTR of 1 or less in parallel, the capacity of the memory can be expanded without further increasing the response time of the memory controller.

Claims (3)

클럭신호를 발생하는 클럭발생기;A clock generator for generating a clock signal; 데이터를 저장하는 하나이상의 반도체 메모리;One or more semiconductor memories for storing data; 상기 반도체 메모리에 데이터를 저장하는 동작 및 상기 반도체 메모리에 저장된 데이터를 불러오는 동작을 제어하는 메모리 콘트롤러;A memory controller controlling an operation of storing data in the semiconductor memory and an operation of loading data stored in the semiconductor memory; 상기 반도체 메모리 및 상기 메모리 콘트롤러사이에 전기적으로 연결되어 있어 이들 상호간에 데이터를 전송하는 데이터버스; 및A data bus electrically connected between the semiconductor memory and the memory controller to transfer data therebetween; And 상기 클럭발생기에서 발생된 클럭을 상기 반도체 메모리 및 상기 메모리 콘트롤러에 공급하며, 상기 클럭발생기로부터 상기 메모리 콘트롤러로 클럭신호를 전송하는 전송용 클럭전송선 및 상기 메모리 콘트롤러로부터 상기 반도체 메모리로 상기 클럭신호를 전송하는 수신용 클럭전송선으로 이루어지는 클럭전송선을 구비하고,A transmission clock transmission line for supplying a clock generated by the clock generator to the semiconductor memory and the memory controller and transmitting a clock signal from the clock generator to the memory controller and the clock signal from the memory controller to the semiconductor memory. A clock transmission line comprising a receiving clock transmission line, 각각의 상기 반도체 메모리 및 상기 메모리 콘트롤러는 상기 전송용 클럭전송선, 상기 수신용 클럭전송선 및 상기 데이터버스와 연결되고, Each of the semiconductor memory and the memory controller is connected to the transmission clock transmission line, the reception clock transmission line and the data bus; 상기 반도체 메모리와 상기 메모리 콘트롤러를 연결하는 채널이 형성되어 있고, 상기 채널은 복수개 형성되어 있으며, A channel connecting the semiconductor memory and the memory controller is formed, and the channel is formed in plural, 각각의 상기 채널들은 상기 메모리 콘트롤러에 병렬로 연결되어 있으며, 상기 채널의 위상차를 360°로 나눈 값이 1이하인 것을 특징으로 하는 다중채널 램버 스 시스템. Each of the channels is connected to the memory controller in parallel, and the phase difference of the channel divided by 360 ° is 1 or less. 제1항에 있어서, 상기 전송용 클럭전송선 및 상기 수신용 클럭전송선의 턴어라운드점은 상기 메모리 콘트롤러인 것을 특징으로 하는 다중채널 램버스 시스템.The multi-channel rambus system of claim 1, wherein a turnaround point of the transmission clock transmission line and the reception clock transmission line is the memory controller. 제1항 또는 제2항에 있어서, 상기 메모리 콘트롤러는 램버스 디램 콘트롤러이며, 상기 반도체 메모리는 램버스 디램인 것을 특징으로 하는 다중채널 램버스 시스템.3. The multi-channel rambus system of claim 1 or 2, wherein the memory controller is a rambus DRAM controller and the semiconductor memory is a rambus DRAM.
KR1019990017360A 1999-05-14 1999-05-14 Multichannel RAMBUS system KR100594198B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990017360A KR100594198B1 (en) 1999-05-14 1999-05-14 Multichannel RAMBUS system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990017360A KR100594198B1 (en) 1999-05-14 1999-05-14 Multichannel RAMBUS system

Publications (2)

Publication Number Publication Date
KR20000073817A KR20000073817A (en) 2000-12-05
KR100594198B1 true KR100594198B1 (en) 2006-07-03

Family

ID=19585543

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990017360A KR100594198B1 (en) 1999-05-14 1999-05-14 Multichannel RAMBUS system

Country Status (1)

Country Link
KR (1) KR100594198B1 (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5319755A (en) * 1990-04-18 1994-06-07 Rambus, Inc. Integrated circuit I/O using high performance bus interface
US5392407A (en) * 1992-12-24 1995-02-21 Ncr Corporation Multi-port processor with peripheral component interconnect port and rambus port
US5463643A (en) * 1994-03-07 1995-10-31 Dell Usa, L.P. Redundant memory channel array configuration with data striping and error correction capabilities
KR960042372A (en) * 1995-05-10 1996-12-21 가나이 쯔또무 Multi-channel memory system, transmission information synchronization method and signal transmission circuit
KR19980042530A (en) * 1996-11-18 1998-08-17 가네코 히사시 Virtual channel memory system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5319755A (en) * 1990-04-18 1994-06-07 Rambus, Inc. Integrated circuit I/O using high performance bus interface
US5392407A (en) * 1992-12-24 1995-02-21 Ncr Corporation Multi-port processor with peripheral component interconnect port and rambus port
US5463643A (en) * 1994-03-07 1995-10-31 Dell Usa, L.P. Redundant memory channel array configuration with data striping and error correction capabilities
KR960042372A (en) * 1995-05-10 1996-12-21 가나이 쯔또무 Multi-channel memory system, transmission information synchronization method and signal transmission circuit
KR19980042530A (en) * 1996-11-18 1998-08-17 가네코 히사시 Virtual channel memory system

Also Published As

Publication number Publication date
KR20000073817A (en) 2000-12-05

Similar Documents

Publication Publication Date Title
US6397312B1 (en) Memory subsystem operated in synchronism with a clock
JP2007200542A (en) System comprising memory module mounted with semiconductor memory device
EP2156440B1 (en) Integrated circuit for clock generation for memory devices
KR100301054B1 (en) Semiconductor memory device increasing transfer data rate of data input/output bus and memory module having the same
KR100432923B1 (en) Register capable of corresponding to wide frequency band and signal generating method using the same
JP2007133527A (en) Clock signal generation circuit, semiconductor integrated circuit, and frequency-division rate control method
US10146251B2 (en) Semiconductor device
KR100414943B1 (en) Apparatus and Method for Distribution Clock in Multiple Processing System based on Compact Peripheral Component Interconnect
US8180990B2 (en) Integrated circuit including a plurality of master circuits transmitting access requests to an external device and integrated circuit system including first and second interated circuits each including a plurality of master circuits transmitting access requests
KR100594198B1 (en) Multichannel RAMBUS system
US7742469B2 (en) Data input circuit and semiconductor device utilizing data input circuit
US7205815B2 (en) Method and integrated circuit apparatus for reducing simultaneously switching output
KR100744874B1 (en) Control unit for deactivating and activating the control signals it generates in sync with a basic clock
KR100297735B1 (en) Semiconductor memory device having effective arrangement of fuction blocks
US6393575B1 (en) Semiconductor device having input buffers
KR100546272B1 (en) Data input circuit using data strobe signal
JP3832699B2 (en) Semiconductor memory device
US7200197B2 (en) Semiconductor integrated circuit
KR100222041B1 (en) Signal processing apparatus
JP3214612B2 (en) Clock synchronous communication device
JP2003140962A (en) Signal transmit/receive system
KR20020039210A (en) Memory device having exterior delay control mechanism for adjusting internal clock of data processing and memory module including the same
US6970477B2 (en) Data transmission circuit and method
KR0169789B1 (en) Method and circuit for transmitting data of blocks
KR100263670B1 (en) A dma controller

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee