KR100430089B1 - Apparatus Of Driving Plasma Display Panel - Google Patents

Apparatus Of Driving Plasma Display Panel Download PDF

Info

Publication number
KR100430089B1
KR100430089B1 KR10-2002-0001602A KR20020001602A KR100430089B1 KR 100430089 B1 KR100430089 B1 KR 100430089B1 KR 20020001602 A KR20020001602 A KR 20020001602A KR 100430089 B1 KR100430089 B1 KR 100430089B1
Authority
KR
South Korea
Prior art keywords
scan
driver
selective
electrode
pulse
Prior art date
Application number
KR10-2002-0001602A
Other languages
Korean (ko)
Other versions
KR20030060680A (en
Inventor
최정필
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0001602A priority Critical patent/KR100430089B1/en
Publication of KR20030060680A publication Critical patent/KR20030060680A/en
Application granted granted Critical
Publication of KR100430089B1 publication Critical patent/KR100430089B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동회로에서 셋다운 및 스캔동작을 위해 사용되는 스위치 소자의 수를 저감시키도록 한 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.The present invention relates to a driving apparatus of a plasma display panel to reduce the number of switch elements used for set down and scan operations in the driving circuit of the plasma display panel.

본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 전화면을 초기화하기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 전극들을 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 패널의 제1 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 상기 리셋기간에 셋업/다운 펄스, 상기 어드레스기간에 상기 셀을 선택하기 위하여 선택적 쓰기에 대응하는 스캔펄스 및 선택적 소거에 대응하는 스캔펄스를 상기 제1 전극에 공급하기 위한 제1 전극 구동부를 구비하며; 제1 전극 구동부는 셋다운 제어신호 및 선택적 쓰기 스캔 제어신호에 각각 응답되어 상기 셋다운 펄스와 선택적 쓰기 스캔펄스를 선택적으로 공급하는 셋다운/선택적 쓰기 스캔구동부를 구비한다.A driving apparatus of a plasma display panel according to the present invention is a driving apparatus of a plasma display panel for driving electrodes divided into a reset period for initializing a full screen, an address period for selecting a cell, and a sustain period for maintaining a discharge of the selected cell. And an energy recovery circuit for recovering energy from the first electrode of the panel, wherein the energy recovery circuit comprises a setup / down pulse in the reset period, a scan pulse corresponding to selective write to select the cell in the address period, and a selective erase. A first electrode driver for supplying a scan pulse to the first electrode; The first electrode driver includes a set down / selective write scan driver for selectively supplying the set down pulse and the selective write scan pulse in response to a set down control signal and a selective write scan control signal, respectively.

Description

플라즈마 디스플레이 패널의 구동장치{Apparatus Of Driving Plasma Display Panel}Apparatus Of Driving Plasma Display Panel

본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 플라즈마 디스플레이 패널의 구동회로에서 셋다운 및 스캔동작을 위해 사용되는 스위치 소자의 수를 저감시키도록 한 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a driving apparatus of a plasma display panel for reducing the number of switch elements used for set down and scan operations in a driving circuit of a plasma display panel.

플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe 및 Ne+Ne+Xe 등의 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.Plasma Display Panels (hereinafter referred to as "PDPs") are characterized by emitting phosphors by 147 nm ultraviolet rays generated during discharge of inert mixed gases such as He + Xe, Ne + Xe and Ne + Ne + Xe. An image containing graphics is displayed. Such a PDP is not only thin and easy to enlarge, but also greatly improved in quality due to recent technology development. In particular, the three-electrode AC surface discharge type PDP has advantages of low voltage driving and long life because wall charges are accumulated on the surface during discharge and protect the electrodes from sputtering caused by the discharge.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/서스테인전극(30Y) 및 공통 서스테인전극(30Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/서스테인전극(30Y)과 공통 서스테인전극(30Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리 영역에 형성되는 금속버스전극(13Y,13Z)을 포함한다. 투명전극(12Y,12Z)은 통상 인듐-틴-옥사이드(Indium-Tin-Oxide : 이하 "ITO"라 함)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사/서스테인전극(30Y)과 공통 서스테인전극(30Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사/서스테인전극(30Y) 및 공통 서스테인전극(30Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe, Ne+Xe 및 Ne+Ne+Xe 등의 불활성 혼합가스가 주입된다.Referring to FIG. 1, a discharge cell of a three-electrode AC surface discharge type PDP is formed on a scan / sustain electrode 30Y and a common sustain electrode 30Z formed on an upper substrate 10, and a lower substrate 18. An address electrode 20X is provided. The scan / sustain electrode 30Y and the common sustain electrode 30Z each have a line width smaller than the line widths of the transparent electrodes 12Y and 12Z and the transparent electrodes 12Y and 12Z, and are formed on one edge region of the transparent electrode. Electrodes 13Y and 13Z. The transparent electrodes 12Y and 12Z are usually formed on the upper substrate 10 by indium tin oxide (hereinafter, referred to as “ITO”). The metal bus electrodes 13Y and 13Z are usually formed of metals such as chromium (Cr) and formed on the transparent electrodes 12Y and 12Z to reduce voltage drop caused by the transparent electrodes 12Y and 12Z having high resistance. The upper dielectric layer 14 and the passivation layer 16 are stacked on the upper substrate 10 having the scan / sustain electrode 30Y and the common sustain electrode 30Z side by side. In the upper dielectric layer 14, wall charges generated during plasma discharge are accumulated. The protective layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge and increases emission efficiency of secondary electrons. As the protective film 16, magnesium oxide (MgO) is usually used. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 20X is formed, and the phosphor layer 26 is coated on the surfaces of the lower dielectric layer 22 and the partition wall 24. The address electrode 20X is formed in the direction crossing the scan / sustain electrode 30Y and the common sustain electrode 30Z. The partition wall 24 is formed in parallel with the address electrode 20X to prevent ultraviolet rays and visible light generated by the discharge from leaking to the adjacent discharge cells. The phosphor layer 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. An inert mixed gas such as He + Xe, Ne + Xe, and Ne + Ne + Xe for discharging is injected into the discharge space of the discharge cell provided between the upper and lower substrates 10 and 18 and the partition wall 24.

이러한 3전극 교류 면방전형 PDP는 화상의 계조(Gray Level)를 구현하기 위하여 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 아울러, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 및 어드레스 기간과 서스테인 기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋 및 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 화상의 계조를 구현할 수 있게 된다.The three-electrode AC surface discharge type PDP is driven by dividing one frame into several subfields having different emission counts in order to realize gray levels of an image. Each subfield is further divided into a reset period for uniformly generating discharge, an address period for selecting a discharge cell, and a sustain period for implementing gray levels according to the number of discharges. For example, when the image is to be displayed with 256 gray levels, a frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields SF1 to SF8 as shown in FIG. In addition, each of the eight subfields SF1 to SF8 is divided into a reset and an address period and a sustain period. Here, the reset and address periods of each subfield are the same for each subfield, while the sustain period increases at a rate of 2 n (n = 0,1,2,3,4,5,6,7) in each subfield. do. As described above, since the sustain period is changed in each subfield, gray levels of an image can be realized.

이와 같은 PDP의 구동방법은 어드레스 기간에 어드레스 방전에 의해 선택되는 방전셀의 발광여부에 따라 선택적 쓰기(Selective writing) 방식과 선택적 소거(Selective erasing) 방식으로 대별된다. 먼저 선택적 쓰기방식의 구동방법은 리셋기간에 전화면을 턴-오프(Turn-Off) 시킨 후, 어드레스 기간에 선택된 방전셀들을 턴-온(Turn-on) 시키게 된다. 이어서, 서스테인 기간에는 어드레스 방전에의해 선택된 방전셀들을 서스테인 방전시킴으로써 화상을 표시하게 된다.Such a driving method of the PDP is roughly classified into a selective writing method and a selective erasing method according to whether or not the discharge cells are lighted by the address discharge in the address period. First, the selective write driving method turns off the full screen in the reset period, and then turns on the selected discharge cells in the address period. Subsequently, in the sustain period, an image is displayed by sustaining discharge cells selected by the address discharge.

선택적 소거방식의 구동방법은 리셋기간에 전화면을 라이팅 방전시킴으로써 턴-온(Turn-on) 시킨 후, 어드레스 기간에 선택된 방전셀들을 턴-오프(Turn-on) 시키게 된다. 이어서, 서스테인 기간에는 어드레스 방전에 의해 선택되지 않은 방전셀들을 서스테인 방전시킴으로써 화상을 표시하게 된다.In the selective erasing driving method, the entire screen is turned on by writing discharge in the reset period, and then the selected discharge cells are turned off in the address period. Subsequently, in the sustain period, an image is displayed by sustaining discharge cells not selected by the address discharge.

여기서 선택적 소거방식은 어드레싱 방전이 셀 내의 벽전하를 제거하는 방전이므로, 선택적 쓰기방식보다 주사펄스 폭을 좁게 즉, 어드레싱 타임을 줄일 수 있다. 선택적 쓰기방식의 구동파형은 램프펄스가 많을 수록 콘트라스트를 저하시키는 작용을 하므로 많이 사용할수록 화질을 약화시킨다. 따라서, PDP의 구동방법에 있어서 도 3에서와 같이 한 프레임을 선택적 쓰기 방식의 서브필드들(SF1 내지 SF6)과 선택적 소거 방식의 서브필드들(SF7 내지 SF12)으로 구성하여 선택적 쓰기 및 소거 방식을 병행하여 구동하게 된다.Since the selective erasing method is a discharge for removing wall charges in the cell, the scanning pulse width is narrower than that of the selective writing method, that is, the addressing time can be reduced. The drive waveform of the selective writing method reduces the contrast as the number of lamp pulses increases, so the quality of the driving waveform becomes weaker as it is used more. Accordingly, in the driving method of the PDP, as shown in FIG. 3, one frame is composed of the selective write subfields SF1 through SF6 and the selective erase subfields SF7 through SF12 to configure the selective write and erase method. Drive in parallel.

도 3을 참조하면, 3전극 교류 면방전 PDP의 구동방법에 있어서, 한 프레임은 선택적 쓰기 방식의 서브필드들(SF1 내지 SF6)과 선택적 소거 방식의 서브필드들(SF7 내지 SF12)을 포함한다. 제1 서브필드(SF1)는 전화면을 끄는 리셋기간, 선택된 방전셀들을 켜는 선택적 쓰기 어드레스 기간, 어드레스 방전에 의해 선택된 방전셀에 대하여 서스테인 방전시키는 서스테인 기간 그리고 서스테인 방전을 소거시키는 소거기간으로 나뉘어진다. 제2 내지 제5 서브필드들(SF2 내지 SF5) 각각은 선택적 쓰기 어드레스 기간, 서스테인 기간 및 소거기간으로 나뉘어진다. 그리고 제6 서브필드(SF6)는 선택적 쓰기 어드레스 기간과 서스테인기간으로 나뉘어진다. 제1 내지 제6 서브필드들(SF1 내지 SF6)에 있어서 선택적 쓰기 어드레스 기간과 소거기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5)의 비율로 증가된다. 제7 내지 제12 서브필드들(SF7 내지 SF12)은 전화면이 라이팅되는 전면 라이팅 기간없이 선택된 방전셀들을 끄는 선택적 소거 어드레스 기간과 어드레스 방전에 의해 선택된 방전셀들 이외의 방전셀들을 서스테인 방전시키는 서스테인 기간으로 나뉘어진다. 제7 내지 제12 서브필드들(SF7 내지 SF12)에 있어서 선택적 소거 어드레스 기간은 물론 서스테인 기간도 동일하게 설정된다. 제7 내지 제12 서브필드들(SF7 내지 SF12)의 서스테인 기간은 제6 서브필드(SF6)와 동일한 휘도 상대비를 갖도록 25의 휘도 상대비로 설정된다.Referring to FIG. 3, in the method of driving a three-electrode alternating surface discharge PDP, one frame includes subfields SF1 through SF6 of selective writing and subfields SF7 through SF12 of selective erasing. The first subfield SF1 is divided into a reset period for turning off the full screen, an optional write address period for turning on the selected discharge cells, a sustain period for sustaining discharge for the discharge cell selected by the address discharge, and an erasing period for canceling the sustain discharge. . Each of the second to fifth subfields SF2 to SF5 is divided into an optional write address period, a sustain period, and an erase period. The sixth subfield SF6 is divided into an optional write address period and a sustain period. In the first to sixth subfields SF1 to SF6, the selective write address period and the erase period are the same for each subfield, while the sustain period is 2n in each subfield (n = 0, 1, 2, 3, 4). Is increased by 5). The seventh through twelfth subfields SF7 through SF12 sustain sustain discharge of discharge cells other than the discharge cells selected by the address discharge and the selective erase address period for turning off the selected discharge cells without a full surface writing period in which the full screen is lit. Divided into periods. In the seventh to twelfth subfields SF7 to SF12, not only the selective erasure address period but also the sustain period are set equally. The sustain period of the seventh to twelfth subfields SF7 to SF12 is set to a luminance relative ratio of 25 to have the same luminance relative ratio as that of the sixth subfield SF6.

선택적 소거 방식으로 구동되는 제7 내지 제12 서브필드들(SF7 내지 SF12) 각각은 서브필드들이 연속될 때마다 필요없는 방전셀들을 끌 수 있도록 이전 서브필드가 반드시 켜져 있어야만 한다. 예를 들어, 제7 서브필드(SF7)가 켜지기 위해서는 이전 서브필드인 선택적 쓰기 방식으로 구동되는 제6 서브필드(SF6)가 켜져야만 한다. 이렇게 제6 서브필드(SF6)가 켜진 후, 제7 내지 제12 서브필드들(SF7 내지 SF12)에서 필요 없는 방전셀들을 꺼나가게 된다. 이를 위하여, 선택적 소거 서브필드(ESF)가 사용되기 위해서는 마지막 선택적 쓰기 서브필드(WSF)인 제6 서브필드(WSF)에서 켜진 셀들이 서스테인 방전에 의해 켜진 상태가 유지되어야 한다. 따라서, 제7 서브필드(SF7)는 선택적 소거 어드레스를 위한 별도의 라이팅 방전이 필요 없게 된다. 또한, 제8 내지 제12 서브필드들(SF8 내지 SF12)도 전면 라이팅없이 이전 서브필드에서 켜져 있는 셀들을 선택적으로 끄게 된다.Each of the seventh to twelfth subfields SF7 to SF12 driven by the selective erasing method must have the previous subfield turned on to turn off unnecessary discharge cells whenever the subfields are consecutive. For example, in order for the seventh subfield SF7 to be turned on, the sixth subfield SF6 driven by the selective write method, which is the previous subfield, must be turned on. After the sixth subfield SF6 is turned on, the unnecessary discharge cells are turned off in the seventh to twelfth subfields SF7 to SF12. To this end, the cells turned on in the sixth subfield WSF, which is the last selective write subfield WSF, must be turned on by the sustain discharge in order for the selective erase subfield ESF to be used. Therefore, the seventh subfield SF7 does not need a separate writing discharge for the selective erase address. In addition, the eighth to twelfth subfields SF8 to SF12 also selectively turn off cells that are turned on in the previous subfield without front lighting.

도 4는 도 3에 도시된 PDP 구동방법에 따른 구동파형을 나타내는 도면이다.4 is a diagram illustrating a driving waveform according to the PDP driving method illustrated in FIG. 3.

도 4를 참조하면, 제1 선택적 쓰기 서브필드(SW1)의 리셋기간에는 주사/서스테인 전극라인들(Y)에는 램프-업파형의 리셋펄스(RP)에 이어서 램프다운 파형의 리셋펄스(-RP)이 순차적으로 공급된다. 이때 램프다운 파형의 리셋펄스(-RP)은 부극성의 스캔기준전압(-Vw)까지 하강한다. 또한, 공통 서스테인 전극라인들(Z)에는 정극성의 주사직류전압(DCSC)이 공급된다.Referring to FIG. 4, in the reset period of the first selective write subfield SW1, the reset pulse RP of the ramp-up waveform is followed by the reset pulse RP of the ramp-down waveform in the scan / sustain electrode lines Y. ) Are supplied sequentially. At this time, the reset pulse (-RP) of the ramp-down waveform drops to the negative scan reference voltage (-Vw). In addition, the scan sustain voltage DCSC having a positive polarity is supplied to the common sustain electrode lines Z.

선택적 쓰기 서브필드(SW1)의 어드레스기간에는 공통 서스테인 전극라인들(Z)에 정극성의 주사직류전압(DCSC)이 공급되는 동안에 주사/서스테인 전극라인들(Y)과 어드레스 전극라인들(X) 각각에 부극성(-)의 선택적 쓰기 주사펄스(SWSP)와 정극성(+)의 선택적 쓰기 데이터 펄스(SWDP)가 상호 동기되게끔 공급된다. 위에서와 같은 선택적 쓰기 주사펄스(SWSP)와 선택적 데이터 펄스(SWDP)에 의해 어드레스 방전을 하게 된다.In the address period of the selective write subfield SW1, the scan / sustain electrode lines Y and the address electrode lines X are respectively supplied while the positive scan DC voltage DCSC is supplied to the common sustain electrode lines Z. The negative write (-) selective write scan pulse (SWSP) and the positive write (+) selective write data pulse (SWDP) are supplied to be synchronized with each other. The address discharge is performed by the selective write scan pulse SWSP and the optional data pulse SWDP as described above.

선택적 쓰기 서브필드(SW)의 어드레스 방전에 의해 켜진 셀에 대하여 서스테인 방전이 일어나도록 서스테인펄스(SUSPy,SUSPz)가 주사/서스테인 전극라인들(Y)과 공통 서스테인 전극라인들(Z)에 교번적으로 공급된다. 그리고 제2 선택적 쓰기 서브필드(SW2)의 종료시점에는 서스테인 방전이 소거되게 하는 소거펄스(EP)가 주사전극라인들(Y)에 공급된다.The sustain pulses SUSPy and SUSPz alternate with the scan / sustain electrode lines Y and the common sustain electrode lines Z so that sustain discharge occurs for the cells turned on by the address discharge in the selective write subfield SW. Supplied by. At the end of the second selective write subfield SW2, the erase pulse EP is supplied to the scan electrode lines Y to erase the sustain discharge.

선택적 소거 서브필드(SE)의 리셋기간은 생략된다. 선택적 소거 서브필드(SE)의 어드레스기간에는 주사/서스테인 전극라인들(Y)과 어드레스 전극라인들(X) 각각에 셀을 끄기 위한 부극성(-)의 선택적 소거 주사펄스(SESP)와정극성(+)의 선택적 소거 데이터 펄스(SEDP)가 상호 동기되게끔 공급된다. 이 선택적 소거 주사펄스(-SESP)는 그라운드(GND) 전압까지 하강한다.The reset period of the selective erase subfield SE is omitted. In the address period of the selective erasing subfield SE, a negative selective negative scan pulse SESP and a positive polarity (T) for turning off a cell in each of the scan / sustain electrode lines Y and the address electrode lines X are applied. The selective erase data pulses SEDP of +) are supplied to be synchronized with each other. This selective erase scan pulse (-SESP) drops to the ground (GND) voltage.

선택적 소거 서브필드(SE)의 어드레스 방전에 의해 꺼지지 않은 셀들에 대하여 서스테인 방전이 일어나도록 서스테인펄스(SUSPy,SUSPz)가 주사/서스테인 전극라인들(Y)과 공통 서스테인 전극라인들(Z)에 교번적으로 공급된다. 이어지는 다음 서브필드가 선택적 소거필드(SE)인 경우에 현재의 선택적 소거 서브필드(SE)의 종료시점에는 비교적 펄스폭이 큰 서스테인펄스(SUSPy)가 주사/서스테인 전극라인들(Y)에 공급된다. 그리고 다음 서브필드가 선택적 쓰기 서브필드(SW)인 마지막 선택적 소거 서브필드에는 주사/서스테인 전극라인들(Y)과 공통 서스테인 전극라인들(Z)에 소거펄스(EP)와 램프신호(RAMP)가 공급되어 켜진 셀들의 서스테인 방전을 소거시킨다.Sustain pulses SUSPy and SUSPz alternate between scan / sustain electrode lines Y and common sustain electrode lines Z so that sustain discharge occurs for cells that are not turned off by the address discharge in the selective erase subfield SE. Supplied as In the case where the next subfield is the selective erasure field SE, a sustain pulse SUSPy having a relatively large pulse width is supplied to the scan / sustain electrode lines Y at the end of the current selective erasure subfield SE. . In the last selective erase subfield in which the next subfield is the selective write subfield SW, the erase pulse EP and the ramp signal RAMP are applied to the scan / sustain electrode lines Y and the common sustain electrode lines Z. It erases the sustain discharge of the supplied and turned on cells.

도 5는 일반적인 PDP의 구동장치를 개략적으로 나타낸 것으로서, 도 4에 도시된 선택적 쓰기 및 소거 방식을 기준으로 설명한 것이다.FIG. 5 schematically illustrates a driving apparatus of a general PDP, and has been described with reference to the selective write and erase scheme shown in FIG. 4.

도 5를 참조하면, PDP의 구동장치는 m 개의 주사/서스테인 전극라인들(Y1 내지 Ym)을 구동하기 위한 Y 구동부(32)와, m 개의 공통 서스테인 전극라인들(Z1 내지 Zm)을 구동하기 위한 Z 구동부(34)와, n 개의 어드레스전 극라인들(X1 내지 Xn)을 구동하기 위한 X 구동부(36)를 구비한다.Referring to FIG. 5, the PDP driving apparatus drives the Y driver 32 for driving the m scan / sustain electrode lines Y1 to Ym and the m common sustain electrode lines Z1 to Zm. Z driver 34 for driving and X driver 36 for driving n address pole lines X1 to Xn.

Y 구동부(32)는 선택적 쓰기 서브필드(WSF)에서 셋업/다운파형(RP,-RP)을 공급하여 전화면을 초기화시킴과 아울러 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(SEF)에서 서로 다른 스캔펄스(-SWSP,-SESP)를 주사/서스테인전극라인들(Y1 내지 Ym)에 순차적으로 공급하게 된다. 또한, Y 구동부(32)는 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(ESF)에서 서스테인펄스(SUSY)를 공급하여 서스테인 방전을 일으키게 된다.The Y driver 32 initializes the full screen by supplying the setup / down waveforms (RP, -RP) in the selective write subfield (WSF) and at the selective write subfield (WSF) and the selective erase subfield (SEF). Different scan pulses -SWSP and -SESP are sequentially supplied to the scan / sustain electrode lines Y1 to Ym. In addition, the Y driver 32 supplies sustain pulses SUSY in the selective write subfield WSF and the selective erase subfield ESF to generate sustain discharge.

Z 구동부(34)는 공통 서스테인 전극라인들(Z1 내지 Zm)에 공통으로 접속되어 공통 서스테인 전극라인들(Z1 내지 Zm)에 셋다운파형(-RP), 주사직류전압(DCSC) 및 서스테인펄스(SUSPz)를 순차적으로 공급하는 역할을 한다.The Z driver 34 is commonly connected to the common sustain electrode lines Z1 to Zm to set-down waveform (-RP), scan DC voltage, and sustain pulse (SUSPz) to the common sustain electrode lines Z1 to Zm. ) To supply sequentially.

X 구동부(36)는 스캔펄스(-SWSP,-SESP)에 동기되도록 어드레스 전극라인들(X1 내지 Xn)에 쓰기 데이터 펄스(SWD) 또는 소거 데이터 펄스(SED)를 공급한다.The X driver 36 supplies the write data pulse SWD or the erase data pulse SED to the address electrode lines X1 to Xn so as to be synchronized with the scan pulses -SWSP and -SESP.

도 6는 Y 구동부(32)의 구성과 동작을 설명하기 위하여 Y 구동부(32)를 상세히 나타낸다.6 shows the Y driver 32 in detail to explain the configuration and operation of the Y driver 32.

도 6을 참조하면, Y 구동부(32)는 에너지 회수회로(41)와 드라이버 집적회로(Integrated Circuit ; 이하, 'IC'라 함)(42) 사이에 접속되는 제6 스위치(Q6A,Q6B)와, 제6 스위치(Q6A,Q6B)와 드라이버 IC(42) 사이에 접속되어 스캔펄스(-SWSP,-SESP)를 생성하기 위한 스캔 기준전압 공급부(46) 및 스캔 전압 공급부(44)와, 제6 스위치(Q6A,Q6B)와 스캔 기준전압 공급부(46) 및 스캔 전압 공급부(44) 사이에 접속되어 셋업/다운파형(RP,-RP)를 생성하기 위한 셋업 공급부(45) 및 셋다운 공급부(43)를 구비한다. 또한 셋업 전압원(Vsetup)과 에너지 회수회로(41) 사이에 접속되어 셋업 전압(Vs)을 일정하게 유지시키기 위한 제1 캐패시터(C1)와, 스캔전압원(Vsc)과 제3 노드(n4) 사이에 직렬 접속된 제2 캐패시터(C2)를 구비한다.Referring to FIG. 6, the Y driver 32 includes sixth switches Q6A and Q6B connected between an energy recovery circuit 41 and a driver integrated circuit (hereinafter, referred to as IC) 42. A scan reference voltage supply unit 46 and a scan voltage supply unit 44 connected between the sixth switches Q6A and Q6B and the driver IC 42 to generate scan pulses (-SWSP, -SESP); A setup supply 45 and a set down supply 43 connected between the switches Q6A and Q6B and the scan reference voltage supply 46 and the scan voltage supply 44 to generate the setup / down waveforms RP and -RP. It is provided. Also connected between the setup voltage source Vsetup and the energy recovery circuit 41, between the first capacitor C1 and the scan voltage source Vsc and the third node n4 for keeping the setup voltage Vs constant. A second capacitor C2 connected in series is provided.

드라이버 IC(42)는 푸쉬풀 형태로 접속되며 에너지 회수회로(41), 스캔 기준전압 공급부(43) 및 스캔 전압 공급부(44)로부터 전압신호가 입력되는 제12 및 제13 스위치들(Q12,Q13)로 구성된다.The driver IC 42 is connected in a push-pull form and includes twelfth and thirteenth switches Q12 and Q13 to which a voltage signal is input from the energy recovery circuit 41, the scan reference voltage supply 43, and the scan voltage supply 44. It consists of

제12 및 제13 스위치들(Q12,Q13) 사이의 출력라인은 주사/서스테인 전극라인(Y1 내지 Ym) 중 어느 하나에 접속된다.The output line between the twelfth and thirteenth switches Q12 and Q13 is connected to any one of the scan / sustain electrode lines Y1 to Ym.

에너지 회수회로(41)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 회수되는 전압을 충전하기 위한 외부 캐패시터(CexY)와, 외부 캐패시터(CexY)에 병렬 접속된 스위치들(Q1,Q2)과, 제1 노드(n1)와 제2 노드(n2) 사이에 접속된 인덕터(L_y)와, 서스테인 전압 공급원(Vs)과 제2 노드(n2) 사이에 접속된 제3 스위치(Q3)와, 제2 노드(n2)와 그라운드단자(GND) 사이에 접속된 제4 스위치(Q4)로 구성된다.The energy recovery circuit 41 includes external capacitors CexY for charging the voltage recovered from the scan / sustain electrode lines Y1 to Ym, switches Q1 and Q2 connected in parallel to the external capacitors CexY, An inductor L_y connected between the first node n1 and the second node n2, a third switch Q3 connected between the sustain voltage supply source Vs and the second node n2, and a second The fourth switch Q4 is connected between the node n2 and the ground terminal GND.

에너지 회수회로(41)의 동작을 설명하면 다음과 같다. 외부 캐패시터(Cex_y)에는 Vs/2 전압이 충전되어 있다고 가정한다. 제1 스위치(Q1)가 턴-온되면, 외부 캐패시터(CexY)에 충전된 전압은 제1 스위치(Q1), 제1 다이오드(D1) 및 인덕터(L_y)를 경유하여 드라이버 IC(42)에 공급되고 드라이버 IC(42)의 도시하지 않은 내부 다이오드를 통해 주사/서스테인 전극라인(Y1 내지 Ym)에 공급된다. 이 때, 인덕터(L_y)는 셀 내의 정전용량(C)과 함께 직렬 LC 공진회로를 구성하게 되므로 주사/서스테인 전극라인(Y1 내지 Ym)에는 공진파형이 공급된다. 공진파형의 공진점에서 제3 스위치(Q3)가 턴-온되어 서스테인 전압(Vs)을 주사/서스테인 전극라인(Y1 내지 Ym)에 공급하게 된다. 그러면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압레벨은 서스테인 전압(Vs)을 유지하게 되며, 소정 시간 후에 제1 스위치(Q3)는 턴-오프되고 제2 스위치(Q2)가 턴-온된다. 이 때, 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 외부 캐패시터(Cex_y)에 회수된다. 이어서, 제2 스위치(Q2)가 턴-오프되고 제4 스위치(Q4)가 턴-온되면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 그라운드 전위를 유지한다.The operation of the energy recovery circuit 41 will be described below. It is assumed that the external capacitor Cex_y is charged with the voltage Vs / 2. When the first switch Q1 is turned on, the voltage charged in the external capacitor CexY is supplied to the driver IC 42 via the first switch Q1, the first diode D1, and the inductor L_y. And supplied to the scan / sustain electrode lines Y1 to Ym through an internal diode (not shown) of the driver IC 42. At this time, since the inductor L_y forms a series LC resonant circuit together with the capacitance C in the cell, the resonant waveform is supplied to the scan / sustain electrode lines Y1 to Ym. The third switch Q3 is turned on at the resonance point of the resonant waveform to supply the sustain voltage Vs to the scan / sustain electrode lines Y1 to Ym. Then, the voltage level of the scan / sustain electrode lines Y1 to Ym maintains the sustain voltage Vs. After a predetermined time, the first switch Q3 is turned off and the second switch Q2 is turned on. . At this time, the voltages of the scan / sustain electrode lines Y1 to Ym are recovered to the external capacitor Cex_y. Subsequently, when the second switch Q2 is turned off and the fourth switch Q4 is turned on, the voltage of the scan / sustain electrode lines Y1 to Ym maintains the ground potential.

이 에너지 회수회로(41)에 의해 주사/서스테인 전극라인(Y1 내지 Ym)의 전압이 충방전되는 동안, 에너지 회수회로(41)와 드라이버 IC(42) 사이의 전류패스를 형성하기 위하여 제6 스위치(Q6A,Q6B)는 온(on) 상태를 유지한다.The sixth switch to form a current path between the energy recovery circuit 41 and the driver IC 42 while the voltage of the scan / sustain electrode lines Y1 to Ym is charged and discharged by this energy recovery circuit 41. (Q6A, Q6B) remain on.

이렇게 에너지 회수회로(41)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 방전되는 전압을 외부 캐패시터(CexY)를 이용하여 회수한다. 그리고 에너지 회수회로(41)는 회수된 전압을 주사/서스테인 전극라인(Y1 내지 Ym)에 공급함으로써 셋업기간과 서스테인기간의 방전시에 과도한 소비전력을 줄이게 된다.In this way, the energy recovery circuit 41 recovers the voltage discharged from the scan / sustain electrode lines Y1 to Ym by using the external capacitor CexY. The energy recovery circuit 41 supplies the recovered voltage to the scan / sustain electrode lines Y1 to Ym to reduce excessive power consumption during discharge of the setup period and the sustain period.

스캔 기준전압 공급부(46)는 제3 노드(n3)와 선택적 쓰기용 스캔전압원(-Vyw) 사이에 접속된 제10 스위치(Q10)와, 제3 노드(n3)와 선택적 소거용 스캔 전압원(-Vye) 사이에 직렬 접속된 제11A 및 제11B 스위치(Q11A,Q11B)로 구성된다. 제10 스위치(Q10)는 선택적 쓰기 서브필드(WSF)의 어드레스기간에 공급되는 제어신호(yw)에 응답하여 절환됨으로써 선택적 쓰기용 스캔전압(-Vyw)을 드라이버 IC(42)에 공급하는 역할을 한다. 제11A 및 제11B 스위치(Q11A,Q11B)는 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(ye)에 응답하여 절환됨으로써 선택적 소거용 스캔전압(-Vye)을 드라이버 IC(42)에 공급하는 역할을 한다.The scan reference voltage supply unit 46 includes a tenth switch Q10 connected between the third node n3 and the selective write scan voltage source (-Vyw), and the scan node of the third node n3 and the selective erase (-). 11A and 11B switches Q11A and Q11B connected in series between Vye. The tenth switch Q10 is switched in response to the control signal yw supplied in the address period of the selective write subfield WSF to supply the selective write scan voltage -Vyw to the driver IC 42. do. The 11A and 11B switches Q11A and Q11B are switched in response to the control signal ye supplied in the address period of the selective erasing subfield ESF to convert the selective erasing scan voltage (-Vye) into the driver IC 42. To serve.

스캔 전압 공급부(44)는 스캔전압원(Vsc)과 제4 노드(n4) 사이에 직렬 접속되는 제7 스위치(Q7)로 구성된다. 제7 스위치(Q7)는 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(SC)에 응답하여 절환됨으로써 스캔전압(Vsc)을 드라이버 IC(42)에 공급하는 역할을 한다. 이 때 스캔전압원(Vsc)과 제3 노드(n3) 사이에 연결된 제2 캐패시터(C2)는 스캔전압원(Vsc)로부터의 스캔전압을 충전하여 충전된 전압을 플로팅 레벨로 유지하면서 선택적 쓰기방식과 선택적 소거방식에서 각기 다른 전압 레벨을 만들 수 있도록 한다.The scan voltage supply 44 is composed of a seventh switch Q7 connected in series between the scan voltage source Vsc and the fourth node n4. The seventh switch Q7 is switched in response to the control signal SC supplied in the address periods of the selective write subfield WSF and the selective erase subfield ESF to transfer the scan voltage Vsc to the driver IC 42. It serves to supply. At this time, the second capacitor C2 connected between the scan voltage source Vsc and the third node n3 charges the scan voltage from the scan voltage source Vsc and maintains the charged voltage at a floating level. Allows different voltage levels to be created in the erase scheme.

셋업 공급부(45)는 셋업 전압원(Vsetup)과 제3 노드(n3) 사이에 접속된 제3 다이오드(D3), 저항(R) 및 제5 스위치(Q5)로 구성된다. 제3 다이오드(D3)는 제3 노드(n3)로부터 셋업 전압원(Vsetup) 쪽으로 흐르는 역방향 전류를 차단하는 역할을 하게 된다. 제5 스위치(Q5)는 셋업파형(RP)을 공급하는 역할을 하게 된다. 이 셋업파형(RP)의 기울기는 제5 스위치(Q5)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로의 RC 시정수값에 의해 결정된다. 따라서, 셋업파형(RP)의 기울기는 가변저항(R1)의 저항값 조절에 의해 조정된다.The setup supply 45 is composed of a third diode D3, a resistor R and a fifth switch Q5 connected between the setup voltage source Vsetup and the third node n3. The third diode D3 blocks the reverse current flowing from the third node n3 toward the setup voltage source Vsetup. The fifth switch Q5 serves to supply the setup waveform RP. The slope of this setup waveform RP is determined by the RC time constant value of the control terminal of the fifth switch Q5, that is, the RC time constant circuit connected to the gate terminal. Therefore, the slope of the setup waveform RP is adjusted by adjusting the resistance value of the variable resistor R1.

셋다운 공급부(43)는 제3 노드(n3)와 선택적 쓰기용 스캔 전압원(-Vyw) 사이에 접속된 제9 스위치(Q9)를 포함한다. 제9 스위치(Q9)는 셋다운파형(-RP)을 공급하는 역할을 한다. 이 셋다운파형(-RP)의 기울기는 제9 스위치(Q9)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로의 RC 시정수값에 의해 결정된다. 따라서, 셋다운파형(-RP)의 기울기는 가변저항(R2)의 저항값 조절에 의해 조정된다.The setdown supply 43 includes a ninth switch Q9 connected between the third node n3 and the selective write scan voltage source -Vyw. The ninth switch Q9 serves to supply the setdown waveform (-RP). The slope of the set-down waveform (-RP) is determined by the RC time constant value of the RC time constant circuit connected to the control terminal of the ninth switch Q9, that is, the gate terminal. Therefore, the slope of the set-down waveform (-RP) is adjusted by adjusting the resistance value of the variable resistor (R2).

Y 구동부(32)는 각각 제3 노드(n3)와 제4 노드(n4)를 경유하여 스캔 기준전압 공급부(46)와 스캔전압 공급부(44)에 접속되는 제8 스위치(Q8)를 구비한다. 제8 스위치(Q8)는 제어신호(Dic_updn)에 응답하여 드라이버 IC(42)에 공급되는 스캔전압(Vsc)을 절환하는 역할을 한다.The Y driver 32 includes an eighth switch Q8 connected to the scan reference voltage supply section 46 and the scan voltage supply section 44 via the third node n3 and the fourth node n4, respectively. The eighth switch Q8 switches the scan voltage Vsc supplied to the driver IC 42 in response to the control signal Dic_updn.

스캔 기준전압 공급부(46)의 제11 스위치(Q11A,Q11B)와 제6 스위치(Q6A,Q6B)는 같은 패스에서 스위칭을 해주는 동일한 기능을 갖지만 서로의 소스단을 연결시켜 직렬로 사용되는 데, 이는 부극성(-) 전압을 사용하기 때문이다. 이를 간단히 설명하면, 선택적 쓰기 및 소거 서브필드의 어드레스기간에서는 제3 노드(n3)에 부극성(-) 전압이 걸리게 된다. 이때 에너지 회수회로(41)의 제4 스위치(Q4)의 내부 다이오드에 의해 그라운드 레벨과 쇼트(Short)가 되는 문제가 발생하게 된다. 이를 방지하기 위해서 제6 스위치(Q6)는 극성을 바꾼 두 개의 전계효과 트랜지스터(Q6A,Q6B)가 직렬 연결된 상태로 형성된다. 또한 선택적 쓰기 주사펄스(SWSP)의 인가전압(-Vw)이 선택적 소거 주사펄스(SESP)의 인가전압(-Ve)보다 낮은 전압값을 갖기 때문에 제11 스위치(Q11)도 극성을 바꾼 두 개의 전계효과 트랜지스터(Q11A,Q11B)가 직렬 연결된 상태로 형성된다.The eleventh switches Q11A and Q11B and the sixth switches Q6A and Q6B of the scan reference voltage supply unit 46 have the same function of switching in the same path, but are used in series by connecting the source terminals of each other. This is because a negative voltage is used. In brief, the negative voltage is applied to the third node n3 in the address period of the selective write and erase subfield. At this time, a problem occurs that the ground level is short due to the internal diode of the fourth switch Q4 of the energy recovery circuit 41. In order to prevent this, the sixth switch Q6 is formed in a state in which two field effect transistors Q6A and Q6B whose polarities are changed are connected in series. In addition, since the applied voltage (-Vw) of the selective write scan pulse SWSP has a voltage value lower than the applied voltage (-Ve) of the selective erase scan pulse SESP, the eleventh switch Q11 also has two electric fields whose polarities are changed. The effect transistors Q11A and Q11B are formed in series.

도 7은 도 6에 도시된 구동부에 따른 구동파형 및 스위치 제어신호를 설명하는 도면이다. 도 8은 도 6에 도시된 셋다운/선택적 쓰기 스캔구동부(56) 및 스캔 기준전압 공급부의 구동회로를 상세히 나타내는 도면이다.FIG. 7 is a view illustrating a driving waveform and a switch control signal according to the driving unit shown in FIG. 6. FIG. 8 is a diagram illustrating in detail the driving circuits of the set-down / selective write scan driver 56 and the scan reference voltage supply unit shown in FIG. 6.

도 7 및 도 8을 결부하여 설명하면, 선택적 쓰기 서브필드(SW)의 리셋기간(RPD)에는 주사/서스테인 전극라인들(Y)에 램프-업파형의 리셋펄스(RP)에이어서 램프다운 파형의 리셋펄스(-RP)가 순차적으로 공급된다.Referring to FIGS. 7 and 8, during the reset period RPD of the selective write subfield SW, the ramp-down waveform is followed by the ramp-up waveform reset pulse RP in the scan / sustain electrode lines Y. Of reset pulses (-RP) are supplied sequentially.

리셋기간(RPD)의 셋업시에 제5 스위치(Q5)를 턴온시키면 셋업파형(RP)을 공급하게 된다. 이 때 셋업파형(RP)의 기울기는 제5 스위치(Q5)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로의 RC 시정수값에 의해 결정된다.When the fifth switch Q5 is turned on during the setup of the reset period RPD, the setup waveform RP is supplied. At this time, the slope of the setup waveform RP is determined by the RC time constant value of the RC time constant circuit connected to the control terminal of the fifth switch Q5, that is, the gate terminal.

이후 리셋기간(RPD)의 셋다운시 램프다운 파형의 리셋펄스(-RP)는 부극성의 스캔기준전압(-Vw)까지 하강한다. 이 때 램프다운 파형의 리셋펄스(-RP)는 셋다운 신호를 이용하여 셋다운 공급부(43)의 제9 스위치(Q9)를 턴온시키면 제9 스위치(Q9)에 접속된 선택적 쓰기용 스캔 전압원(-Vyw)에 의해 공급되어진다. 또한 램프다운 파형의 리셋펄스(-RP)의 기울기는 도 8에 도시된 바와 같이 제9 스위치(Q9)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로(Rd,Cd)의 RC 시정수값에 의해 결정된다.Thereafter, the reset pulse (-RP) of the ramp-down waveform drops to the negative scan reference voltage (-Vw) when the reset period (RPD) is set down. At this time, the reset pulse (-RP) of the ramp-down waveform is a selective write scan voltage source (-Vyw) connected to the ninth switch Q9 when the ninth switch Q9 of the setdown supply unit 43 is turned on using the setdown signal. It is supplied by In addition, the slope of the reset pulse (-RP) of the ramp-down waveform is as shown in FIG. 8 to the RC time constant value of the RC time constant circuits Rd and Cd connected to the control terminal of the ninth switch Q9, that is, the gate terminal. Is determined by

선택적 쓰기 서브필드의 어드레스기간(APD)에는 스캔 전압 공급부(44)의 제7 스위치(Q7)와 스캔 기준전압 공급부(46)의 제10 스위치(Q10)를 턴온 시킴으로써 주사전극라인들(Y)에 부극성(-)의 선택적 쓰기 주사펄스(SWSP)가 공급된다. 부극성(-)의 선택적 쓰기 주사펄스(SWSP)는 제10 스위치(Q10)에 접속된 선택적 쓰기용 스캔전압원(-Vyw)에 의해 공급된다. 이 선택적 쓰기 주사펄스(SWSP)는 어드레스전극라인(X)에 공급되는 정극성(+)의 선택적 쓰기 데이터 펄스(SWDP)와 동기되어 어드레스 방전을 하게 된다. 제10 스위치(Q10)는 선택적 쓰기 서브필드(WSF)의 어드레스기간에 공급되는 제어신호(yw)에 응답하여 절환됨으로써 선택적 쓰기용 스캔전압(-Vyw)을 드라이버 IC(42)에 공급하게 된다.In the address period APD of the selective write subfield, the seventh switch Q7 of the scan voltage supply unit 44 and the tenth switch Q10 of the scan reference voltage supply unit 46 are turned on to scan electrode lines Y. A negative (-) selective write scan pulse (SWSP) is supplied. The negative write (-) selective write scan pulse SWSP is supplied by the selective write scan voltage source -Vyw connected to the tenth switch Q10. The selective write scan pulse SWSP discharges an address in synchronization with the positive write data pulse SWDP of positive polarity supplied to the address electrode line X. The tenth switch Q10 is switched in response to the control signal yw supplied in the address period of the selective write subfield WSF, thereby supplying the selective write scan voltage -Vyw to the driver IC 42.

상기에서와 같이 셋다운 구동시 램프다운 파형의 리셋펄스(-RP)가 하강하는 전압과 어드레싱 구동시 주사펄스(SP)로 인가되는 되는 전압도 부극성 스캔전압(-Vw)이다. 이로써, 종래기술에서는 셋다운 및 어드레스 기간에 인가전압을 다른 패스를 사용하기 위해 도 8에 도시된 바와 같은 구동회로를 사용하고 있다. 이는 제9 스위치(Q9) 및 제10 스위치(Q10)은 같은 노드에 연결되지만 구동시 구동펄스에 기울기 여부의 차이로 인해 별도의 스위치를 사용하게 되는 단점이 있다.As described above, the voltage at which the reset pulse (-RP) of the ramp-down waveform falls during the set-down driving and the voltage applied to the scanning pulse SP during the addressing driving are also the negative scan voltage (-Vw). Thus, in the prior art, a driving circuit as shown in Fig. 8 is used to use a different pass for the applied voltage in the set down and address periods. This is because the ninth switch Q9 and the tenth switch Q10 are connected to the same node, but have a disadvantage in that a separate switch is used due to a difference in the inclination of the driving pulses during driving.

따라서, 본 발명의 목적은 셋다운 및 스캔 구동시 각각 사용되는 스위치 소자의 수를 줄이도록 한 플라즈마 디스플레이 패널의 구동장치를 제공하는 데 있다.Accordingly, an object of the present invention is to provide a driving apparatus for a plasma display panel which reduces the number of switch elements used in each of set down and scan driving.

도 1은 일반적인 3전극 교류 면방전 플라즈마 디스플레이 패널을 나타내는 사시도.1 is a perspective view showing a typical three-electrode alternating surface discharge plasma display panel.

도 2는 종래의 플라즈마 디스플레이 패널의 한 프레임 구성을 나타내는 도면.2 is a diagram showing a frame structure of a conventional plasma display panel.

도 3은 종래의 플라즈마 디스플레이 패널의 한 프레임의 다른 구성을 나타내는 도면.3 is a view showing another configuration of one frame of a conventional plasma display panel.

도 4는 도 3의 선택적 쓰기 및 소거 방식에 따른 PDP의 구동방법의 구동파형을 나타낸 도면.FIG. 4 is a diagram illustrating a driving waveform of the PDP driving method according to the selective writing and erasing scheme of FIG. 3.

도 5는 일반적인 PDP의 구동장치를 개략적으로 나타낸 도면.5 is a view schematically showing a driving apparatus of a general PDP.

도 6은 종래 기술에 따른 주사/서스테인 전극 구동부를 상세히 나타내는 도면.6 is a view showing in detail the scan / sustain electrode driver according to the prior art;

도 7은 도 6에 도시된 구동부에 따른 구동파형 및 스위치 제어신호를 설명하는 도면.FIG. 7 is a view for explaining a driving waveform and a switch control signal according to the driving unit shown in FIG. 6;

도 8은 도 7에 도시된 셋다운/선택적 쓰기 스캔구동부(56)의 구동회로를 상세히 나타내는 도면.FIG. 8 is a diagram showing in detail the driving circuit of the set-down / selective write scan driver 56 shown in FIG.

도 9는 본 발명의 제1 실시예에 따른 PDP의 구동장치에서 주사/서스테인 전극 구동부를 상세히 나타내는 도면.9 is a view showing in detail the scan / sustain electrode driver in the driving apparatus of the PDP according to the first embodiment of the present invention;

도 10은 도 9에 도시된 구동회로에 있어서 선택적 쓰기 서브필드의 구동파형과 스위칭 동작을 설명하는 도면.FIG. 10 is a diagram for explaining driving waveforms and switching operations of a selective write subfield in the driving circuit shown in FIG.

도 11은 도 9에 도시된 셋다운/선택적 쓰기 스캔구동부의 구동회로를 상세히 나타내는 도면.FIG. 11 is a view showing in detail the driving circuit of the set-down / selective write scan driver shown in FIG. 9; FIG.

도 12는 본 발명의 제2 실시예에 따른 PDP의 구동장치에서 주사/서스테인 전극 구동부를 상세히 나타내는 도면.12 is a view showing in detail the scan / sustain electrode driver in the driving apparatus of the PDP according to the second embodiment of the present invention;

도 13은 도 12에 도시된 구동회로에 있어서 선택적 쓰기 서브필드의 구동파형과 스위칭 동작을 설명하는 도면.FIG. 13 is a diagram for explaining driving waveforms and switching operations of a selective write subfield in the driving circuit shown in FIG. 12; FIG.

도 14은 도 12에 도시된 셋다운/선택적 쓰기 스캔구동부의 구동회로를 상세히 나타내는 도면.FIG. 14 is a view showing in detail the driving circuit of the set-down / selective write scan driver shown in FIG. 12; FIG.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

10 : 상부기판 12Y,12Z : 투명전극10: upper substrate 12Y, 12Z: transparent electrode

13Y,13Z : 금속버스전극 14,22 : 유전체층13Y, 13Z: metal bus electrode 14, 22: dielectric layer

16 : 보호막 18 : 하부기판16: protective film 18: lower substrate

20X : 어드레스전극 24 : 격벽20X: address electrode 24: partition wall

26 : 형광체 30Y : 주사/서스테인 전극26: phosphor 30Y: scan / sustain electrode

30Z : 공통 서스테인 전극 32 : Y 구동부30Z: common sustain electrode 32: Y drive part

34 : Z 구동부 36 : X 구동부34: Z drive unit 36: X drive unit

41,51,61 : 에너지 회수회로 42,52,62 : 드라이버 집적회로41, 51, 61: energy recovery circuit 42, 52, 62: driver integrated circuit

43 : 스캔 기준전압 공급부 44,54 : 스캔전압 공급부43: scan reference voltage supply 44,54: scan voltage supply

45,55 : 셋업전압 공급부 46 : 셋다운전압 공급부45,55: setup voltage supply 46: set-down voltage supply

53,63 : 셋다운/선택적 쓰기 스캔구동부 56,66 : 선택적 소거 스캔 구동부53,63: set-down / selective write scan driver 56,66: selective erase scan driver

상기 목적을 달성하기 위하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동장치는 전화면을 초기화하기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 전극들을 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 패널의 제1 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 상기 리셋기간에 셋업/다운 펄스, 상기 어드레스기간에 상기 셀을 선택하기 위하여 선택적 쓰기에 대응하는 스캔펄스 및 선택적 소거에 대응하는 스캔펄스를 상기 제1 전극에 공급하기 위한 제1 전극 구동부를 구비하며; 상기 제1 전극 구동부는 셋다운 제어신호 및 선택적 쓰기스캔 제어신호에 각각 응답되어 상기 셋다운 펄스와 선택적 쓰기 스캔펄스를 선택적으로 공급하는 셋다운/선택적 쓰기 스캔구동부를 구비한다.In order to achieve the above object, an apparatus for driving a plasma display panel according to an embodiment of the present invention is divided into a reset period for initializing a full screen, an address period for selecting a cell, and a sustain period for maintaining discharge of the selected cell. A driving apparatus of a plasma display panel for driving a light source, the apparatus comprising: an energy recovery circuit for recovering energy from a first electrode of the panel, the apparatus including a setup / down pulse during the reset period and selective writing for selecting the cell in the address period. A first electrode driver for supplying corresponding scan pulses and scan pulses corresponding to selective erasure to the first electrode; The first electrode driver includes a set down / selective write scan driver configured to selectively supply the set down pulse and the selective write scan pulse in response to a set down control signal and a selective write scan control signal, respectively.

본 발명에서의 셋다운/선택적 쓰기 스캔구동부는 상기 패널의 제1 전극과 선택적 쓰기용 스캔 전압원 사이에 접속된 제1 스위치 소자와, 상기 제1 스위치 소자의 게이트 단자와 셋다운 제어신호 입력원 사이에 직렬 연결된 제1 저항 및 제2 저항과, 상기 제1 및 제2 저항과 제1 스위치 소자의 드레인 단자에 연결되고 제1 저항과 RC 시정수 회로를 구성하여 셋다운 펄스의 기울기를 설정하는 캐패시터와, 상기 제1 스위치 소자의 게이트 단자와 선택적 쓰기 스캔제어신호 입력원 사이에 연결된 제3 저항을 구비한다.In the present invention, the set-down / selective write scan driver includes a first switch element connected between the first electrode of the panel and a scan voltage source for selective writing, and a series between the gate terminal of the first switch element and the set-down control signal input source. A capacitor connected to the first and second resistors connected to the first and second resistors and the drain terminals of the first switch element, and configured to configure the first resistor and the RC time constant circuit to set the slope of the setdown pulse; And a third resistor connected between the gate terminal of the first switch element and the selective write scan control signal input source.

본 발명에서의 제1 저항의 저항값은 약 2 내지 10㏀이고, 제2 저항의 저항값은 약 10Ω이고, 제3 저항의 저항값은 약 100Ω인 것을 특징으로 한다.In the present invention, the resistance of the first resistor is about 2 to 10 kΩ, the resistance of the second resistor is about 10 kΩ, and the resistance of the third resistor is about 100 kΩ.

본 발명에서의 제1 스위치 소자는 상기 셋다운 제어신호 및 선택적 쓰기용 제어신호에 의해 서로 다른 시점에 각각 턴-온되는 것을 특징으로 한다.In the present invention, the first switch element is turned on at different times by the setdown control signal and the selective write control signal.

본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동장치는 전화면을 초기화하기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 전극들을 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 패널의 제1 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 상기 리셋기간에 셋업/다운 펄스, 상기 어드레스기간에 상기 셀을 선택하기 위하여 선택적 쓰기에 대응하는 스캔펄스 및 선택적 소거에 대응하는 스캔펄스를 상기 제1 전극에 공급하기 위한 제1 전극 구동부를 구비하며;상기 제1 전극 구동부는 셋다운/선택적 쓰기 스캔제어신호에 응답되어 상기 셋다운 펄스와 선택적 쓰기 스캔펄스를 연속하여 공급하는 셋다운/선택적 쓰기 스캔구동부를 구비한다.A plasma display panel driving apparatus according to another embodiment of the present invention is a plasma display for driving electrodes divided into a reset period for initializing a full screen, an address period for selecting a cell, and a sustain period for maintaining discharge of the selected cell. An apparatus for driving a panel, comprising: an energy recovery circuit for recovering energy from a first electrode of the panel, the setup / down pulse in the reset period, the scan pulse corresponding to the selective write to select the cell in the address period, and A first electrode driver configured to supply scan pulses corresponding to selective erasing to the first electrode; the first electrode driver continuously connects the setdown pulse and the selective write scan pulse in response to a setdown / selective write scan control signal; Set-down / selective write scan driver .

본 발명에서의 셋다운/선택적 쓰기 스캔구동부는 상기 패널의 제1 전극과 선택적 쓰기용 스캔 전압원 사이에 접속된 제1 스위치 소자와, 상기 제1 스위치 소자의 게이트 단자와 셋다운/선택적 쓰기 스캔제어신호 입력원 사이에 연결된 제1 저항과, 상기 제1 저항과 제1 스위치 소자의 드레인 단자에 연결되고 제1 저항과 RC 시정수 회로를 구성하여 셋다운 펄스의 기울기를 설정하는 캐패시터를 구비한다.In the present invention, the set down / selective write scan driver includes a first switch element connected between a first electrode of the panel and a scan voltage source for selective writing, a gate terminal of the first switch element, and a set down / selective write scan control signal input. And a capacitor connected to the circle and connected to the drain terminal of the first resistor and the first switch element, and configured to configure the first resistor and the RC time constant circuit to set the slope of the setdown pulse.

본 발명에서의 셋다운/선택적 쓰기 스캔제어신호는 셋다운 구동시 소정의 기울기로 상승함과 아울러 어드레스기간 동안 셋다운 구동시의 최종 신호레벨을 유지하는 것을 특징으로 한다.The setdown / selective write scan control signal in the present invention is characterized by rising to a predetermined slope during the setdown driving and maintaining the final signal level during the setdown driving during the address period.

본 발명에서의 제1 전극 구동부는 푸쉬풀 형태로 접속되어 상기 제1 전극에 전압신호가 인가되도록 하는 스캔 구동부와, 상기 리셋기간에 램프파형 형태의 정극성 셋업신호를 상기 제1 전극에 공급하기 위한 셋업 구동부와, 에너지 회수회로와 상기 셋업 구동부 및 스캔 구동부 사이에 접속되어 셋다운 펄스 및 서스테인 펄스를 스위칭하기 위한 제2 스위치 소자와, 상기 스캔 구동부와 스캔 전압원 사이에 접속되어 선택적 소거필드의 어드레스기간에 스캔전압을 상기 스캔 구동부에 공급하도록 하는 선택적 소거용 스캔구동부를 추가로 구비한다.The first electrode driver according to the present invention is connected in a push-pull form so as to apply a voltage signal to the first electrode, and supplying a positive waveform setup signal having a ramp waveform to the first electrode during the reset period. And a second switch element connected between the energy recovery circuit and the setup driver and the scan driver for switching the setdown pulse and the sustain pulse, and between the scan driver and the scan voltage source, for an address period of a selective erase field. And an optional erasing scan driver for supplying a scan voltage to the scan driver.

본 발명의 경우 제1 전극 구동부와 교대로 상기 패널의 제2 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 선택적 쓰기시와 선택적 소거시에 상기 제2 전극에 직류전압을 공급하기 위한 제2 전극 구동부를 구비한다.The present invention includes an energy recovery circuit for recovering energy from the second electrode of the panel alternately with the first electrode driver, and a second electrode for supplying a DC voltage to the second electrode during selective writing and selective erasing. It has a drive part.

본 발명의 경우 어드레스기간에 상기 셀을 선택적으로 켜기 위한 선택적 쓰기 데이터 및 상기 셀을 선택적으로 끄기 위한 선택적 소거 데이터 중 어느 하나를 상기 제1 및 제2 전극과 직교하는 제3 전극에 공급하기 위한 데이터 구동부를 추가로 구비한다.In the present invention, data for supplying any one of selective write data for selectively turning on the cell and selective erase data for selectively turning off the cell to the third electrode orthogonal to the first and second electrodes in an address period. It further comprises a drive unit.

본 발명의 경우 에너지 회수회로와 셋업 전압원 사이에 접속되어 램프펄스 전압 레벨을 일정하게 유지시킴과 아울러 램프 펄스를 발생시키기 위한 제1 캐패시터와, 상기 스캔전압원와 스캔 구동부 사이에 접속되어 스캔펄스 전압 레벨을 일정하게 유지시킴과 아울러 상기 스캔 구동부에 공급되는 전압을 조절하게 하는 제2 캐패시터를 추가로 구비한다.In the present invention, it is connected between the energy recovery circuit and the set-up voltage source to maintain a constant lamp pulse voltage level, and is connected between the first capacitor and the scan voltage source and the scan driver to generate a ramp pulse, thereby reducing the scan pulse voltage level. A second capacitor may be further provided to maintain the constant and to adjust the voltage supplied to the scan driver.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above objects will become apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 도 9 내지 도 14를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 9 to 14.

본 발명에 따른 PDP의 구동장치는 도 5에서와 같이 m 개의 주사/서스테인 전극라인들(Y1 내지 Ym)을 구동하기 위한 Y 구동부(32)와, m 개의 공통 서스테인 전극라인들(Z1 내지 Zm)을 구동하기 위한 Z 구동부(34)와, n 개의 어드레스 전극라인들(X1 내지 Xn)을 구동하기 위한 X 구동부(36)를 구비하며, 선택적 쓰기 및 소거 방식을 기준하여 설명한다.The driving apparatus of the PDP according to the present invention includes a Y driver 32 for driving m scan / sustain electrode lines Y1 to Ym and m common sustain electrode lines Z1 to Zm as shown in FIG. 5. And a Z driver 34 for driving the N-axis, and an X driver 36 for driving the n address electrode lines X1 to Xn, which will be described based on a selective write and erase method.

Y 구동부(32)는 선택적 쓰기 서브필드(WSF)에서 셋업/다운파형(RP,-RP)을 공급하여 전화면을 초기화시킴과 아울러 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(SEF)에서 서로 다른 스캔펄스(-SWSP,-SESP)를 주사/서스테인 전극라인들(Y1 내지 Ym)에 순차적으로 공급하게 된다. 또한, Y 구동부(32)는 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(ESF)에서 서스테인펄스(SUSPy)를 공급하여 서스테인 방전을 일으키게 된다.The Y driver 32 initializes the full screen by supplying the setup / down waveforms (RP, -RP) in the selective write subfield (WSF) and at the selective write subfield (WSF) and the selective erase subfield (SEF). Different scan pulses -SWSP and -SESP are sequentially supplied to the scan / sustain electrode lines Y1 to Ym. In addition, the Y driver 32 supplies sustain pulses SUSPy in the selective write subfield WSF and the selective erase subfield ESF to generate sustain discharge.

Z 구동부(34)는 공통 서스테인 전극라인(Z1 내지 Zm)에 공통으로 접속되어 Z 전극라인들(Z1 내지 Zm)에 셋다운파형(-RPSZ), 주사직류전압(DCSC) 및 서스테인펄스(SUSZ)를 순차적으로 공급하는 역할을 한다.The Z driver 34 is commonly connected to the common sustain electrode lines Z1 to Zm to apply the setdown waveform (-RPSZ), the scan DC voltage, and the sustain pulse (SUSZ) to the Z electrode lines Z1 to Zm. It serves to supply sequentially.

X 구동부(104)는 스캔펄스(-SWSCN,-SESCN)에 동기되도록 어드레스 전극라인들(X1 내지 Xn)에 쓰기 데이터 펄스(SWD) 또는 소거 데이터 펄스(SED)를 공급한다.The X driver 104 supplies the write data pulse SWD or the erase data pulse SED to the address electrode lines X1 to Xn to be synchronized with the scan pulses -SWSCN and -SESCN.

도 9는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널에서의 Y 구동부(32)의 구성과 동작을 설명하기 위하여 Y 구동부(32)를 상세히 나타낸다.9 shows the Y driver 32 in detail to explain the configuration and operation of the Y driver 32 in the plasma display panel according to the first embodiment of the present invention.

도 9를 참조하면, Y 구동부(32)는 에너지 회수회로(51)와 드라이버 IC(52) 사이에 접속되는 제6 스위치(Q6A,Q6B)와, 제6 스위치(Q6A,Q6B)와 드라이버 IC(52) 사이에 접속되어 선택적 소거 스캔펄스(-SESP)를 생성하기 위한 선택적 소거 스캔구동부(56) 및 스캔 전압 공급부(54)와, 제6 스위치(Q6A,Q6B)와 선택적 소거 스캔구동부(56) 및 스캔 전압 공급부(54) 사이에 접속되어 셋업/다운파형(RP,-RP)를 생성함과 아울러, 선택적 쓰기 스캔펄스(-SWSP)를 생성하기 위한 셋업 공급부(55) 및 셋다운/선택적 쓰기 스캔 구동부(53)를 구비한다. 또한 셋업 전압원(Vsetup)과 에너지 회수회로(51) 사이에 접속되어 셋업 전압(Vs)을 일정하게 유지시키기 위한제1 캐패시터(C1)와, 스캔전압원(Vsc)과 제3 노드(n4) 사이에 직렬 접속된 제2 캐패시터(C2)를 구비한다.Referring to FIG. 9, the Y driver 32 includes sixth switches Q6A and Q6B connected between the energy recovery circuit 51 and the driver IC 52, sixth switches Q6A and Q6B and the driver IC ( 52, an optional erase scan driver 56 and a scan voltage supply 54 for generating a selective erase scan pulse (-SESP), sixth switches Q6A and Q6B and a selective erase scan driver 56; And a setup supply 55 and a set down / selective write scan to connect between the scan voltage supply 54 and generate a setup / down waveform (RP, -RP), as well as to generate a selective write scan pulse (-SWSP). The drive part 53 is provided. Also connected between the setup voltage source Vsetup and the energy recovery circuit 51 and between the first capacitor C1 and the scan voltage source Vsc and the third node n4 for keeping the setup voltage Vs constant. A second capacitor C2 connected in series is provided.

드라이버 IC(52)는 푸쉬풀 형태로 접속되며 에너지 회수회로(51), 셋다운/선택적 쓰기 스캔 구동부(53) 및 스캔 전압 공급부(54)로부터 전압신호가 입력되는 제12 및 제13 스위치들(Q12,Q13)로 구성된다.The driver IC 52 is connected in a push-pull form, and the twelfth and thirteenth switches Q12 to which a voltage signal is input from the energy recovery circuit 51, the set-down / selective write scan driver 53, and the scan voltage supply 54. Q13).

제12 및 제13 스위치들(Q12,Q13) 사이의 출력라인은 주사/서스테인 전극라인(Y1 내지 Ym) 중 어느 하나에 접속된다.The output line between the twelfth and thirteenth switches Q12 and Q13 is connected to any one of the scan / sustain electrode lines Y1 to Ym.

에너지 회수회로(51)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 회수되는 전압을 충전하기 위한 외부 캐패시터(CexY)와, 외부 캐패시터(CexY)에 병렬 접속된 스위치들(Q1,Q2)과, 제1 노드(n1)와 제2 노드(n2) 사이에 접속된 인덕터(L_y)와, 서스테인 전압 공급원(Vs)과 제2 노드(n2) 사이에 접속된 제3 스위치(Q3)와, 제2 노드(n2)와 그라운드단자(GND) 사이에 접속된 제4 스위치(Q4)로 구성된다.The energy recovery circuit 51 includes external capacitors CexY for charging the voltage recovered from the scan / sustain electrode lines Y1 to Ym, switches Q1 and Q2 connected in parallel to the external capacitors CexY, An inductor L_y connected between the first node n1 and the second node n2, a third switch Q3 connected between the sustain voltage supply source Vs and the second node n2, and a second The fourth switch Q4 is connected between the node n2 and the ground terminal GND.

에너지 회수회로(51)의 동작을 설명하면 다음과 같다. 외부 캐패시터(Cex_y)에는 Vs/2 전압이 충전되어 있다고 가정한다. 제1 스위치(Q1)가 턴-온되면, 외부 캐패시터(CexY)에 충전된 전압은 제1 스위치(Q1), 제1 다이오드(D1) 및 인덕터(L_y)를 경유하여 드라이버 IC(52)에 공급되고 드라이버 IC(52)의 도시하지 않은 내부 다이오드를 통해 주사/서스테인 전극라인(Y1 내지 Ym)에 공급된다. 이 때, 인덕터(L_y)는 셀 내의 정전용량(C)과 함께 직렬 LC 공진회로를 구성하게 되므로 주사/서스테인 전극라인(Y1 내지 Ym)에는 공진파형이 공급된다. 공진파형의 공진점에서 제3 스위치(Q3)가 턴-온되어 서스테인 전압(Vs)을주사/서스테인 전극라인(Y1 내지 Ym)에 공급하게 된다. 그러면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압레벨은 서스테인 전압(Vs)을 유지하게 되며, 소정 시간 후에 제1 스위치(Q3)는 턴-오프되고 제2 스위치(Q2)가 턴-온된다. 이 때, 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 외부 캐패시터(Cex_y)에 회수된다. 이어서, 제2 스위치(Q2)가 턴-오프되고 제4 스위치(Q4)가 턴-온되면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 그라운드 전위를 유지한다.The operation of the energy recovery circuit 51 will be described below. It is assumed that the external capacitor Cex_y is charged with the voltage Vs / 2. When the first switch Q1 is turned on, the voltage charged in the external capacitor CexY is supplied to the driver IC 52 via the first switch Q1, the first diode D1, and the inductor L_y. And supplied to the scan / sustain electrode lines Y1 to Ym through an internal diode (not shown) of the driver IC 52. At this time, since the inductor L_y forms a series LC resonant circuit together with the capacitance C in the cell, the resonant waveform is supplied to the scan / sustain electrode lines Y1 to Ym. The third switch Q3 is turned on at the resonance point of the resonant waveform to supply the sustain voltage Vs to the scan / sustain electrode lines Y1 to Ym. Then, the voltage level of the scan / sustain electrode lines Y1 to Ym maintains the sustain voltage Vs. After a predetermined time, the first switch Q3 is turned off and the second switch Q2 is turned on. . At this time, the voltages of the scan / sustain electrode lines Y1 to Ym are recovered to the external capacitor Cex_y. Subsequently, when the second switch Q2 is turned off and the fourth switch Q4 is turned on, the voltage of the scan / sustain electrode lines Y1 to Ym maintains the ground potential.

이 에너지 회수회로(51)에 의해 주사/서스테인 전극라인(Y1 내지 Ym)의 전압이 충방전되는 동안, 에너지 회수회로(51)와 드라이버 IC(52) 사이의 전류패스를 형성하기 위하여 제6 스위치(Q6A,Q6B)는 온(on) 상태를 유지한다.The sixth switch to form a current path between the energy recovery circuit 51 and the driver IC 52 while the voltage of the scan / sustain electrode lines Y1 to Ym is charged and discharged by this energy recovery circuit 51. (Q6A, Q6B) remain on.

선택적 쓰기 및 소거 서브필드의 어드레스기간에서는 제3 노드(n3)에 부극성(-) 전압이 걸리게 된다. 이때 에너지 회수회로(51)의 제4 스위치(Q4)의 내부 다이오드에 의해 그라운드 레벨과 쇼트(Short)가 되는 문제가 발생하게 된다. 이를 방지하기 위해서 제6 스위치(Q6)는 극성을 바꾼 두 개의 전계효과 트랜지스터(Q6A,Q6B)가 직렬 연결된 상태로 형성된다.In the address period of the selective write and erase subfield, the negative voltage is applied to the third node n3. At this time, a problem occurs that the ground level is short due to the internal diode of the fourth switch Q4 of the energy recovery circuit 51. In order to prevent this, the sixth switch Q6 is formed in a state in which two field effect transistors Q6A and Q6B whose polarities are changed are connected in series.

이렇게 에너지 회수회로(51)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 방전되는 전압을 외부 캐패시터(CexY)를 이용하여 회수한다. 그리고 에너지 회수회로(51)는 회수된 전압을 주사/서스테인 전극라인(Y1 내지 Ym)에 공급함으로써 셋업기간과 서스테인기간의 방전시에 과도한 소비전력을 줄이게 된다.In this way, the energy recovery circuit 51 recovers the voltage discharged from the scan / sustain electrode lines Y1 to Ym by using an external capacitor CexY. The energy recovery circuit 51 supplies the recovered voltage to the scan / sustain electrode lines Y1 to Ym to reduce excessive power consumption during discharge of the setup period and the sustain period.

선택적 소거 스캔구동부(56)는 제3 노드(n3)와 선택적 소거용 스캔 전압원(-Vye) 사이에 직렬 접속된 제10 및 제11 스위치(Q10,Q11)로 구성된다. 제10 및제11 스위치(Q10,Q11)는 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(ye)에 응답하여 절환됨으로써 선택적 소거용 스캔전압(-Vye)을 드라이버 IC(52)에 공급하는 역할을 한다. 선택적 쓰기 주사펄스(SWSP)의 인가전압(-Vw)이 선택적 소거 주사펄스(SESP)의 인가전압(-Ve)보다 낮은 전압값을 갖기 때문에 제10 및 제11 스위치(Q10,Q11)도 극성을 바꾼 두 개의 전계효과 트랜지스터가 직렬 연결된 상태로 형성된다.The selective erase scan driver 56 includes tenth and eleventh switches Q10 and Q11 connected in series between the third node n3 and the selective erase scan voltage source -Vye. The tenth and eleventh switches Q10 and Q11 are switched in response to the control signal ye supplied in the address period of the selective erasing subfield ESP, thereby transferring the selective erasing scan voltage (-Vye) to the driver IC 52. It serves to supply. Since the applied voltage (-Vw) of the selective write scan pulse SWSP has a lower voltage value than the applied voltage (-Ve) of the selective erase scan pulse SESP, the tenth and eleventh switches Q10 and Q11 also have polarities. The two changed field effect transistors are formed in series.

스캔 전압 공급부(54)는 스캔전압원(Vsc)과 제4 노드(n4) 사이에 직렬 접속되는 제7 스위치(Q7)로 구성된다. 제7 스위치(Q7)는 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(SC)에 응답하여 절환됨으로써 스캔전압(Vsc)을 드라이버 IC(52)에 공급하는 역할을 한다. 이 때 스캔전압원(Vsc)과 제3 노드(n3) 사이에 연결된 제2 캐패시터(C2)는 스캔전압원(Vsc)로부터의 스캔전압을 충전하여 충전된 전압을 플로팅 레벨로 유지하면서 선택적 쓰기방식과 선택적 소거방식에서 각기 다른 전압 레벨을 만들 수 있도록 한다.The scan voltage supply unit 54 is composed of a seventh switch Q7 connected in series between the scan voltage source Vsc and the fourth node n4. The seventh switch Q7 is switched in response to the control signal SC supplied in the address periods of the selective write subfield WSF and the selective erase subfield ESF to transfer the scan voltage Vsc to the driver IC 52. It serves to supply. At this time, the second capacitor C2 connected between the scan voltage source Vsc and the third node n3 charges the scan voltage from the scan voltage source Vsc and maintains the charged voltage at a floating level. Allows different voltage levels to be created in the erase scheme.

셋업 공급부(55)는 셋업 전압원(Vsetup)과 제3 노드(n3) 사이에 접속된 제3 다이오드(D3), 저항(R) 및 제5 스위치(Q5)로 구성된다. 제3 다이오드(D3)는 제3 노드(n3)로부터 셋업 전압원(Vsetup) 쪽으로 흐르는 역방향 전류를 차단하는 역할을 하게 된다. 제5 스위치(Q5)는 셋업파형(RP)을 공급하는 역할을 하게 된다. 이 셋업파형(RP)의 기울기는 제5 스위치(Q5)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로의 RC 시정수값에 의해 결정된다. 따라서, 셋업파형(RP)의 기울기는 가변저항(R1)의 저항값 조절에 의해 조정된다.The setup supply 55 is composed of a third diode D3, a resistor R and a fifth switch Q5 connected between the setup voltage source Vsetup and the third node n3. The third diode D3 blocks the reverse current flowing from the third node n3 toward the setup voltage source Vsetup. The fifth switch Q5 serves to supply the setup waveform RP. The slope of this setup waveform RP is determined by the RC time constant value of the control terminal of the fifth switch Q5, that is, the RC time constant circuit connected to the gate terminal. Therefore, the slope of the setup waveform RP is adjusted by adjusting the resistance value of the variable resistor R1.

셋다운/선택적 쓰기 스캔구동부(53)는 제3 노드(n3)와 선택적 쓰기용 스캔 전압원(-Vyw) 사이에 접속된 제9 스위치(Q9)를 포함한다. 제9 스위치(Q9)는 셋다운파형(-RP)을 공급함과 아울러 선택적 쓰기 서브필드(WSF)의 어드레스기간에 공급되는 제어신호(yw)에 응답하여 절환됨으로써 선택적 쓰기용 스캔전압(-Vyw)을 드라이버 IC(52)에 공급하는 역할을 한다. 이 셋다운 파형(-RP)의 기울기는 제9 스위치(Q9)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로의 RC 시정수값에 의해 결정된다. 따라서, 셋다운파형(-RP)의 기울기는 가변저항(R2)의 저항값 조절에 의해 조정된다.The set down / selective write scan driver 53 includes a ninth switch Q9 connected between the third node n3 and the selective write scan voltage source -Vyw. The ninth switch Q9 supplies the set-down waveform (-RP) and switches in response to the control signal (yw) supplied in the address period of the selective write subfield (WSF), thereby switching the selective write scan voltage (-Vyw). It serves to supply the driver IC 52. The slope of this set-down waveform (-RP) is determined by the RC time constant value of the RC time constant circuit connected to the control terminal of the ninth switch Q9, that is, the gate terminal. Therefore, the slope of the set-down waveform (-RP) is adjusted by adjusting the resistance value of the variable resistor (R2).

Y 구동부(32)는 각각 제3 노드(n3)와 제4 노드(n4)를 경유하여 선택적 소거 스캔구동부(56)와 스캔전압 공급부(54)에 접속되는 제8 스위치(Q8)를 구비한다. 제8 스위치(Q8)는 제어신호(Dic_updn)에 응답하여 드라이버 IC(52)에 공급되는 스캔전압(Vsc)을 절환하는 역할을 한다.The Y driver 32 includes an eighth switch Q8 connected to the selective erase scan driver 56 and the scan voltage supply unit 54 via the third node n3 and the fourth node n4, respectively. The eighth switch Q8 switches the scan voltage Vsc supplied to the driver IC 52 in response to the control signal Dic_updn.

도 10은 도 9에 도시된 구동부에 따른 구동파형 및 스위치 제어신호를 설명하는 도면이다.FIG. 10 is a diagram illustrating a driving waveform and a switch control signal according to the driving unit shown in FIG. 9.

도 10을 참조하면, 한 서브필드에서 리셋기간의 셋다운 구동과 어드레스기간의 어드레싱 구동시 램프다운 파형의 리셋펄스(-RP)와 선택적 쓰기 주사펄스(SWSP)는 하나의 제9 스위치(Q9)를 제어함으로써 인가된다. 이때 램프다운 파형의 리셋펄스(-RP) 인가시와 선택적 쓰기 주사펄스(SWSP) 인가시 제9 스위치(Q9)의 턴-온동작은 서로 다른 제어신호에 의해 구동된다.Referring to FIG. 10, the reset pulse (-RP) and the selective write scan pulse (SWSP) of the ramp-down waveform during the set-down driving of the reset period and the addressing driving of the address period in one subfield may set one ninth switch Q9. It is applied by controlling. At this time, when the reset pulse (-RP) of the ramp-down waveform is applied and the selective write scan pulse (SWSP) is applied, the turn-on operation of the ninth switch Q9 is driven by different control signals.

도 11은 도 9에 도시된 셋다운/선택적 쓰기 스캔구동부의 구동회로를 상세히 나타내는 도면이다.FIG. 11 is a diagram illustrating in detail a driving circuit of the set-down / selective write scan driver shown in FIG. 9.

도 10 및 도 11을 결부하여 참조하면, 셋다운/선택적 쓰기 스캔구동부(53)는 서스테인 구동부(57)와 선택적 쓰기용 스캔 전압원(-Vw) 사이에 접속된 제9 스위치(Q9)와, 제9 스위치(Q9)의 게이트 단자에 연결된 저항 및 제1 저항(Rd,R1)과, 제9 스위치(Q9)의 게이트 단자에 연결되고 저항 및 제1 저항(Rd,R1)에 병렬연결된 저항(R2)과, 제9 스위치(Q9)의 드레인 단자와 저항 및 제1 저항(Rd,R1) 사이의 노드에 접속되어 저항(Rd)과 함께 리셋펄스(-RP)의 기울기를 결정하는 RC 시정수회로를 구성하는 캐패시터(Cd)를 구비한다.10 and 11, the set-down / selective write scan driver 53 includes a ninth switch Q9 connected between the sustain driver 57 and the selective write scan voltage source (-Vw), and a ninth switch. Resistors and first resistors Rd and R1 connected to the gate terminals of the switch Q9 and resistors R2 connected to the gate terminals of the ninth switch Q9 and connected in parallel to the resistors and the first resistors Rd and R1. And an RC time constant circuit connected to the drain terminal of the ninth switch Q9 and the node between the resistor and the first resistor Rd and R1 to determine the slope of the reset pulse (-RP) together with the resistor Rd. Capacitor Cd is provided.

이로써 리셋기간(RPD)의 셋다운시 램프다운 파형의 리셋펄스(-RP)는 도 10에 도시된 바와 같이 부극성의 스캔기준전압(-Vw)까지 하강한다. 램프다운 파형의 리셋펄스(-RP)는 셋다운 신호(Set_down)를 이용하여 제9 스위치(Q9)를 턴온시키면 제9 스위치(Q9)에 접속된 선택적 쓰기용 스캔 전압원(-Vw)에 의해 공급되어진다. 이 때 셋다운 신호(Set_down)는 제1 저항(R1)을 지나 제9 스위치(Q9)이 게이트 단자에 입력된다. 여기서, 제1 저항(R1)은 셋다운 신호(Set_down)을 그대로 제9 스위치(Q9)의 게이트 단자에 공급함과 동시에 스캔 구동신호와는 상호 영향을 주지 않는 값으로 설정된다. 또한 램프다운 파형의 리셋펄스(-RP)의 기울기는 제9 스위치(Q9)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로(Rd,Cd)의 RC 시정수값에 의해 결정된다.As a result, the reset pulse (-RP) of the ramp-down waveform during the set down of the reset period (RPD) falls to the negative scan reference voltage (-Vw) as shown in FIG. The reset pulse (-RP) of the rampdown waveform is supplied by the selective write scan voltage source (-Vw) connected to the ninth switch Q9 when the ninth switch Q9 is turned on using the set down signal Set_down. Lose. At this time, the set-down signal Set_down is passed through the first resistor R1 and the ninth switch Q9 is input to the gate terminal. Here, the first resistor R1 is set to a value that supplies the set down signal Set_down to the gate terminal of the ninth switch Q9 without affecting the scan driving signal. In addition, the slope of the reset pulse (-RP) of the ramp-down waveform is determined by the RC time constant value of the RC time constant circuits Rd and Cd connected to the control terminal of the ninth switch Q9, that is, the gate terminal.

선택적 쓰기 서브필드의 어드레스기간(APD)에는 제9 스위치(Q9)가 외부로부터 공급되는 제어신호(yw)에 응답하여 절환됨으로써 선택적 쓰기용 스캔전압(-Vw)을 드라이버 IC(42)에 공급하게 된다. 스캔 제어신호(yw)는 제2 저항(R2)을 지나 제9 스위치(Q9)의 게이트 단자에 입력되는 데, 제2 저항(R2)은 저항값을 작게 해서 구형파가 왜곡 없이 게이트에 입력되도록 한다.In the address period APD of the selective write subfield, the ninth switch Q9 is switched in response to a control signal yw supplied from the outside to supply the selective write scan voltage (-Vw) to the driver IC 42. do. The scan control signal yw is input to the gate terminal of the ninth switch Q9 through the second resistor R2. The second resistor R2 reduces the resistance so that the square wave is input to the gate without distortion. .

상기와 같이 구성된 구동회로에서 저항(Rd)의 저항값은 2 내지 10㏀으로 형성되고, 제1 저항(R1)의 저항값은 10Ω으로 형성되며, 제2 저항(R2)의 저항값은 100Ω으로 형성된다.In the driving circuit configured as described above, the resistance value of the resistor Rd is 2 to 10 kV, the resistance value of the first resistor R1 is 10 kV, and the resistance value of the second resistor R2 is 100 kV. Is formed.

이로써 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널에서의 Y 구동부는 하나의 전계효과 트랜지스터(Q9)만으로도 셋다운시의 램프다운 파형의 리셋펄스(-RP)와 어드레싱 구동시 선택적 쓰기용 주사펄스(SWSP)를 공급할 수 있게 된다.Thus, the Y driving unit in the plasma display panel according to the first embodiment of the present invention uses only one field effect transistor Q9 to reset the reset pulse (-RP) of the ramp-down waveform during set down and the scan pulse for selective writing during addressing driving ( SWSP) can be supplied.

도 12는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널에서의 Y 구동부(32)의 구성과 동작을 설명하기 위하여 Y 구동부(32)를 상세히 나타낸다.12 illustrates the Y driver 32 in detail to explain the configuration and operation of the Y driver 32 in the plasma display panel according to the second embodiment of the present invention.

도 12를 참조하면, Y 구동부(32)는 에너지 회수회로(61)와 드라이버 IC(62) 사이에 접속되는 제6 스위치(Q6A,Q6B)와, 제6 스위치(Q6A,Q6B)와 드라이버 IC(62) 사이에 접속되어 선택적 소거 스캔펄스(SESP)를 생성하기 위한 스캔 기준전압 공급부(66) 및 스캔 전압 공급부(64)와, 제6 스위치(Q6A,Q6B)와 선택적 소거 스캔구동부(66) 및 스캔 전압 공급부(64) 사이에 접속되어 셋업/다운파형(RP,-RP)를 생성함과 아울러, 선택적 쓰기 스캔펄스(SWSP)를 생성하기 위한 셋업 공급부(65) 및 셋다운/선택적 쓰기 스캔구동부(63)를 구비한다. 또한 셋업 전압원(Vsetup)과 에너지회수회로(61) 사이에 접속되어 셋업 전압(Vs)을 일정하게 유지시키기 위한 제1 캐패시터(C1)와, 스캔전압원(Vsc)과 제3 노드(n4) 사이에 직렬 접속된 제2 캐패시터(C2)를 구비한다.Referring to FIG. 12, the Y driver 32 includes sixth switches Q6A and Q6B connected between the energy recovery circuit 61 and the driver IC 62, sixth switches Q6A and Q6B and the driver IC ( A scan reference voltage supply unit 66 and a scan voltage supply unit 64 connected to each other to generate the selective erase scan pulse SESP, the sixth switches Q6A and Q6B and the selective erase scan driver 66; Connected between scan voltage supplies 64 to generate setup / down waveforms (RP, -RP), as well as setup supplies 65 and set-down / selective write scan drivers for generating selective write scan pulses (SWSP). 63). Also connected between the setup voltage source Vsetup and the energy recovery circuit 61, between the first capacitor C1 and the scan voltage source Vsc and the third node n4 for keeping the setup voltage Vs constant. A second capacitor C2 connected in series is provided.

드라이버 IC(62)는 푸쉬풀 형태로 접속되며 에너지 회수회로(61), 셋다운/선택적 쓰기 스캔구동부(63) 및 스캔 전압 공급부(64)로부터 전압신호가 입력되는 제12 및 제13 스위치들(Q12,Q13)로 구성된다.The driver IC 62 is connected in a push-pull form, and the twelfth and thirteenth switches Q12 to which a voltage signal is input from the energy recovery circuit 61, the set-down / selective write scan driver 63, and the scan voltage supply unit 64. Q13).

제12 및 제13 스위치들(Q12,Q13) 사이의 출력라인은 주사/서스테인 전극라인(Y1 내지 Ym) 중 어느 하나에 접속된다.The output line between the twelfth and thirteenth switches Q12 and Q13 is connected to any one of the scan / sustain electrode lines Y1 to Ym.

에너지 회수회로(61)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 회수되는 전압을 충전하기 위한 외부 캐패시터(CexY)와, 외부 캐패시터(CexY)에 병렬 접속된 스위치들(Q1,Q2)과, 제1 노드(n1)와 제2 노드(n2) 사이에 접속된 인덕터(L_y)와, 서스테인 전압 공급원(Vs)과 제2 노드(n2) 사이에 접속된 제3 스위치(Q3)와, 제2 노드(n2)와 그라운드단자(GND) 사이에 접속된 제4 스위치(Q4)로 구성된다.The energy recovery circuit 61 includes external capacitors CexY for charging the voltage recovered from the scan / sustain electrode lines Y1 to Ym, switches Q1 and Q2 connected in parallel to the external capacitors CexY, An inductor L_y connected between the first node n1 and the second node n2, a third switch Q3 connected between the sustain voltage supply source Vs and the second node n2, and a second The fourth switch Q4 is connected between the node n2 and the ground terminal GND.

에너지 회수회로(61)의 동작을 설명하면 다음과 같다. 외부 캐패시터(Cex_y)에는 Vs/2 전압이 충전되어 있다고 가정한다. 제1 스위치(Q1)가 턴-온되면, 외부 캐패시터(CexY)에 충전된 전압은 제1 스위치(Q1), 제1 다이오드(D1) 및 인덕터(L_y)를 경유하여 드라이버 IC(62)에 공급되고 드라이버 IC(62)의 도시하지 않은 내부 다이오드를 통해 주사/서스테인 전극라인(Y1 내지 Ym)에 공급된다. 이 때, 인덕터(L_y)는 셀 내의 정전용량(C)과 함께 직렬 LC 공진회로를 구성하게 되므로 주사/서스테인 전극라인(Y1 내지 Ym)에는 공진파형이 공급된다. 공진파형의 공진점에서 제3 스위치(Q3)가 턴-온되어 서스테인 전압(Vs)을 주사/서스테인 전극라인(Y1 내지 Ym)에 공급하게 된다. 그러면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압레벨은 서스테인 전압(Vs)을 유지하게 되며, 소정 시간 후에 제1 스위치(Q3)는 턴-오프되고 제2 스위치(Q2)가 턴-온된다. 이 때, 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 외부 캐패시터(Cex_y)에 회수된다. 이어서, 제2 스위치(Q2)가 턴-오프되고 제4 스위치(Q4)가 턴-온되면 주사/서스테인 전극라인(Y1 내지 Ym)의 전압은 그라운드 전위를 유지한다.The operation of the energy recovery circuit 61 will be described as follows. It is assumed that the external capacitor Cex_y is charged with the voltage Vs / 2. When the first switch Q1 is turned on, the voltage charged in the external capacitor CexY is supplied to the driver IC 62 via the first switch Q1, the first diode D1, and the inductor L_y. And supplied to the scan / sustain electrode lines Y1 to Ym through an internal diode (not shown) of the driver IC 62. At this time, since the inductor L_y forms a series LC resonant circuit together with the capacitance C in the cell, the resonant waveform is supplied to the scan / sustain electrode lines Y1 to Ym. The third switch Q3 is turned on at the resonance point of the resonant waveform to supply the sustain voltage Vs to the scan / sustain electrode lines Y1 to Ym. Then, the voltage level of the scan / sustain electrode lines Y1 to Ym maintains the sustain voltage Vs. After a predetermined time, the first switch Q3 is turned off and the second switch Q2 is turned on. . At this time, the voltages of the scan / sustain electrode lines Y1 to Ym are recovered to the external capacitor Cex_y. Subsequently, when the second switch Q2 is turned off and the fourth switch Q4 is turned on, the voltage of the scan / sustain electrode lines Y1 to Ym maintains the ground potential.

이 에너지 회수회로(61)에 의해 주사/서스테인 전극라인(Y1 내지 Ym)의 전압이 충방전되는 동안, 에너지 회수회로(61)와 드라이버 IC(62) 사이의 전류패스를 형성하기 위하여 제6 스위치(Q6A,Q6B)는 온(on) 상태를 유지한다.The sixth switch to form a current path between the energy recovery circuit 61 and the driver IC 62 while the voltage of the scan / sustain electrode lines Y1 to Ym is charged and discharged by the energy recovery circuit 61. (Q6A, Q6B) remain on.

선택적 쓰기 및 소거 서브필드의 어드레스기간에서는 제3 노드(n3)에 부극성(-) 전압이 걸리게 된다. 이때 에너지 회수회로(61)의 제4 스위치(Q4)의 내부 다이오드에 의해 그라운드 레벨과 쇼트(Short)가 되는 문제가 발생하게 된다. 이를 방지하기 위해서 제6 스위치(Q6)는 극성을 바꾼 두 개의 전계효과 트랜지스터(Q6A,Q6B)가 직렬 연결된 상태로 형성된다.In the address period of the selective write and erase subfield, the negative voltage is applied to the third node n3. At this time, a problem occurs that the ground level is short due to the internal diode of the fourth switch Q4 of the energy recovery circuit 61. In order to prevent this, the sixth switch Q6 is formed in a state in which two field effect transistors Q6A and Q6B whose polarities are changed are connected in series.

이렇게 에너지 회수회로(61)는 주사/서스테인 전극라인(Y1 내지 Ym)으로부터 방전되는 전압을 외부 캐패시터(CexY)를 이용하여 회수한다. 그리고 에너지 회수회로(61)는 회수된 전압을 주사/서스테인 전극라인(Y1 내지 Ym)에 공급함으로써 셋업기간과 서스테인기간의 방전시에 과도한 소비전력을 줄이게 된다.In this manner, the energy recovery circuit 61 recovers the voltage discharged from the scan / sustain electrode lines Y1 to Ym by using the external capacitor CexY. The energy recovery circuit 61 supplies the recovered voltage to the scan / sustain electrode lines Y1 to Ym to reduce excessive power consumption during discharge of the setup period and the sustain period.

선택적 소거 스캔구동부(66)는 제3 노드(n3)와 선택적 소거용 스캔 전압원(-Vye) 사이에 직렬 접속된 제10 및 제11 스위치(Q10,Q11)로 구성된다. 제10 및 제11 스위치(Q10,Q11)는 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(ye)에 응답하여 절환됨으로써 선택적 소거용 스캔전압(-Vye)을 드라이버 IC(52)에 공급하는 역할을 한다. 선택적 쓰기 주사펄스(SWSP)의 인가전압(-Vw)이 선택적 소거 주사펄스(SESP)의 인가전압(-Ve)보다 낮은 전압값을 갖기 때문에 제10 및 제11 스위치(Q10,Q11)도 극성을 바꾼 두 개의 전계효과 트랜지스터가 직렬 연결된 상태로 형성된다.The selective erase scan driver 66 includes tenth and eleventh switches Q10 and Q11 connected in series between the third node n3 and the selective erase scan voltage source -Vye. The tenth and eleventh switches Q10 and Q11 are switched in response to the control signal ye supplied in the address period of the selective erasing subfield ESF to convert the selective erasing scan voltage -Vye into the driver IC 52. To serve. Since the applied voltage (-Vw) of the selective write scan pulse SWSP has a lower voltage value than the applied voltage (-Ve) of the selective erase scan pulse SESP, the tenth and eleventh switches Q10 and Q11 also have polarities. The two changed field effect transistors are formed in series.

스캔 전압 공급부(64)는 스캔전압원(Vsc)과 제4 노드(n4) 사이에 직렬 접속되는 제7 스위치(Q7)로 구성된다. 제7 스위치(Q7)는 선택적 쓰기 서브필드(WSF)와 선택적 소거 서브필드(ESF)의 어드레스기간에 공급되는 제어신호(SC)에 응답하여 절환됨으로써 스캔전압(Vsc)을 드라이버 IC(62)에 공급하는 역할을 한다. 이 때 스캔전압원(Vsc)과 제3 노드(n3) 사이에 연결된 제2 캐패시터(C2)는 스캔전압원(Vsc)로부터의 스캔전압을 충전하여 충전된 전압을 플로팅 레벨로 유지하면서 선택적 쓰기방식과 선택적 소거방식에서 각기 다른 전압 레벨을 만들 수 있도록 한다.The scan voltage supply unit 64 is composed of a seventh switch Q7 connected in series between the scan voltage source Vsc and the fourth node n4. The seventh switch Q7 is switched in response to the control signal SC supplied in the address periods of the selective write subfield WSF and the selective erase subfield ESF to transfer the scan voltage Vsc to the driver IC 62. It serves to supply. At this time, the second capacitor C2 connected between the scan voltage source Vsc and the third node n3 charges the scan voltage from the scan voltage source Vsc and maintains the charged voltage at a floating level. Allows different voltage levels to be created in the erase scheme.

셋업 공급부(65)는 셋업 전압원(Vsetup)과 제3 노드(n3) 사이에 접속된 제3 다이오드(D3), 저항(R) 및 제5 스위치(Q5)로 구성된다. 제3 다이오드(D3)는 제3 노드(n3)로부터 셋업 전압원(Vsetup) 쪽으로 흐르는 역방향 전류를 차단하는 역할을 하게 된다. 제5 스위치(Q5)는 셋업파형(RP)을 공급하는 역할을 하게 된다. 이 셋업파형(RP)의 기울기는 제5 스위치(Q5)의 제어단자 즉, 게이트 단자에 연결된 RC시정수회로의 RC 시정수값에 의해 결정된다. 따라서, 셋업파형(RP)의 기울기는 가변저항(R1)의 저항값 조절에 의해 조정된다.The setup supply 65 is composed of a third diode D3, a resistor R and a fifth switch Q5 connected between the setup voltage source Vsetup and the third node n3. The third diode D3 blocks the reverse current flowing from the third node n3 toward the setup voltage source Vsetup. The fifth switch Q5 serves to supply the setup waveform RP. The slope of the setup waveform RP is determined by the RC time constant value of the control terminal of the fifth switch Q5, that is, the RC time constant circuit connected to the gate terminal. Therefore, the slope of the setup waveform RP is adjusted by adjusting the resistance value of the variable resistor R1.

셋다운/선택적 쓰기 스캔구동부(63)는 제3 노드(n3)와 선택적 쓰기용 스캔 전압원(-Vyw) 사이에 접속된 제9 스위치(Q9)를 포함한다. 제9 스위치(Q9)는 셋다운시 공급되는 셋다운 신호(Set_down)와 어드레스기간에 공급되는 제어신호(yw)로서의 역할을 동시에 수행하는 제어신호(Set_down-yw)에 응답하여 절환됨으로써 셋다운파형(-RP)을 공급함과 아울러 선택적 쓰기용 스캔전압(-Vyw)을 드라이버 IC(62)에 공급하는 역할을 한다. 이 셋다운 파형(-RP)의 기울기는 제9 스위치(Q9)의 제어단자 즉, 게이트 단자에 연결된 RC 시정수회로(Rd,Cd)의 RC 시정수값에 의해 결정된다.The set down / selective write scan driver 63 includes a ninth switch Q9 connected between the third node n3 and the selective write scan voltage source -Vyw. The ninth switch Q9 is switched in response to the control signal Set_down-yw which simultaneously serves as a setdown signal Set_down supplied at the time of setdown and a control signal yw supplied at the address period, thereby setting the setdown waveform (-RP). ), And supplies a selective write scan voltage (-Vyw) to the driver IC 62. The slope of the set-down waveform (-RP) is determined by the RC time constant value of the RC time constant circuits Rd and Cd connected to the control terminal of the ninth switch Q9, that is, the gate terminal.

Y 구동부(32)는 각각 제3 노드(n3)와 제4 노드(n4)를 경유하여 스캔 기준전압 공급부(66)와 스캔전압 공급부(64)에 접속되는 제8 스위치(Q8)를 구비한다. 제8 스위치(Q8)는 제어신호(Dic_updn)에 응답하여 드라이버 IC(62)에 공급되는 스캔전압(Vsc)을 절환하는 역할을 한다.The Y driver 32 includes an eighth switch Q8 connected to the scan reference voltage supply 66 and the scan voltage supply 64 via the third node n3 and the fourth node n4, respectively. The eighth switch Q8 switches the scan voltage Vsc supplied to the driver IC 62 in response to the control signal Dic_updn.

도 13은 도 12에 도시된 구동부에 따른 구동파형 및 스위치 제어신호를 설명하는 도면이다.FIG. 13 is a view for explaining a driving waveform and a switch control signal according to the driving unit shown in FIG. 12.

도 13을 참조하면, 한 서브필드에서 리셋기간의 셋다운 구동과 어드레스기간의 어드레싱 구동시 램프다운 파형의 리셋펄스(-RP)와 선택적 쓰기 주사펄스(SWSP)는 하나의 제9 스위치(Q9)를 제어함으로써 인가된다. 이때 램프다운 파형의 리셋펄스(-RP) 인가시와 선택적 쓰기 주사펄스(SWSP) 인가시 제9 스위치(Q9)의 턴-온동작은 동일 제어신호(Set_down-yw)에 의해 구동되어 출력된다.Referring to FIG. 13, the reset pulse (-RP) and the selective write scan pulse (SWSP) of the ramp-down waveform during the set-down driving of the reset period and the addressing driving of the address period in one subfield are set to one ninth switch Q9. It is applied by controlling. At this time, when the reset pulse (-RP) of the ramp-down waveform is applied and the selective write scan pulse (SWSP) is applied, the turn-on operation of the ninth switch Q9 is driven and output by the same control signal Set_down-yw.

도 14는 도 12에 도시된 셋다운/선택적 쓰기 스캔구동부의 구동회로를 상세히 나타내는 도면이다.FIG. 14 is a diagram illustrating in detail a driving circuit of the set-down / selective write scan driver shown in FIG. 12.

도 13 및 도 14를 결부하여 참조하면, 셋다운/선택적 쓰기 스캔구동부(63)는 서스테인 구동부(67)와 선택적 쓰기용 스캔 전압원(-Vw) 사이에 접속된 제9 스위치(Q9)와, 제9 스위치(Q9)의 게이트 단자에 연결된 저항(Rd)과, 제9 스위치(Q9)의 드레인 단자와 게이트 단자 사이에 접속되어 저항(Rd)과 함께 리셋펄스(-RP)의 기울기를 결정하는 RC 시정수회로를 구성하는 캐패시터(Cd)를 구비한다.13 and 14, the set-down / selective write scan driver 63 includes a ninth switch Q9 connected between the sustain driver 67 and the selective write scan voltage source (-Vw), and a ninth switch. RC clock connected between the resistor Rd connected to the gate terminal of the switch Q9 and the drain terminal and the gate terminal of the ninth switch Q9 to determine the slope of the reset pulse (-RP) together with the resistor Rd. The capacitor Cd constituting the male circuit is provided.

본 발명에 따른 플라즈마 디스플레이 패널의 구동장치에서의 제9 스위치(Q9)를 구동시키는 게이트 입력신호는 RC 시정수회로(Rd,Cd)의 RC 시정수값에 의해 기울기를 가지고 상승하다가 어느 시간 이후에는 소정 레벨을 유지하도록 한다. 이로써 리셋기간(RPD)의 셋다운시 램프다운 파형의 리셋펄스(-RP)는 RC 시정수값에 의해 서서히 상승하는 게이트 제어신호(Set_down-yw)를 이용하여 제9 스위치(Q9)를 턴-온시키면 부극성의 스캔기준전압(-Vw)까지 하강한다.The gate input signal for driving the ninth switch Q9 in the driving apparatus of the plasma display panel according to the present invention rises with a slope by the RC time constant value of the RC time constant circuits Rd and Cd, and then after a certain time, Keep your level. Accordingly, when the reset pulse (-RP) of the ramp-down waveform is set on the reset period (RPD), when the ninth switch Q9 is turned on by using the gate control signal Set_down-yw gradually rising by the RC time constant value. The voltage drops to the negative scan reference voltage (-Vw).

이후 게이트 제어신호(Set_down-yw)가 하이레벨을 계속 유지하는 경우 제9 스위치(Q9)는 턴-온 상태를 유지할 수 있기 때문에 어드레스기간(APD)에는 제9 스위치(Q9)에 의해 선택적 쓰기용 스캔전압(-Vw)을 공급할 수 있게 된다. 이로써 정상적인 어드레싱 동작을 수행할 수 있게 된다.Thereafter, when the gate control signal Set_down-yw keeps the high level, the ninth switch Q9 can maintain the turn-on state, so that the ninth switch Q9 is used for selective writing in the address period APD. The scan voltage (-Vw) can be supplied. This allows a normal addressing operation to be performed.

이로써 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널에서의 Y 구동부는 하나의 제어신호와 하나의 전계효과 트랜지스터(Q9)만으로 셋다운시의 램프다운 파형의 리셋펄스(-RP)와 어드레싱 구동시 선택적 쓰기용 주사펄스(SWSP)를 공급할 수 있게 된다.As a result, the Y driver in the plasma display panel according to the second embodiment of the present invention is selectively selected during the reset pulse (-RP) and the addressing driving of the ramp-down waveform during set-down with only one control signal and one field effect transistor Q9. It is possible to supply the write scanning pulse SWSP.

상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치에 의하면 서브필드에 각각 공급되는 셋다운 전압 및 스캔전압을 공급하기 위해 사용되는 스위치 소자의 수를 절감할 수 있게 된다.As described above, according to the driving apparatus of the plasma display panel according to the present invention, it is possible to reduce the number of switch elements used to supply the setdown voltage and the scan voltage respectively supplied to the subfields.

또한 셋다운 전압 및 스캔전압을 공급시 RC 시정수 회로 및 하나의 제어신호를 이용하여 셋다운 및 어드레싱 구동을 할 수 있게 된다.In addition, when supplying the setdown voltage and the scan voltage, it is possible to perform setdown and addressing driving using an RC time constant circuit and one control signal.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (18)

전화면을 초기화하기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 전극들을 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서,A driving apparatus of a plasma display panel for driving electrodes divided into a reset period for initializing a full screen, an address period for selecting a cell, and a sustain period for maintaining discharge of a selected cell, 패널의 제1 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 상기 리셋기간에 셋업/다운 펄스, 상기 어드레스기간에 상기 셀을 선택하기 위하여 선택적 쓰기에 대응하는 스캔펄스 및 선택적 소거에 대응하는 스캔펄스를 상기 제1 전극에 공급하기 위한 제1 전극 구동부를 구비하며;An energy recovery circuit for recovering energy from the first electrode of the panel, comprising: a setup / down pulse in the reset period, a scan pulse corresponding to selective write to select the cell in the address period, and a scan pulse corresponding to selective erase. A first electrode driver for supplying the first electrode to the first electrode; 상기 제1 전극 구동부는 셋다운 제어신호 및 선택적 쓰기 스캔 제어신호에 각각 응답되어 상기 셋다운 펄스와 선택적 쓰기 스캔펄스를 선택적으로 공급하는 셋다운/선택적 쓰기 스캔구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.The first electrode driver includes a set down / selective write scan driver configured to selectively supply the set down pulse and the selective write scan pulse in response to a set down control signal and a selective write scan control signal, respectively. Device. 제 1 항에 있어서,The method of claim 1, 상기 셋다운/선택적 쓰기 스캔구동부는 상기 패널의 제1 전극과 선택적 쓰기용 스캔 전압원 사이에 접속된 제1 스위치 소자와,The set-down / selective write scan driver includes: a first switch element connected between the first electrode of the panel and the scan voltage source for selective writing; 상기 제1 스위치 소자의 게이트 단자와 셋다운 제어신호 입력원 사이에 직렬 연결된 제1 저항 및 제2 저항과,First and second resistors connected in series between a gate terminal of the first switch element and a setdown control signal input source; 상기 제1 및 제2 저항과 제1 스위치 소자의 드레인 단자에 연결되고 제1 저항과 RC 시정수 회로를 구성하여 셋다운 펄스의 기울기를 설정하는 캐패시터와,A capacitor connected to the first and second resistors and a drain terminal of the first switch element, the capacitor configured to set a slope of a setdown pulse by configuring a first resistor and an RC time constant circuit; 상기 제1 스위치 소자의 게이트 단자와 선택적 쓰기 스캔제어신호 입력원 사이에 연결된 제3 저항을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a third resistor connected between the gate terminal of the first switch element and the selective write scan control signal input source. 제 2 항에 있어서,The method of claim 2, 상기 제2 저항은 셋다운 신호를 제1 스위치 소자의 게이트 단자에 공급하도록 함과 동시에 스캔 제어신호에는 영향을 미치지 않게 하는 작은 저항값을 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the second resistor has a small resistance value for supplying the setdown signal to the gate terminal of the first switch element and not affecting the scan control signal. 제 2 항에 있어서,The method of claim 2, 상기 제3 저항은 제2 저항보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the third resistor is larger than the second resistor. 제 2 항에 있어서,The method of claim 2, 상기 제1 저항의 저항값은 약 2 내지 10㏀이고,The resistance value of the first resistor is about 2 to 10㏀, 상기 제2 저항의 저항값은 약 10Ω이고,The resistance value of the second resistor is about 10 kohms, 상기 제3 저항의 저항값은 약 100Ω인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a resistance value of the third resistor is about 100 kW. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 구동부는 푸쉬풀 형태로 접속되어 상기 제1 전극에 전압신호가 인가되도록 하는 스캔 구동부와,A scan driver connected to the first electrode driver in a push-pull form to apply a voltage signal to the first electrode; 상기 리셋기간에 램프파형 형태의 정극성 셋업신호를 상기 제1 전극에 공급하기 위한 셋업 구동부와,A setup driver for supplying a positive setup signal in the form of a ramp waveform to the first electrode during the reset period; 에너지 회수회로와 상기 셋업 구동부 및 스캔 구동부 사이에 접속되어 셋다운 펄스 및 서스테인 펄스를 스위칭하기 위한 제2 스위치 소자와,A second switch element connected between the energy recovery circuit and the setup driver and the scan driver for switching a setdown pulse and a sustain pulse; 상기 스캔 구동부와 스캔 전압원 사이에 접속되어 선택적 소거필드의 어드레스기간에 스캔전압을 상기 스캔 구동부에 공급하도록 하는 선택적 소거용 스캔구동부를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a selective erase scan driver connected between the scan driver and a scan voltage source to supply a scan voltage to the scan driver during an address period of a selective erase field. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 구동부와 교대로 상기 패널의 제2 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 선택적 쓰기시와 선택적 소거시에 상기 제2 전극에 직류전압을 공급하기 위한 제2 전극 구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And an energy recovery circuit for recovering energy from the second electrode of the panel, alternating with the first electrode driver, and having a second electrode driver for supplying a DC voltage to the second electrode during selective writing and selective erasing. Driving device for a plasma display panel, characterized in that. 제 1 항에 있어서,The method of claim 1, 상기 어드레스기간에 상기 셀을 선택적으로 켜기 위한 선택적 쓰기 데이터 및 상기 셀을 선택적으로 끄기 위한 선택적 소거 데이터 중 어느 하나를 상기 제1및 제2 전극과 직교하는 제3 전극에 공급하기 위한 데이터 구동부를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.A data driver for supplying one of selective write data for selectively turning on the cell and selective erase data for selectively turning off the cell to the third electrode orthogonal to the first and second electrodes in the address period And a plasma display panel drive device. 제 6 항에 있어서,The method of claim 6, 상기 에너지 회수회로와 셋업 전압원 사이에 접속되어 램프펄스 전압 레벨을 일정하게 유지시킴과 아울러 램프 펄스를 발생시키기 위한 제1 캐패시터와,A first capacitor connected between the energy recovery circuit and a setup voltage source to maintain a constant lamp pulse voltage level and to generate a lamp pulse; 상기 스캔전압원와 스캔 구동부 사이에 접속되어 스캔펄스 전압 레벨을 일정하게 유지시킴과 아울러 상기 스캔 구동부에 공급되는 전압을 조절하게 하는 제2 캐패시터를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a second capacitor connected between the scan voltage source and the scan driver to maintain a constant scan pulse voltage level and to adjust a voltage supplied to the scan driver. 제 2 항에 있어서,The method of claim 2, 상기 제1 스위치 소자는 상기 셋다운 제어신호 및 선택적 쓰기용 제어신호에 의해 서로 다른 시점에 각각 턴-온되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the first switch element is turned on at different times by the setdown control signal and the selective write control signal. 제 2 항에 있어서,The method of claim 2, 상기 셋다운 펄스는 상기 제1 저항과 캐패시터로 구성된 RC 시정수 회로에 의해 소정의 하강 기울기를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the set down pulse has a predetermined falling slope by an RC time constant circuit composed of the first resistor and the capacitor. 전화면을 초기화하기 위한 리셋기간, 셀을 선택하기 위한 어드레스기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 전극들을 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서,A driving apparatus of a plasma display panel for driving electrodes divided into a reset period for initializing a full screen, an address period for selecting a cell, and a sustain period for maintaining discharge of a selected cell, 패널의 제1 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 상기 리셋기간에 셋업/다운 펄스, 상기 어드레스기간에 상기 셀을 선택하기 위하여 선택적 쓰기에 대응하는 스캔펄스 및 선택적 소거에 대응하는 스캔펄스를 상기 제1 전극에 공급하기 위한 제1 전극 구동부를 구비하며;An energy recovery circuit for recovering energy from the first electrode of the panel, comprising: a setup / down pulse in the reset period, a scan pulse corresponding to selective write to select the cell in the address period, and a scan pulse corresponding to selective erase. A first electrode driver for supplying the first electrode to the first electrode; 상기 제1 전극 구동부는 셋다운/선택적 쓰기 스캔제어신호에 응답되어 상기 셋다운 펄스와 선택적 쓰기 스캔펄스를 연속하여 공급하는 셋다운/선택적 쓰기 스캔구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the first electrode driver comprises a set down / selective write scan driver configured to continuously supply the set down pulse and the selective write scan pulse in response to a set down / selective write scan control signal. 제 12 항에 있어서,The method of claim 12, 상기 셋다운/선택적 쓰기 스캔구동부는 상기 패널의 제1 전극과 선택적 쓰기용 스캔 전압원 사이에 접속된 제1 스위치 소자와,The set-down / selective write scan driver includes: a first switch element connected between the first electrode of the panel and the scan voltage source for selective writing; 상기 제1 스위치 소자의 게이트 단자와 셋다운/선택적 쓰기 스캔제어신호 입력원 사이에 연결된 제1 저항과,A first resistor connected between the gate terminal of the first switch element and a set down / selective write scan control signal input source; 상기 제1 저항과 제1 스위치 소자의 드레인 단자에 연결되고 제1 저항과 RC 시정수 회로를 구성하여 셋다운 펄스의 기울기를 설정하는 캐패시터를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a capacitor connected to the first resistor and the drain terminal of the first switch element, and configured to configure a first resistor and an RC time constant circuit to set a slope of a setdown pulse. 제 13 항에 있어서,The method of claim 13, 상기 셋다운/선택적 쓰기 스캔제어신호는 셋다운 구동시 소정의 기울기로 상승함과 아울러 어드레스기간 동안 셋다운 구동시의 최종 신호레벨을 유지하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the set down / selective write scan control signal rises to a predetermined slope during set down driving and maintains a final signal level during set down driving during an address period. 제 13 항에 있어서,The method of claim 13, 상기 제1 전극 구동부는 푸쉬풀 형태로 접속되어 상기 제1 전극에 전압신호가 인가되도록 하는 스캔 구동부와,A scan driver connected to the first electrode driver in a push-pull form to apply a voltage signal to the first electrode; 상기 리셋기간에 램프파형 형태의 정극성 셋업신호를 상기 제1 전극에 공급하기 위한 셋업 구동부와,A setup driver for supplying a positive setup signal in the form of a ramp waveform to the first electrode during the reset period; 에너지 회수회로와 상기 셋업 구동부 및 스캔 구동부 사이에 접속되어 셋다운 펄스 및 서스테인 펄스를 스위칭하기 위한 제2 스위치 소자와,A second switch element connected between the energy recovery circuit and the setup driver and the scan driver for switching a setdown pulse and a sustain pulse; 상기 스캔 구동부와 스캔 전압원 사이에 접속되어 선택적 소거필드의 어드레스기간에 스캔전압을 상기 스캔 구동부에 공급하도록 하는 선택적 소거용 스캔구동부를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a selective erase scan driver connected between the scan driver and a scan voltage source to supply a scan voltage to the scan driver during an address period of a selective erase field. 제 13 항에 있어서,The method of claim 13, 상기 제1 전극 구동부와 교대로 상기 패널의 제2 전극으로부터 에너지를 회수하는 에너지 회수회로를 포함하며 선택적 쓰기시와 선택적 소거시에 상기 제2 전극에 직류전압을 공급하기 위한 제2 전극 구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And an energy recovery circuit for recovering energy from the second electrode of the panel, alternating with the first electrode driver, and having a second electrode driver for supplying a DC voltage to the second electrode during selective writing and selective erasing. Driving device for a plasma display panel, characterized in that. 제 13 항에 있어서,The method of claim 13, 상기 어드레스기간에 상기 셀을 선택적으로 켜기 위한 선택적 쓰기 데이터 및 상기 셀을 선택적으로 끄기 위한 선택적 소거 데이터 중 어느 하나를 상기 제1 및 제2 전극과 직교하는 제3 전극에 공급하기 위한 데이터 구동부를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.A data driver for supplying one of selective write data for selectively turning on the cell and selective erase data for selectively turning off the cell to the third electrode orthogonal to the first and second electrodes in the address period And a plasma display panel drive device. 제 15 항에 있어서,The method of claim 15, 상기 에너지 회수회로와 셋업 전압원 사이에 접속되어 램프펄스 전압 레벨을 일정하게 유지시킴과 아울러 램프 펄스를 발생시키기 위한 제1 캐패시터와,A first capacitor connected between the energy recovery circuit and a setup voltage source to maintain a constant lamp pulse voltage level and to generate a lamp pulse; 상기 스캔전압원와 스캔 구동부 사이에 접속되어 스캔펄스 전압 레벨을 일정하게 유지시킴과 아울러 상기 스캔 구동부에 공급되는 전압을 조절하게 하는 제2 캐패시터를 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a second capacitor connected between the scan voltage source and the scan driver to maintain a constant scan pulse voltage level and to adjust a voltage supplied to the scan driver.
KR10-2002-0001602A 2002-01-11 2002-01-11 Apparatus Of Driving Plasma Display Panel KR100430089B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0001602A KR100430089B1 (en) 2002-01-11 2002-01-11 Apparatus Of Driving Plasma Display Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0001602A KR100430089B1 (en) 2002-01-11 2002-01-11 Apparatus Of Driving Plasma Display Panel

Publications (2)

Publication Number Publication Date
KR20030060680A KR20030060680A (en) 2003-07-16
KR100430089B1 true KR100430089B1 (en) 2004-05-03

Family

ID=32217679

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0001602A KR100430089B1 (en) 2002-01-11 2002-01-11 Apparatus Of Driving Plasma Display Panel

Country Status (1)

Country Link
KR (1) KR100430089B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100502351B1 (en) * 2003-05-16 2005-07-20 삼성에스디아이 주식회사 Apparatus for driving a plasma display panel which performs driving method of address-display mixing
KR100578827B1 (en) * 2003-10-23 2006-05-11 삼성에스디아이 주식회사 A plasma display panel and a driving apparatus of the same
KR100710251B1 (en) * 2005-12-30 2007-04-20 엘지전자 주식회사 A driving apparatus for plasma display panel
KR100902212B1 (en) * 2007-11-08 2009-06-11 삼성에스디아이 주식회사 Plasma Display Panel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11133914A (en) * 1997-10-29 1999-05-21 Matsushita Electric Ind Co Ltd Drive circuit for gas discharge type display device
KR20010006906A (en) * 1999-06-30 2001-01-26 아끼구사 나오유끼 Driving method and driving circuit of capacitive load
JP2001202050A (en) * 1999-11-09 2001-07-27 Matsushita Electric Ind Co Ltd Driving circuit and display device
JP2001228821A (en) * 2000-02-16 2001-08-24 Matsushita Electric Ind Co Ltd Plasma display device and its drive method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11133914A (en) * 1997-10-29 1999-05-21 Matsushita Electric Ind Co Ltd Drive circuit for gas discharge type display device
KR20010006906A (en) * 1999-06-30 2001-01-26 아끼구사 나오유끼 Driving method and driving circuit of capacitive load
JP2001202050A (en) * 1999-11-09 2001-07-27 Matsushita Electric Ind Co Ltd Driving circuit and display device
JP2001228821A (en) * 2000-02-16 2001-08-24 Matsushita Electric Ind Co Ltd Plasma display device and its drive method

Also Published As

Publication number Publication date
KR20030060680A (en) 2003-07-16

Similar Documents

Publication Publication Date Title
KR100481221B1 (en) Method and Apparatus for Driving Plasma Display Panel
KR100487809B1 (en) Plasma Display Panel and Driving Method thereof
KR100488463B1 (en) Apparatus and Method of Driving Plasma Display Panel
KR100366942B1 (en) Low Voltage Address Driving Method of Plasma Display Panel
KR100425487B1 (en) Apparatus Of Driving Plasma Display Panel
KR100421670B1 (en) Driving Apparatus of Plasma Display Panel
EP1693821A2 (en) Plasma display apparatus and driving method thereof
KR100430089B1 (en) Apparatus Of Driving Plasma Display Panel
KR100582205B1 (en) Method of Driving Plasma Display Panel
KR100438914B1 (en) Apparatus Of Driving Plasma Display Panel
KR100499099B1 (en) Method And Apparatus For Driving Plasma Display Panel
KR100433233B1 (en) Method And Apparatus Of Driving Plasma Display Panel
KR100493917B1 (en) Method of driving plasma display panel
KR100482340B1 (en) Method And Apparatus Of Driving Plasma Display Panel
KR20050089570A (en) Apparatus and method of driving plasma display panel
KR100453172B1 (en) Method and apparatus for driving plasma display panel
KR100381267B1 (en) Driving Apparatus of Plasma Display Panel and Driving Method Thereof
KR100488154B1 (en) Method and apparatus for driving plasma display panel
KR100467073B1 (en) Methdo and apparatus driving of plasma display panel
KR100480173B1 (en) Driving Method Of Plasma Display Panel
KR100625498B1 (en) Device of Plasma Display Panel
KR100426188B1 (en) Driving apparatus of plasma display panel
KR100710269B1 (en) Plasma display apparatus
JP2004029851A (en) Method for driving picture display device

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090331

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee