KR100304908B1 - Broadcasting/Recording Video Encoder of Digital TV - Google Patents

Broadcasting/Recording Video Encoder of Digital TV Download PDF

Info

Publication number
KR100304908B1
KR100304908B1 KR1019990009714A KR19990009714A KR100304908B1 KR 100304908 B1 KR100304908 B1 KR 100304908B1 KR 1019990009714 A KR1019990009714 A KR 1019990009714A KR 19990009714 A KR19990009714 A KR 19990009714A KR 100304908 B1 KR100304908 B1 KR 100304908B1
Authority
KR
South Korea
Prior art keywords
output
signal
osd
video
encoder
Prior art date
Application number
KR1019990009714A
Other languages
Korean (ko)
Other versions
KR20000060999A (en
Inventor
최성훈
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019990009714A priority Critical patent/KR100304908B1/en
Publication of KR20000060999A publication Critical patent/KR20000060999A/en
Application granted granted Critical
Publication of KR100304908B1 publication Critical patent/KR100304908B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/433Content storage operation, e.g. storage operation in response to a pause request, caching operations
    • H04N21/4334Recording operations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)

Abstract

하나의 비디오 엔코더만을 사용하여 회로구성이 간단하고 제품단가를 낮출 수 있도록 한 디지털 티브이의 방송/녹화용 비디오 엔코더에 관한 것으로서, MPEG형식으로 압축된 영상데이터를 디코딩하여 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 번갈아가며 출력하는 엠팩 디코더와, 클럭펄스의 포지티브 엣지 또는 네가티브 엣지에 따라 엠팩 디코더에서 출력된 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 엔코딩하여 OSD가 포함된 티브이 방송용 RGB신호와 OSD가 포함되지 않은 브이씨알 녹화용 CVBS 또는 Y/C신호로 출력하는 비디오 엔코더를 포함하여 구성되므로 제품의 단가 및 부피를 감소시킬 수 있고 회로구성을 간소화할 수 있다.The present invention relates to a video encoder for broadcasting / recording of digital TVs, which uses a single video encoder to simplify circuit configuration and reduce product cost. The video data including OSD is decoded by decoding the compressed video data in MPEG format. The MPC decoder which alternately outputs the deleted image data and encodes the image data including the OSD output from the MPEG decoder according to the positive edge or the negative edge of the clock pulse and the image data from which the OSD is deleted are encoded. It is composed of broadcasting RGB signal and video encoder that outputs CVBS or Y / C signal for recording VLC without OSD. Therefore, it is possible to reduce unit cost and volume, and simplify circuit configuration.

Description

디지털 티브이의 방송/녹화용 비디오 엔코더{Broadcasting/Recording Video Encoder of Digital TV}Broadcast / Recording Video Encoder of Digital TV

본 발명은 비디오 엔코더에 관한 것으로서, 특히 디지털 티브이의 방송/녹화용 비디오 엔코더에 관한 것이다.The present invention relates to a video encoder, and more particularly, to a video encoder for broadcasting / recording of a digital TV.

현재 디지털 방송이 시작되고 있는데, 디지털 방송 초창기에는 가격적인 부담 때문에 셋탑 박스(Set Top Box)를 이용하게 될 것인데, 셋탑 박스는 가격적인 부담이 적고 기존 티브이 수상기를 그대로 이용할 수 있는 장점을 가지고 있다.Currently, digital broadcasting is being started. In the early stage of digital broadcasting, set-top boxes will be used because of the price burden. Set-top boxes have a low cost burden and can use existing TV receivers.

그러나 셋탑 박스와 티브이는 영상을 재생함에 있어 화질의 열화가 심한 복합영상신호(CVBS: Composite Video Blanking Signal)를 사용하므로 RGB신호를 이용한 고화질의 화면과 각종 기능들을 원활하게 사용하기 위해서는 셋탑 기능이 내장된 디지털 티브이를 사용하는 시청자가 증가할 것이다.However, set-top boxes and TVs use composite video blanking signals (CVBS), which have a significant deterioration in image quality, so that the set-top function can be used to smoothly use high-quality screens and various functions using RGB signals. The number of viewers using digital TVs will increase.

디지털 방송의 기본적인 영상신호 처리과정을 살펴보면, 영상은 MPEG(Moving Picture Expert Group)이라는 디지털 압축방식에 의해 압축되고 프로그램 안내정보 등의 각종 부가정보가 추가되어 수신기로 전송된다.Looking at the basic video signal processing of digital broadcasting, the video is compressed by a digital compression method called a moving picture expert group (MPEG), and various additional information such as program guide information is added to the receiver.

이어서 수신기는 상기 디지털 압축된 신호에서 영상신호와 부가정보를 분리하고 압축된 영상은 엠팩 비디오 디코더로 전송한다.The receiver then separates the video signal and the additional information from the digital compressed signal and transmits the compressed video to the MPEG video decoder.

그리고 엠팩 비디오 디코더는 압축된 영상을 복원하고 복원된 영상에 사용자 인터페이스인 OSD(On Screen Display)를 포함하여 티브이 방송용 포맷으로 변환하기 위한 비디오 엔코더로 전송한다.The MPEG video decoder restores the compressed video and transmits the video to a video encoder for converting the video into a TV broadcast format including an on-screen display (OSD).

이때 비디오 엔코더에서 출력되는 티브이 방송용 포맷은 OSD를 포함하고 있는데, 브이씨알 등에 녹화하기 위해서는 OSD가 포함되지 않은 영상이 필요하게 된다.In this case, the TV broadcast format output from the video encoder includes an OSD. In order to record a V-Cal or the like, an image without the OSD is required.

따라서 최근의 비디오 디코더 IC에서는 티브이 방송용으로 OSD가 포함된 영상과 브이씨알 녹화용으로 OSD가 포함되지 않은 영상이 도 1과 같은 형식으로 전송되고 클럭펄스의 포지티브 엣지(Positive Edge)에서 OSD가 포함된 영상을 엔코딩하고 네가티브 엣지(Negative Edge)에서 OSD가 포함되지 않은 영상은 엔코딩한다.Therefore, in the recent video decoder IC, the video including the OSD for TV broadcasting and the video without the OSD for V-real recording are transmitted in the format as shown in FIG. 1 and the OSD is included at the positive edge of the clock pulse. It encodes an image and encodes an image that does not include an OSD at the negative edge.

종래의 기술에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더는 도 2에 도시된 바와 같이, 엠팩 디코더(1)를 통해 상술한 도 1과 같은 형식으로 출력되는 OSD가 포함된 영상 및 포함되지 않은 영상을 클럭펄스에 따라 NTSC 또는 PAL 등의 티브이 형식으로 엔코딩하는 2개의 비디오 엔코더 즉, OSD가 포함된 티브이 방송용 영상신호(RGB)로 출력하는 NTSC/PAL 엔코더(2)와 브이씨알 녹화용 영상신호[Y/C(S-VHS용) 또는 CVBS(RF용)]로 출력하는 NTSC/PAL 엔코더(3)를 구비한다.As shown in FIG. 2, the video encoder for broadcasting / recording of a digital TV according to the related art includes an image including an OSD and an image not included in the same format as in FIG. 1 through the MPEG decoder 1. Two video encoders that encode to a TV format such as NTSC or PAL, that is, NTSC / PAL encoder (2) for outputting TV broadcast signal including OSD, and video signal for VR recording. NTSC / PAL encoder 3 which outputs to Y / C (for S-VHS) or CVBS (for RF).

이때 OSD가 포함된 티브이 방송용 영상신호를 클럭펄스의 포지티브 엣지에 따라 엔코딩하는 NTSC/PAL 엔코더(2)의 구성을 도 3을 참조하여 설명하면 다음과 같다.At this time, the configuration of the NTSC / PAL encoder (2) for encoding the TV broadcast video signal including the OSD according to the positive edge of the clock pulse will be described with reference to FIG.

엠팩 디코더(1)에서 출력된 8비트 영상데이터 즉, Y(휘도)/Cr(색차)/Cb(색차)신호가 혼합된 영상데이터를 Y신호와 Cr/Cb신호로 분리하는 디멀티 플렉서(21), 클럭펄스의 포지티브 엣지에 따라 디멀티 플렉서(21)에서 출력된 OSD가 포함된Cr/Cb신호와 Y신호를 RGB신호로 변환하는 RGB 엔코더(22), 클럭펄스의 포지티브 엣지에 따라 디멀티 플렉서(21)에서 출력된 OSD가 포함된 Y신호를 영상처리하는 루마 프로세서(Luma Processor)(23), 클럭펄스의 포지티브 엣지에 따라 디멀티 플렉서(21)에서 출력된 OSD가 포함된 Cr/Cb신호를 영상처리하는 크로마 프로세서(Croma Processor)(24), 루마 프로세서(23)의 출력과 크로마 프로세서(24)의 출력을 가산하여 디지털 CVBS를 생성하는 가산기(25), 외부 제어신호에 따라 RGB 엔코더(22)의 출력, 루마 프로세서(23)의 출력, 크로마 프로세서(24)의 출력 또는 가산기(25)의 출력을 선택절환하는 스위칭부(26), 스위칭부(26)의 출력을 아날로그로 변환하여 R/G/B신호, Y/C신호 또는 CVBS를 출력하는 D/A 변환부(27)를 포함하여 구성된다.A demultiplexer for separating 8-bit image data output from the MPEG decoder 1, that is, image data in which Y (luminance) / Cr (color difference) / Cb (color difference) signals are mixed into a Y signal and a Cr / Cb signal ( 21), an RGB encoder 22 for converting a Cr / Cb signal including an OSD output from the demultiplexer 21 and a Y signal into an RGB signal according to the positive edge of the clock pulse, and according to the positive edge of the clock pulse. A luma processor 23 for image processing a Y signal including an OSD output from the demultiplexer 21, and an OSD output from the demultiplexer 21 according to the positive edge of the clock pulse. A chroma processor 24 for image processing the Cr / Cb signal, an adder 25 for generating a digital CVBS by adding the output of the luma processor 23 and the output of the chroma processor 24, and an external control signal. The output of the RGB encoder 22, the output of the luma processor 23, the output of the chroma processor 24, A switching unit 26 for selectively switching the output of the adder 25, and a D / A converter for converting the output of the switching unit 26 into an analog and outputting an R / G / B signal, a Y / C signal or a CVBS ( 27).

다음으로 OSD가 포함되지 않은 브이씨알 녹화용 영상신호를 클럭펄스의 네가티브 엣지에 따라 엔코딩하는 NTSC/PAL 엔코더(3)의 구성을 살펴보면, 도 4에 도시된 바와 같이, 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서(31)에서 출력된 OSD가 포함되지 않은 Y신호 또는 Cr/Cb신호를 읽어들이기 위해 각각의 입력단에 인버터(도시 생략)가 연결된 루마 프로세서(33) 및 크로마 프로세서(34)를 제외하고는 NTSC/PAL 엔코더(2)의 구성과 동일하다.Next, referring to the configuration of the NTSC / PAL encoder 3 which encodes the video signal for recording VLC without the OSD according to the negative edge of the clock pulse, as shown in FIG. 4, according to the negative edge of the clock pulse. Except for the luma processor 33 and the chroma processor 34 having an inverter (not shown) connected to each input terminal to read Y signals or Cr / Cb signals not including the OSD output from the demultiplexer 31. The configuration is the same as that of the NTSC / PAL encoder 2.

종래의 기술에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더는 두 개의 비디오 엔코더 즉, OSD가 포함된 방송용 영상신호를 엔코딩하기 위한 NTSC/PAL 엔코더와 OSD가 포함되지 않은 녹화용 영상신호를 엔코딩하기 위한 NTSC/PAL 엔코더가 필요하므로 제품단가가 상승하고 두 비디오 엔코더로 인해 사용되는 제어로직이나 수동소자 들이 증가하여 회로가 복잡해지는 문제점이 있다.According to the related art, a broadcast / recording video encoder of a digital TV is used to encode two video encoders, that is, an NTSC / PAL encoder for encoding a broadcast video signal including an OSD and a video signal for recording that does not include an OSD. As NTSC / PAL encoders are required, the product cost increases and the circuit logic becomes complicated due to the increase of control logic or passive elements used by the two video encoders.

따라서 본 발명은 상기한 종래의 문제점을 해결하기 위하여 안출한 것으로서, 하나의 비디오 엔코더만을 사용하여 회로구성이 간단하고 제품단가를 낮출 수 있도록 한 디지털 티브이의 방송/녹화용 비디오 엔코더를 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide a video encoder for broadcasting / recording of a digital TV, which allows a simple circuit configuration and lowers the product cost by using only one video encoder. There is this.

본 발명은 MPEG형식으로 압축된 영상데이터를 디코딩하여 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 번갈아가며 출력하는 엠팩 디코더와, 클럭펄스의 포지티브 엣지 또는 네가티브 엣지에 따라 엠팩 디코더에서 출력된 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 엔코딩하여 OSD가 포함된 티브이 방송용 RGB신호와 OSD가 포함되지 않은 브이씨알 녹화용 CVBS 또는 Y/C신호로 출력하는 비디오 엔코더를 포함하여 구성됨을 특징으로 한다.The present invention provides an MPEG decoder which alternately outputs video data including an OSD and OSD-deleted video data by decoding the compressed image data in MPEG format, and outputs the MPEG decoder according to a positive edge or negative edge of a clock pulse. And a video encoder that outputs the video data including the OSD and the video data from which the OSD is deleted, and outputs the video signal as a TV broadcast RGB signal including the OSD and a CVBS or Y / C signal for the VRC recording that does not include the OSD. It features.

또한 본 발명의 비디오 엔코더는 Y(휘도)/Cr(색차)/Cb(색차)신호가 혼합된 영상데이터를 Y신호와 Cr/Cb신호로 분리하는 디멀티 플렉서와, 클럭펄스의 포지티브 엣지에 따라 디멀티 플렉서에서 출력된 OSD가 포함된 Cr/Cb신호와 Y신호를 RGB로 변환하는 RGB 엔코더와, RGB 엔코더의 출력을 아날로그로 변환하여 OSD가 포함된 방송용 RGB신호를 출력하는 제1 D/A 변환부와, 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서에서 출력된 Y신호를 영상처리하는 루마 프로세서(Luma Processor)와, 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서에서 출력된 Cr/Cb신호를 영상처리하는 크로마 프로세서(Croma Processor)와, 루마 프로세서의 출력과 크로마 프로세서의 출력을 가산하여 CVBS를 생성하는 가산기와, 외부 제어신호에 따라 루마 프로세서의 출력과 크로마 프로세서의 출력 또는 가산기의 출력을 선택절환하는 스위칭부와, 스위칭부의 출력을 아날로그로 변환하여 OSD가 포함되지 않은 녹화용 Y/C신호 또는 CVBS를 출력하는 제2 D/A 변환부를 포함하여 구성된 NTSC/PAL 엔코더임을 특징으로 한다.In addition, the video encoder of the present invention has a demultiplexer for separating image data mixed with Y (luminance) / Cr (color difference) / Cb (color difference) signals into a Y signal and a Cr / Cb signal, and a positive edge of the clock pulse. Therefore, a Cr / Cb signal including an OSD output from the demultiplexer and an RGB encoder for converting a Y signal to RGB, and a first D for converting the output of the RGB encoder to analog and outputting a broadcast RGB signal including an OSD / A converter, a Luma processor for image processing the Y signal output from the demultiplexer according to the negative edge of the clock pulse, and Cr / output from the demultiplexer according to the negative edge of the clock pulse. A chroma processor for image processing the Cb signal, an adder for generating CVBS by adding the output of the luma processor and the output of the chroma processor, the output of the luma processor and the output of the chroma processor according to an external control signal, or NTSC / PAL encoder comprising a switching unit for selectively switching the output of the adder and a second D / A converter for converting the output of the switching unit to analog and outputting a recording Y / C signal or CVBS without an OSD. It is characterized by that.

도 1은 디지털 티브이 방송 및 녹화용 듀얼 비디오 출력형식을 나타낸 타이밍도1 is a timing diagram showing a dual video output format for digital TV broadcasting and recording

도 2는 종래의 기술에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더의 구성을 나타낸 블록도2 is a block diagram showing a configuration of a video encoder for broadcasting / recording of a digital TV according to the related art.

도 3은 도 2의 OSD가 포함된 방송용 비디오 엔코더의 구성을 나타낸 블록도3 is a block diagram illustrating a configuration of a broadcast video encoder including the OSD of FIG. 2.

도 4는 도 2의 녹화용 비디오 엔코더의 구성을 나타낸 블록도4 is a block diagram showing the configuration of the video encoder for recording of FIG.

도 5는 본 발명에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더의 구성을 나타낸 블록도5 is a block diagram showing the configuration of a video encoder for broadcasting / recording of a digital TV according to the present invention.

도 6은 도 5의 비디오 엔코더의 구성을 나타낸 블록도FIG. 6 is a block diagram illustrating a configuration of a video encoder of FIG. 5.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

1: 엠팩 디코더 4: NTSC/PAL 엔코더1: MPEG decoder 4: NTSC / PAL encoder

41: 디멀티 플렉서 42: RGB 엔코더41: Demultiplexer 42: RGB Encoder

43: 루마 프로세서 44: 크로마 프로세서43: luma processor 44: chroma processor

45: 가산기 46: 제1 D/A 변환부45: Adder 46: First D / A Converter

47: 스위칭부 48: 제2 D/A 변환부47: switching unit 48: second D / A conversion unit

이하, 첨부된 도면을 참조하여 본 발명에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더의 바람직한 일실시예를 설명하면 다음과 같다.Hereinafter, a preferred embodiment of a broadcast / recording video encoder for digital TV according to the present invention will be described with reference to the accompanying drawings.

도 5는 본 발명에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더의 구성을 나타낸 블록도이고, 도 6은 도 5의 비디오 엔코더의 구성을 나타낸 블록도이다.FIG. 5 is a block diagram showing the configuration of a video encoder for broadcasting / recording of a digital TV according to the present invention, and FIG. 6 is a block diagram showing the configuration of the video encoder of FIG.

본 발명에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더는 도 5에 도시된 바와 같이, 엠팩 디코더(1)에서 상술한 도 1과 같은 형식으로 입력되는 영상데이터를 클럭펄스의 포지티브 엣지 및 네가티브 엣지에 따라 엔코딩하여 OSD가 포함된 방송용 영상신호(RGB)와 OSD가 포함되지 않은 녹화용 영상신호(Y/C 또는 CVBS)로 출력하는 NTSC/PAL 엔코더(4)로 구성된다.As shown in FIG. 5, the video encoder for broadcasting / recording of a digital TV according to the present invention includes the image data inputted by the MPEG decoder 1 in the format shown in FIG. 1 as described above on the positive edge and the negative edge of the clock pulse. According to the present invention, the video signal is encoded by the broadcast video signal RGB including the OSD and the NTSC / PAL encoder 4 outputting the video signal Y / C or CVBS without the OSD.

이때 NTSC/PAL 엔코더(4)는 도 6에 도시된 바와 같이, 엠팩 디코더(1)에서 출력된 8비트 영상데이터 즉, Y(휘도)/Cr(색차)/Cb(색차)신호가 혼합된 영상데이터를 Y신호와 Cr/Cb신호로 분리하는 디멀티 플렉서(41), 클럭펄스의 포지티브 엣지에 따라 디멀티 플렉서(41)에서 출력된 OSD가 포함된 Cr/Cb신호와 Y신호를 RGB로 변환하는 RGB 엔코더(42), RGB 엔코더(42)의 출력을 아날로그로 변환하여 OSD가 포함된방송용 RGB신호를 출력하는 제1 D/A 변환부(46), 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서(41)에서 출력된 Y신호를 영상처리하는 루마 프로세서(Luma Processor)(43), 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서(41)에서 출력된 Cr/Cb신호를 영상처리하는 크로마 프로세서(Croma Processor)(44), 루마 프로세서(43)의 출력과 크로마 프로세서(44)의 출력을 가산하여 CVBS를 생성하는 가산기(45), 외부 제어신호에 따라 루마 프로세서(43)의 출력과 크로마 프로세서(44)의 출력 또는 가산기(45)의 출력을 선택절환하는 스위칭부(47), 스위칭부(47)의 출력을 아날로그로 변환하여 OSD가 포함되지 않은 녹화용 CVBS 또는 Y/C신호를 출력하는 제2 D/A 변환부(48)를 포함하여 구성된다.In this case, as shown in FIG. 6, the NTSC / PAL encoder 4 has 8-bit image data output from the MPEG decoder 1, that is, an image in which Y (luminance) / Cr (color difference) / Cb (color difference) signals are mixed. Demultiplexer 41 for separating data into Y signal and Cr / Cb signal, Cr / Cb signal including OSD output from demultiplexer 41 and Y signal according to the positive edge of clock pulse RGB encoder 42 for converting to < RTI ID = 0.0 >, < / RTI > a first D / A converter 46 for converting the output of the RGB encoder 42 to analog and outputting a broadcast RGB signal including an OSD, Luma processor 43 for image processing the Y signal output from the multiplexer 41, image processing the Cr / Cb signal output from the demultiplexer 41 according to the negative edge of the clock pulse The output of the chroma processor 44 and the luma processor 43 and the output of the chroma processor 44 are added to generate CVBS. The output of the adder 45 and the switching unit 47 for selectively switching the output of the luma processor 43 and the output of the chroma processor 44 or the output of the adder 45 in accordance with an external control signal. And a second D / A converter 48 for converting to analog and outputting a CVBS or Y / C signal for recording which does not include an OSD.

이와 같이 구성된 디지털 티브이의 방송/녹화용 비디오 엔코더의 동작을 설명하면 다음과 같다.The operation of the broadcast / recording video encoder of the digital TV configured as described above is as follows.

엠팩 디코더(1)에서 Y/Cr/Cb신호가 혼합된 8비트 영상신호가 입력되면 디멀티 플렉서(41)에 의해 Cr/Cb신호와 Y신호로 분리된다.When the 8-bit video signal mixed with the Y / Cr / Cb signal is input from the MPEG decoder 1, the demultiplexer 41 separates the Cr / Cb signal and the Y signal.

이어서 RGB 엔코더(42)는 클럭펄스의 포지티브 엣지에 따라 OSD가 포함된 Cr/Cb신호와 Y신호를 RGB신호로 변환하고 이 RGB신호는 제1 D/A 변환부(46)에 의해 아날로그로 변환되어 방송용으로 출력된다.Subsequently, the RGB encoder 42 converts the Cr / Cb signal and the Y signal including the OSD into RGB signals according to the positive edges of the clock pulses, and the RGB signals are converted into analog by the first D / A converter 46. And output for broadcasting.

이와 동시에 루마 프로세서(43) 및 크로마 프로세서(44)는 클럭펄스의 네가티브 엣지에 따라 각각 OSD가 포함되지 않은 Y신호와 Cr/Cb신호를 영상신호처리하여 Y신호와 C신호를 출력하고 가산기(45)는 루마 프로세서(43)의 출력과 크로마 프로세서(44)의 출력을 가산하여 CVBS를 생성한다.At the same time, the luma processor 43 and the chroma processor 44 image-process the Y signal and the Cr / Cb signal that do not include an OSD according to the negative edge of the clock pulse to output the Y signal and the C signal, and adder 45 ) Adds the output of the luma processor 43 and the output of the chroma processor 44 to generate CVBS.

그리고 루마 프로세서(43)의 출력과 크로마 프로세서(44)의 출력 및 가산기(45)의 출력은 스위칭부(47)에 의해 선택 절환되고 제2 D/A 변환부(48)에 의해 아날로그로 변환되어 OSD가 포함되지 않은 녹화용 CVBS 또는 Y/C신호로 출력된다.The output of the luma processor 43, the output of the chroma processor 44, and the output of the adder 45 are selectively switched by the switching unit 47 and converted into analog by the second D / A converter 48. It is output as CVBS or Y / C signal for recording without OSD.

이어서 상기 CVBS 또는 Y/C신호는 브이씨알로 입력되어 녹화가 수행된다.Subsequently, the CVBS or Y / C signal is inputted to V-Cal to perform recording.

본 발명에 따른 디지털 티브이의 방송/녹화용 비디오 엔코더는 OSD가 포함된 영상신호와 OSD가 포함되지 않은 영상신호가 번갈아 입력되는 영상신호 입력특성과 클럭펄스를 이용하여 하나의 비디오 엔코더 만으로 방송용 및 녹화용 영상신호를 엔코딩 출력할 수 있으므로 제품의 단가 및 부피를 감소시킬 수 있고 회로구성을 간소화할 수 있는 효과가 있다.The video encoder for broadcasting / recording of a digital TV according to the present invention broadcasts and records only one video encoder using a video signal input characteristic and a clock pulse in which video signals including OSD and video signals without OSD are alternately input. The video signal can be encoded and output, so that the unit cost and volume of the product can be reduced, and the circuit configuration can be simplified.

Claims (2)

디지털 티브이에 있어서,In digital TV, MPEG형식으로 압축된 영상데이터를 디코딩하여 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 번갈아가며 출력하는 엠팩 디코더;An MPEG decoder which decodes the image data compressed in the MPEG format and alternately outputs the image data including the OSD and the image data from which the OSD is deleted; 클럭펄스의 포지티브 엣지 또는 네가티브 엣지에 따라 엠팩 디코더에서 출력된 OSD가 포함된 영상데이터와 OSD가 삭제된 영상데이터를 엔코딩하여 OSD가 포함된 티브이 방송용 RGB신호와 OSD가 포함되지 않은 브이씨알 녹화용 CVBS 또는 Y/C신호로 출력하는 비디오 엔코더를 포함하여 구성됨을 특징으로 하는 디지털 티브이의 방송/녹화용 비디오 엔코더.According to the clock edge's positive edge or negative edge, the video data including the OSD output from the MPEG decoder and the OSD-deleted video data are encoded according to the clock edge's positive edge or negative edge, and the CVBS for the TV broadcast including the OSD and the CVBS for recording without the OSD are included. Or a video encoder for outputting as a Y / C signal. 제1 항에 있어서,According to claim 1, 상기 비디오 엔코더는 Y(휘도)/Cr(색차)/Cb(색차)신호가 혼합된 영상데이터를 Y신호와 Cr/Cb신호로 분리하는 디멀티 플렉서와,The video encoder comprises: a demultiplexer for separating image data mixed with Y (luminance) / Cr (color difference) / Cb (color difference) signals into a Y signal and a Cr / Cb signal; 클럭펄스의 포지티브 엣지에 따라 상기 디멀티 플렉서에서 출력된 OSD가 포함된 Cr/Cb신호와 Y신호를 RGB로 변환하는 RGB 엔코더와,An RGB encoder for converting a Cr / Cb signal and an Y signal including RGB outputted from the demultiplexer according to the positive edge of the clock pulse into RGB; 상기 RGB 엔코더의 출력을 아날로그로 변환하여 OSD가 포함된 방송용 RGB신호를 출력하는 제1 D/A 변환부와,A first D / A converter for converting an output of the RGB encoder into an analog and outputting a broadcast RGB signal including an OSD; 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서에서 출력된 Y신호를 영상처리하는 루마 프로세서(Luma Processor)와,A luma processor for image processing the Y signal output from the demultiplexer according to the negative edge of the clock pulse; 클럭펄스의 네가티브 엣지에 따라 디멀티 플렉서에서 출력된 Cr/Cb신호를 영상처리하는 크로마 프로세서(Croma Processor)와,A chroma processor for processing the Cr / Cb signal output from the demultiplexer according to the negative edge of the clock pulse; 상기 루마 프로세서의 출력과 크로마 프로세서의 출력을 가산하여 CVBS를 생성하는 가산기와,An adder for generating CVBS by adding the output of the luma processor and the output of the chroma processor; 외부 제어신호에 따라 루마 프로세서의 출력과 크로마 프로세서의 출력 또는 가산기의 출력을 선택절환하는 스위칭부와,A switching unit for selectively switching the output of the luma processor and the output of the chroma processor or the output of the adder according to an external control signal; 상기 스위칭부의 출력을 아날로그로 변환하여 OSD가 포함되지 않은 녹화용 CVBS 또는 Y/C신호를 출력하는 제2 D/A 변환부를 포함하여 구성된 NTSC/PAL 엔코더임을 특징으로 하는 디지털 티브이의 방송/녹화용 비디오 엔코더.An NTSC / PAL encoder configured to convert the output of the switching unit into an analog and including a second CV output for recording CVBS or Y / C signal which does not include an OSD. Video encoder.
KR1019990009714A 1999-03-22 1999-03-22 Broadcasting/Recording Video Encoder of Digital TV KR100304908B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990009714A KR100304908B1 (en) 1999-03-22 1999-03-22 Broadcasting/Recording Video Encoder of Digital TV

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990009714A KR100304908B1 (en) 1999-03-22 1999-03-22 Broadcasting/Recording Video Encoder of Digital TV

Publications (2)

Publication Number Publication Date
KR20000060999A KR20000060999A (en) 2000-10-16
KR100304908B1 true KR100304908B1 (en) 2001-09-26

Family

ID=19577326

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990009714A KR100304908B1 (en) 1999-03-22 1999-03-22 Broadcasting/Recording Video Encoder of Digital TV

Country Status (1)

Country Link
KR (1) KR100304908B1 (en)

Also Published As

Publication number Publication date
KR20000060999A (en) 2000-10-16

Similar Documents

Publication Publication Date Title
CA2241457C (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
US7375761B2 (en) Receiver having motion picture data decoder
CA2226792C (en) Multisystem television which is usable as monitor of personal computer
US5023721A (en) TV of internal PiP type for receiving the character multibroadcasting
EP1158810B1 (en) Recording medium
CN101282437A (en) Decoding device
KR100304908B1 (en) Broadcasting/Recording Video Encoder of Digital TV
KR100696109B1 (en) Display apparatus and signal processing method thereof
JPH11266452A (en) Composite television signal transmission system
KR100246456B1 (en) Video signal overlay device
KR960007155Y1 (en) System for processing a video signal
EP1535464B1 (en) Video apparatus
KR100578201B1 (en) Video output device of dvd player
KR100283756B1 (en) Caption Signal Processing Unit of Progressive Television
JP2638380B2 (en) High-definition television receiver
KR900008891B1 (en) Separation picture image signal processing circuit of digital tv
KR100662328B1 (en) Apparatus for image processing and the method for vertical blanking interval data thereof
KR980007784A (en) A specific moving picture partial color signal removal device of a television receiver
EP1686812A1 (en) Method and transmitter for processing a video signal
JPS6313595A (en) Television system
JP2001359118A (en) Coder and its decoder
JPH1093883A (en) Multi-screen display reproduction device
KR960038870A (en) VRC's Arm Plus Signal Interface Circuit
JP2002209182A (en) Method and device for video signal transmission and picture output device
JP2006080727A (en) Video display device and video display method

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080618

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee