KR0133433Y1 - Mute control circuit - Google Patents

Mute control circuit Download PDF

Info

Publication number
KR0133433Y1
KR0133433Y1 KR2019950003381U KR19950003381U KR0133433Y1 KR 0133433 Y1 KR0133433 Y1 KR 0133433Y1 KR 2019950003381 U KR2019950003381 U KR 2019950003381U KR 19950003381 U KR19950003381 U KR 19950003381U KR 0133433 Y1 KR0133433 Y1 KR 0133433Y1
Authority
KR
South Korea
Prior art keywords
signal
mute
state
reproducing apparatus
output
Prior art date
Application number
KR2019950003381U
Other languages
Korean (ko)
Other versions
KR960029870U (en
Inventor
정병렬
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019950003381U priority Critical patent/KR0133433Y1/en
Publication of KR960029870U publication Critical patent/KR960029870U/en
Application granted granted Critical
Publication of KR0133433Y1 publication Critical patent/KR0133433Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 고안은 영상재생장치의 뮤트상태 제어회로에 관한 것으로서, 제어수단으로부터 인가된 뮤트제어신호에 의해 스위칭되는 스위칭수단과, 동기신호 검출수단에서 출력된 동기신호를 일단으로 인가받고 타단에 인가된 소정전압은 상기 스위칭수단에 의해 스위칭되도록 구성되어 상기 스위칭수단에 의해 타단이 제1상태가 되면 소정크기로 증폭된 동기신호를 출력하고, 상기 스위칭수단에 의해 타단이 제2상태가 되면 그 출력이 로우상태가 되는 비교수단을 구비하여 회로구성을 간소화하고, 생산경비를 절감하였다.The present invention relates to a mute state control circuit of an image reproducing apparatus, and includes a switching means switched by a mute control signal applied from a control means and a predetermined signal applied to the other end by receiving a synchronization signal output from the synchronization signal detection means. The voltage is configured to be switched by the switching means to output a synchronous signal amplified to a predetermined size when the other end is brought into the first state, and the output is low when the other end is brought into the second state by the switching means. Comparing means to be in a state is provided to simplify the circuit configuration and reduce the production cost.

Description

영상재생장치의 뮤트상태 제어회로Mute status control circuit of video player

제1도는 본 고안에 의한 영상재생장치의 뮤트상태 제어회로의 개략적 블럭도.1 is a schematic block diagram of a mute state control circuit of an image reproducing apparatus according to the present invention.

제2도는 제1도의 일실시예를 도시한 상세회로도.2 is a detailed circuit diagram showing an embodiment of FIG.

제3도는 제1도의 다른 실시예를 도시한 부분 상세회로도이다.3 is a partial detailed circuit diagram showing another embodiment of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 복합 동기신호 검출부 2 : 비교/증폭부1: composite synchronization signal detector 2: comparison / amplification unit

3 : 문자 발생부 4 : OSD부3: Character generator 4: OSD unit

5 : 6dB 증폭부 6 : 클램프 회로5: 6 dB amplification unit 6: clamp circuit

COMP : 비교기 Q1 : 스위칭용 트랜지스터COMP: Comparator Q1: Switching Transistor

R5 : 증폭도 설정용 저항R5: Amplification degree setting resistor

본 고안은 영상재생장치의 뮤트상태 제어회로에 관한 것으로서, 보다 상세하게는 영상재생장치의 뮤트상태 제어회로를 구성함에 있어 비교기를 이용하여 뮤트제어신호의 입력여부에 따라 뮤트상태를 제어하도록 한 영상재생장치의 뮤트상태 제어회로에 관한 것이다.The present invention relates to a mute state control circuit of an image reproducing apparatus, and more particularly, to construct a mute state control circuit of an image reproducing apparatus, and to control a mute state according to whether a mute control signal is input using a comparator. A mute state control circuit of a reproducing apparatus.

일반적으로 영상재생장치에 있어서, 뮤트상태란 영상신호가 입력되지 않는 무신호상태일 때 화면에 노이즈가 발생하지 않도록 온 스크린 디스플레이(on screen display : 이하 OSD라 약칭함)장치를 사용하여 화면에 흑색, 백색 또는 기타 소정색상의 OSD신호를 출력하도록 한 상태이다.In general, in a video reproducing apparatus, a mute state is black on a screen by using an on screen display (hereinafter referred to as OSD) device so that noise does not occur on a screen when no video signal is input. In this state, an OSD signal of white or other predetermined color is output.

즉, 캠코더 또는 비데오 카세트 레코더의 조작시 외부에서 유저에 의해 중지키가 선택되었거나 혹은 재생 또는 기록중에 신호가 없는 경우, 이를 보완하기 위하여 적정색상의 OSD신호를 발생시켜 화면을 소정색상으로 처리하도록 한 것으로서, 종래에는 뮤트상태를 제어하기 위하여 별도의 집적회로(intergrated circuit : IC)(MSM5258 : 동기신호발생용 집적회로)와 수정발진기등을 주로 사용하였다.In other words, when the camcorder or the video cassette recorder is operated by an external user, or when the stop key is selected or there is no signal during playback or recording, an OSD signal of appropriate color is generated to compensate for the problem. In the related art, in order to control the mute state, a separate integrated circuit (IC) (MSM5258: integrated circuit for synchronizing signal generation) and a crystal oscillator are mainly used.

이러한 경우, 별도의 집적회로와 수정발진기 및 기타 주변회로를 구성함에 있어 그 구성회로가 매우 복잡해지는 단점이 있었다.In this case, there is a disadvantage that the configuration circuit is very complicated in configuring a separate integrated circuit, crystal oscillator and other peripheral circuits.

또한 동기신호발생용 집적회로와 수정발진기 및 기타 주변회로의 구성에 따른 비용이 약 2달러정도이므로, 뮤트상태 제어회로를 구성함에 따라 생산비용이 증가하는 문제점이 있었다.In addition, since the cost according to the configuration of the synchronous signal generation integrated circuit, crystal oscillator and other peripheral circuit is about $ 2, there is a problem that the production cost increases by configuring the mute state control circuit.

따라서, 본 고안은 전술한 문제점을 해결하기 위한 것으로서, 본 고안의 목적은 생산경비가 절감되는 영상재생장치의 뮤트상태 제어회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a mute state control circuit of an image reproducing apparatus in which production cost is reduced.

전술한 바와 같은 목적을 달성하기 위한 본 고안의 특징은, 영상재생장치에 의해 재생된 영상신호 중 동기신호만을 검출하는 동기신호검출수단과, 온 스크린 디스플레이신호를 발생시키는 온 스크린 디스플레이수단과, 문자신호를 발생시키는 문자 발생수단과, 상기 동기신호와 온 스크린 디스플레이신호 및 문자신호를 합성하여 영상재생장치가 뮤트상태일 때 설정된 뮤트화면을 디스플레이시키도록 한 영상재생장치의 뮤트상태 제어회로에 있어서 : 제어수단으로부터 인가된 뮤트제어신호에 의해 스위칭되는 스위칭수단; 및 상기 동기신호 검출수단에서 출력된 동기신호를 일단으로 인가받고, 타단에 인가된 소정전압은 상기 스위칭수단에 의해 스위칭되도록 구성되어, 상기 스위칭수단에 의해 타단이 제1상태가 되면 소정크기로 증폭된 동기신호를 출력하고, 상기 스위칭수단에 의해 타단이 제2상태가 되면 그 출력이 로우상태가 되는 비교수단을 구비하는 영상재생장치의 뮤트상태 제어회로에 있다.Features of the present invention for achieving the above object, the synchronization signal detecting means for detecting only the synchronization signal of the video signal reproduced by the image reproducing apparatus, the on-screen display means for generating an on-screen display signal, and the character In a mute state control circuit of a video reproducing apparatus for generating a signal, and means for synthesizing the synchronization signal, the on-screen display signal and the text signal to display a set mute screen when the video reproducing apparatus is muted. Switching means switched by a mute control signal applied from the control means; And receiving a synchronization signal output from the synchronization signal detecting means as one end, and a predetermined voltage applied to the other end is switched by the switching means, and amplifying to a predetermined size when the other end becomes the first state by the switching means. And a mute state control circuit of the video reproducing apparatus provided with the comparison means for outputting the synchronous signal and outputting the low state when the other end is brought into the second state by the switching means.

본 고안에 있어서, 스위칭수단은, 제어수단으로부터 인가된 뮤트제어신호를 베이스단자로 인가받고, 상기 비교수단의 타단이 콜렉터단자에 연결되어 있으며, 에미터단자는 접지되어, 뮤트제어신호가 하이상태이면 턴-온되어 비교수단의 타단을 로우상태로 전환시키고, 뮤트제어신호가 로우상태이면 턴-오프되어 비교수단의 타단을 하이상태로 전환시키도록 된 PNP형 트랜지스터로 구성할 수도 있고, 비교수단은, 소정전압을 공급하는 정전압원과, 상기 동기신호 검출수단에서 출력된 동기신호를 반전단으로 인가받고, 상기 정전압원으로부터 비반전단에 인가된 소정전압이 상기 스위칭수단에 의해 스위칭되도록 구성된 비교기, 및 상기 비교기의 출력단에 구성되어 상기 비교기의 출력을 소정크기로 증폭하는 증폭도 설덩용 저항소자로 구성하는 것이 바람직하다.In the present invention, the switching means receives a mute control signal applied from the control means as a base terminal, the other end of the comparing means is connected to the collector terminal, the emitter terminal is grounded, and the mute control signal is in a high state. If it is turned on, the other end of the comparison means is switched to a low state, and if the mute control signal is low, the PNP transistor may be configured to turn off the other end of the comparison means to a high state. A comparator configured to receive a constant voltage source for supplying a predetermined voltage and a synchronous signal output from the synchronous signal detecting means to the inverting stage, and to switch the predetermined voltage applied from the constant voltage source to the non-inverting stage by the switching means, And an amplification element formed in the output terminal of the comparator to amplify the output of the comparator to a predetermined size. It is preferred.

또한, 상기 동기신호 검출수단과 상기 비교수단 사이에, 모드절환시 상기 동기신호 검출수단으로부터 불안정하게 인가된 동기신호를 안정화시키기 위한 클램핑수단을 더 구비하는 것이 바람직하다.In addition, it is preferable that a clamping means is further provided between the sync signal detecting means and the comparing means for stabilizing a sync signal unstable from the sync signal detecting means when the mode is switched.

이하, 본 고안에 의한 영상재생장치의 뮤트상태 제어회로의 바람직한 실시예에 대하여 첨부도면을 참조하여 상세히 설명한다.Hereinafter, a preferred embodiment of a mute state control circuit of a video reproducing apparatus according to the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 고안에 의한 영상재생장치의 뮤트상태 제어회로의 개략적 블럭도이다.1 is a schematic block diagram of a mute state control circuit of an image reproducing apparatus according to the present invention.

제1도를 보면, 영상신호로부터 동기신호를 검출하는 복합 동기신호 검출부(1)와, 외부로부터 뮤트제어신호를 인가받아 복합 동기신호 검출부(1)에 의해 검출된 동기신호를 비교 및 증폭하는 비교/증폭부(2)와, 외부로부터 인가된 수직동기신호와 문자발생 제어신호에 따라 문자를 발생시키고 발생된 문자에 따른 제어신호를 출력하는 문자 발생부(3)와, 문자 발생부(3)로부터 제어신호를 인가받아 영상신호 중 비데오신호와 문자발생에 따른 블랙신호를 합성하여 출력하는 OSD부(4)와, OSD부(4)로부터 인가된 비데오신호와 문자 발생부(3)로부터 인가된 문자신호를 합성하고 합성된 비데오신호를 화면에 매칭시키는 6데시벨(이하, 6dB로 약칭함) 증폭부(5)로 구성되어 있다.Referring to FIG. 1, the composite synchronous signal detection unit 1 for detecting a synchronous signal from a video signal is compared with the amplification signal detected by the composite synchronous signal detection unit 1 by receiving a mute control signal from the outside. / Amplification unit 2, a character generator (3) for generating a character according to the vertical synchronization signal and a character generation control signal applied from the outside, and outputs a control signal according to the generated character, and the character generator (3) The OSD unit 4 receives the control signal from the video signal and the black signal according to the generation of the video signal, and outputs the video signal and the character generator 3 from the OSD unit 4. And a six decibel (hereinafter, abbreviated to 6 dB) amplifier 5 for synthesizing the text signal and matching the synthesized video signal to the screen.

또한, 전술한 비교/증폭부(2)의 구성에 대하여 제2도를 참조하여 상세히 설명하면 다음과 같다.In addition, the configuration of the above-described comparison / amplification unit 2 will be described in detail with reference to FIG. 2 as follows.

정전압원(도시되지 않았음)으로부터 인가된 정전압(Vcc)을 분압하여 비교기(COMP)의 반전단(-)으로 인가하는 한쌍의 분압용 저항(R1,R2)과, 정전압원(도시되지 않았음)으로부터 인가된 정전압(Vcc)을 분압하여 비교기(COMP)의 비반전단(+)으로 인가하는 한쌍의 분압용 저항(R3,R4)과, 복합 동기신호 검출부(1)로부터 인가된 동기신호의 리플(ripple)성분을 제거하는 컨덴서(C)와, 증폭도 설정용 저항(R5)과, 각각의 분압용 저항(R1~R4)에 의해 분압된 전압을 반전단(-)과 비반전단(+)으로 인가받고 뮤트제어신호의 유무에 따라 복합 동기신호 검출부(1)로부터 인가된 0.3볼트[V]의 동기신호를 5볼트[V]로 증폭하여 6데시벨(dB) 증폭부(5)로 출력하는 비교기(COMP)와, 마이크로 컴퓨터(도시되지 않았음)로부터 인가된 뮤트제어신호의 바이어스전압을 검출하는 바이어스용 저항(R6,R7)과, 바이어스용 저항(R6,R7)에 의해 구동 제어되어 비교기(COMP)의 비반전단자(+)에 인가되어 있는 소정전압을 스위칭하는 스위칭용 트랜지스터(Q1)로 구성되어 있다.A pair of voltage divider resistors R1 and R2 for dividing a constant voltage Vcc applied from a constant voltage source (not shown) and applying it to the inverting terminal (-) of the comparator COMP, and a constant voltage source (not shown). A pair of voltage dividing resistors R3 and R4 for dividing the constant voltage Vcc applied from the circuit and applying it to the non-inverting terminal (+) of the comparator COMP and the ripple of the synchronization signal applied from the composite synchronization signal detection unit 1. The voltage divided by the condenser (C) for removing the (ripple) component, the resistance for setting the amplification degree (R5), and the respective voltage dividing resistors (R1 to R4) is inverted (-) and non-inverted (+) And amplifying the 0.3 volt [V] synchronous signal from the composite synchronous signal detector 1 according to the presence or absence of the mute control signal to 5 volts [V] and outputting it to the 6 decibel (dB) amplifier 5. Bias resistors R6 and R7 for detecting the bias voltage of the mute control signal applied from the comparator COMP and a microcomputer (not shown). , It consists of a switching transistor (Q1) for switching the predetermined voltage applied to the non-inverting terminal (+) of the comparator (COMP) is driven by the control for the bias resistor (R6, R7).

전술한 바와 같은 구성을 갖는 본 고안의 동작을 설명하면 다음과 같다.Referring to the operation of the present invention having the configuration as described above are as follows.

영상재생장치를 재생모드 또는 기록모드로 선택하면 복합 동기신호 검출부(1)에 영상신호가 입력되고, 복합 동기신호 검출부(1)는 인가된 영상신호 중 동기신호만을 검출하여 비교/증폭부(2)내에 구성된 비교기(COMP)의 반전단(-)에 출력한다.When the video reproducing apparatus is selected as the playback mode or the recording mode, a video signal is inputted to the composite sync signal detector 1, and the complex sync signal detector 1 detects only a sync signal among the applied video signals to compare / amplify the video signal. Output to the inverting terminal (-) of the comparator (COMP).

여기서, 비교/증폭부(2)를 상세히 살펴보면, 정전압원(도시되지 않았음)으로부터 인가된 정전압(Vcc)은 한쌍의 분압용 저항(R1,R2)에 의해 분압되어 비교기(COMP)의 반전단(-)에 제공되고, 또한, 한쌍의 분압용 저항(R3,R4)에 의해 분압되어 비교기(COMP)의 비반전단(+)에 제공된다. 또한, 복합 동기신호 검출부(1)로부터 인가된 동기신호는 비교기(COMP)의 반전단(-)에 항상 제공된다.Here, when looking at the comparison / amplifier 2 in detail, the constant voltage (Vcc) applied from a constant voltage source (not shown) is divided by a pair of voltage dividing resistors (R1, R2) to invert the comparator (COMP) It is provided at (-), and is divided by a pair of voltage dividing resistors R3 and R4 and provided to the non-inverting terminal (+) of the comparator COMP. In addition, the synchronization signal applied from the composite synchronization signal detection unit 1 is always provided to the inverting terminal (-) of the comparator COMP.

여기서, 영상신호가 검출되고 있는 경우에는 마이크로 컴퓨터(도시되지 않았음)로부터 인가된 뮤트제어신호는 하이상태를 유지하게 되고, 이 하이상태의 뮤트제어신호는 스위칭용 트랜지스터(Q1)의 베이스단자에 인가된다. 이때, 스위칭용 트랜지스터(Q1)는 NPN형이므로 베이스단자로 하이상태를 인가받아 턴-온되어 비교기(COMP)의 비반전단(+)에 인가되어 소정전압을 그라운드러 패스시킨다. 따라서, 비교기(COMP)의 출력은 로우상태로 유지하게 된다.Here, when a video signal is detected, the mute control signal applied from the microcomputer (not shown) is kept high, and this high state mute control signal is applied to the base terminal of the switching transistor Q1. Is approved. At this time, since the switching transistor Q1 is of the NPN type, a high state is applied to the base terminal and turned on to be applied to the non-inverting terminal (+) of the comparator COMP to pass a predetermined voltage to the grounder. Therefore, the output of the comparator COMP is kept low.

비교/증폭부(2)에서 출력된 로우상태의 동기신호는 6dB 증폭부(5)로 인가되는데, 이때, 비교/증폭부(2)에서 출력된 동기신호가 로우상태이므로 6dB 증폭부(5)에 의해 증폭된 동기신호도 로우상태를 유지하게 된다. 따라서, 뮤트상태 제어회로에서 비데오신호가 정상적으로 출력되지 않게 되어 뮤트상태 제어회로는 동작되지 않는다.The synchronization signal in the low state output from the comparator / amplifier 2 is applied to the 6dB amplification unit 5, where the synchronization signal output from the comparator / amplifier 2 is in the low state 6dB amplification unit 5 The synchronization signal amplified by is also kept low. Therefore, the video signal is not normally output from the mute state control circuit and the mute state control circuit is not operated.

한편, 영상신호가 검출되지 않는 경우에는 마이크로 컴퓨터(도시되지 않았음)로부터 인가된 뮤트제어신호는 로우상태를 유지하게 되고, 이 로우상태의 뮤트제어신호는 스위칭용 트랜지스터(Q1)의 베이스단자에 인가된다. 이때, 스위칭용 트랜지스터(Q1)는 NPN형이므로 베이스단자로 로우상태를 인가받아 턴-오프되어 비교기(COMP)의 비반전단(+)에 인가되어 있던 소정전압은 그대로 유지된다. 따라서, 비교기(COMP)의 출력은 증폭도에 따라 5볼트[V]가 된다.On the other hand, when the video signal is not detected, the mute control signal applied from the microcomputer (not shown) is kept in the low state, and the mute control signal in the low state is applied to the base terminal of the switching transistor Q1. Is approved. At this time, since the switching transistor Q1 is of the NPN type, a low state is applied to the base terminal and turned off to maintain a predetermined voltage applied to the non-inverting terminal (+) of the comparator COMP. Therefore, the output of the comparator COMP is 5 volts [V] depending on the degree of amplification.

비교/증폭부(2)에서 출력된 5볼트[V]의 동기신호는 6dB 증폭부(5)로 인가되어 디스플레이되는 화면과 매칭된다. 또한, 6dB 증폭부(5)에 인가된 동기신호가 정상적인 상태이므로, OSD부(4)로부터 인가된 블랙신호+비데오신호와 문자 발생부(3)로부터 인가된 문자신호는 6dB 증폭부(5)에 인가된 동기신호와 합성되어 정상적인 비데오신호가 출력된다. 따라서, 뮤트상태 제어회로는 동작된다.The synchronizing signal of 5 volts [V] output from the comparing / amplifying unit 2 is applied to the 6 dB amplifying unit 5 to match the displayed screen. Further, since the synchronization signal applied to the 6 dB amplifying unit 5 is in a normal state, the black signal + video signal applied from the OSD unit 4 and the text signal applied from the character generating unit 3 are 6 dB amplifying unit 5. A normal video signal is output by combining with the synchronization signal applied to the. Thus, the mute state control circuit is operated.

전술한 바와 같은 뮤트상태 제어회로를 구성함에 있어서, 그 회로구성이 매우 간단한 이점이 있고, 또한, 비교기(COMP)와 스위칭용 트랜지스터(Q1) 및 복수개의 저항(R1~R7)만으로 구성되어 있으므로, 종래의 뮤트상태 제어회로를 구성하는 것에 비하여 약 1달러정도의 생산비 절감효과를 기대할 수 있게 된다.In constructing the mute state control circuit as described above, the circuit configuration has a very simple advantage, and is composed of only the comparator COMP, the switching transistor Q1, and a plurality of resistors R1 to R7, Compared with the construction of the conventional mute state control circuit, it is possible to expect a cost reduction effect of about one dollar.

한편, 제3도에 도시된 바와 같이, 복합 동기신호 검출부(1)로부터 동기신호가 불안정하게 입력되는 경우, 이를 안정화시키기 위하여 클램프회로(6)를 추가 구성할 수도 있다. 즉, 입력된 동기신호가 피크성분은 클램프회로(6)에 의해 제거되어 항상 안정된 동기신호만이 검출되므로, 회로의 동작이 더욱 안정되는 효과를 얻을 수 있게 된다.On the other hand, as shown in FIG. 3, when the synchronous signal is unstablely input from the composite synchronous signal detector 1, the clamp circuit 6 may be further configured to stabilize it. That is, since the peak component of the input synchronizing signal is removed by the clamp circuit 6 so that only a stable synchronizing signal is always detected, the effect of the circuit operation can be further stabilized.

여기서, 추가로 구성된 클램프회로(6)는 이미 공지된 기술과 동일하므로, 별도의 구성에 대한 설명은 생략한다.Here, since the additionally configured clamp circuit 6 is the same as the known technique, a description of a separate configuration is omitted.

전술한 바와 같이 본 고안에 따른 영상재생장치의 뮤트상태 제어회로에 의하면, 비교기와 스위칭용 트랜지스터 및 복수개의 저항만으로 뮤트상태 제어회로를 구성할 수 있으므로, 종래의 뮤트상태 제어회로에 비하여 회로의 구성이 간단하고, 생산비를 약 1달러정도 절감할 수 있는 이점이 있다.As described above, according to the mute state control circuit of the image reproducing apparatus, the mute state control circuit can be constituted only by the comparator, the switching transistor, and a plurality of resistors, and thus, the circuit is constructed as compared with the conventional mute state control circuit. This is simple and has the advantage of reducing the production cost by about one dollar.

Claims (4)

영상재생장치에 의해 재생된 영상신호 중 동기신호만을 검출하는 동기신호 검출수단과, 온 스크린 디스플레이신호를 발생시키는 온 스크린 디스플레이수단과, 문자신호를 발생시키는 문자 발생수단과, 상기 동기신호와 온 스크린 디스플레이신호 및 문자신호를 합성하여 영상재생장치가 뮤트상태일 때 설정된 뮤트화면을 디스플레이시키도록 한 영상재생장치의 뮤트상태 제어회로에 있어서 : 제어수단으로부터 인가된 뮤트제어신호에 의해 스위칭되는 스위칭 수단; 및 상기 동기신호 검출수단에서 출력된 동기신호를 일단으로 인가받고, 타단에 인가된 소정전압은 상기 스위칭수단에 의해 스위칭되도록 구성되어, 상기 스위칭수단에 의해 타단이 제1상태가 되면 소정크기로 증폭된 동기신호를 출력하고, 상기 스위칭수단에 의해 타단이 제2상태가 되면 그 출력이 로우상태가 되는 비교수단을 구비하는 영상재생장치의 뮤트상태 제어회로.Synchronizing signal detecting means for detecting only a synchronizing signal among the image signals reproduced by the image reproducing apparatus, on-screen display means for generating an on-screen display signal, character generating means for generating a text signal, and the synchronizing signal and on-screen A mute state control circuit of a video reproducing apparatus which synthesizes a display signal and a text signal to display a set mute screen when the video reproducing apparatus is in a mute state, comprising: switching means for switching by a mute control signal applied from a control means; And receiving a synchronization signal output from the synchronization signal detecting means as one end, and a predetermined voltage applied to the other end is switched by the switching means, and amplifying to a predetermined size when the other end becomes the first state by the switching means. And a comparing means for outputting the synchronous signal and for outputting the low state when the other end is brought into the second state by the switching means. 제1항에 있어서, 상기 스위칭수단은, 제어수단으로부터 인가된 뮤트제어신호를 베이스단자로 인가받고, 상기 비교수단의 타단이 콜렉터단자에 연결되어 있으며, 에미터단자는 접지되어, 뮤트제어신호가 하이상태이면 턴-온되어 비교수단의 타단을 로우상태로 전환시키고, 뮤트제어신호가 로우상태이면 턴-오프되어 비교수단의 타단을 하이상태로 전환시키도록 된 PNP형 트랜지스터로 구성됨을 특징으로 하는 영상재생장치의 뮤트상태 제어회로.The method of claim 1, wherein the switching means, the mute control signal applied from the control means is applied to the base terminal, the other end of the comparison means is connected to the collector terminal, the emitter terminal is grounded, the mute control signal is And a PNP type transistor configured to turn on when the high state turns the other end of the comparison means into a low state, and turn off the mute control signal when the mute control signal is low to turn the other end of the comparison means into a high state. A mute state control circuit of a video reproducing apparatus. 제1항에 있어서, 상기 비교수단은, 소정전압을 공급하는 정전압원; 상기 동기신호 검출수단에서 출력된 동기신호를 반전단으로 인가받고, 상기 정전압원으로부터 비반전단에 인가된 소정전압이 상기 스위칭수단에 의해 스위칭되도록 구성된 비교기; 및The apparatus of claim 1, wherein the comparing means comprises: a constant voltage source for supplying a predetermined voltage; A comparator configured to receive a synchronous signal output from the synchronous signal detecting means as an inverting end and to switch a predetermined voltage applied from the constant voltage source to the non-inverting end by the switching means; And 상기 비교기의 출력단에 구성되어 상기 비교기의 출력을 소정크기로 증폭하는 증폭도 설정용 저항소자를 구비하는 영상재생장치의 뮤트상태 제어회로.A mute state control circuit of a video reproducing apparatus, comprising: an amplification degree setting resistor element configured at an output end of the comparator to amplify the output of the comparator to a predetermined size. 제1항에 있어서, 상기 동기신호 검출수단과 상기 비교수단 사이에, 모드절환시 상기 동기신호 검출수단으로부터 불안정하게 인가된 동기신호를 안정화시키기 위한 클램핑수단을 더 구비하는 영상재생장치의 뮤트상태 제어회로.2. The mute state control of a video reproducing apparatus according to claim 1, further comprising a clamping means between the sync signal detecting means and the comparing means for stabilizing a sync signal unstable from the sync signal detecting means when the mode is switched. Circuit.
KR2019950003381U 1995-02-28 1995-02-28 Mute control circuit KR0133433Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950003381U KR0133433Y1 (en) 1995-02-28 1995-02-28 Mute control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950003381U KR0133433Y1 (en) 1995-02-28 1995-02-28 Mute control circuit

Publications (2)

Publication Number Publication Date
KR960029870U KR960029870U (en) 1996-09-17
KR0133433Y1 true KR0133433Y1 (en) 1999-03-20

Family

ID=19408551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950003381U KR0133433Y1 (en) 1995-02-28 1995-02-28 Mute control circuit

Country Status (1)

Country Link
KR (1) KR0133433Y1 (en)

Also Published As

Publication number Publication date
KR960029870U (en) 1996-09-17

Similar Documents

Publication Publication Date Title
KR0133433Y1 (en) Mute control circuit
US6456332B1 (en) Device for generating sync signals of composite video signal
KR920001012B1 (en) Video signal processing circuit
US3995315A (en) Audio circuit with noise muting feature
KR930008228Y1 (en) Tv video signals muting circuit
KR200165111Y1 (en) Display monitor with a digital video disk player
KR900006014Y1 (en) Fielding signal muting circuit of the video tape record
KR930004523Y1 (en) Audio recording and picture muting circuit for non-video signal of vcr
KR940006558Y1 (en) Apparatus for stabilizing osd signals
US5377012A (en) Color signal processing circuit for a video cassette recorder
KR930004915Y1 (en) Non-signal space autodetecting circuit of vtr
KR960010488B1 (en) Caption signal generating circuit of tv receiver
KR0131706B1 (en) Image composition apparatus of television
KR100251450B1 (en) Amplitude control circuit
KR0109259Y1 (en) Noise killing apparatus in image system
KR940006304Y1 (en) Noise preventing circuit of vcr
KR100268467B1 (en) Apparatus for volume control and method therefor
KR920006750Y1 (en) Signal input selecting circuit
KR910000067B1 (en) Audio and video noise processing circuit of video tape recorder
KR930005608Y1 (en) Video input autoselecting circuit
KR920002121Y1 (en) Video signal same period stabilizing circuit
KR100265166B1 (en) Audio automatic output setting apparatus and its method
KR200212467Y1 (en) Audio signal over input prevention device of external device_
KR100349877B1 (en) Image reproduction apparatus for discriminating the possibility of image reproduction of the external input signal
JP3785632B2 (en) Signal processing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050929

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee