JPS63196933A - Video window control system - Google Patents

Video window control system

Info

Publication number
JPS63196933A
JPS63196933A JP62028212A JP2821287A JPS63196933A JP S63196933 A JPS63196933 A JP S63196933A JP 62028212 A JP62028212 A JP 62028212A JP 2821287 A JP2821287 A JP 2821287A JP S63196933 A JPS63196933 A JP S63196933A
Authority
JP
Japan
Prior art keywords
video
window
display
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62028212A
Other languages
Japanese (ja)
Inventor
Tetsuo Machida
哲夫 町田
Kunihiro Nomura
訓弘 野村
Kazunari Yamada
一成 山田
Toshio Takekoshi
竹越 敏夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP62028212A priority Critical patent/JPS63196933A/en
Publication of JPS63196933A publication Critical patent/JPS63196933A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

PURPOSE:To enable multiwindow display of video pictures by adding only partial software and an external device to general purpose work station and personal computer. CONSTITUTION:The timing of counting-up of the read address is adjusted in accordance with the reduction rate to generate video pictures corresponding to many kinds of reduction rate. For the purpose of displaying a reduced video picture in the position of a prescribed video window, coordinates (a, b) of the upper left corner of the video window and window information (w) and (h) are received by a read address generator 312. Window position information and window size information are compared with an output (y) of a raster counter 308 and an output (x) of a dot counter 310. The read address is generated to read out contents of a frame memory 307 only when both of formulas I and II are satisfied. The read-out video picture signal is sent to a picture switching device and is switched from/superposed on the output picture of the work station.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、パーソナルコンピュータやワークステーショ
ンのディスプレイ表示に係り、特に文字や図形に加え、
ビデオ映像をも同一画面にマルチウィンドウ表示するに
好適なビデオウィンドウ表示方式に関する。
[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to display displays for personal computers and workstations, and in particular, displays in addition to characters and graphics.
The present invention relates to a video window display method suitable for displaying video images in multiple windows on the same screen.

〔従来の技術〕[Conventional technology]

一般に、ビデオ映像の表示周波数はNTSC規格に則り
、水平周波数が約15.75KHz 、垂直周波数が6
0Hzのものが多い、一方、パソコンやワークステーシ
ョンでは1文字や図形の表示画質を向上させる目的から
、水平周波数をNTSC規格より高く設定しているもの
が多い、このように表示周波数の異なる映像信号を同一
のディスプレイ装置に表示するには、複数の映像信号の
表示周波数を共通化する必要がある。このための周波数
変換装置としては、日本工業技術センタ刊行「ビデオ信
号のディジタル処理技術と事例研究」に記載されるディ
ジタル・スキャン・コンバータ(ソニー社DSC−10
)等がある。これは、 NTSC規格の水平周波数15
.75KHz  、インタレース方式の信号を、水平周
波数が2倍(31,5KHz)のノンインタレース方式
の信号に変換するものである。このような装置では、1
)変換する周波数が固定されている、2)映像サイズの
変換機構がない、3)ディスプレイの部分表示機能がな
い、等の理由から、水平周波数がNTSC規格の15 
、75 K Hz  、あるいは、その倍の31.5K
Hz以外のディスプレイに対しては、ビデオ映像を表示
することは不可能である。
Generally, the display frequency of video images is in accordance with the NTSC standard, with a horizontal frequency of approximately 15.75 KHz and a vertical frequency of approximately 6 kHz.
On the other hand, many computers and workstations have horizontal frequencies set higher than the NTSC standard in order to improve the display quality of single characters and graphics.Video signals with different display frequencies In order to display the images on the same display device, it is necessary to share the display frequency of the plurality of video signals. As a frequency conversion device for this purpose, a digital scan converter (Sony DSC-10
) etc. This is the horizontal frequency 15 of the NTSC standard.
.. This converts a 75 KHz interlaced signal into a non-interlaced signal with twice the horizontal frequency (31.5 KHz). In such a device, 1
) The frequency to be converted is fixed, 2) There is no video size conversion mechanism, 3) The display does not have a partial display function, etc. For reasons such as
, 75 KHz, or double that 31.5K
It is not possible to display video images for non-Hz displays.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上記の通り、従来技術では、1)表示周波数の任意変換
が不可能、fl)映像の表示すイズ変換が不可能、迅)
ディスプレイ上の一部分にのみ表示する部分表示機能が
ない1等の問題がある。従って、パーソナルコンピュー
タやワークステーションのディスプレイ上に、ビデオ映
像をマルチウィンドウ表示することは困難である。
As mentioned above, with the conventional technology, 1) it is impossible to arbitrarily convert the display frequency, fl) it is impossible to convert the video display size, and
The first problem is that there is no partial display function that displays only a portion of the display. Therefore, it is difficult to display video images in multiple windows on the display of a personal computer or workstation.

本発明の目的は、上記3点を改善することによって、デ
ィスプレイ上に、文字や図形と同様に。
The purpose of the present invention is to improve the above three points so that it can be displayed on the display in the same way as characters and graphics.

ビデオ映像をもマルチウィンドウ表示可能とすることに
ある。
The purpose is to enable multi-window display of video images as well.

〔問題点を解決するための手段〕[Means for solving problems]

上記目的の第1点、すなわち表示周波数の任意変換は、
ビデオ映像をディジタル化し、それをメモリに記入し、
それを表示周波数に同期したドツトクロックで読出すこ
とによって、周波数の変換が実現できる。
The first point of the above purpose, that is, arbitrary conversion of the display frequency, is
Digitize the video footage and write it into memory,
By reading it with a dot clock synchronized with the display frequency, frequency conversion can be realized.

目的の第2点、映像の表示すイズ変換は、上記メモリの
読出しに際し、変換比率に応じて読出し画素を間引く、
あるいは重複読出すことによって達成される。
The second objective, image display size conversion, is to thin out the read pixels according to the conversion ratio when reading the memory.
Alternatively, this can be achieved by double reading.

目的の第3点、部分表示は、ディスプレイの部分表示領
域の該当画素クロックに同期して、上記メモリを読出す
ことによって実現できる。
The third objective, partial display, can be achieved by reading out the memory in synchronization with the corresponding pixel clock of the partial display area of the display.

以上の8点を組合わせることにより、ビデオ映像のマル
チウィンドウ表示が達成される。
Multi-window display of video images is achieved by combining the above eight points.

〔実施例〕〔Example〕

以下、本発明の実施例を第1図により説明する。 Embodiments of the present invention will be described below with reference to FIG.

第1図は本発明を構成する装置の図である0図中1は、
ワークステーションあるいはパーソナルコンピュータで
あり、マルチウィンドウ表示機能を有するものであり、
各ウィンドウに文字2図形画像等のマルチメディアデー
タを表示できる。これらのウィンドウ中、ビデオ映像を
表示するウィンドウをビデオウィンドウ(第2図7参照
)と呼び、その表示位置を示すウィンドウ位置情報、お
よび大きさを示すウィンドウサイズ情報を、ワークステ
ーション外部へ出力することができる。ウィンドウサイ
ズ情報は、ウィンドウの縦横の長さを、ディスプレイ上
の画素数で表現するものである。
Figure 1 is a diagram of a device constituting the present invention.
A workstation or personal computer with a multi-window display function,
Multimedia data such as characters, figures, images, etc. can be displayed in each window. Among these windows, the window that displays video images is called a video window (see Figure 2, 7), and window position information indicating its display position and window size information indicating its size are output to the outside of the workstation. Can be done. The window size information expresses the vertical and horizontal lengths of the window in terms of the number of pixels on the display.

ウィンドウ位置情報の例を”92図に示す0図中6はデ
ィスプレイを示し、その中の斜線部7をビデオウィンド
ウである。該ビデオウィンドウは、他のウィンドウが上
から重なっているので、形状は必ずしも矩形とはならな
い、ウィンドウ位置情報は、ビデオウィンドウの左上隅
を、ディスプレイの左上隅を原点とし、ディスプレイ上
の画素数を単位とする座標系で表現する。(図中a、b
)これと共に、第2図の下半に示す通り、ディスプレイ
の各ラスタ毎に、ビデオウィンドウ7の可視部が存在す
るか否かの信号を出力する。この信号は、各ラスタ毎に
、ビデオウィンドウの可視部内の画素に対応する画素ク
ロックに同期してオン出力を、その他の画素に対応する
画素クロックに同期してオフ出力を発生する。
An example of window position information is shown in Figure 92. 6 in the figure indicates a display, and the shaded area 7 is a video window.The video window has another window overlapping it from above, so its shape is Window position information, which is not necessarily rectangular, is expressed in a coordinate system in which the upper left corner of the video window is set at the upper left corner of the display and the number of pixels on the display is the unit (a, b in the figure).
) At the same time, as shown in the lower half of FIG. 2, a signal indicating whether a visible portion of the video window 7 exists is output for each raster of the display. This signal produces, for each raster, on outputs in synchronization with the pixel clock corresponding to pixels in the visible portion of the video window, and off outputs in synchronization with the pixel clocks corresponding to other pixels.

第1図中2は、ビデオディスクプレーヤ、ビデオテープ
装置、TVチューナ等のビデオ映像信号を発生する装置
、すなわちビデオソースである。
Reference numeral 2 in FIG. 1 indicates a device that generates a video image signal, such as a video disc player, a video tape device, or a TV tuner, that is, a video source.

図中3は、ビデオ映像の表示周波数を変換する装置であ
り、ワークステーション1から、上述のウィンドウ位置
情報、およびウィンドウサイズ情報を、またビデオソー
ス2からはビデオ映像信号を各々受信し、ビデオ映像信
号の表示周波数を、ワークステーションの出力映像信号
の表示周波数に合致させると共に、表示するビデオウィ
ンドウのサイズに一致させるように映像を縮小し、さら
にビデオウィンドウの表示位置に合わせて上記変換後の
ビデオ映像信号を出力する機能を持つ。
3 in the figure is a device that converts the display frequency of the video image, and receives the above-mentioned window position information and window size information from the workstation 1, and a video image signal from the video source 2, and converts the display frequency of the video image. The display frequency of the signal is matched to the display frequency of the output video signal of the workstation, the video is reduced to match the size of the video window to be displayed, and the converted video is adjusted to fit the display position of the video window. It has the function of outputting video signals.

この周波数変換装置の詳細ブロック図を第3図に示す、
第3図中301は、ビデオソース2から受信するビデオ
映像信号(複合映像信号)を、垂直同期信号vD1、お
よび水平同期信号HD噛。
A detailed block diagram of this frequency conversion device is shown in FIG.
Reference numeral 301 in FIG. 3 inputs a video image signal (composite image signal) received from the video source 2 into a vertical synchronization signal vD1 and a horizontal synchronization signal HD.

サブキャリア信号、輝度信号9色情報に各々分離し、V
 D s をラスタカウンタ302へ、HD t をラ
スタカウンタ302.ドツトカウンタ304゜ジットク
ロック発生器303へ、また輝度信号と色情報とはA/
D変換器305へ各々送信する。
Each subcarrier signal and luminance signal are separated into nine color information, and V
D s to the raster counter 302 , HD t to the raster counter 302 . The dot counter 304 is sent to the dot clock generator 303, and the luminance signal and color information are sent to the A/
Each is transmitted to the D converter 305.

なお、ビデオソース2から送信されるビデオ映像信号が
複合映像信号ではなく、同期信号を、輝度信号や色情報
と分離した形で送られる場合には、同期分離器301の
機能は、その入力信号に対応して変化する0例えば、同
期信号が輝度信号9色情報とは分離されているが、垂直
、水平の各同期信号は複合された複合同期信号方式の場
合には、複合同期信号をもとに、垂直同期信号V D 
i と、水平同期信号HD 1 とを分離出力すること
が、同期分離11301の機能となる。
Note that if the video image signal transmitted from the video source 2 is not a composite video signal but a synchronization signal separated from the luminance signal and color information, the function of the synchronization separator 301 is to For example, in the case of a composite sync signal system in which the synchronization signal is separated from the luminance signal, nine color information, but the vertical and horizontal synchronization signals are combined, the composite synchronization signal may also be used. In addition, the vertical synchronization signal V D
The function of the synchronization separation 11301 is to separate and output the horizontal synchronization signal HD 1 and the horizontal synchronization signal HD 1 .

入力ビデオ映像信号が、RGB方式で、同期信号がG信
号に重畳されている場合は、G信号からVDi 、HD
i を分離出力することが同期分離器301の機能とな
る。また、入力するビデオ映像信号が輝度信号9色情報
、各同期信号等を全て分離した形式で与えられる場合は
、同期分離器301は不要となる。
If the input video image signal is in RGB format and the synchronization signal is superimposed on the G signal, from the G signal to VDi, HD
The function of the synchronous separator 301 is to separate and output i. Further, if the input video image signal is provided in a format in which the luminance signal, nine color information, each synchronization signal, etc. are all separated, the synchronization separator 301 is not necessary.

上述の如く1分離された輝度信号と色情報は、A/D変
換器305によってディジタル化され、フレームメモリ
307に書込まれる。この書込みアドレスを決定する方
式を次に説明する。
The luminance signal and color information separated by one as described above are digitized by the A/D converter 305 and written into the frame memory 307. The method for determining this write address will be explained next.

ラスタカウンタ302は、書込みアドレスの垂直成分を
カウントするものであり、水平同期信号HD tをカウ
ントし、垂直同期信号V D tによってリセットする
。なお、入力するビデオ映像信号がインタレース方式の
場合は、ラスタカウンタ302のカウントは、1回のH
D を毎に2ずつカウントアツプし、V D tのリセ
ットによる初期化は、奇数フィールドの場合は0、偶数
フィールドの場合は1となるように、0と1とを交互に
繰返すものとする。入力ビデオ映像信号がノンインタレ
ース方式の場合は、HD t によるカウントアツプは
1ずつであり、V D i による初期化も常にOであ
る。
The raster counter 302 counts the vertical component of the write address, counts the horizontal synchronizing signal HD t, and is reset by the vertical synchronizing signal V D t. Note that if the input video image signal is of an interlaced format, the raster counter 302 counts one H.
It is assumed that the initialization by resetting V D t is performed by counting up by 2 every time D , and repeating 0 and 1 alternately so that it becomes 0 in the case of an odd field and 1 in the case of an even field. When the input video image signal is of a non-interlaced type, the count up by HD t is 1 at a time, and the initialization by V D i is also always O.

ドツトカウンタは、フレームメモリ307への書込アド
レスの水平成分をカウントするものであり、後に説明す
るドツトクロック発生器303が発生するドツトクロッ
クをカウントし、水平同期信号HD sでリセットする
The dot counter counts the horizontal component of the write address to the frame memory 307, counts dot clocks generated by a dot clock generator 303, which will be described later, and is reset by the horizontal synchronizing signal HDs.

ドツトクロック発生@303では、水平同期信号HD 
a を入力し、サブキャリア信号の4倍の周波数のドツ
トクロック信号を発生する0発生したドツトクロック信
号は、上述のドツトカウンタ304に送出され、書込ア
ト°レスの水平成分を発生すると共に、A/D変換器3
05へ送出され、変換周波数を与える。
In dot clock generation @303, horizontal synchronization signal HD
A is input and a dot clock signal with a frequency four times that of the subcarrier signal is generated.The generated dot clock signal is sent to the above-mentioned dot counter 304, which generates the horizontal component of the write address. A/D converter 3
05 and provides the conversion frequency.

書込みアドレス生成@308は、ラスタカウンタ302
がカウントした書込アドレスの垂直成分、およびドツト
カウンタ304がカウントした書込アドレスの水平成分
とをもとに、フレームメモリ307への書込アドレスを
発生し、フレームメモリ307へ送出する。
Write address generation @ 308 is generated by raster counter 302
A write address to the frame memory 307 is generated based on the vertical component of the write address counted by the dot counter 304 and the horizontal component of the write address counted by the dot counter 304, and sent to the frame memory 307.

以上によって、ビデオソース2から出力されるビデオ映
像信号をフレームメモリ307に書込むことができる。
As described above, the video image signal output from the video source 2 can be written into the frame memory 307.

このフレームメモリ書込みは、ビデオソース2からのビ
デオ映像信号の周波数をもとに実行された。
This frame memory writing was executed based on the frequency of the video image signal from the video source 2.

このようにして、フレームメモリ307に書込まれた内
容を、出力するディスプレイの表示周波数をもとに読出
すことによって、ビデオ映像信号の周波数を変換する。
In this way, the frequency of the video image signal is converted by reading out the contents written in the frame memory 307 based on the display frequency of the display to be output.

読出しアドレスの生成は、書込み時と同様の方式による
。すなわち、表示用の同期信号(垂直同期信号VDo、
水平同期信号HDO)をもとに、ラスタカウンタ308
が読出しアドレスの垂直成分を、ドツトカウンタ310
が読出しアドレスの水平成分を、各々カウントし、その
結果にもとづき、読出しアドレス生成器312がアドレ
スを生成する。フレームメモリ307から読出された、
周波数変換後のビデオ映像信号は、D/A変換器311
によってアナログ信号に変換され、映像切替装置4を経
由して、CRT5に表示される。
The read address is generated using the same method as when writing. That is, display synchronization signals (vertical synchronization signal VDo,
Based on the horizontal synchronization signal HDO), the raster counter 308
is the vertical component of the read address, and the dot counter 310
counts each horizontal component of the read address, and based on the count, the read address generator 312 generates an address. read from frame memory 307,
The video image signal after frequency conversion is sent to a D/A converter 311.
The signal is converted into an analog signal and displayed on the CRT 5 via the video switching device 4.

D/A変換のタイミングは、ドツトクロック発生器30
9によって与えられる。
The timing of D/A conversion is determined by the dot clock generator 30.
given by 9.

フレームメモリ307から読出したビデオ映像を、CR
TS上にマルチウィンドウ表示するには、ビデオ映像の
縮小が必要となる。これを実現するには、縮小率に応じ
た所定の比率で、フレームメモリ307上の画素データ
を間引いて読出す方式を取る。すなわち、表示に必要な
ドツトクロックより早い同期でフレームメモリ307の
アドレスをカウントアツプすることによって、画素デー
タの間引きを実現する。たとえば、ビデオ映像を172
に縮小する場合には、読゛迅しアドレスのカウントアツ
プは、ドツトクロックの2倍の速度で実施し、ドツトク
ロックと同期した画素のみを読出すことによって、2画
素に1画素ずつの間引きが実現できる。同様に3分の2
に縮小する場合には、読出しアドレスのカウントアツプ
は、ドツトクロックの1.5倍とする9以上のように、
縮小率に応じて、読出しアドレスのカウントアツプのタ
イミングを調整することによって、多種の縮小率に対応
したビデオ映像を作成することができる。
The video image read from the frame memory 307 is
In order to display multi-windows on a TS, it is necessary to reduce the size of the video image. To achieve this, a method is adopted in which the pixel data on the frame memory 307 is thinned out and read out at a predetermined ratio depending on the reduction rate. That is, pixel data is thinned out by counting up the address of the frame memory 307 in synchronization earlier than the dot clock required for display. For example, video footage at 172
When reducing the number of pixels, the count-up of the read address is performed at twice the speed of the dot clock, and by reading out only the pixels that are synchronized with the dot clock, the number of pixels is thinned out by one pixel every two pixels. realizable. Similarly, two-thirds
When scaling down to 9 or more, the read address count up is 1.5 times the dot clock.
By adjusting the read address count-up timing according to the reduction ratio, video images compatible with various reduction ratios can be created.

以上のように縮小したビデオ映像を、所定のビデオウィ
ンドウの位置に表示するために、ウィンドウ位置情報、
すなわちビデオウィンドウの左上隅の座標(a、b)と
、ウィンドウ情報(ω、h)とを、読出しアドレス生成
器312が受信する。
In order to display the video image reduced as described above in a predetermined video window position, window position information,
That is, the read address generator 312 receives the coordinates (a, b) of the upper left corner of the video window and the window information (ω, h).

読出しアドレス生成器312は、ウィンドウ位置情報、
ウィンドウサイズ情報と、ラスタカウンタの出力y、ド
ツトカウンタの出力Xとを比較し、a < x < a
+ω a<y<b+h の両式が成立する時のみ、読出しアドレスを生成し、フ
レームメモリ307の内容を読出す。
The read address generator 312 generates window position information,
Compare the window size information, the raster counter output y, and the dot counter output X, and find that a < x < a
Only when both formulas +ω a<y<b+h hold, a read address is generated and the contents of the frame memory 307 are read.

読出されたビデオ映像信号は、映像切替装置4に送られ
、ここで、ワークステーション1の出力映像と切替/重
畳が実施される0次に切替の方法について説明する。
The read video image signal is sent to the image switching device 4, and a zero-order switching method in which switching/superimposition with the output image of the workstation 1 is performed will be described here.

映像切替装置は、アナログスイッチによって構成される
。アナログスイッチへの入力の1つは。
The video switching device is composed of an analog switch. One of the inputs to the analog switch is.

ワークステーション1からの映像信号であり、他の1つ
は周波数変換装置l!3の出力であるビデオ映像信号で
ある。これらの2信号を切替える制御信号は、第2図の
下半に示すウィンドウ位置情報中のラスタ単位オン/オ
フ信号である。アナログスイッチは、各ラスタ毎に、オ
ン/オフ信号がオフの時はワークステーション1の出力
である映像信号をCRT5に表示し、オン/オフ信号が
オンの時はビデオ映像信号をCRT5に表示する。
One is the video signal from workstation 1, and the other one is the frequency converter l! This is the video image signal that is the output of No. 3. The control signal for switching between these two signals is the raster unit on/off signal in the window position information shown in the lower half of FIG. For each raster, the analog switch displays the video signal output from the workstation 1 on the CRT 5 when the on/off signal is off, and displays the video image signal on the CRT 5 when the on/off signal is on. .

以上はアナログスイッチを用いる方式であるがアナログ
加算量を用いる方式もある。この方式はワークステーシ
ョン1において、ビデオウィンドウ内部の信号レベルを
ペデズタルレベルに予め設定しておき、ウィンドウ位置
情報の入力なしでビデオウィンドウの表示切替を実施す
るものである。
The above method uses an analog switch, but there is also a method using an analog addition amount. In this method, in the workstation 1, the signal level inside the video window is set in advance to a pedestal level, and the display of the video window is switched without inputting window position information.

(発明の効果〕 本発明によれば、ワークステーションやパーソナルコン
ピュータの出力映像と共に、ビデオ映像を、マルチウィ
ンドウの1つとして、任意の位置サイズで表示すること
ができる。またこれを実現するために必要な装置は、ワ
ークステーションの外付装置であり、ワークステーショ
ン本体については、ウィンドウ位置情報、ウィンドウサ
イズ情報を外部に出力できるようにするだけの変更で対
応できる。この変更についても、上記の各情報を適宜の
汎用インタフェースで出力すればよく、これを実現する
にはソフトウェアの一部追加のみで、ハードウェア的に
は一切の変更を必要としない。
(Effects of the Invention) According to the present invention, it is possible to display a video image together with an output image from a workstation or a personal computer as one of multiple windows in any position and size. The required device is an external device for the workstation, and the workstation itself can be modified by simply making it possible to output window position information and window size information to the outside.This change also requires the above-mentioned steps. It is sufficient to output the information using an appropriate general-purpose interface, and to realize this, only a portion of software is added, and no hardware changes are required.

以上のように、汎用のワークステーション、パーソナル
コンピュータに一部のソフトウェアと外付装置のみを付
加するだけで、ビデオ映像のマルチウィンドウ表示を実
現することができる。
As described above, multi-window display of video images can be realized by simply adding some software and external devices to a general-purpose workstation or personal computer.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の装置構成を示すブロック図
、第2図は、ワークステーションが出力するウィンドウ
位置情報の説明図、第3図は周波数変換装置のブロック
図である。 1・・・ワークステーション、2・・・ビデオソース、
3・・・周波数変換装置、4・・・映像切替装置、5・
・・CRTディスブレス。
FIG. 1 is a block diagram showing the configuration of an apparatus according to an embodiment of the present invention, FIG. 2 is an explanatory diagram of window position information output by a workstation, and FIG. 3 is a block diagram of a frequency conversion device. 1...Workstation, 2...Video source,
3... Frequency conversion device, 4... Video switching device, 5.
・・CRT display bracelet.

Claims (1)

【特許請求の範囲】[Claims] 1、マルチウィンドウ表示を実現する計算機システムに
おいて、ビデオ映像信号を発生するビデオソースと、該
ビデオ映像信号の周波数を変換する装置と、該ビデオ映
像信号を縮小する装置と、該ビデオ映像信号の表示位置
を変更する装置と、該ビデオ映像信号と計算機出力信号
とを切替・合成する装置とを設けたことを特徴とするビ
デオウィンドウ制御方式。
1. In a computer system that realizes multi-window display, a video source that generates a video image signal, a device that converts the frequency of the video image signal, a device that reduces the video image signal, and a display of the video image signal. 1. A video window control method comprising: a device for changing the position; and a device for switching and combining the video image signal and a computer output signal.
JP62028212A 1987-02-12 1987-02-12 Video window control system Pending JPS63196933A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62028212A JPS63196933A (en) 1987-02-12 1987-02-12 Video window control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62028212A JPS63196933A (en) 1987-02-12 1987-02-12 Video window control system

Publications (1)

Publication Number Publication Date
JPS63196933A true JPS63196933A (en) 1988-08-15

Family

ID=12242339

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62028212A Pending JPS63196933A (en) 1987-02-12 1987-02-12 Video window control system

Country Status (1)

Country Link
JP (1) JPS63196933A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02257332A (en) * 1989-03-30 1990-10-18 Matsushita Electric Ind Co Ltd Image display device
JPH03244282A (en) * 1990-02-22 1991-10-31 Yokogawa Electric Corp Video superimposing device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02257332A (en) * 1989-03-30 1990-10-18 Matsushita Electric Ind Co Ltd Image display device
JPH03244282A (en) * 1990-02-22 1991-10-31 Yokogawa Electric Corp Video superimposing device

Similar Documents

Publication Publication Date Title
US6166772A (en) Method and apparatus for display of interlaced images on non-interlaced display
US7030934B2 (en) Video system for combining multiple video signals on a single display
KR980013377A (en) Video signal converter and TV signal processor
JPS62142476A (en) Television receiver
CA2309605C (en) System and methods for 2-tap/3-tap flicker filtering
JPS63181572A (en) Superimposing device
KR950009698B1 (en) Line tripler of hdtv/ntsc dual receiver
JP3685668B2 (en) Screen synthesizer for multi-screen
JP2593427B2 (en) Image processing device
JPS63196933A (en) Video window control system
JP2000023033A (en) Split multi-screen display device
JP2000221952A (en) Image display device
JPH0515349B2 (en)
JPH04317099A (en) Moving picture applicable frame buffer
JPH04253095A (en) Frame buffer corresponding to moving picture of work station
JPH07225562A (en) Scan converter
JPH01303880A (en) Large sized display system for high definition television receiver
JPH0540618Y2 (en)
KR100280848B1 (en) Video Scanning Conversion Circuit
JPS61208981A (en) High definition television receiver with two picture display function
JPS6047792B2 (en) 2-screen color television receiver
JPH05300446A (en) Master/slave picture display circuit
JPH0535248A (en) Video display device
JPH0630349A (en) Two-screen display television receiver
JPH02166495A (en) Video synthesizing device