JPS6145509Y2 - - Google Patents

Info

Publication number
JPS6145509Y2
JPS6145509Y2 JP6747980U JP6747980U JPS6145509Y2 JP S6145509 Y2 JPS6145509 Y2 JP S6145509Y2 JP 6747980 U JP6747980 U JP 6747980U JP 6747980 U JP6747980 U JP 6747980U JP S6145509 Y2 JPS6145509 Y2 JP S6145509Y2
Authority
JP
Japan
Prior art keywords
week
day
display
segments
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP6747980U
Other languages
Japanese (ja)
Other versions
JPS56169294U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP6747980U priority Critical patent/JPS6145509Y2/ja
Publication of JPS56169294U publication Critical patent/JPS56169294U/ja
Application granted granted Critical
Publication of JPS6145509Y2 publication Critical patent/JPS6145509Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Description

【考案の詳細な説明】 本考案は一週間プログラム・タイマーに関する
もので、さらに詳しくいえば、日曜日から土曜日
までの曜日セグメントを備え、これら曜日セグメ
ントの点灯により設定時刻の曜日を指示する一週
間プログラム・タイマーに関するものである。
[Detailed description of the invention] The invention relates to a one-week program timer. More specifically, the one-week program has day segments from Sunday to Saturday, and indicates the day of the week at the set time by lighting up these day segments.・It concerns timers.

従来この種のプログラム・タイマーにおける停
電表示方法は、単に所定時刻を表示して、この表
示を点滅させるだけであり、過去に停電が発生し
たことを報知する以外の役割しかはたしていなか
つた。
Conventionally, the power outage display method in this type of program timer simply displays a predetermined time and causes the display to blink, and has served no purpose other than notifying that a power outage has occurred in the past.

一方、プログラム・タイマーは大別して、一週
間プログラム・タイマーと24時間(含む12時間)
プログラム・タイマーとがあり、これらプログラ
ム・タイマーが混在して販売店の店頭に陳列され
ていた場合、動作状態にあつても1週間設定か24
時間設定かの判別がつかず、説明書をみたり、店
頭に聞かねばならなかつた。
On the other hand, program timers can be broadly divided into weekly program timers and 24 hour (including 12 hour) program timers.
If there are program timers and these program timers are displayed together at a retail store, even if they are in working condition, they may be set for one week or 24 hours.
I couldn't tell if it was a time setting, so I had to look at the manual or ask at the store.

本考案は以上の点に鑑み、このような問題を解
決すべくなされたもので、その主目的は一目瞭然
で1週間設定であることを報知できる一週間プロ
グラム・タイマーを提供することにある。
In view of the above points, the present invention was devised to solve such problems, and its main purpose is to provide a one-week program timer that can clearly notify that it is set for one week.

このような目的を達成するために、本考案に停
電表示状態において、曜日セグメントの点灯状態
を順次シフトさせて、1週間設定であることを一
目瞭然で報知するようにしたもので、以下下、図
面に基づき本考案の実施例を詳細に説明する。
In order to achieve this purpose, the present invention is designed to sequentially shift the lighting state of the day of the week segments in the power outage display state to clearly notify that the setting is for one week, as shown in the drawings below. Examples of the present invention will be described in detail based on the following.

第1図は本考案による一週間プログラム・タイ
マーの一実施例を示すブロツク図で、オーデイ
オ・プログラム・タイマーの場合を示す。図にお
いて、CTは制御部で、この制御部CTはマイクロ
プロセツサ(以下、プロセツサと略称する)
MPUを中心とし、時計動作およびタイマー動作
を行なうためのプログラムを格納したリード・オ
ンリイ・メモリ(以下、ROMと略称する)
MM1、押ボタンスイツチPBの操作によつて与え
られるタイマーの動作のオンおよびオフ時刻なら
びに動作遂行上必要とする各種データを格納する
ランダム・アクセス・メモリ(以下、RAMと略
称する)MM2および入出力回路I/O1〜I/O5
等により構成され、これらは母線を介して各種信
号の授受を行なうものとなつている。
FIG. 1 is a block diagram showing an embodiment of the one-week program timer according to the present invention, and shows the case of an audio program timer. In the figure, CT is a control unit, and this control unit CT is a microprocessor (hereinafter abbreviated as processor).
Read-only memory (hereinafter abbreviated as ROM) centered on the MPU and storing programs for clock and timer operations
MM 1 , a random access memory (hereinafter abbreviated as RAM) MM 2 which stores the on and off times of the timer operation given by the operation of the pushbutton switch PB and various data necessary for performing the operation; Input/output circuit I/O 1 to I/O 5
These are configured to send and receive various signals via busbars.

また、モード・スイツチMS、押ボタンスイツ
チPBの出力は、入出力回路I/O1〜I/O2を介
してプロセツサMPUに与えられる一方、プロセ
ツサMPUからの制御出力は、入出力回路I/O3
〜I/O5を経て、数字表示器DP1、モード表示器
DP2およびスイツチング素子としてのリレーRL
へ与えられるように構成されている。
Furthermore, the outputs of the mode switch MS and pushbutton switch PB are given to the processor MPU via the input/output circuits I/O 1 to I/O 2 , while the control output from the processor MPU is given to the input/output circuit I/O 2. O 3
~ Via I/O 5 , numeric display DP 1 , mode display
DP 2 and relay RL as switching element
It is configured to be given to

そして、プロセツサMPUはモードスイツチ
MS,押ボタンスイツチPBの出力に応じ、
ROM・MM1に格納かれたプログラムを実行し、
各表示器DP1,DP2の表示制御を行なうと共に、
リレーRLを制御し、図示しないコンセントから
供給する外部機器への電源をオン・オフするよう
に構成されている。
And the processor MPU is a mode switch.
According to the output of MS and pushbutton switch PB,
Execute the program stored in ROM/MM 1 ,
In addition to controlling the display of each display device DP 1 and DP 2 ,
It is configured to control relay RL and turn on/off power to external equipment supplied from an outlet (not shown).

第2図は表示器の一例を示す構成図で、時刻お
よび時間を選択的に表示する螢光表示管または発
光ダイオード等を用いた数字表示器DP1および同
様の文字および記号T.Sを動作モードに応じて表
示するモード表示器DP2が設けてある。
Figure 2 is a block diagram showing an example of a display, in which a numeric display DP 1 using a fluorescent display tube or light emitting diode, etc., and similar characters and symbols TS for selectively displaying the time and hours is set in the operating mode. A mode indicator DP 2 is provided which displays accordingly.

第3図は電源投入から停電表示解除までのプロ
セツサMPUのフローチヤートである。
Figure 3 is a flowchart of the processor MPU from power-on to canceling the power failure display.

つぎに第1図に示す実施例の動作を第2図およ
び第3図を参照して説明する。まず、電源投入後
のイニシヤライズで第2図のモード表示器DP2
SUN,1,ON,AM,〓,PMおよび数字表示器
DP1の00:00で示すセグメントが点灯する。そし
て、タイマ時間例えば1秒が経過すると、曜日カ
ウンタに1が加算され、「1」出力に対応する曜
日セグメントが“MON”が点灯する。
Next, the operation of the embodiment shown in FIG. 1 will be explained with reference to FIGS. 2 and 3. First, during initialization after turning on the power, the mode indicator DP 2 shown in Figure 2 is displayed.
SUN, 1, ON, AM, 〓, PM and numeric display
The segment marked 00:00 on DP 1 lights up. When the timer time elapses, for example, 1 second, 1 is added to the day of the week counter, and "MON" lights up in the day of the week segment corresponding to the "1" output.

以後、順次曜日セグメントの点灯状態はシフト
して行き、“SAT”の点灯の後は曜日カウンタの
「7」出力で金曜日のセグメントが点灯する。
Thereafter, the lighting states of the day of the week segments are shifted sequentially, and after "SAT" is lit, the Friday segment is lit with the "7" output of the day of the week counter.

このとき、何らかのキー入力があると、停電表
示は解除され、指定されたモードの処理を行な
う。
At this time, if any key input is made, the power failure display is canceled and the specified mode is processed.

以上の説明から明らかなように、本考案によれ
ば特別のモードを必要とすることなく、停電表示
モードで1週間設定であることを一目瞭然で識別
することができるので、実用上の効果は極めて大
である。また、従来の日字状セグメントの点滅の
如く不快感を与えないと共に、曜日セグメントの
故障を確認することができるという点においても
極めて有効である。
As is clear from the above explanation, according to the present invention, it is possible to clearly identify that the power outage display mode is set for one week without requiring a special mode, so it is extremely effective in practical use. It's large. Further, it is extremely effective in that it does not cause discomfort unlike the conventional blinking of the day-shaped segments, and also allows confirmation of failures in the day-of-the-week segments.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案による一週間プログラム・タイ
マーの一実施例を示すブロツク図、第2図は第1
図の実施例における表示器の一例を示す構成図、
第3図は第1図の動作説明に供するプロセツサの
フローチヤートである。 MPU……プロセツサ、MM1……ROM、MM2
…RAM、MD……モードスイツチ、PB……押ボ
タンスイツチ、DP1……数字表示器、DP2……モ
ード表示器。
FIG. 1 is a block diagram showing an embodiment of the one-week program timer according to the present invention, and FIG.
A configuration diagram showing an example of a display device in the embodiment shown in the figure,
FIG. 3 is a flowchart of the processor used to explain the operation of FIG. 1. MPU...Processor, MM 1 ...ROM, MM 2 ...
...RAM, MD...Mode switch, PB...Push button switch, DP 1 ...Numeric display, DP 2 ...Mode display.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 日曜日から土曜日までの曜日セグメントを備
え、これら曜日セグメントの点灯により設定時刻
の曜日を指示する一週間プログラム・タイマーに
おいて、電源投入時に前記曜日セグメントの点灯
状態をキー入力があるまで順次シフトさせる手段
を備えてなる一週間プログラム・タイマー。
In a one-week program timer that has day segments from Sunday to Saturday and indicates the day of the week at a set time by lighting these day segments, means for sequentially shifting the lighting state of the day of the week segments until a key is input when the power is turned on. A weekly program timer that will keep you prepared.
JP6747980U 1980-05-19 1980-05-19 Expired JPS6145509Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6747980U JPS6145509Y2 (en) 1980-05-19 1980-05-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6747980U JPS6145509Y2 (en) 1980-05-19 1980-05-19

Publications (2)

Publication Number Publication Date
JPS56169294U JPS56169294U (en) 1981-12-14
JPS6145509Y2 true JPS6145509Y2 (en) 1986-12-20

Family

ID=29661488

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6747980U Expired JPS6145509Y2 (en) 1980-05-19 1980-05-19

Country Status (1)

Country Link
JP (1) JPS6145509Y2 (en)

Also Published As

Publication number Publication date
JPS56169294U (en) 1981-12-14

Similar Documents

Publication Publication Date Title
US5555226A (en) Automatic setting of alternate time zone data in a multimode electronic timepiece
JPS6145509Y2 (en)
US4115993A (en) Digital alarm watch
US4172360A (en) Digital alarm timepiece
JPS6114160Y2 (en)
JP2000078751A (en) Power saving electronic apparatus
JPS5928392Y2 (en) Clock with battery life warning display
JPH0323595Y2 (en)
JPH1152082A (en) Electronic timepiece
JPS5913976A (en) Control device for annual schedule
JPS5831111Y2 (en) Clock with battery life warning display
JPS5824235Y2 (en) Elephant starfish
JPS6111673Y2 (en)
JPH1194966A (en) Program time switch
JP2008047323A (en) Centralized monitoring apparatus of cooling device
JPS636717Y2 (en)
JP3107347B2 (en) Solar time switch
JPH075437Y2 (en) Clock with daylight saving time correction function
JPH01148993A (en) Timer for controlling air conditioner
JPH0648302B2 (en) Time switch
JPH0323596Y2 (en)
JPS5930471Y2 (en) All-electronic clock
JPS6220514B2 (en)
JPH05232263A (en) Electronic type time switch
JPH0311263A (en) Warm air type heater