JPS61236284A - Charcter signal receiver - Google Patents

Charcter signal receiver

Info

Publication number
JPS61236284A
JPS61236284A JP7761885A JP7761885A JPS61236284A JP S61236284 A JPS61236284 A JP S61236284A JP 7761885 A JP7761885 A JP 7761885A JP 7761885 A JP7761885 A JP 7761885A JP S61236284 A JPS61236284 A JP S61236284A
Authority
JP
Japan
Prior art keywords
signal
output
code memory
code
contents
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7761885A
Other languages
Japanese (ja)
Inventor
Masao Kirimoto
桐本 昌郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP7761885A priority Critical patent/JPS61236284A/en
Publication of JPS61236284A publication Critical patent/JPS61236284A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To decide the switching of a channel by comparing the contents of a code memory in an initial state with those when a vertical synchronous signal is not detected for a certain time and then comparing the position and frequency of superposition of a character signal. CONSTITUTION:While a character signal superposition section gate signal PG is at a low level, the output of an address generating means 25 and the output of a latch circuit 24 are applied to the code memory 32 and an arithmetic control means 30 is not connected. While the PG is at a high level, the output of a data switching circuit 28 and the output of an address switching circuit 29 are switched over to the side of the arithmetic control means 30, so the contents of the code memory 32 can be read in. When a character signal is transmitted, the latch circuit sends out a signal, which is written in the code memory 32. Then when a channel is switched and the character signal is received, the latch circuit 24 outputs the signal and the contents of the code memory 32 are changed. The arithmetic control means 30 reads the contents out of the code memory 32 and they are compared with the contents of an internal memory, so that a channel switching detection signal is outputted from an output terminal 33 since the contents are not coincident.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は文字信号受信装置に関するものである。[Detailed description of the invention] Industrial applications The present invention relates to a character signal receiving device.

従来の技術 文字放送は、天気予報、ニュース、株式情報などの文字
9図形で構成される画像情報をディジタルデータ信号で
伝送する放送システムである。文字信号は、テレビ信号
の垂直帰線消去期間の第10番目の水平走査期間(10
Hから21H4で)次のフィールドでは273Hがら2
84Hまでに重畳される。文字信号は、第6図に示すよ
うに1水平走査線を単位とするデータパケットで伝送さ
れる。第6図において、(イ)は水平同期信号、(ロ)
はカラーバースト、(ハ)は37バイトで構成されるデ
ータパケット、データパケット3のうち、に)は初めの
3バイトで同期部、(ホ)は残り34バイトでデータ部
である。さらに、同期部4のうち、(へ)は「1010
101o1o101010」の2バイトで、クロックラ
ンイン(CRI)と呼ばれ、ビット同期用として、(ト
)は「11100101J の1バイトで、フレーミン
グコードと呼ばれ、バイト同期用としてそれぞれ使用さ
れる。
Background of the Invention Teletext broadcasting is a broadcasting system that transmits image information such as weather forecasts, news, stock information, etc. consisting of nine characters and graphics using digital data signals. The character signal is transmitted during the tenth horizontal scanning period (10) of the vertical blanking period of the television signal.
H to 21H4) In the next field, 273H to 2
It is superimposed by 84H. Character signals are transmitted in data packets each having one horizontal scanning line as a unit, as shown in FIG. In Figure 6, (a) is the horizontal synchronization signal, (b)
(C) is a data packet consisting of 37 bytes. Of data packet 3, (2) is the first 3 bytes of the synchronization part, and (E) is the remaining 34 bytes of the data part. Furthermore, in the synchronization section 4, (to) is "1010
The two bytes of ``101o1o101010'' are called clock run-in (CRI) and are used for bit synchronization.

一般に、文字放送受信装置では、文字信号を受信すると
、送出されている番組から番組番号を抽出して、受信装
置の番組番号用メモリに抽出した番組番号を蓄積するよ
うにしている。従って、受信者はこの番組番号用メモリ
に蓄積されているデータを画面に表示することにより、
現在、送出中の文字放送番組を選択することができる。
Generally, when a teletext receiving device receives a text signal, it extracts a program number from the program being transmitted and stores the extracted program number in a program number memory of the receiving device. Therefore, by displaying the data stored in this program number memory on the screen, the recipient can
You can select the teletext program currently being transmitted.

しかし、番組番号用メモリに一度データが蓄積されると
受信装置の電源を切るまで、その内容が保存されている
ので、文字放送がなされているあるチャンネルから他の
チャンネルに切換えた場合、前のチャンネルの文字放送
番組番号が番組番号用メモリに残っている。このため、
受信者はチャンネルを切換えた後、受信装置の電源を切
るかあるいは、番組番号用メモリの内容を消去しなけれ
ばならず、操作上、不便である。
However, once the data is stored in the program number memory, it is saved until the receiving device is turned off, so if you switch from one teletext channel to another, the previous The teletext program number of the channel remains in the program number memory. For this reason,
After switching channels, the receiver must either turn off the power to the receiver or erase the contents of the program number memory, which is inconvenient in terms of operation.

従来は、文字信号のフレーミングコードの検出出力を監
視し、その検出出力の消滅を所定時間検知した時点で、
番組番号用メモリをクリアする手法が提案されている(
例えば、特開昭58−137376号公報)。第6図は
、従来例の一実施例の文字信号受信装置の要部構成を示
している。同図において、フレーミングコード検出パル
ス(FCD)は、フレーミングコード検出パルス入力端
子1oを介して、ナントゲート回路11の一方の入力に
接続される。また、信号ゲートパルス(CG)は、信号
ゲートパルス入力端子12を介して、前記ナントゲート
回路11の他方の入力に接続されると共に、カウンタ1
3の入力にも接続される。前記ナントゲート回路11の
出力は、前記カウンタ13のリセット入力に接続される
と共に、JK−FF14のリセット入力にも接続される
。前記JK−FF14のクロック入力には、前記カウン
タ13の出力が接続され、出力からはクリア出力信号(
SD)がクリア出力信号端子16を介して取シ出される
Conventionally, the detection output of the framing code of the character signal is monitored, and when the disappearance of the detection output is detected for a predetermined period of time,
A method has been proposed to clear the program number memory (
For example, Japanese Patent Laid-Open No. 137376/1983). FIG. 6 shows the main part configuration of a character signal receiving device according to an embodiment of the conventional example. In the figure, a framing code detection pulse (FCD) is connected to one input of a Nant gate circuit 11 via a framing code detection pulse input terminal 1o. Further, the signal gate pulse (CG) is connected to the other input of the Nant gate circuit 11 via the signal gate pulse input terminal 12, and the signal gate pulse (CG) is connected to the other input of the Nant gate circuit 11.
It is also connected to input 3. The output of the Nant gate circuit 11 is connected to the reset input of the counter 13 and also to the reset input of the JK-FF 14. The output of the counter 13 is connected to the clock input of the JK-FF 14, and a clear output signal (
SD) is taken out via the clear output signal terminal 16.

なお、第7図は、第6図における各回路部の信号を示し
ている。フレーミングコード検出が消滅してから一部時
間後クリア出力信号を生じている。
Note that FIG. 7 shows signals of each circuit section in FIG. 6. A clear output signal is produced some time after the framing code detection has disappeared.

発明が解決しようとする問題点 このような従来の回路では、他のチャンネルに切換えた
場合、切換えたチャンネルで文字放送サービスが行われ
ていれば、フレーミングコード検出出力がそのまま生じ
、番組番号用メモリがクリアされない可能性がある。
Problems to be Solved by the Invention In such conventional circuits, when switching to another channel, if a teletext service is being performed on the switched channel, the framing code detection output is generated as is, and the program number memory is may not be cleared.

本発明は、このような点に鑑みてなされたもので、他の
チャンネルに切換えた場合、文字放送サービスの有無に
関係なく、番組番号用メモリをクリアする機能を有する
文字放送受信装置を提供するものである。
The present invention has been made in view of the above points, and provides a teletext receiving device having a function of clearing the program number memory when switching to another channel, regardless of the presence or absence of the teletext service. It is something.

問題点を解決するだめの手段 本発明は、水平走査期間に重畳される文字信号の特定コ
ードを検出するコード検出手段と、前記コード検出手段
出力が書込まれるコードメモリと、前記水平走査期間を
計数するアドレス発生手段と、前記アドレス発生手段出
力により設定されるアドレスに対応して、前記スート検
出手段出力を前記コードメモリに書込む手段と、初期状
態に前記コードメモリに書込まれたデータを読出し、所
定の時間、垂直同期信号が検出されなければ、前記コー
ドメモリに書込まれたデータを読出す演算制御手段とを
有する文字信号受信装置である。
Means for Solving the Problems The present invention provides code detection means for detecting a specific code of a character signal superimposed on a horizontal scanning period, a code memory in which the output of the code detection means is written, and a code detection means for detecting a specific code of a character signal superimposed on a horizontal scanning period; address generating means for counting; means for writing the output of the soot detecting means into the code memory in correspondence with the address set by the output of the address generating means; and means for writing the output of the soot detecting means into the code memory in an initial state. The character signal receiving device has arithmetic control means for reading the data written in the code memory if a vertical synchronizing signal is not detected for a predetermined period of time.

作用 初期状態におけるコードメモリの内容と一定時間垂直同
期信号が検出されなかった時点でのコードメモリの内容
を比較することによシ、文字信号の重畳位置や重畳数を
比較することにより、チャンネルが切換えられたか否か
判定する。
By comparing the contents of the code memory in the initial state with the contents of the code memory at the time when no vertical synchronization signal has been detected for a certain period of time, the channel can be determined by comparing the superimposition position and number of character signals. Determine whether it has been switched.

実施例 第1図に本発明の一実施例を示す。同図において、コー
ド検出出段2oのクロック入力には、クロック信号入力
端子21を介して、文字信号に同期したクロック信号が
供給され、前記コード検出出段20の文字信号入力には
、文字信号入力端子22を介して、文字信号が供給され
る。水平同期パルスは、水平同期パルス入力端子23を
介して、ラッチ回路24のリセット入力に供給されると
共にアドレス発生手段25のカウント入力に供給される
。垂直同期パルスは、垂直同期パルス入力端子26を介
して、前記アドレス発生手段25のリセット入力に供給
されると共に垂直同期信号欠落検出出段27の入力に供
給される。前記コード検出出段2oの出力は、前記ラッ
チ回路24の入力に接続される。前記ラッチ回路24の
出力は、データ切換回路28の一方の入力に接続される
。前記アドレス発生手段26の出力は、アドレス切換回
路29の一方の入力に接続される。前記データ切換回路
28のもう一方の入力には、演算制御手段3oのデータ
入力が接続され、前記アドレス切換回路29のもう一方
の入力には、前記演算制御手段3oのアドレス出力が接
続される。文字信号゛重畳区間ゲート信号(PG)は、
PG入力端子31を介して、前記データ切換回路28の
他方の入力に供給されると共に、前記アドレス切換回路
29の他方の入力に供給される。コードメモリ32のデ
ータ入力には、前記データ切換回路28の出力が接続さ
れ、前記コードメモリ32のアドレス入力には、前記ア
ドレス切換回路29の出力が接続される。前記垂直同期
信号欠落検出出段27の出力は、前記演算制御手段3o
の入力に接続され、チャンネル切換検出信号は、チャン
ネル切換検出信号出力端子33を介して、出力される。
Embodiment FIG. 1 shows an embodiment of the present invention. In the figure, a clock signal synchronized with a character signal is supplied to the clock input of the code detection stage 2o via a clock signal input terminal 21, and a character signal is supplied to the character signal input of the code detection stage 20. A character signal is supplied via the input terminal 22. The horizontal synchronization pulse is supplied via the horizontal synchronization pulse input terminal 23 to the reset input of the latch circuit 24 and to the count input of the address generation means 25. The vertical synchronizing pulse is supplied to the reset input of the address generating means 25 via the vertical synchronizing pulse input terminal 26, and also to the input of the vertical synchronizing signal missing detection stage 27. The output of the code detection output stage 2o is connected to the input of the latch circuit 24. The output of the latch circuit 24 is connected to one input of a data switching circuit 28. The output of the address generating means 26 is connected to one input of an address switching circuit 29. The other input of the data switching circuit 28 is connected to the data input of the arithmetic control means 3o, and the other input of the address switching circuit 29 is connected to the address output of the arithmetic control means 3o. The character signal (superimposed section gate signal (PG)) is
The signal is supplied to the other input of the data switching circuit 28 via the PG input terminal 31, and is also supplied to the other input of the address switching circuit 29. The data input of the code memory 32 is connected to the output of the data switching circuit 28, and the address input of the code memory 32 is connected to the output of the address switching circuit 29. The output of the vertical synchronization signal loss detection stage 27 is transmitted to the arithmetic control means 3o.
The channel switching detection signal is outputted via the channel switching detection signal output terminal 33.

以下、本実施例の動作を第2図を参照して説明する。同
図において、(ト)は前記PG入力端子31を介して供
給されるPCl(す)は前記水平同期パルス入力端子2
3を介して供給される水平同期パルス、し)は前記垂直
同期パルス入力端子26を介して供給される垂直同期パ
ルスの波形図である。pGがローレベル期間中、前記コ
ードメモリ32に対して、前記アドレス発生手段26の
出力と前記ラッチ回路24の出力が加えられ、前記演算
制御手段30に接続されない。PGがハイレベルの期間
中、前記データ切換回路28の出力と前記アドレス切換
回路29の出力は前記演算制御手段3o側に切換わるの
で、この演算制御手段が前記コードメモリ32の内容を
読込むことが可能である。
The operation of this embodiment will be explained below with reference to FIG. In the figure, (G) is supplied through the PG input terminal 31, and (S) is the horizontal synchronizing pulse input terminal 2.
3 is a waveform diagram of a vertical synchronizing pulse supplied through the vertical synchronizing pulse input terminal 26. During the period when pG is at a low level, the output of the address generation means 26 and the output of the latch circuit 24 are applied to the code memory 32, and the code memory 32 is not connected to the arithmetic control means 30. During the period when PG is at a high level, the output of the data switching circuit 28 and the output of the address switching circuit 29 are switched to the arithmetic control means 3o side, so that this arithmetic control means can read the contents of the code memory 32. is possible.

今、に)のような状態で文字信号が送信されていれば、
前記ラッチ回路24は信号(イ)を出力し、この出力信
号が前記コードメモリ32のデータ入力に加えられ、第
3図(2L)に示すような内容がこのコードメモリ32
に書込まれる。さらに、前記PGがハイレベルの期間に
、前記演算制御手段3oが前記コードメモリ32の内容
を読込み、内部メモリへ格納する。
If a character signal is sent in a state like (now),
The latch circuit 24 outputs a signal (a), this output signal is added to the data input of the code memory 32, and the contents as shown in FIG. 3 (2L) are stored in the code memory 32.
written to. Furthermore, while the PG is at a high level, the arithmetic control means 3o reads the contents of the code memory 32 and stores them in the internal memory.

次に、チャンネルが切換わシ、文字信号(7)が受信さ
れると、前記ラッチ回路24は、信号ψ)を出力し、前
記コードメモリ32の内容は第3図(b)に示すような
状態に変化する。また、前記垂直同期信号欠落検出出段
27の出力が前記演算制御手段3oに加えられ、この演
算制御手段3oが前記コードメモリ32の内容を読出し
、予め内部メモリに格納していた前記コードメモリ32
の内容と比較する。今の場合、内容が一致していないの
で、チャンネルが切換わったと判定して、前記演算制御
手段30は、チャンネル切換検出信号をチャンネル切換
検出信号出力端子33がら出方する。第4図に以上、述
べてきた本実施例における前記演算制御手段30の手順
を示す。
Next, when the channel is switched and the character signal (7) is received, the latch circuit 24 outputs the signal ψ), and the contents of the code memory 32 are changed as shown in FIG. 3(b). change in state. Further, the output of the vertical synchronization signal loss detection stage 27 is applied to the arithmetic control means 3o, and this arithmetic control means 3o reads out the contents of the code memory 32, and reads out the contents of the code memory 32 which have been stored in the internal memory in advance.
Compare with the contents of In this case, since the contents do not match, it is determined that the channel has been switched, and the arithmetic control means 30 outputs a channel switching detection signal from the channel switching detection signal output terminal 33. FIG. 4 shows the procedure of the calculation control means 30 in this embodiment described above.

発明の効果 本発明によれば、文字放送サービスがされているチャン
ネルから文字放送サービスがされていないチャンネルに
切換えた場合に、また、切換えたチャンネルで文字放送
サービスが行われていても文字信号の重畳位置や重畳数
に変化があれば、チャンネル切換検出が確実になされる
。特に、日本電子機械工業会で定められた21ピンのマ
ルチコネクタを使用するアダプター型の文字放送受信装
置においては、チャンネル切換えの信号を送ることがで
きないので、本発明はアダプター型文字放送受信装置に
おいて極めて有効である。
Effects of the Invention According to the present invention, when switching from a channel with teletext service to a channel without teletext service, even if teletext service is being performed on the switched channel, the text signal cannot be changed. If there is a change in the superimposition position or the number of superimpositions, channel switching is reliably detected. In particular, in an adapter-type teletext receiver that uses a 21-pin multi-connector specified by the Japan Electronics Industry Association, it is not possible to send a channel switching signal. Extremely effective.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の文字信号受信装置の回路構
成図、第2図は第1図における回路動作を説明するため
のタイミングチャート、第3図は第1図におけるコード
メモリ内容を示す図、第4図は第1図における動作を示
すフロ・、−チャート、第6図は文字信号の構成図、第
6図は従来例の文字信号受信装置の回路構成図、第7図
は第6図における回路動作を説明するだめのタイミング
゛チャートである。 3・・・・・・データパケット、6・・・・・・クロッ
クランイン、7・・・・・・フレーミングコード、2o
・・・・・・コード検出出段、21・・・・・・クロッ
ク信号入力端子、22・・・・・・文字信号入力端子、
23・・・・−・水平同期パ/L’ス入力端子、24・
・・・・・ラッチ回路、25・・・・・・アドレス発生
手段、26・・・・・・垂直同期パルス入力端子、27
・・・・・・垂直同期信号欠落検出出段、28・・・・
・・データ切換回路、29・・・・・・アドレス切換回
路、3゜・・・・・・演算制御手段、31・・・・・・
PG入力端子、32・・・・・・コードメモク、33・
・・・・・チャンネル切換検出信号出力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 区   、+  2 \  、  六  か ぐ第3図 (Q)            (b)第4図 七め 第5図 ハ ト ヘ
FIG. 1 is a circuit configuration diagram of a character signal receiving device according to an embodiment of the present invention, FIG. 2 is a timing chart for explaining the circuit operation in FIG. 1, and FIG. 3 is a diagram showing the contents of the code memory in FIG. FIG. 4 is a flowchart showing the operation in FIG. 1, FIG. 6 is a configuration diagram of a character signal, FIG. 6 is a circuit configuration diagram of a conventional character signal receiving device, and FIG. 7 is a timing chart for explaining the circuit operation in FIG. 6. FIG. 3...Data packet, 6...Clock run-in, 7...Framing code, 2o
......Code detection stage, 21...Clock signal input terminal, 22...Character signal input terminal,
23...--Horizontal synchronization pass/L' pass input terminal, 24...
... Latch circuit, 25 ... Address generation means, 26 ... Vertical synchronization pulse input terminal, 27
...Vertical synchronization signal missing detection stage, 28...
...Data switching circuit, 29...Address switching circuit, 3゜...Arithmetic control means, 31...
PG input terminal, 32... Code memo, 33.
...Channel switching detection signal output terminal. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 1
Figure 3 (Q) (b) Figure 4 7th Figure 5 Pigeon

Claims (1)

【特許請求の範囲】[Claims] テレビ信号の垂直帰線消去期間中の水平走査期間に重畳
される文字信号の特定コードを検出するコード検出手段
と、前記コード検出手段出力が書込まれるコードメモリ
と、前記水平走査期間を計数するアドレス発生手段と、
前記アドレス発生手段出力により設定されるアドレスに
対して、前記コード検出手段出力を前記コードメモリに
書込む手段と、前記垂直同期信号が一定の時間検出でき
なければ、欠落信号を出力する垂直同期信号欠落検出手
段と、初期状態に前記コードメモリに書込まれた第1の
データを読出し、前記垂直同期信号欠落検出手段出力に
より前記コードメモリに書込まれた第2のデータを読出
す演算制御手段とを具備し、前記第1のデータと前記第
2のデータを比較することにより、前記文字信号が送出
されているチャンネル切換えの有無を判定することを特
徴とする文字信号受信装置。
code detection means for detecting a specific code of a character signal superimposed on a horizontal scanning period during a vertical blanking period of a television signal; a code memory in which the output of the code detection means is written; and a code memory for counting the horizontal scanning period. address generation means;
means for writing the output of the code detection means into the code memory with respect to the address set by the output of the address generation means; and a vertical synchronization signal for outputting a missing signal if the vertical synchronization signal cannot be detected for a certain period of time. dropout detection means; and arithmetic control means for reading first data written in the code memory in an initial state and reading second data written in the code memory based on the output of the vertical synchronization signal dropout detection means. A character signal receiving device comprising: a character signal receiving device that determines whether or not a channel through which the character signal is being transmitted has been switched by comparing the first data and the second data.
JP7761885A 1985-04-12 1985-04-12 Charcter signal receiver Pending JPS61236284A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7761885A JPS61236284A (en) 1985-04-12 1985-04-12 Charcter signal receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7761885A JPS61236284A (en) 1985-04-12 1985-04-12 Charcter signal receiver

Publications (1)

Publication Number Publication Date
JPS61236284A true JPS61236284A (en) 1986-10-21

Family

ID=13638899

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7761885A Pending JPS61236284A (en) 1985-04-12 1985-04-12 Charcter signal receiver

Country Status (1)

Country Link
JP (1) JPS61236284A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7818778B1 (en) * 1981-11-03 2010-10-19 Personalized Media Communications, Llc Signal processing apparatus and methods
US8839293B1 (en) 1981-11-03 2014-09-16 Personalized Media Communications, Llc Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7818778B1 (en) * 1981-11-03 2010-10-19 Personalized Media Communications, Llc Signal processing apparatus and methods
US8839293B1 (en) 1981-11-03 2014-09-16 Personalized Media Communications, Llc Signal processing apparatus and methods
US8869229B1 (en) 1981-11-03 2014-10-21 Personalized Media Communications, Llc Signal processing apparatus and methods
US8869228B1 (en) 1981-11-03 2014-10-21 Personalized Media Communications, Llc Signal processing apparatus and methods
US8893177B1 (en) 1981-11-03 2014-11-18 {Personalized Media Communications, LLC Signal processing apparatus and methods
US8914825B1 (en) 1981-11-03 2014-12-16 Personalized Media Communications LLC Signal processing apparatus and methods
US8973034B1 (en) 1981-11-03 2015-03-03 Personalized Media Communications LLC Signal processing apparatus and methods
US9038124B1 (en) 1981-11-03 2015-05-19 Personalized Media Communications, Llc Signal processing apparatus and methods
US9210370B1 (en) 1981-11-03 2015-12-08 Personalized Media Communications LLC Signal processing apparatus and methods
US9294205B1 (en) 1981-11-03 2016-03-22 Personalized Media Communications LLC Signal processing apparatus and methods
US9674560B1 (en) 1981-11-03 2017-06-06 Personalized Media Communications LLC Signal processing apparatus and methods
US10334292B1 (en) 1981-11-03 2019-06-25 Personalized Media Communications LLC Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods
US10523350B1 (en) 1981-11-03 2019-12-31 Personalized Media Communications LLC Signal processing apparatus and methods
USRE47867E1 (en) 1981-11-03 2020-02-18 Personalized Media Communications LLC Signal processing apparatus and methods
US10609425B1 (en) 1981-11-03 2020-03-31 Personalized Media Communications, L.L.C. Signal processing apparatus and methods
US10616638B1 (en) 1981-11-03 2020-04-07 Personalized Media Communications LLC Signal processing apparatus and methods
USRE47968E1 (en) 1981-11-03 2020-04-28 Personalized Media Communications LLC Signal processing apparatus and methods
US10715835B1 (en) 1981-11-03 2020-07-14 John Christopher Harvey Signal processing apparatus and methods
USRE48484E1 (en) 1981-11-03 2021-03-23 Personalized Media Communications, Llc Signal processing apparatus and methods
USRE48565E1 (en) 1981-11-03 2021-05-18 Personalized Media Communications LLC Providing a subscriber specific solution in a computer network
USRE48633E1 (en) 1981-11-03 2021-07-06 Personalized Media Communications LLC Reprogramming of a programmable device of a specific version
USRE48682E1 (en) 1981-11-03 2021-08-10 Personalized Media Communications LLC Providing subscriber specific content in a network

Similar Documents

Publication Publication Date Title
KR970078600A (en) Soft-scroll method of viewer-selected subtitle display
JPH06237422A (en) Character display device
JPS61236284A (en) Charcter signal receiver
KR890005217B1 (en) Character signal generator
JP3110438B2 (en) Teletext decoder
JP3259320B2 (en) Television receiver
JPH04213286A (en) Telescopic text decoder and method of operating the same
JPH05219483A (en) Transmission system and teletext receiver adapted to same
JPS6126387A (en) Data signal receiver
JPH0231553B2 (en)
JPS61222390A (en) Character multiplex broadcasting receiver
JPH037188B2 (en)
JPS6151473B2 (en)
JPS6239873B2 (en)
JPS58194482A (en) Character broadcast receiver
JPS59224989A (en) Character broadcast receiver
JP2745540B2 (en) Teletext receiver
JPS6126386A (en) Data signal receiver
JPS5840988A (en) Detecting circuit of framing code
KR960028083A (en) PALPLUS V-SR Signal Bit Reinsertion Device
JPS58168391A (en) Device for receiving multiple broadcasting of character
JPH031878B2 (en)
JPH035714B2 (en)
MXPA00006183A (en) An auxiliary digital data extractor in a television.
JPH05508063A (en) Bi-phase encoded data transmission and decoding device for e.g. VPS