JPS60225924A - Information processor - Google Patents

Information processor

Info

Publication number
JPS60225924A
JPS60225924A JP59083198A JP8319884A JPS60225924A JP S60225924 A JPS60225924 A JP S60225924A JP 59083198 A JP59083198 A JP 59083198A JP 8319884 A JP8319884 A JP 8319884A JP S60225924 A JPS60225924 A JP S60225924A
Authority
JP
Japan
Prior art keywords
power
processing
power switch
turned
saving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59083198A
Other languages
Japanese (ja)
Inventor
Takanori Tanaka
孝典 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Suwa Seikosha KK
Epson Corp
Original Assignee
Seiko Epson Corp
Suwa Seikosha KK
Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, Suwa Seikosha KK, Epson Corp filed Critical Seiko Epson Corp
Priority to JP59083198A priority Critical patent/JPS60225924A/en
Publication of JPS60225924A publication Critical patent/JPS60225924A/en
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

PURPOSE:To select the continuation of a processing at the next power-on time by saving necessary information to a saving area, if a power switch is turned off when a power-off mode is selected. CONSTITUTION:When an on/off detecting means 7 of a power switch 3 detects off of the power switch 3, interruption is outputted to a main CPU5, and in accordance with this interruption, the selection of power-off is detected by a power-off mode deciding means 9. Subsequently, based on a result of this detection, various states are shunted to a saving area 11 by a continute processing use saving means 10, and the power is reduced. Also, when on of the power switch 3 is detected, the power of the main CPU5 is turned on the started by a power source controlling circuit 12, and by this start, a classification of power-off is decided by the power-off mode deciding means 9. Also, based on a result of this decision, various states are recovered from the saving area 11 by a continued processing use recovery means 13, and the continued processing is executed.

Description

【発明の詳細な説明】 〔技術分野〕 本発明は、携帯用コンピュータ等の情報処理装置のパワ
ーオフ選択機能に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field] The present invention relates to a power-off selection function of an information processing device such as a portable computer.

r従来技術〕 従来の携帯用コンピュータ等の情報処理装置線、パワー
をオフする時に、スのパワーオンで、継続するか、初期
開始するかをオペレータが選択することができず、使用
上不便であった。
rPrior art] When turning off the power of a conventional information processing device such as a portable computer, the operator cannot select whether to continue or start initially when the power is turned on, which is inconvenient for use. there were.

〔目 的〕〔the purpose〕

本発明は、上記の欠点を除去したもので、オペレータの
意志によp1任意にパワーオフのモードの選択ができる
情報処理装置を提供することを目的とする。
An object of the present invention is to provide an information processing apparatus that eliminates the above-mentioned drawbacks and allows an operator to arbitrarily select a power-off mode according to his/her will.

〔実施例〕〔Example〕

不発明の情報処理装置に、第1図に示すように、パワー
スイッチ5のオン/オフ検出手段7を設け、パワースイ
ッチ5のオフ會、パワースイッチのオン/オフ検出手段
7が検出すると、メインCPU5に対し割込みを出し、
この割込みで、パワーオフモード判定手段9によってパ
ワーオフの選択を検出し、この検出結果に基いて継続処
理用退避手段10で各種状態を退避用エリア11に退避
し、パワーをおとす。次に、パワースイッチ5のオンを
、パワースイッチのオン/オフ検出手段7が検出すると
、メイン0PU5のパワーを電源コントロール回路12
がオンし起動金かけ、この起動でパワーオフモード判定
手段9によってパワーオフの種別を判定し、この判定結
果に基いて継続処理用回復手段13で、各種状態を退避
用エリア11から回復し継続処理を行なうものである。
As shown in FIG. 1, the information processing device according to the invention is provided with on/off detection means 7 for the power switch 5, and when the power switch 5 is turned off and the power switch on/off detection means 7 detects, the main Issue an interrupt to CPU5,
With this interruption, the power-off mode determining means 9 detects the selection of power-off, and based on the detection result, the continuation processing saving means 10 saves various states to the saving area 11, and the power is turned off. Next, when the power switch on/off detection means 7 detects that the power switch 5 is turned on, the power of the main PU 5 is transferred to the power supply control circuit 12.
is turned on and a startup fee is applied. At this startup, the power-off mode determining means 9 determines the type of power-off, and based on the determination result, the continuation processing recovery means 13 recovers various states from the evacuation area 11 and continues. It performs processing.

第2図は、第1図のブロック図をさらに詳細に示したも
のである。第2図においてパワーSW3がオンとなると
サブCP−U8の入出力ボートのうちの1つの値がオン
となる。つまり、パワーSWオン/オフ検出手段7とは
具体的にはサブ0PU8の入出力ボートに相当する。又
、パワーSW3がオフされる時に、キースキャン部20
1が電源復帰後の継続処理を指示する特定キーの押下を
検出するとその情報は、サブ0PU8t−経てメイン0
PUSにより主記憶装置のRAMの中の継続処理モード
か否かを示すレジスタに格納される。すなわち、第1図
のパワーオフモード判定手段8は、こp継続処理モード
を示すレジスタに相当する。
FIG. 2 shows the block diagram of FIG. 1 in more detail. In FIG. 2, when the power SW3 is turned on, the value of one of the input/output ports of the sub-CP-U8 is turned on. That is, the power SW on/off detection means 7 specifically corresponds to the input/output port of the sub-0PU8. Also, when the power SW 3 is turned off, the key scanning section 20
When 1 detects the press of a specific key that instructs continuation processing after the power is restored, that information is transferred to the main 0 via the sub 0PU 8t.
By PUS, it is stored in a register in the RAM of the main storage device that indicates whether or not it is a continuous processing mode. That is, the power-off mode determining means 8 in FIG. 1 corresponds to a register indicating the continuous processing mode.

又、202は、サブ0PU8の入出力ボートからの出力
をデコードしてキースキャンのための信号を出力するデ
コーダーである。又、203はキーボー1の種類を判別
するためのディップスイッチである。又、第1図の電源
コントロール回路12は、第2図のトランジスタ204
及び、D−Dコンバーター205に相当する。サブ0P
U8の入出力ボートのうちの1つがオンになるとトラン
ジスタ204;7EオンしD−Dコンバーター205か
ら+5vが出力される。又、206は、ACアダプタ2
07よりの電圧を調整する回路である。又、209は電
池208と基準電源の電圧を比較するコンパレーターで
ある。又、メイン0PUSは、主記憶装置のRAMの中
にある退避用エリア11に電源復帰後の継続再開に必要
な情報を自己の内部にある汎用レジスタを介して省き込
んだ#)するいは読み出しているが、この汎用レジスタ
が第1′図の継続処理用退避手段10、及び継続処理用
回復手段13に和尚する。
Further, 202 is a decoder that decodes the output from the input/output port of the sub-0PU8 and outputs a signal for key scanning. Further, 203 is a dip switch for determining the type of keyboard 1. Further, the power supply control circuit 12 in FIG. 1 includes a transistor 204 in FIG.
And corresponds to the DD converter 205. Sub 0P
When one of the input/output ports of U8 is turned on, the transistor 204;7E is turned on and +5V is output from the DD converter 205. Further, 206 is an AC adapter 2
This is a circuit that adjusts the voltage from 07. Further, 209 is a comparator that compares the voltage of the battery 208 and the reference power source. In addition, the main 0PUS saves or reads out the information necessary for resuming the continuation after the power is restored to the evacuation area 11 in the RAM of the main storage device via its own internal general-purpose register. However, this general-purpose register is used as the saving means 10 for continued processing and the recovery means 13 for continued processing shown in FIG. 1'.

次に第5図のフローチャートに従って本発明の詳細な説
明する。
Next, the present invention will be explained in detail according to the flowchart shown in FIG.

パワースイッチ5をオフにすると、サブapty8のも
とで動作するパワースイッチのオン/オフ検出手段7が
、パワースイッチオンの信号を受け(ステップ51 )
、メイン0PU5にパワースイッチオフ5の割込みをか
ける(ステップ52)。
When the power switch 5 is turned off, the power switch on/off detection means 7 operating under the sub apty 8 receives the power switch on signal (step 51).
, a power switch off 5 interrupt is applied to the main PU 5 (step 52).

この割込み信号により、メインCPU−5i;l:、サ
ブa p tr 8 f介してキーボードのキースキャ
ンヲ行ない、押されているキーの検出をしくステップ5
5)、検出されたキーが継続処理を要求しているか會パ
ワーオフモード判定手段9が判断する(ステップ54)
。この判定結果に従って、継続処理の時は、次回のパワ
ーオン時のスタートアドレスを継続処理用退避手段10
が退避しくステップ55)、さらに現在のレジスター類
を退避しくステップ56)、この時の使用中の工0の状
態を退避しくステップ57)、その後メインのパワーe
電源コントロール回路12によりオフする(ステップ5
8)。
In response to this interrupt signal, the main CPU-5i;l:, sub-aptr8f performs a key scan of the keyboard to detect the pressed key.Step 5
5) The power-off mode determining means 9 determines whether the detected key requests continued processing (step 54).
. According to this determination result, when continuing processing, the start address for the next power-on is stored in the continuing processing saving means 10.
Step 55) to save the current registers, step 56) to save the current registers, step 57) to save the state of the machine 0 currently in use, and then change the main power e.
Power is turned off by the power control circuit 12 (step 5)
8).

また、パワーオフしている状態で、パワースイッチ5を
オンにすると、パワースイッチのオン/)オフ検出手段
7が、オン動作を検出しくステップ59)、メイン0P
U5のパワーを電源コントロール1gl路12によりオ
ンしくステップ60 )、 起動をかける。この起動に
より、パワーオフモード判定手段9は、パワーオフ時継
続処理の要求があったか全判定する(ステップ62)。
Further, when the power switch 5 is turned on while the power is off, the power switch on/off detection means 7 detects the on operation (step 59), and the main 0P
Turn on the power of U5 using the power supply control 1gl path 12 (step 60) and start it up. Upon this activation, the power-off mode determining means 9 makes a complete determination as to whether there is a request for continuous processing during power-off (step 62).

この判定結果に従って、継続処理の時は、継続処理回復
手段13がパワーオフ時のIOの状態を回復しくステッ
プ65)、パワーオフ時のレジスター類を回復しくステ
ップ64)、パワーオフ時退避した再開用のアドレスへ
制御を渡す(ステップ65)ことにより、継続処理が完
了する。又、ステップ62で、継続処理でないと判定さ
れた時には、初期状態から処理を始めるため情報処理装
置の各種の初期設定を行う(ステップ6◆、)。
According to this determination result, in the case of continuing processing, the continuing processing recovery means 13 restores the IO state at power-off (Step 65), restores the registers at power-off (Step 64), and resumes the state saved at power-off. The continuation process is completed by passing control to the specified address (step 65). Further, when it is determined in step 62 that the processing is not continued, various initial settings of the information processing device are performed to start processing from the initial state (step 6◆).

〔効 果〕〔effect〕

本発明によれば、あらかじめ規定しておいたキーを押し
ながらパワースイッチをオフするだけで、オペレータの
意志により、次のパワーオンでパワーオフ時の状態から
の継続処理をおζなうことができるので、仕事の中断、
再開に融通性が生じ、携帯して使用している場合随時中
断できるという利点がある。
According to the present invention, by simply turning off the power switch while pressing a predetermined key, the operator can continue the process from the power-off state at the next power-on, according to the operator's will. Interruption of work, because it is possible
There is flexibility in restarting the program, and there is an advantage that it can be interrupted at any time if the program is carried and used.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明の構成を示すブロック図、第2図は、
本発明のハードウェアの概略を示す図、第5図は、本発
明の動作を示すフローチャートである。 5・・・・・・パワースイッチ 7・・・・・・パワースイッチのオン/オフ検出手段9
・・・・・・パワーオフモード判定手段10・・・・・
・継続処理用退避手段 11・・・・・・退避用エリア 12・・・・・・電源コントロール回路15・・・・・
・継続処理用退避手段 以 上 出願人 エプソン株式会社 株式会社諏訪精工舎 第1図 第2図 ノ(ワーオフ (Q) 第3図 組繞スタート′#Ir肉しスダート (b) 第3因
FIG. 1 is a block diagram showing the configuration of the present invention, and FIG. 2 is a block diagram showing the configuration of the present invention.
FIG. 5, which is a diagram schematically showing the hardware of the present invention, is a flowchart showing the operation of the present invention. 5...Power switch 7...Power switch on/off detection means 9
...Power-off mode determination means 10...
- Continuation processing saving means 11...Evacuation area 12...Power control circuit 15...
・Evacuation means for continued processing Applicant: Epson Corporation Suwa Seikosha Co., Ltd. Figure 1 Figure 2 (war-off (Q) Figure 3 Assembly start'#Ir start (b) Third cause

Claims (1)

【特許請求の範囲】[Claims] パワーのオンφオフを指示するパワースイッチト、該パ
ワースイッチのオン・オフを検出する手段と、前記パワ
ースイッチのオフの際に電源復帰後の継続処理を指示す
るキーが押下されたかを判定するパワーオフモード判定
手段と、該パワーオフモード判定手段の判定によって継
続されると判定され′l′c時に継続に必要な情報を退
避用エリアに退避する継続処理用退避手段と、実際に主
電源のオン・オフを制御する電源コントロール回路と、
前記主電源の復帰後継続処理を行う場合に必l!な前記
情報を前記退避用エリアから読み出す継続処理用回復手
段とから構成されることtW徴とする情報処理装置。
A power switch for instructing power on/off, means for detecting on/off of the power switch, and determining whether a key for instructing continuation processing after power restoration is pressed when the power switch is turned off. A power-off mode determining means, a continuation processing evacuation means for evacuation of information necessary for continuation when it is determined to be continued by the power-off mode judgment means to an evacuation area; A power supply control circuit that controls on/off of the
Required when continuing processing after the main power is restored! and a recovery means for continued processing that reads the information from the evacuation area.
JP59083198A 1984-04-25 1984-04-25 Information processor Pending JPS60225924A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59083198A JPS60225924A (en) 1984-04-25 1984-04-25 Information processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59083198A JPS60225924A (en) 1984-04-25 1984-04-25 Information processor

Publications (1)

Publication Number Publication Date
JPS60225924A true JPS60225924A (en) 1985-11-11

Family

ID=13795626

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59083198A Pending JPS60225924A (en) 1984-04-25 1984-04-25 Information processor

Country Status (1)

Country Link
JP (1) JPS60225924A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62169218A (en) * 1986-01-17 1987-07-25 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション Application suspension restarter for information processing system
JPS62187332U (en) * 1986-05-20 1987-11-28
JPS6381537A (en) * 1986-09-25 1988-04-12 Toshiba Corp Computer system
JPS63184123A (en) * 1986-09-30 1988-07-29 Canon Inc Information processor
JPH04362717A (en) * 1991-06-10 1992-12-15 Matsushita Electric Ind Co Ltd System restarting device
JPH07146820A (en) * 1993-04-08 1995-06-06 Hitachi Ltd Control method for flash memory and information processor using the same
US6108792A (en) * 1988-09-06 2000-08-22 Seiko Epson Corporation Article for providing continuity of operation in a computer

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62169218A (en) * 1986-01-17 1987-07-25 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション Application suspension restarter for information processing system
JPH0458047B2 (en) * 1986-01-17 1992-09-16 Intaanashonaru Bijinesu Mashiinzu Corp
JPS62187332U (en) * 1986-05-20 1987-11-28
JPS6381537A (en) * 1986-09-25 1988-04-12 Toshiba Corp Computer system
JPS63184123A (en) * 1986-09-30 1988-07-29 Canon Inc Information processor
JPH0535889B2 (en) * 1986-09-30 1993-05-27 Canon Kk
US6108792A (en) * 1988-09-06 2000-08-22 Seiko Epson Corporation Article for providing continuity of operation in a computer
JPH04362717A (en) * 1991-06-10 1992-12-15 Matsushita Electric Ind Co Ltd System restarting device
JPH077317B2 (en) * 1991-06-10 1995-01-30 松下電器産業株式会社 System restart device
JPH07146820A (en) * 1993-04-08 1995-06-06 Hitachi Ltd Control method for flash memory and information processor using the same

Similar Documents

Publication Publication Date Title
KR100275685B1 (en) Apparatus for starting a personal communications device using a pen and a touch sensate panel and method therefor
US20050071702A1 (en) Information processing apparatus and power saving control method
JPH04130510A (en) Power saving system for information processor
JPS60225924A (en) Information processor
JP4163732B2 (en) Display system and display device
KR19980074058A (en) Computer with power cutoff function and power cutoff method
JPH05173524A (en) Lcd/crt switching system
JPH0594236A (en) Power source controller
US7308585B2 (en) Low power residual remaining power indicator
JPH10333789A (en) Computer
JPH09198289A (en) Backup device for file
JPH10333790A (en) Information processor equipped with power-saving function and power saving releasing method for the information processor
EP1717663A1 (en) Power-managing key apparatus and method for the same
JPH1139066A (en) Automatic power controller for personal computer
JPH04363712A (en) Portable computer system
JP2681047B2 (en) Information and communication equipment
JP2623046B2 (en) Information processing device
JPS63184123A (en) Information processor
JPH10143292A (en) Portable information equipment
KR100979108B1 (en) Apparatus and method for controlling power supply in convertible computer
JPH0968897A (en) Copying machine
JPH10149232A (en) System processing request system for power-off time
JPH06337739A (en) Computer system
KR100229103B1 (en) Method and apparatus for film winding
JPH0470914A (en) Information processor