JPS58220271A - Motor controller of digital disk player - Google Patents

Motor controller of digital disk player

Info

Publication number
JPS58220271A
JPS58220271A JP57102826A JP10282682A JPS58220271A JP S58220271 A JPS58220271 A JP S58220271A JP 57102826 A JP57102826 A JP 57102826A JP 10282682 A JP10282682 A JP 10282682A JP S58220271 A JPS58220271 A JP S58220271A
Authority
JP
Japan
Prior art keywords
signal
circuit
motor
digital data
maximum
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57102826A
Other languages
Japanese (ja)
Inventor
Akinari Nishikawa
西川 明成
Jun Inagawa
純 稲川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP57102826A priority Critical patent/JPS58220271A/en
Publication of JPS58220271A publication Critical patent/JPS58220271A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • G11B19/28Speed controlling, regulating, or indicating

Landscapes

  • Control Of Velocity Or Acceleration (AREA)
  • Control Of Electric Motors In General (AREA)
  • Rotational Drive Of Disk (AREA)

Abstract

PURPOSE:To control accurately the revolving speed of a motor although it is impossible to extract the synchronizing signal of a digital data signal, by controlling the revolving speed of the motor on the basis of the comparison between the maximum or minimum inverting interval of the digital data signal and the standard value. CONSTITUTION:A recording signal processing circuit 13 extracts only the digital data signal component out of the signal read out of a disk 11. A maximum interting period detecting circuit 14 detects the maximum inverting period of the digital data signal supplied from the circuit 13 by means of the reference signal given from a reference signal genrating circuit 15 and then delivers the result of detection as a comparison signal. A motor control circuit 16 delivers the voltage signal corresponding to the comparison signal of the circuit 14 and applies it to a revolution driving motor 17 of a disk 12. Thus the winding driving current of the motor 17 is controlled, and the motor 17 is controlled so that its revolving speed is substantially constant for the maximum inverting period on the basis of the comparison output of the circuit 14.

Description

【発明の詳細な説明】 〔発明□の技術分野〕7− この発明はデジタルディスクプレーヤのモータ制御装置
の改良に関する。
Detailed Description of the Invention [Technical Field of Invention □] 7- This invention relates to an improvement of a motor control device for a digital disc player.

〔発明の技術的背景およびその間細点〕近時、デジタル
データ信号としてオーディオ信号をデジタルPC’M化
してビット列による凹凸でディスクで記録したデジタル
オーディオディスクDAD(以下単にディスクと称する
)およびこのディスクのビット列を検出しもとのオーデ
ィオ信号を再生す゛る9口くしたデジタルディスクプレ
ーヤが開発されている。これに゛よル、′従来アナロ′
グ式ディスクプレーヤでは不可能と逼れていた高忠実度
のオーディオ信号再生が可能となっている□。    
 。
[Technical Background of the Invention and Details thereof] Recently, digital audio discs DAD (hereinafter simply referred to as discs), in which audio signals are converted into digital PC'Ms as digital data signals and recorded on discs with uneven bit strings, and this disc are A nine-bit digital disc player has been developed that detects the bit string and plays back the original audio signal. Look forward to this, 'traditional analog'
It is now possible to reproduce high-fidelity audio signals, which was impossible with digital disc players.
.

とこ′ろで、このようなディスクは、ビットタリがc’
r、vc線線速−宝刀式)で舶録されておわ、例えば光
学式ピックアップによυビット列アトラッキングを行う
場合、光学式ピックアップが内周部から外周“部に移動
するにつれて、ディスクの回転速度が低下するように駆
動せしめられる。このため、従来のデジタルディスクプ
レーヤ゛は、′例え″ばディスクから読み出したデジタ
ルデータ信号の周波数成分から、デジタルデータ信号そ
れぞれのフレームに同期した同期信号を取シ出し、この
同期信号が略一定の周波数となるようにディスク駆動用
モータの回転速度制御する如く構成されている。また、
このようなデジタルディスプレーヤは、例えばモータの
回転を開始したとき等、同期信号が得られないような場
合、モータを所定の回転速度となるように駆動して同期
信号を取り出し得るようになってから、上記のようなモ
ータの回転速度制御をなすようにされてした。
By the way, such a disc has a bit length of c'
For example, when performing υ bit string tracking using an optical pickup, as the optical pickup moves from the inner periphery to the outer periphery, For this reason, conventional digital disc players generate a synchronization signal synchronized with each frame of the digital data signal from the frequency component of the digital data signal read from the disc. When the disk is removed, the rotational speed of the disk drive motor is controlled so that this synchronization signal has a substantially constant frequency. Also,
Such a digital display is capable of extracting a synchronizing signal by driving the motor to a predetermined rotational speed when a synchronizing signal cannot be obtained, for example when the motor starts rotating. Since then, the rotational speed of the motor has been controlled as described above.

しかしながら、このようなデジタルディスクプレーヤは
、丙えばディスクのドロップアウトの発生により、同期
信号を取如出すことができなi場合があり、この場合正
確なモータの回転速度制御が不可能とな夛、正しいモー
タの回転速度を維持できなくなるとφつた問題点があっ
た。
However, in such digital disc players, there are cases where it is impossible to extract the synchronization signal due to the occurrence of disc dropout, and in this case, accurate control of the motor rotation speed becomes impossible. However, there was a problem in that it became impossible to maintain the correct rotational speed of the motor.

〔発明の目的〕[Purpose of the invention]

この発明は、上記の点に鑑みてなされたもので、ディス
クよりx出したデジタルデータ信号から該デジタルデー
タ信号の同期信号を取如出し帰なくても正確にディスク
駆動用モータの回転速度を制御し侮る良好なデジタルデ
ィスクプレーヤのモータ制御装置を提供することを目的
とする。
This invention has been made in view of the above points, and it is possible to accurately control the rotational speed of a disk drive motor by extracting a synchronization signal of the digital data signal from the digital data signal x output from the disk. It is an object of the present invention to provide a motor control device for a digital disc player that is superior in quality.

〔発明の概要〕[Summary of the invention]

すなわち、この発明は、デジタルデータ信号が記録され
るディスクに対し、前記ディスクからデジタルデータ信
号を読出すデジタルディスクプレーヤにおして、前記読
出されたデジタルデータ信号の最大反転間隔あるいは最
小反転間隔を検出する第1の手段と、この第1の手段に
よ如舟られた最大反転間隔あるりは最小反転間隔を所定
の基準値と比較する第2の手段と、この第2の手段によ
シ得られた比較信号に基づき前記ディスクの回転駆動用
モータの同転速度を制御する第3の手段とを具備し、前
記デジタル1、■ データ信号の同期信号が得られなくても前記モータの回
転速度を正確に制御し得るようにし九ことを特徴とする
ものである。
That is, the present invention detects the maximum reversal interval or the minimum reversal interval of the read digital data signal in a digital disc player that reads out the digital data signal from the disc on which the digital data signal is recorded. a first means; a second means for comparing the maximum reversal interval or the minimum reversal interval determined by the first means with a predetermined reference value; and a third means for controlling the synchronous rotational speed of the motor for driving the rotation of the disk based on the comparison signal of the digital 1; It is characterized by allowing accurate control.

3− 〔発明の実施、同〕 まず、この発明が通用される良く知られたCD形(光学
式)デジタルオーディオディスクDADp4生用のデジ
タルディスクプレーヤの概要につして説明する。
3- [Practice of the Invention, Same] First, an outline of a well-known digital disc player for playing a CD type (optical) digital audio disc DADp4 to which the present invention is applied will be explained.

すなわち、第1図に示すようにディスクモータ111に
よって回転駆動されるターンテーブル112上に装着さ
れたディスク113は光学式ピックアップ114によっ
て再生される。この場合、光学式ピックアップ114は
半導体レーザ114aからの出射光をビームスプリッタ
−JJ4b、対物レンズ114cを介してディスク11
3の信号向に照射し、該ディスクに所定のEFM&−お
よびインターリーブを伴った形態で記録される再生すべ
きオーディオ信号のデジタルPCM化データ(つま如デ
ジタルデータ信号)に対応したビット(反射率の異なる
凹凸)からの反射光を対物レンズ1140.ビームスプ
リッタ−114bを介して4分割フォトデテクタ114
dに導き、該4分割フォトブチ4− フタ114dに導き、咳4分割フォトデテクタ114(
1で光電置換された4つの再生信号を外部に出力可能に
なされているもので、自からはピックアップ送シモータ
115によってディスク113の半径方向に直線駆動さ
れる。
That is, as shown in FIG. 1, a disc 113 mounted on a turntable 112 that is rotationally driven by a disc motor 111 is reproduced by an optical pickup 114. In this case, the optical pickup 114 directs the emitted light from the semiconductor laser 114a to the disk 11 through the beam splitter JJ4b and the objective lens 114c.
3 signal direction, and bits (reflectance of The reflected light from the different unevenness is passed through the objective lens 1140. 4-split photodetector 114 via beam splitter 114b
d, and the 4-split photodetector 4- is guided to the lid 114d, and the cough 4-split photodetector 114 (
1 is capable of outputting four reproduction signals photoelectrically replaced to the outside, and is linearly driven in the radial direction of the disk 113 by a pickup feed motor 115.

そして、4分割フォトデテクタ114dからの4つの再
生信号はマトリクス回路116に供給されて所定のマト
リクス演算処理が施されることにより、フォーカスエラ
ー信号F、)ラッキングエラー信号および高周波信号R
Fに分離される。
The four reproduced signals from the four-division photodetector 114d are then supplied to the matrix circuit 116 and subjected to predetermined matrix calculation processing, thereby generating a focus error signal F, a racking error signal and a high frequency signal R.
It is separated into F.

このうち、フォーカスエラー信号Fはフォーカスサーチ
回路110からのフォーカスサーチ信号と共に、前記光
学式ピックアップ114のフォーカスサーボ系FBを駆
動するのに供せられる。
Of these, the focus error signal F is used together with the focus search signal from the focus search circuit 110 to drive the focus servo system FB of the optical pickup 114.

また、トラッキングエラー信号Tは後述するシステムコ
ントローラ117を介して与えられるサーチ制御信号と
共に、前記光学式ピックアップ114のトラッキングサ
ーボ糸T8を駆動するのに且つ前記ピックアップ送りモ
ータ115を(リニアトラッキング)?1+IIf41
するのに供せられる。
Further, the tracking error signal T is used together with a search control signal given via a system controller 117 (described later) to drive the tracking servo thread T8 of the optical pickup 114 and to drive the pickup feed motor 115 (linear tracking)? 1+IIf41
It is offered to

そして、残る高周波信号RFが主再生信号成分として再
生信号処理系Uコに供給される。
The remaining high frequency signal RF is then supplied to the reproduction signal processing system U as the main reproduction signal component.

すなわち、この再生信号処理系Uノは先ず再生信号をス
ライスレベル(アイパターン)検出器119によって制
御される波形整形回路120に導いて不要々アナログ成
分と必要とするデ」夕成分を分離し、データ成分のみを
pLL屋でなる同期クロック再生回路121および第1
の信号処理系122のエツジ検出器1f12eLに供給
する。
That is, the reproduced signal processing system U first guides the reproduced signal to a waveform shaping circuit 120 controlled by a slice level (eye pattern) detector 119 to separate unnecessary analog components and necessary data components. The synchronous clock regeneration circuit 121 and the first
The signal is supplied to the edge detector 1f12eL of the signal processing system 122.

ここで、同期クロック再生回路121からの同期クロッ
クはデータ復調用として第1の信号処理系122におけ
る同期信号分離用クロック生成回路122bに導かれて
同期信号分離用クロックを生成するのに供せられる。
Here, the synchronous clock from the synchronous clock regeneration circuit 121 is guided to the synchronous signal separation clock generation circuit 122b in the first signal processing system 122 for data demodulation, and is used to generate a synchronous signal separation clock. .

一方、上記エツジ検出器122aを通った再生信号は同
期信号検出器122Cに導かれて上記同期信号分離用り
pツクによp同期信号が分離されると共に、復調回路1
22dに導かれてB、FM@調され石。
On the other hand, the reproduced signal that has passed through the edge detector 122a is guided to the synchronization signal detector 122C, where the p synchronization signal is separated by the synchronization signal separation p-block, and the demodulation circuit 1
B, FM@tuned stone led by 22d.

このうち、同期信号社向期信号保瞳回路12jlet−
介して誤動作が生じ々iように保護された状態で、上記
同期信号分離用クロツタと共に入力データ処理用タイン
ング信号生成回路113の入出力制御回路Z、?!I&
に供給されると共に、そのうちのサブコードであるコン
トロール信号および表示信号成分がコントロール表示処
理回路112hおよびサブコード処理回路1221に導
かれる。
Among these, the synchronization signal company synchronization signal keeping circuit 12jlet-
The input/output control circuit Z, ? of the input data processing timing signal generation circuit 113, together with the synchronization signal separation clock, is protected from malfunctions caused by the input data processing. ! I&
At the same time, the control signal and display signal components, which are subcodes, are guided to the control display processing circuit 112h and the subcode processing circuit 1221.

そして、サブコード処理回路1221で必要なエラー検
出および訂正が施されたサブコートデータIdvスデム
コントローラ用インタ7エイス回路122.を介してシ
ステムコントローラ111に供給される。
Then, the subcode data IDV Sdem controller interface 7/8 circuit 122 .subcode data is subjected to necessary error detection and correction in the subcode processing circuit 1221 . The data is supplied to the system controller 111 via.

7− ここで、システムコントローラ111はマイクロコンピ
ュータ、インタフェイス回路およびドライバ用果槓回路
等を有してな9、コントロールスイッチ124からの指
令信号によりCAD再生装置を所望の状態に制御すると
共に、上述のサブコード、(例えば再生曲のインデック
ス情報)を表示器125に表示せしめるのに供せられて
−る。
7- Here, the system controller 111 includes a microcomputer, an interface circuit, a driver circuit, etc. 9, and controls the CAD playback device to a desired state by a command signal from the control switch 124, and also controls the above-mentioned The subcode (for example, index information of the song to be played) is displayed on the display 125.

なお、上記入力データ処理用タイミング信号生成回路1
112fからのタイミング信号はデータセレクト回路1
22Jを介して上記データバス入出力制御回’@ 12
2 gを制御するのに供せられると共に、周波数検出器
122におよび位相検出H122LならびにPWMfA
Iill器122mを介し器上22mスクモータxrr
t線速度一定CLv方式で駆動するための自動周波数制
御AiOおよび自動位相制御人PCに供せられてμる。
Note that the input data processing timing signal generation circuit 1
The timing signal from 112f is sent to data select circuit 1.
The above data bus input/output control circuit '@ 12 via 22J
2g, as well as frequency detector 122 and phase detection H122L and PWMfA.
Iill 122m via 22m sc motor xrr
It is provided to automatic frequency control AiO and automatic phase control PC for driving with constant linear velocity CLv method.

この場合、位相検出器1221にはクリスタル発振器1
 j2nからの発振信号に基づいて動8− 作するシステムクロック生成回路122pからのシステ
ムクロックが供給されてiる。
In this case, the phase detector 1221 includes the crystal oscillator 1.
A system clock is supplied from a system clock generation circuit 122p which operates based on an oscillation signal from j2n.

そして、第2の佃号処理回wr111Bの入出力制御4
11回路123aを通つ九復崗データはエラー検出およ
び訂正または補正用のVンドローム検出器JJJk)、
エラーポインタ制御回路1i13a。
Then, the input/output control 4 of the second postcard processing time wr111B
11 circuit 123a is passed through a V-drome detector JJJk) for error detection and correction or correction;
Error pointer control circuit 1i13a.

訂正回路123(1およびデータ出力面Wrl13eを
ブ「して必要なエラー訂正、デイツタリーブ、エラー補
正等の処理を受けてデジタル−アナログD/A変洟幡j
26に導出式れる。
The correction circuit 123 (1) and the data output surface Wrl 13e are blanked and subjected to necessary error correction, date leave, error correction, etc., and digital-to-analog D/A conversion is performed.
The formula is derived in 26.

この場合、外部メモリ制御回wt11131は上記デー
タセレクト回路122Jと共働して訂正に必要なデータ
が11Fl!込まれている外部メモリ121を制御する
ことによル、上記入出力制御部路123aを介して訂正
に必要なデータを取如込む911 <なされてiる。
In this case, the external memory control circuit wt11131 cooperates with the data selection circuit 122J to select the data necessary for correction 11Fl! By controlling the built-in external memory 121, data necessary for correction is taken in through the input/output control circuit 123a.

また、タイ考ングコントロール回路111361前配V
ステムタロツク生成回路I B11pからのシステムク
ロック□に基づいてエラー訂正および補正ならびにD/
A f換に必要なタイ建ングコントロール信号を供給す
る如くなされている。
In addition, the tie thinking control circuit 111361 front V
System clock generation circuit I Based on the system clock □ from B11p, error correction and correction and D/
It is designed to supply a tie-setting control signal necessary for A f conversion.

また、ミューティング(、検出)制御回路123hは上
記エラーポインタ制御回路423Cからの出力またはシ
ステ、ムコントローラ117を介して与えられるコント
ロー、左信号に基づいてエラー補正時およびDAD丹生
装置の動作開始、終了特等に必要となる所定のミューテ
ィング制御をなすのに供せられている。
The muting (detection) control circuit 123h also controls the output from the error pointer control circuit 423C or the control signal given via the system controller 117 to perform error correction and start operation of the DAD Niu device. It is used to carry out predetermined muting control necessary for special termination, etc.

そ1て、上記D/A変僕器126でアナログ信号に決δ
れたオーディオ信号はローパスフィルタ128、増幅器
129を介してスピーカ130を奏鳴するのに供せられ
る。
First, the D/A transformer 126 determines the analog signal δ.
The received audio signal is supplied to a speaker 130 via a low-pass filter 128 and an amplifier 129.

尚、上記gFM変調輪、周知の如く等ビットのデータを
14ビツトのデータにf決するようにしたものであり、
f!j/i+えば最大反転間隔が11ビツトに、最小反
−間、隔が3ビツト、にそれぞれ対応する期間とな6れ
るよう、になっているものである。
As is well known, the gFM modulation wheel described above is designed to convert equal bit data into 14 bit data.
f! j/i+, the maximum inversion interval is 11 bits, and the minimum inversion interval is 3 bits.

以下1面を参照してこの発明の一実施例について詳細に
読切する。
An embodiment of the present invention will be described in detail with reference to page 1 below.

第2図は、この発明によるデジタルディスクプレーヤの
モータ制御装置の構成を示すものである。
FIG. 2 shows the configuration of a motor control device for a digital disc player according to the present invention.

すなわち、光学式ピックアップ11は、ディスク12に
記録された信号を絖出すもので出力端が記録信号処理回
路Isの入力端に接続喜れている。この記録信号処理回
路13は、飼えば第1図に示δれる再生処理系JJ8J
/C対応するもので、上記ディスク11から続出した信
号から前記デジタルデータ信号成分のみを取p出すもの
でお如、出力端が轍大反転期間検出回路14の検出入力
端に接続される。
That is, the optical pickup 11 is for generating signals recorded on the disk 12, and its output end is connected to the input end of the recording signal processing circuit Is. This recording signal processing circuit 13 is a reproduction processing system JJ8J shown in FIG.
/C, and extracts only the digital data signal component from the signal continuously output from the disk 11, and its output terminal is connected to the detection input terminal of the large rut reversal period detection circuit 14.

上記最大反転期間検出回路14は、例えば第1図におけ
る第1の処理系122.0エツジ検出器122a、同期
信号検出器zxxc、タイ建ング信号生成回路1xxt
、周波数検出器121に、位相轡、出器1B21等の各
構成部分を有してなってiる。そして、この最大反転期
間検出(8)路14は、基準信号入力端に基準信号発生
1g1′N!r15の出力端が接続されている。この1
1− 基準信号発生回路15は、例えば第1図のクリスタル発
振器I J 2 n、システムクロック生成回路127
? p等で構成されるものである。
The maximum inversion period detection circuit 14 includes, for example, the first processing system 122.0 edge detector 122a, the synchronization signal detector zxxc, and the tie-building signal generation circuit 1xxt in FIG.
, the frequency detector 121 has various components such as a phase filter and an output device 1B21. This maximum inversion period detection (8) path 14 generates a reference signal 1g1'N! at the reference signal input terminal. The output end of r15 is connected. This one
1- The reference signal generation circuit 15 includes, for example, the crystal oscillator IJ2n and the system clock generation circuit 127 shown in FIG.
? It is composed of p, etc.

すなわち、上記最大反転期間検出回路14は、記録信号
処理回路13から供される、デジタルゲータ信号の最大
反転期間を上記基準信号発生回路15から供ちれる基準
信号を用して検出するもので、この検出し′ic最大反
転期間が目標値となる所定の最大反転間隔間と比較する
。そして、上記最大反転期間検出回路14は、上記の検
出精米を例えばデジタルの比較信号として出力部よ如出
力するものである。
That is, the maximum inversion period detection circuit 14 detects the maximum inversion period of the digital gator signal provided from the recording signal processing circuit 13 using the reference signal provided from the reference signal generation circuit 15. The detected maximum inversion period is compared with a predetermined maximum inversion interval serving as a target value. The maximum inversion period detection circuit 14 outputs the detected polished rice as, for example, a digital comparison signal from an output section.

尚、上記最大反転期間検出(ロ)路14の最大反転期間
を検出する動作は、飼えば所定期間(おいて上記記録信
号処理回路13の出力信号の立上りエツジおよび立下シ
エツジ両エツジ間の期間を上記基、手信号を用いカウン
タで計数する如くしてなされる。そして、このカウンタ
の計数値は、最大反転期間記憶用レジスタの値と比軟さ
れて大きければこの最大反転期間記憶用のし12− ジスタに記憶されるものである。これによシ最大反転期
間の検出をなし優るものである。
Note that the operation of detecting the maximum inversion period of the maximum inversion period detection (b) circuit 14 is performed for a predetermined period of time (the period between the rising edge and the falling edge of the output signal of the recording signal processing circuit 13). Based on the above, the count value of the counter is counted by a counter using a hand signal.Then, if the count value of this counter is larger than the value of the register for storing the maximum reversal period, the value of the register for storing the maximum reversal period is counted. 12- is stored in the register, which allows for the detection of the maximum inversion period.

また、所定期間におりて検出した最大反転期間は、例え
ば目標値となる最大反転期間の補数がオフセット値とし
てあらかじめセットするようにしておくことによシ可能
とされるものである。この場合、最大反転期間記憶用レ
ジスタに記憶用レジスタの値がそのまま上記最大反転期
間検出回路14の比較信号となるものである。
Further, the maximum reversal period detected within a predetermined period can be made possible by, for example, setting the complement of the maximum reversal period, which is a target value, as an offset value in advance. In this case, the value stored in the maximum inversion period storage register directly serves as a comparison signal for the maximum inversion period detection circuit 14.

ところで、上記最大反転期間検出回路14の出力部は、
モータ制御回路16の入力部に接続されている。このモ
ータ制御回路16は、例えばm1図のpwu変―器II
I;1mおよびローパスフィルタ(r、 P F)等で
構成されるもので、上記最小反転期間検出回路14の比
較信号に対応した電圧信号を出力するもので、上記ディ
スク12の(2)転属動用モータ110回転制御入力端
に出力端が接続される。これによ如、上記モータ17は
、巻線駆動電流が制御されて、回転速度が上記最大反転
期間検出囲路14の比較出力に基づき最大反転期間が略
一定となるように制御されることになる。
By the way, the output section of the maximum inversion period detection circuit 14 is as follows:
It is connected to the input section of the motor control circuit 16. This motor control circuit 16 includes, for example, the pwu transformer II in the m1 diagram.
1m and low-pass filters (r, PF), etc., and outputs a voltage signal corresponding to the comparison signal of the minimum reversal period detection circuit 14, and is used for (2) transfer movement of the disk 12. An output end is connected to a rotation control input end of the motor 110. Accordingly, the winding drive current of the motor 17 is controlled so that the rotational speed is controlled such that the maximum reversal period is approximately constant based on the comparison output of the maximum reversal period detection circuit 14. Become.

すなわち、以上のようVC4!i4成されてなる装置は
、ディスクから読出してi与られたデジタルデータ信号
の最大反転期間にもとづいてモータ170回転速度を制
御するようにしたので、例えはディスク12のドロツプ
アウト等によシデジタルデータ信号の同期信号が優られ
なくても、従来とは異シ正確にモータ17の回転速度を
制御することができる。
In other words, as above, VC4! The i4-based device controls the rotational speed of the motor 170 based on the maximum inversion period of the digital data signal read from the disk and given to it. Even if the synchronization signal is not excellent, the rotational speed of the motor 17 can be controlled more accurately than in the past.

尚、上記央m飼ではデジタルデータ信号の最大反転期間
を検出するようにしたが最小反転期間を検出してモータ
の制御を行うことができるのは明らかである。また、デ
ジタルデータ信号の同期信号を検出できない場合は、第
2図の装置によりモータの回転速度制御を行い、同期信
号の検出し侮る場合には従来の方式によるモータの回転
速度制御するように切換可能とし晃モータ制御装置を構
成しても良好で、ある。
Although the maximum inversion period of the digital data signal is detected in the above-mentioned method, it is clear that the motor can be controlled by detecting the minimum inversion period. In addition, if the synchronization signal of the digital data signal cannot be detected, the motor rotation speed is controlled by the device shown in Figure 2, and if the synchronization signal is detected and ignored, the motor rotation speed is switched to be controlled by the conventional method. It is also possible to configure a light motor control device.

その他、種々の変形や適用は、上記実施列のみに限定さ
れるものではなく、この発明の要旨を逸脱しなし範囲で
可能であることは盲う迄もない。
In addition, various modifications and applications are not limited to the above embodiments, and are possible without departing from the gist of the present invention.

〔発明の効果〕〔Effect of the invention〕

以上詳述したようにこの発明によれば、ディスクよ如続
出したデジタルデータ信号から該デジタルデータ信号の
同期信号を取如出し得なくても正偽にディスク駆動用モ
ータの回転速度を制御し得る良好なデジタルディスクプ
レーヤのモータ制御装置を提供することができる。
As detailed above, according to the present invention, it is possible to accurately control the rotational speed of the disk drive motor even if it is not possible to extract the synchronization signal of the digital data signal from the digital data signal that is successively output from the disk. A good motor control device for a digital disc player can be provided.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明が適用されるデジタルディスクプレー
ヤの概略を示す図、第2図はこの発11・・・光学式ピ
ックアップ、12・・・ディスク、13・・・記録信号
場理回路、14・・・最大反転期間検出回路、15・・
・基準信号発生at路、16・・・モータ制御回路、1
7・・・モータ。 出願人代理人 弁理士 鈴 江 武 彦4
FIG. 1 is a diagram schematically showing a digital disc player to which the present invention is applied, and FIG. 2 is a diagram showing the outline of a digital disc player to which the present invention is applied. ... Maximum inversion period detection circuit, 15...
・Reference signal generation AT path, 16...Motor control circuit, 1
7...Motor. Applicant's agent Patent attorney Takehiko Suzue 4

Claims (1)

【特許請求の範囲】[Claims] デジタルデータ信号が記録されるディスクに対し、前記
ディスクからデジタルデータ信号を絖出すデジタルディ
スクプレーヤにおいて、前記読出されたデジタルデータ
信号の最大反転間隔あるいは最小反転間隔を検出する第
1の手段と、この第1の手段により侮られた最大反転間
隔あるいは最小反転間隔を所定の基準値と比較する第2
の手段と、この第2の手段により得られた比較信号に基
づき前記ディスクの回転駆動用モータの回転速度を制御
する第3の手段とを具備してなることを特徴とするデジ
タルディスクプレーヤのモータ制御装置。
In a digital disc player for generating a digital data signal from a disc on which a digital data signal is recorded, a first means for detecting a maximum reversal interval or a minimum reversal interval of the read digital data signal; A second method for comparing the maximum reversal interval or the minimum reversal interval evaluated by the first means with a predetermined reference value.
and third means for controlling the rotational speed of the motor for rotating the disc based on the comparison signal obtained by the second means. Control device.
JP57102826A 1982-06-15 1982-06-15 Motor controller of digital disk player Pending JPS58220271A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57102826A JPS58220271A (en) 1982-06-15 1982-06-15 Motor controller of digital disk player

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57102826A JPS58220271A (en) 1982-06-15 1982-06-15 Motor controller of digital disk player

Publications (1)

Publication Number Publication Date
JPS58220271A true JPS58220271A (en) 1983-12-21

Family

ID=14337821

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57102826A Pending JPS58220271A (en) 1982-06-15 1982-06-15 Motor controller of digital disk player

Country Status (1)

Country Link
JP (1) JPS58220271A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61273774A (en) * 1985-05-29 1986-12-04 Matsushita Electric Ind Co Ltd Information reproducing device
US4700337A (en) * 1984-09-29 1987-10-13 Kabushiki Kaisha Toshiba Control apparatus for a recording medium drive motor in a digital information reproducing apparatus
KR100524900B1 (en) * 1998-05-29 2005-12-26 삼성전자주식회사 Method and device for controlling motor rotation speed in optical disc playback system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4700337A (en) * 1984-09-29 1987-10-13 Kabushiki Kaisha Toshiba Control apparatus for a recording medium drive motor in a digital information reproducing apparatus
JPS61273774A (en) * 1985-05-29 1986-12-04 Matsushita Electric Ind Co Ltd Information reproducing device
JPH0576111B2 (en) * 1985-05-29 1993-10-21 Matsushita Electric Ind Co Ltd
KR100524900B1 (en) * 1998-05-29 2005-12-26 삼성전자주식회사 Method and device for controlling motor rotation speed in optical disc playback system

Similar Documents

Publication Publication Date Title
US4603412A (en) Disc rotation servo control apparatus in a disc player
US5917783A (en) Optical disk, a recording/reproducing apparatus and method for the optical disk
US5528574A (en) Disk reproducing apparatus capable of increasing speed of access to disks recorded at constant linear velocity
US4453260A (en) Synchronizing circuit for detecting and interpolating sync signals contained in digital signal
US5347506A (en) Optical disk player including a plurality of independent pick-ups
US4672597A (en) Clock signal reproducing circuit for a player reproducing information of a disc
US6477127B1 (en) Recording/playback apparatus capable of carrying out linking on optical disk, and optical disk recorded with linked data
JPH0973715A (en) Optical disk recording/reproducing method and optical disk device
JPH07182764A (en) Spindle control device for disk player
KR100300786B1 (en) Apparatus for reproducing a disk
JPH10215175A (en) Pll circuit and signal reproducing device
JP2542097B2 (en) Variable read linear velocity disc recording information reproducing apparatus including clock generating PLL circuit
JPS58220271A (en) Motor controller of digital disk player
KR100832409B1 (en) Phase-locked loop circuit
KR100249330B1 (en) Disk player
KR930001364B1 (en) Compact disk
JPH11345460A (en) Optical disk device
US5420842A (en) Disk player for changing the playing linear velocity in multiple stages
JPH0636464A (en) Digital data recording disk
JP2812332B2 (en) Optical disc playback device
JP3032568B2 (en) Information recording device
JP3043209B2 (en) Spindle control circuit for optical disk drive
JP3255206B2 (en) Playback editing device
JPS6387642A (en) Random playing system for multi-disk player
JP2585467B2 (en) Playback data processing device