JPH05347645A - Receiver - Google Patents

Receiver

Info

Publication number
JPH05347645A
JPH05347645A JP4155039A JP15503992A JPH05347645A JP H05347645 A JPH05347645 A JP H05347645A JP 4155039 A JP4155039 A JP 4155039A JP 15503992 A JP15503992 A JP 15503992A JP H05347645 A JPH05347645 A JP H05347645A
Authority
JP
Japan
Prior art keywords
circuit
frequency
histogram
detected
peak
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4155039A
Other languages
Japanese (ja)
Inventor
Mitsuhiro Suzuki
三博 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4155039A priority Critical patent/JPH05347645A/en
Publication of JPH05347645A publication Critical patent/JPH05347645A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

PURPOSE:To detect a frequency offset of a signal subject to phase modulation accurately by detecting a peak of data of a histogram generated by a histogram generating means and outputting a frequency error component corresponding to the peak. CONSTITUTION:A differential phase discrimination error DELTAomegasTs obtained by a subtractor 3 is fed to a histogram generating circuit 11, in which a probability distribution of the differential phase discrimination error is plotted as a graph. The generated histogram data are fed to a maximum value detection circuit 12 and an area conversion circuit 13. The circuit 12 detects a maximum frequency (m) and it is fed to the circuit 13. The circuit 13 implements histogram data area conversion from the circuit 11 and converts the data into values within a range of m-(pi/4) to m+(pi/4) around the maximum frequency (m) from the circuit 12. The histogram subject to range conversion are sent to an averaging circuit 5, from which a frequency offset DELTAomega is obtained by averaging and DELTAomegais fed to an output terminal 6. Thus, the obtained frequency offset An is an accurate value in which the averaging processing in the circuit 5 is correctly implemented.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、DQPSK変調信号の
ように位相変調された信号を受信する受信装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a receiver for receiving a phase-modulated signal such as a DQPSK modulated signal.

【0002】[0002]

【従来の技術】移動体用電話システム等の通信システム
において、π/4シフトDQPSK変調(π/4シフト
・Differencial・QPSK変調)などの位
相変調されたデジタルデータの伝送により通信を行うも
のが提案されている。
2. Description of the Related Art Proposed is a communication system such as a mobile telephone system which performs communication by transmitting phase-modulated digital data such as π / 4 shift DQPSK modulation (π / 4 shift / Differential / QPSK modulation). Has been done.

【0003】このπ/4シフトDQPSK変調は、微分
された2系列のデータを、複素演算により位相情報と
し、この位相情報を合成して変調信号とするものであ
る。即ち、例えば図5に示すように、2系列のデータ
(Xk ,Yk )を4値位相変換器で位相データθk に変
換して伝送するものである。このようなπ/4シフトD
QPSK変調を行うことで、効率の良いデジタルデータ
の伝送ができる。
In the π / 4 shift DQPSK modulation, the differentiated two series of data are used as phase information by complex operation, and the phase information is combined to form a modulated signal. That is, for example, as shown in FIG. 5, two series of data (X k , Y k ) is converted into phase data θ k by a four-value phase converter and transmitted. Such a π / 4 shift D
Performing QPSK modulation enables efficient transmission of digital data.

【0004】このようなπ/4シフトDQPSK変調波
を受信する場合には、π/4シフトDQPSK変調波の
検波信号より周波数オフセットを検出して、このオフセ
ットした分だけ受信周波数を補正させる必要がある。従
来のこの周波数オフセットの検出回路の一例を図6に示
すと、入力端子1に得られるπ/4シフトDQPSK変
調された受信信号(中間周波信号)を遅延検波回路2に
供給し、この遅延検波回路2で遅延処理された信号との
差分をとって差動位相を検波する遅延検波を行う。この
場合、クロック発生回路(図示せず)からこの遅延検波
回路2に供給される受信信号のシンボルクロックに同期
して、遅延検波処理を行う。
When receiving such a π / 4 shift DQPSK modulated wave, it is necessary to detect a frequency offset from the detection signal of the π / 4 shift DQPSK modulated wave and correct the received frequency by the offset. is there. An example of a conventional frequency offset detection circuit is shown in FIG. 6, in which a π / 4 shift DQPSK-modulated received signal (intermediate frequency signal) obtained at an input terminal 1 is supplied to a delay detection circuit 2 and this delay detection circuit is provided. Delay detection is performed to detect the differential phase by taking the difference from the signal delayed by the circuit 2. In this case, the differential detection processing is performed in synchronization with the symbol clock of the received signal supplied from the clock generation circuit (not shown) to the differential detection circuit 2.

【0005】そして、この遅延検波回路2の検波出力を
後段の受信信号処理回路(図示せず)に供給し、復調を
行うと共に、周波数オフセットの検出のための回路に供
給する。即ち、遅延検波回路2の検波出力を減算器3と
差動位相判定回路4とに供給する。そして、この差動位
相判定回路4で遅延検波回路2から供給される差動位相
の判定を行い、差動位相の判定値(推定値)Δθk ′を
得る。そして、この差動位相の判定値Δθk ′を減算器
3に供給し、遅延検波回路2の検波出力から差動位相の
判定値Δθk ′を減算する。この減算により差動位相判
定誤差Δωs s 〔rad〕を得る。
Then, the detection output of the differential detection circuit 2 is
The signal is supplied to the reception signal processing circuit (not shown) in the subsequent stage for demodulation.
It is also used in the circuit for frequency offset detection.
To pay. That is, the detection output of the differential detection circuit 2 is supplied to the subtractor 3.
It is supplied to the differential phase determination circuit 4. And this differential
Differential phase supplied from the differential detection circuit 2 in the phase determination circuit 4
Is determined and the differential phase determination value (estimated value) Δθk
obtain. Then, the determination value Δθ of this differential phasek′ Is a subtractor
3 to the differential output from the detection output of the differential detection circuit 2.
Judgment value Δθk′ Is subtracted. This subtraction gives the differential phase
Constant error ΔωsT s[Rad] is obtained.

【0006】この差動位相判定誤差Δωs s の検出状
態を図7に示すと、遅延検波回路2で検出された差動位
相Δθk と、差動位相の判定値Δθk ′との差が、差動
位相判定誤差Δωs s になる。そして、この差動位相
判定誤差Δωs s を平均化回路5に供給する。そし
て、この平均化回路5で差動位相判定誤差Δωs s
平均化することで、周波数オフセット値Δωを得る。そ
して、この周波数オフセット値Δωを受信周波数の設定
回路(図示せず)にフィードバックすることで、受信周
波数のオフセット分が補正される。
FIG. 7 shows the detection state of the differential phase determination error Δω s T s . The difference between the differential phase Δθ k detected by the differential detection circuit 2 and the differential phase determination value Δθ k ′. Is the differential phase determination error Δω s T s . Then, the differential phase determination error Δω s T s is supplied to the averaging circuit 5. Then, the averaging circuit 5 averages the differential phase determination error Δω s T s to obtain the frequency offset value Δω. Then, the frequency offset value Δω is fed back to a reception frequency setting circuit (not shown), whereby the offset amount of the reception frequency is corrected.

【0007】[0007]

【発明が解決しようとする課題】この従来の周波数オフ
セット検出回路では、検出される周波数オフセット値Δ
ωが、正確な周波数オフセット値からずれる場合があ
る。即ち、平均化回路5での差動位相判定誤差の平均化
は、差動位相判定誤差にノイズ等による分散があるため
に行われるものであるが、差動位相判定誤差は位相デー
タであり、その値域は−π/4〜π/4に限られる。こ
こで、この−π/4〜π/4の範囲で平均化すると、正
確な周波数オフセット値からずれた値が平均値として検
出される恐れがある。この周波数オフセット値の検出が
正しく行われないと、受信周波数のオフセット分の補正
が正しくできなくなり、良好な受信ができなくなる恐れ
がある。例えば、800MHzの帯域で伝送される位相
変調信号を受信する場合には、±1.6kHz程度の周
波数オフセットが発生する可能性があり、この±1.6
kHz程度の周波数オフセットの補正が良好に出来ない
と、受信状態が悪化して、受信データのエラーレートを
悪化させてしまう。
In this conventional frequency offset detection circuit, the detected frequency offset value Δ
ω may deviate from the exact frequency offset value. That is, the averaging circuit 5 averages the differential phase determination error because the differential phase determination error has variance due to noise or the like, but the differential phase determination error is phase data. The value range is limited to -π / 4 to π / 4. Here, if averaging is performed in the range of −π / 4 to π / 4, a value deviated from the accurate frequency offset value may be detected as an average value. If the frequency offset value is not detected correctly, the correction of the offset of the reception frequency cannot be performed correctly, and there is a possibility that good reception cannot be performed. For example, when a phase modulation signal transmitted in the 800 MHz band is received, a frequency offset of about ± 1.6 kHz may occur.
If the frequency offset of about kHz cannot be corrected well, the reception state deteriorates and the error rate of the reception data deteriorates.

【0008】本発明はかかる点に鑑み、π/4シフトD
QPSK変調波のように位相変調された信号の周波数オ
フセット値の検出が正確に出来るようにすることを目的
とする。
In view of the above points, the present invention has a π / 4 shift D
An object of the present invention is to make it possible to accurately detect the frequency offset value of a phase-modulated signal such as a QPSK modulated wave.

【0009】[0009]

【課題を解決するための手段】本発明は、例えば図1に
示すように、位相変調された入力信号を遅延検波する遅
延検波手段2と、この遅延検波手段2の出力より差動位
相の判定を行う判定手段4と、遅延検波手段2の出力と
判定手段4の判定位相との位相差検出手段3と、この位
相差検出手段3が検出した位相差のヒストグラム生成手
段11と、このヒストグラム生成手段11で生成された
ヒストグラムのデータのピークを検出を検出するピーク
検出手段12とを設け、このピーク検出手段12が検出
したピークに対応した周波数誤差成分を出力するように
したものである。
According to the present invention, for example, as shown in FIG. 1, a differential detection means 2 for differentially detecting a phase-modulated input signal, and a differential phase determination based on the output of the differential detection means 2. Determination means 4 for performing the above, a phase difference detection means 3 between the output of the delay detection means 2 and the determination phase of the determination means 4, a histogram generation means 11 for the phase difference detected by this phase difference detection means 3, and this histogram generation. The peak detecting means 12 for detecting the detection of the peak of the histogram data generated by the means 11 is provided, and the frequency error component corresponding to the peak detected by the peak detecting means 12 is output.

【0010】またこの場合に、ヒストグラム生成手段1
1で生成されたヒストグラムのデータを、値域変換回路
13でピークを中心にした値に値域変換を行い、この変
換値の平均値を平均化回路5で求めて周波数誤差成分を
出力するようにしたものである。
Further, in this case, the histogram generating means 1
The histogram data generated in 1 is range-converted into a value around the peak by the range conversion circuit 13, the average value of the converted values is obtained by the averaging circuit 5, and the frequency error component is output. It is a thing.

【0011】また本発明は、例えば図2に示すように、
受信周波数を決める局部発振器23の出力を受信信号に
混合して中間周波信号を得、この中間周波信号を遅延検
波手段2で遅延検波し、この遅延検波手段2の出力より
差動位相の判定を行い、遅延検波出力と差動位相の判定
位相との位相差を検出し、この検出した位相差のヒスト
グラムのデータを得、このヒストグラムのデータのピー
クを検出し、この検出したピークに対応した周波数誤差
成分を得、この周波数誤差成分により局部発振器23の
発振周波数を補正するようにしたものである。
Further, according to the present invention, for example, as shown in FIG.
The output of the local oscillator 23 that determines the reception frequency is mixed with the reception signal to obtain an intermediate frequency signal, the intermediate frequency signal is subjected to delay detection by the delay detection means 2, and the differential phase is determined from the output of the delay detection means 2. Then, the phase difference between the differential detection output and the judgment phase of the differential phase is detected, the histogram data of the detected phase difference is obtained, the peak of the histogram data is detected, and the frequency corresponding to this detected peak is detected. An error component is obtained, and the oscillation frequency of the local oscillator 23 is corrected by this frequency error component.

【0012】[0012]

【作用】本発明によると、周波数誤差成分(周波数オフ
セット値)の検出が、ヒストグラムに基づいて正確に行
える。この場合、特にピークを中心にした値に値域変換
することで、より正確に検出できる。
According to the present invention, the frequency error component (frequency offset value) can be accurately detected based on the histogram. In this case, it is possible to detect more accurately by converting the range into a value centering on the peak.

【0013】また本発明によると、ヒストグラムに基づ
いて正確に検出された周波数誤差成分により、受信周波
数を決める局部発振器の発振周波数を補正するようにし
たことで、正確な受信周波数の設定が行える。
Further, according to the present invention, the oscillation frequency of the local oscillator that determines the reception frequency is corrected by the frequency error component accurately detected based on the histogram, so that the reception frequency can be set accurately.

【0014】[0014]

【実施例】以下、本発明の一実施例を図1〜図4を参照
して説明する。この図1〜図4において、図5〜図7に
対応する部分には同一符号を付し、その詳細説明は省略
する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to FIGS. 1 to 4, parts corresponding to those in FIGS. 5 to 7 are designated by the same reference numerals, and detailed description thereof will be omitted.

【0015】本例においては、π/4シフトDQPSK
変調されたデータを受信すると共に送信する無線電話シ
ステムの端末機としての送受信機の周波数オフセット検
出回路に適用したもので、図1にその回路構成を示す。
本例においては、入力端子1に得られる受信信号(中間
周波信号)を遅延検波回路2で遅延検波した後、検波出
力を減算器3と差動位相判定回路4とに供給し、差動位
相判定回路4で遅延検波回路2から供給される差動位相
の判定を行い、差動位相の判定値Δθk ′を減算器3に
供給する。そして、減算器3で遅延検波回路2の検波出
力から差動位相の判定値を減算する。この減算により差
動位相判定誤差Δωs s 〔rad〕を得る。ここまで
は従来例として図6に示した回路と同様である。
In this example, π / 4 shift DQPSK
This circuit is applied to a frequency offset detection circuit of a transceiver as a terminal of a wireless telephone system that receives and transmits modulated data, and its circuit configuration is shown in FIG.
In this example, the reception signal (intermediate frequency signal) obtained at the input terminal 1 is subjected to delay detection by the delay detection circuit 2 and then the detection output is supplied to the subtractor 3 and the differential phase determination circuit 4 for differential phase detection. The determination circuit 4 determines the differential phase supplied from the differential detection circuit 2, and supplies the differential phase determination value Δθ k ′ to the subtractor 3. Then, the subtractor 3 subtracts the determination value of the differential phase from the detection output of the differential detection circuit 2. By this subtraction, the differential phase determination error Δω s T s [rad] is obtained. Up to this point, the circuit is the same as the circuit shown in FIG. 6 as a conventional example.

【0016】そして本例においては、この差動位相判定
誤差Δωs s をヒストグラム作成回路11に供給す
る。このヒストグラム作成回路11では、差動位相判定
誤差の確率分布(度数分布)をグラフ化する処理が行わ
れる。例えば図3に示すようにヒストグラムが作成され
る。この場合には、データが位相誤差であるので、−π
/4〜π/4の範囲でヒストグラムが作成される。
In this example, the differential phase determination error Δω s T s is supplied to the histogram creating circuit 11. The histogram creation circuit 11 performs a process of graphing the probability distribution (frequency distribution) of the differential phase determination error. For example, a histogram is created as shown in FIG. In this case, the data is a phase error, so −π
A histogram is created in the range of / 4 to π / 4.

【0017】そして、作成したヒストグラムのデータを
最大値検出回路12と値域変換回路13とに供給する。
最大値検出回路12では、供給されるヒストグラムのデ
ータより、頻度が最大になる値mを検出し、この検出し
た最大値mを周波数誤差成分ΔωTs とする(図3参
照)。そして、この検出した最大値mのデータを値域変
換回路13に供給する。この値域変換回路13では、ヒ
ストグラム作成回路11から供給されるヒストグラムの
データの値域変換を行う。このとき、最大値検出回路1
2から供給される最大値mを中心として、m−(π/
4)〜m+(π/4)の値域に変換する処理を行う。例
えば、図3に示すヒストグラムが、図4に示すヒストグ
ラムに値域変換される。そして、この値域変換されたヒ
ストグラムのデータを平均化回路5に供給し、この平均
化回路5での平均化により周波数オフセット値Δωを
得、出力端子6に供給する。なお、以下の説明において
は、遅延検波回路2の出力部から平均化回路5までの回
路を周波数オフセット検出回路10とする。
Then, the created histogram data is supplied to the maximum value detection circuit 12 and the range conversion circuit 13.
The maximum value detection circuit 12 detects a value m having the maximum frequency from the supplied histogram data, and sets the detected maximum value m as a frequency error component ΔωT s (see FIG. 3). Then, the data of the detected maximum value m is supplied to the range conversion circuit 13. The range conversion circuit 13 performs range conversion of the histogram data supplied from the histogram creation circuit 11. At this time, the maximum value detection circuit 1
Centering on the maximum value m supplied from 2, m- (π /
4) to m + (π / 4) are converted. For example, the histogram shown in FIG. 3 is range-converted into the histogram shown in FIG. Then, the range-converted histogram data is supplied to the averaging circuit 5, the frequency offset value Δω is obtained by averaging in the averaging circuit 5, and the result is supplied to the output terminal 6. In the following description, the circuit from the output section of the differential detection circuit 2 to the averaging circuit 5 will be referred to as the frequency offset detection circuit 10.

【0018】このようにして得た周波数オフセット値Δ
ωは、平均化回路5での平均化が正しく行われた正確な
値になる。即ち、図6に示す従来の回路では、差動位相
判定誤差をそのまま平均化していたので、図3のヒスト
グラムに範囲xで示す−π/4近傍のデータの影響によ
り、平均値が最大値mから大きくずれたものになり、正
確な周波数オフセット値Δωを検出することができなか
った。これに対し本例の構成では、値域変換によりm−
(π/4)〜m+(π/4)の最大値mを中心にした図
4のヒストグラムとされるので、平均化回路5での平均
化で最大値mの近傍の値が平均値(即ち周波数オフセッ
ト値Δω)になり、正確な周波数オフセット値Δωの検
出ができる。
The frequency offset value Δ thus obtained
ω is an accurate value for which the averaging circuit 5 has performed averaging correctly. That is, in the conventional circuit shown in FIG. 6, since the differential phase determination error is averaged as it is, the average value is the maximum value m due to the influence of the data in the vicinity of −π / 4 shown in the range x in the histogram of FIG. However, the accurate frequency offset value Δω could not be detected. On the other hand, in the configuration of this example, m-
Since the histogram of FIG. 4 is centered around the maximum value m of (π / 4) to m + (π / 4), values in the vicinity of the maximum value m in the averaging by the averaging circuit 5 are average values (that is, The frequency offset value Δω) is obtained, and the accurate frequency offset value Δω can be detected.

【0019】なお、ここでは平均化回路5で平均化され
た値を周波数オフセット値Δωとするようにしたが、図
4のヒストグラムより判るように、最大値検出回路12
で検出された最大値mも周波数オフセット値Δωとほぼ
同様な値になるので、最大値検出回路12の検出精度が
良ければ、最大値検出回路12の検出出力を周波数オフ
セット値Δωとするようにして、値域変換回路と平均化
回路とを省略するようにしても良い。
Although the value averaged by the averaging circuit 5 is set as the frequency offset value Δω here, the maximum value detecting circuit 12 can be seen from the histogram of FIG.
Since the maximum value m detected in step 2 is almost the same as the frequency offset value Δω, if the detection accuracy of the maximum value detection circuit 12 is good, the detection output of the maximum value detection circuit 12 is set to the frequency offset value Δω. Thus, the range conversion circuit and the averaging circuit may be omitted.

【0020】次に、このようにして検出された周波数オ
フセット値Δωにより、送受信周波数の補正を行う構成
を図2に示すと、本例の端末機はアンテナ21で受信し
た信号(π/4シフトDQPSK変調波)を混合器22
に供給し、この混合器22で局部発振器23から供給さ
れる受信チャンネル選択用周波数信号を受信信号に混合
し、受信信号を中間周波信号とする。この場合、局部発
振器23の発振周波数により受信周波数が決まり、この
発振周波数は後述する送受信周波数制御回路29から供
給される制御データにより制御される。
Next, FIG. 2 shows a configuration in which the transmission / reception frequency is corrected by the frequency offset value Δω detected in this way. The terminal of this example receives the signal (π / 4 shift) from the antenna 21. DQPSK modulated wave) mixer 22
And the mixer 22 mixes the reception channel selection frequency signal supplied from the local oscillator 23 with the reception signal to form the reception signal as an intermediate frequency signal. In this case, the reception frequency is determined by the oscillation frequency of the local oscillator 23, and this oscillation frequency is controlled by the control data supplied from the transmission / reception frequency control circuit 29 described later.

【0021】そして、混合器22が出力する中間周波信
号を遅延検波回路2に供給し、この遅延検波回路2で遅
延検波された信号を、受信データ入力端子24を介して
後段の受信信号処理回路(図示せず)に供給する。
Then, the intermediate frequency signal output from the mixer 22 is supplied to the delay detection circuit 2, and the signal delay-detected by the delay detection circuit 2 is received via the reception data input terminal 24 to the reception signal processing circuit in the subsequent stage. (Not shown).

【0022】また、送信データ出力端子25に得られる
送信信号を変調回路26に供給し、π/4シフトDQP
SK変調波とし、このπ/4シフトDQPSK変調波を
混合器27に供給する。そして、局部発振器27が出力
する送信チャンネル選択用周波数信号を混合器27に供
給し、所定の送信チャンネルに変調された送信信号と
し、この送信信号をアンテナ21から無線送信させる。
この場合、局部発振器27の発振周波数は後述する送受
信周波数制御回路29から供給される制御データにより
制御される。なお、受信周波数と送信周波数とは同一
(即ち局部発振器23の発振周波数と局部発振器27の
発振周波数とが同一)の場合もある。
Further, the transmission signal obtained at the transmission data output terminal 25 is supplied to the modulation circuit 26, and the π / 4 shift DQP is supplied.
This is a SK modulated wave, and this π / 4 shift DQPSK modulated wave is supplied to the mixer 27. Then, the frequency signal for transmission channel selection output from the local oscillator 27 is supplied to the mixer 27 to be a transmission signal modulated into a predetermined transmission channel, and this transmission signal is wirelessly transmitted from the antenna 21.
In this case, the oscillation frequency of the local oscillator 27 is controlled by the control data supplied from the transmission / reception frequency control circuit 29 described later. The reception frequency and the transmission frequency may be the same (that is, the oscillation frequency of the local oscillator 23 and the oscillation frequency of the local oscillator 27 may be the same).

【0023】そして本例においては、遅延検波回路2で
遅延検波された信号を、周波数オフセット検出回路10
に供給する。この周波数オフセット検出回路10は上述
した図1に示す構成で、この周波数オフセット検出回路
10で検出した周波数オフセット値Δωを、送受信周波
数制御回路29に供給する。この送受信周波数制御回路
29では、供給される周波数オフセット値Δωに相当す
る分だけ、局部発振器23,27での発振周波数をシフ
トさせるような制御データを出力し、各局部発振器2
3,27での発振周波数をシフトさせて、受信周波数及
び送信周波数を補正させる。
In this example, the signal detected by the delay detection circuit 2 is detected by the frequency offset detection circuit 10.
Supply to. The frequency offset detection circuit 10 has the configuration shown in FIG. 1 described above, and supplies the frequency offset value Δω detected by the frequency offset detection circuit 10 to the transmission / reception frequency control circuit 29. The transmission / reception frequency control circuit 29 outputs control data for shifting the oscillation frequencies of the local oscillators 23 and 27 by the amount corresponding to the supplied frequency offset value Δω, and outputs the local oscillator 2
The oscillation frequencies at 3 and 27 are shifted to correct the reception frequency and the transmission frequency.

【0024】このようにして受信周波数及び送信周波数
の補正を行うことで、受信周波数が正確な周波数にな
り、π/4シフトDQPSK変調されて伝送される信号
を正確に受信することが可能になる。また、送信周波数
のオフセット量は通常受信周波数のオフセット量と同じ
であるので、上述実施例のように送信周波数の補正も同
時に行うことで、送信周波数を規定された周波数に正確
に合わせることができ、良好な送信ができる。
By correcting the reception frequency and the transmission frequency in this way, the reception frequency becomes an accurate frequency, and it becomes possible to accurately receive the signal transmitted by being π / 4 shift DQPSK modulated. .. Further, since the offset amount of the transmission frequency is the same as the offset amount of the normal reception frequency, the transmission frequency can be accurately adjusted to the specified frequency by simultaneously performing the correction of the transmission frequency as in the above embodiment. , Good transmission is possible.

【0025】なお、上述実施例においては、π/4シフ
トDQPSK変調されたデジタルデータを受信する受信
装置に適用したが、他の位相変調されたデータを受信し
て周波数オフセットを検出する回路にも適用できる。
In the above embodiment, the present invention is applied to a receiver for receiving π / 4 shift DQPSK modulated digital data, but it is also applicable to a circuit for receiving other phase modulated data and detecting a frequency offset. Applicable.

【0026】[0026]

【発明の効果】本発明によると、受信信号の周波数オフ
セット値の検出が、ヒストグラムに基づいて正確に行
え、受信周波数の設定が正確に出来るようになる。この
場合、特にピークを中心にした値に値域変換してから周
波数オフセット値を検出することで、より正確に周波数
オフセット値が検出でき、より正確な受信制御が可能に
なる。
According to the present invention, the frequency offset value of the received signal can be detected accurately based on the histogram, and the received frequency can be set accurately. In this case, the frequency offset value can be detected more accurately by performing the range conversion to a value centered on the peak and then the frequency offset value can be detected more accurately, thereby enabling more accurate reception control.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示す構成図である。FIG. 1 is a configuration diagram showing an embodiment of the present invention.

【図2】一実施例の回路が適用される端末装置の一例を
示す構成図である。
FIG. 2 is a configuration diagram showing an example of a terminal device to which the circuit of the embodiment is applied.

【図3】一実施例の説明に供する波形図である。FIG. 3 is a waveform chart provided for explaining one embodiment.

【図4】一実施例の説明に供する波形図である。FIG. 4 is a waveform chart provided for explaining one embodiment.

【図5】π/4シフトDQPSK変調を示す説明図であ
る。
FIG. 5 is an explanatory diagram showing π / 4 shift DQPSK modulation.

【図6】従来の周波数オフセット検出回路の一例を示す
構成図である。
FIG. 6 is a configuration diagram showing an example of a conventional frequency offset detection circuit.

【図7】差動位相検出状態を示す説明図である。FIG. 7 is an explanatory diagram showing a differential phase detection state.

【符号の説明】[Explanation of symbols]

2 遅延検波回路 4 差動位相判定回路 5 平均化回路 10 周波数オフセット検出回路 11 ヒストグラム作成回路 12 最大値検出回路 13 値域変換回路 2 Delay detection circuit 4 Differential phase determination circuit 5 Averaging circuit 10 Frequency offset detection circuit 11 Histogram creation circuit 12 Maximum value detection circuit 13 Range conversion circuit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 位相変調された入力信号を遅延検波する
遅延検波手段と、該遅延検波手段の出力より差動位相の
判定を行う判定手段と、上記遅延検波手段の出力と上記
判定手段の判定位相との位相差検出手段と、該位相差検
出手段が検出した位相差のヒストグラム生成手段と、該
ヒストグラム生成手段で生成されたヒストグラムデータ
のピークを検出を検出するピーク検出手段とを設け、 該ピーク検出手段が検出したピークに対応した周波数誤
差成分を出力するようにした受信装置。
1. A differential detection means for differentially detecting a phase-modulated input signal, a determination means for determining a differential phase from an output of the differential detection means, an output of the differential detection means and a determination of the determination means. And a phase difference detecting means for detecting a phase difference, a histogram generating means for detecting the phase difference detected by the phase difference detecting means, and a peak detecting means for detecting a peak of the histogram data generated by the histogram generating means. A receiving device configured to output a frequency error component corresponding to a peak detected by a peak detecting means.
【請求項2】 上記ヒストグラムのデータを、上記ピー
クを中心にした値に値域変換を行い、この変換値の平均
値を求めて周波数誤差成分を出力するようにした請求項
1記載の受信装置。
2. The receiving apparatus according to claim 1, wherein the histogram data is subjected to range conversion into a value centered on the peak, an average value of the converted values is obtained, and a frequency error component is output.
【請求項3】 受信周波数を決める局部発振器の出力を
受信信号に混合して中間周波信号を得、この中間周波信
号を遅延検波手段で遅延検波し、該遅延検波手段の出力
より差動位相の判定を行い、上記遅延検波出力と上記差
動位相の判定位相との位相差を検出し、この検出した位
相差のヒストグラムのデータを得、該ヒストグラムのデ
ータのピークを検出し、この検出したピークに対応した
周波数誤差成分を得、該周波数誤差成分により上記局部
発振器の発振周波数を補正するようにした受信装置。
3. An intermediate frequency signal is obtained by mixing an output of a local oscillator for determining a reception frequency with a reception signal, the intermediate frequency signal is subjected to delay detection by delay detection means, and a differential phase signal is output from the output of the delay detection means. Judgment is performed, the phase difference between the differential detection output and the judgment phase of the differential phase is detected, the histogram data of the detected phase difference is obtained, the peak of the histogram data is detected, and the detected peak is detected. A receiving device adapted to obtain a frequency error component corresponding to and correct the oscillation frequency of the local oscillator by the frequency error component.
JP4155039A 1992-06-15 1992-06-15 Receiver Pending JPH05347645A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4155039A JPH05347645A (en) 1992-06-15 1992-06-15 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4155039A JPH05347645A (en) 1992-06-15 1992-06-15 Receiver

Publications (1)

Publication Number Publication Date
JPH05347645A true JPH05347645A (en) 1993-12-27

Family

ID=15597339

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4155039A Pending JPH05347645A (en) 1992-06-15 1992-06-15 Receiver

Country Status (1)

Country Link
JP (1) JPH05347645A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960027629A (en) * 1994-12-05 1996-07-22 빈센트 비. 인그라시아 Circuits and Methods for Detecting Differential Amplitudes

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960027629A (en) * 1994-12-05 1996-07-22 빈센트 비. 인그라시아 Circuits and Methods for Detecting Differential Amplitudes

Similar Documents

Publication Publication Date Title
EP0353779B1 (en) Preamble detection circuit for digital communications system
US7200188B2 (en) Method and apparatus for frequency offset compensation
JPH07297870A (en) Tdma data receiver
JPH07273822A (en) Method and apparatus for automatically adjusting frequency
US20120300869A1 (en) Automatic frequency control circuit
EP1643635A2 (en) Demodulator for use in wireless communications and receiver, method and terminal using it
JP3348660B2 (en) Symbol synchronizer and frequency hopping receiver
JP2959498B2 (en) Automatic frequency control circuit
AU2005251078B2 (en) Receiver and method for wireless communications terminal
JP2004040678A (en) Demodulator
JPH05347645A (en) Receiver
US5541966A (en) System and circuit for estimating the carrier frequency of a PSK numeric signal
JPH07297871A (en) Tdma data receiver
JP3178217B2 (en) Direct conversion receiver
JP3708023B2 (en) Automatic frequency controller
JP3595478B2 (en) Frequency deviation detector and frequency deviation detection method
JP3271071B2 (en) Frequency error detector
JPH0936924A (en) Multilevel fsk reception equipment
EP3544194B1 (en) Receiver, reception method for receiving fsk signals
JP2000341354A (en) Oscillator control circuit and oscillator control method
JP2023071215A (en) demodulation circuit
JPH0823361A (en) Tdma data receiver
JP2001333119A (en) Phase synchronization circuit
JP2022099547A (en) Frequency synchronization circuit
JP2002016481A (en) Automatic frequency control system