JPH0237747B2 - - Google Patents

Info

Publication number
JPH0237747B2
JPH0237747B2 JP56503581A JP50358181A JPH0237747B2 JP H0237747 B2 JPH0237747 B2 JP H0237747B2 JP 56503581 A JP56503581 A JP 56503581A JP 50358181 A JP50358181 A JP 50358181A JP H0237747 B2 JPH0237747 B2 JP H0237747B2
Authority
JP
Japan
Prior art keywords
circuit
vertical
signal
horizontal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56503581A
Other languages
English (en)
Other versions
JPS57502031A (ja
Inventor
Jerarudo Kee Run
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of JPS57502031A publication Critical patent/JPS57502031A/ja
Publication of JPH0237747B2 publication Critical patent/JPH0237747B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Circuits Of Receivers In General (AREA)

Description

請求の範囲 1 ビデオIF増幅器、ビデオ検波器、水平同期
パルスおよび垂直同期パルスをもたらす信号プロ
セツサ、水平信号プロセツサ、ならびに垂直信号
プロセツサから成る単一の集積チツプ上のテレビ
ジヨン受信機回路であつて: 前記水平信号プロセツサは、水平同期パルスを
受信して該パルスに応答し水平偏向出力信号を出
力する位相同期ループ部から成り、該位相同期ル
ープ部は、単一の自走発振器と、該発振器に結合
してその発振周波数を前記水平同期パルスに固定
する位相検出器とを含み; 前記垂直信号プロセツサは、前記発振器からの
発振周波数信号および垂直同期パルスを受信して
垂直偏向出力信号を出力するカウントダウン回路
と、該カウントダウン回路に接続したウインドー
制御器とから成り; 前記カウントダウン回路は、前記発振器に接続
され前記発振周波数信号をカウントし該カウント
値に応答して所定のリセツトウインドー幅信号を
出力するカウンタと、前記垂直同期パルスを受信
するよう接続され、前記リセツトウインドー幅信
号により定まるリセツトウインドー幅内で前記垂
直同期パルスを受信したときに前記カウンタへリ
セツト信号を出力するリセツト回路と、から成
り; 前記ウインドー制御器は、前記カウンタと前記
リセツト回路と前記位相検出器とに接続され、前
記リセツトウインドー幅と前記垂直同期パルスと
の間の一致を検出しモード制御信号を発生して前
記カウントダウン回路および前記位相検出器へ送
信し、前記の一致を検出するときには前記カウン
トダウン回路を狭いリセツトウインドー幅モード
で動作させかつ前記位相変調検出器の利得を維持
し、前記の一致を検出しないときには前記カウン
トダウン回路を広いリセツトウインドー幅モード
で動作させかつ前記位相検出器の利得を増加させ
て前記位相同期ループ部の捕獲範囲を広くする; ことを特徴とするテレビジヨン受信機回路。
技術分野 本発明は、テレビジヨン受信機回路に関するも
のであり、詳細には単一の大規模集積回路
(LSI)上に種々のビデオ信号処理回路を組込ん
だテレビジヨン受信機回路に関する。
従来技術の説明 個別的回路および真空管からなる最初のテレビ
ジヨン受信機が組立てられて以来、テレビジヨン
受信機は、テレビジヨン映像を与える陰極線管
(CRT)ならびに同調器(チユーナ)および高電
力回路部分と組合せた複数の集積回路から成る現
在のテレビジヨン受信機にまで進歩してきた。
一般に、現在のテレビジヨン受信機は、無線周
波(RF)同調器および中間周波(IF)増幅器を
含む。無線周波同調器の出力は中間周波増幅器の
入力に結合される。中間周波増幅器の出力はビデ
オ処理回路と信号処理回路の両方に結合される。
ビデオ処理回路ではビデオ複合TV信号が処理さ
れて陰極線管を励振し、信号処理回路の出力はテ
レビジヨン陰極線管の水平および垂直偏向ヨーク
を励振するのに利用されるので、ビデオ処理回路
から供給されるビデオ情報はCRT上で確認でき
る映像に変換される。
代表的な現在のテレビジヨン受信機は、白黒テ
レビジヨン受信機の基本的機能を与えるため最低
4個の集積回路を必要とする。典型的には、テレ
ビジヨン受信機は、(1)ビデオIF増幅器およびビ
デオ検波、(2)ビデオ信号処理、(3)水平同期情報処
理ならびに(4)垂直同期情報処理を行うため4個の
集積回路に区分される。
多数の集積回路を用いた従来のテレビジヨン受
信機においては、水平同期処理回路内で水平発振
器を用い、それとは別個に垂直同期処理回路内で
垂直発振器を使用していた。その場合に両発振器
の完全な同期を迅速に得ることは容易ではなかつ
た。また、同期はずれの際、画面のスクロールを
速やかに行うことが困難であつた。
また、多数の集積回路を用いるテレビジヨン受
信機には、多数の集積回路の各々に正確な直流信
号バイアスレベルを維持しなければならないとい
う問題点もあり、これらの正確なバイアスレベル
を達成することは非常に困難であつた。
更に、多数の集積回路を用いるということは、
上述の諸機能を与える1個の大規模集積チツプだ
けを必要とするテレビジヨン受信機と比べ、全体
的に高価なものになつてしまう。
従つて、テレビジヨン受信機の諸機能、即ち
IF増幅器/検波回路、ビデオ処理回路および信
号処理回路を単一の大規模集積チツプ上に配置し
て、水平処理回路と垂直処理回路との完全な同期
を迅速に得ることができるテレビジヨン受信機回
路が望まれていた。そのような単一集積回路は、
外部バイアス回路や垂直発振器を使用せずにすむ
とともに、多数の集積回路を用いる必要性をなく
すことによつて価格を下げることができる。
発明の概要 従つて、本発明の目的は、単一集積チツプ上の
テレビジヨン受信機回路を提供することである。
本発明の他の目的は、ビデオIF増幅器、ビデ
オ検波器、水平同期パルスおよび垂直同期パルス
をもたらす信号プロセツサ、水平信号プロセツ
サ、ならびに垂直信号プロセツサから成る単一の
集積チツプ上のテレビジヨン受信機回路を提供す
ることである。
本発明の他の目的は、完全に同期した垂直およ
び水平偏向出力信号を迅速に発生させるため互い
に関連した水平および垂直信号プロセツサを含む
単一集積チツプ上のテレビジヨン受信機回路を提
供することである。
上記およびその他の目的を達成するため、本発
明に従つたテレビジヨン受信機回路は基本的に、
ビデオIF増幅器、ビデオ検波器、信号プロセツ
サ、水平信号プロセツサおよび垂直信号プロセツ
サを含むテレビジヨン受信機の諸機能を有する単
一集積回路から構成される。
【図面の簡単な説明】
第1図は、従来の代表的な白黒テレビジヨン受
信機を構成する個別回路を示したブロツク図であ
る。
第2図は、本発明の一実施例に従つた単一集積
チツプ上のテレビジヨン受信機回路のブロツク図
である。
第3図は、第2図のウインドー制御器およびカ
ウントダウン回路の実施例の詳細なブロツク図で
ある。
第4図は、第3図のカウントダウン回路内に用
いられるラツチ回路の実施例の概略図である。
実施例の説明 本発明の実施例の理解を容易にするために、先
ず従来のテレビジヨン受信機の構成について簡単
に説明する。
第1図を参照すると、当業者に知られている代
表的な白黒テレビジヨン受信機を構成する個別回
路が示されている。図示されているテレビジヨン
受信機10は、テレビジヨン複合信号を受信する
ためアンテナ14に結合されたRF同調器12を
具える。RF同調器(チユーナ)12は、複合テ
レビジヨン信号をIF周波数に変換してそれを同
調段を介してIF増幅器16の入力に印加する電
圧制御発振器を含む。IF増幅器16の出力はビ
デオ検波器18に印加され、そこで垂直および水
平同期情報とともにビデオ情報が検波され、さら
に音声情報搬送信号が取出される。音声信号は音
声処理回路20を介して処理され、スピーカ22
において音声として再生される。ビデオ情報はビ
デオ処理回路24介して処理されて陰極線管26
を励振し、その管26をとりまいている垂直およ
び水平偏向回路とともにテレビジヨン映像をつく
る。ビデオ検波器18から信号処理回路28に出
力が印加され、この回路28は図から判るように
いくつかの機能的出力を与える。即ち、導線30
および32を介してそれぞれIF増幅器16およ
びRF同調器12の利得を制御するため、ゲート
された自動利得制御信号を与える。また、水平お
よび垂直同期パルスを分離し、RF雑音スパイク
を同期パルスから除去する。それぞれのパルスは
水平および垂直処理回路34および36に供給さ
れるが、以後別個に処理され、それらの同期関係
については全くチエツクされない。従つて同期の
ずれの際、同期化にかなりの時間を要してしま
う。ビデオ処理回路24は、陰極線管26の陰極
への信号励振を変化させるコントラストおよび輝
度制御信号を受信する。ビデオ処理回路24はま
た、垂直処理回路36からの帰線消去信号を受信
し、テレビジヨン受信機の垂直帰線(フライバツ
ク)期間中に管26のスクリーンをブランク
(blank)にする。
水平および垂直処理回路34および36は代表
的にはそれぞれ自走(free running)発振器を含
む。これらの両発振器は、水平および垂直走査を
受信ビデオ信号に同期させるため、供給されたそ
れぞれの水平および垂直同期パルスによりロツク
される。例えば、水平発振周期の乱れを正すた
め、水平同期パルスと水平処理回路とから抜き取
つた比較波形電圧との位相差を検出して、水平発
振器の発振周波数を自動制御する。水平および垂
直回路34および36からの出力はそれぞれ水平
および垂直出力増幅器38および40に供給さ
れ、水平および垂直偏向コイルを励振する。
上記の説明は白黒テレビジヨン受信機について
のものであるが当業者は、色信号(Chroma)復
調器および励振器段をカラー陰極線管とともに周
知の方法でテレビジヨン受信機につけ加える必要
があるだけで、カラー受信機にも適用可能であ
る。
代表的には、現在のテレビジヨン受信機10
は、IF増幅、ビデオ信号処理、水平同期および
垂直同期処理を行うための最低4個の集積回路
(IC)を含む。1例として、テレビ受信機10は
モトローラ社により製造され入手可能な下記の
ICを用いて実現できる。テレビジヨン回路 IC IF増幅器16 MC1349/1350 ビデオ検波回路18およびビデオ処理回路24
MC1330/1350 音声処理回路20 TDA1190 信号処理回路28 MC1344 水平処理回路34 MC1391 垂直処理回路36 MC1393 上述した種類の従来技術のテレビジヨン受信機
は、個々の集積回路間の正確な直流レベルの維持
の問題点をかかえている。本発明は、個々の集積
回路間の直流レベルを維持するための数個の直流
バイアス回路の必要性および垂直発振器の必要性
をなくした1個の大規模集積回路上のテレビジヨ
ン受信機回路を提供するものである。
次に本発明の実施例について説明する。第2図
を参照すると、大規模集積テレビジヨン受信機回
路50が示されている。図示されているように、
単一の集積回路テレビジヨン受信機回路50は、
ビデオIF増幅器52を含み、これは第1図のIF
増幅器16相当する。ビデオIF増幅器52には
RF同調器部分(図示されていない)から入力端
子53および54において複合テレビジヨン信号
が供給される。ビデオIF増幅器52の出力は結
合コンデンサ58および56を介してビデオ検波
器60の入力に結合される。ビデオ検波器60
は、第1図のビデオ検波回路18に相当する。結
合コンデンサ58および56は集積回路上に集積
化され、それによりビデオ検波器60はビデオ
IF増幅器52に交流結合される。ビデオIF増幅
器52の出力は、例えば全波包絡線検波器から成
るビデオ検波器60によつて整流される。検出器
の非線形性は、もう1つの同一の検波器をフイー
ドバツク出力バツフアアンプとともに用いること
によつて補償することができる。ビデオ検波器6
0からの出力端子62における出力は、例えば第
1図の音声処理回路20などのような外部の音声
プロセツサ部分へと供給される。ビデオ検波器6
0の出力に現れる複合ビデオ情報信号は導線64
を介して、第1図のビデオ処理回路24に相当す
るビデオプロセツサ66に供給され、従来技術の
場合と同様な方法で処理され、受信機回路50の
出力68において陰極線管の陰極に輝度情報を与
える。この回路50をカラーテレビジヨン受信機
に用いる場合には、色信号(クロマ)復調器およ
び検波器回路を出力端子68に結合することによ
り、クロマ情報をカラー受像管に与えることがで
きる。ビデオプロセツサ66の出力は帰線(フラ
イバツク)消去/緩衝器70を通つて出力68に
結合され、この緩衝器70は導線72を介して帰
線消去入力信号を受信し、垂直帰線の期間中に帰
線消去機能をテレビジヨン受像管に与える。テレ
ビジヨン受信機回路50はさらに、雑音プロセツ
サ76、同期分離器78およびAGC82から成
り、第1図の信号処理回路28に相当する信号プ
ロセツサ2を含む。検波器60の更にもう1つの
出力は導線74を介して取り出され、出力74に
現れる複合ビデオ信号から周知の方法で雑音スパ
イクを除去するため雑音プロセツサ76に供給さ
れる。例えば雑音スパイクを反転させてからもと
の信号に加えて相殺し、同期分離器78の動作に
影響を与えないようにする。同期分離器78およ
び雑音プロセツサの出力ならびにビデオ検波器6
0の出力80が、自動利得制御器(AGC)82
に供給される。緩衝器86を介して入力端子84
において供給される水平帰線(フライバツク)信
号もAGC回路82の入力に供給され、外部コン
デンサ88の両端に生じテレビジヨン受信機回路
50の入力端子90に供給される利得制御電圧に
応答してAGC回路82の出力にゲートされた利
得制御信号を発生させる。AGC回路82は周知
の方法で動作し、先ず第一に導線92を介してビ
デオIF増幅器52の利得を変化させ、次にテレ
ビジヨン受信機回路50の出力ピン96に接続さ
れている導線94を介してRF同調器(図示せず)
の利得を変化させる。
雑音プロセツサ76の他の出力は同期分離器7
8に供給されて、周知の方法でビデオ複合信号か
ら水平および垂直同期パルスを分離する。同期分
離器78からの水平同期パルスは導線98を介し
て水平信号プロセツサ4の第1の位相検波器10
8に供給される。垂直同期パルス信号は導線10
2を介して垂直同期器100に供給される。水平
信号プロセツサ4は、帰線緩衝器86、第1およ
び第2の位相検波器108および114、スライ
サ106、発振器104、可変スライサ120お
よび水平緩衝器124から成り、これらは位相同
期ループ部を構成する。
本実施例においては、水平信号プロセツサ4の
位相同期ループ部は、2つのループを含む。第1
のループは自走発振器104を含み、その発振周
波数出力はスライサおよび2分周回路106に与
えられる。発振器104として用いるのに適した
発振器は、水平走査周波数の2倍に等しい周波
数、即ち31.5KHzで動作する。スライサ回路10
6の周波数出力は位相検波器108に与えられ
る。検波器108は、導線98を介して同期分離
器78から与えられる水平同期パルスを受信す
る。位相検波器108の出力は出力端子110か
らローパスフイルタへと与えられ、入力ピン11
2において発振器104の入力に戻されて第1の
ループを形成する。位相検波器108は、水平同
期パルス98とスライサ106から与えられる発
振周波数との位相を比較し、位相差に応じた電圧
出力を発生し、ローパスフイルタを経て発振器1
04へと供給する。これにより水平発振器104
の周波数が自動調整されて、水平同期パルスに固
定(ロツク)される。位相同期ループ部の第2の
ループは、可変スライサ/2分周回路120およ
び水平緩衝器124を含む。水平緩衝器124の
出力は水平偏向出力端子126から取り出され、
水平偏向コイルを駆動する。水平偏向コイルから
取出される水平フライバツクパルスが端子84へ
とフイードバツクされ、帰線緩衝器86を介して
位相検波器114に供給される。位相検波器11
4出力は、端子116において例えばコンデンサ
118などの低域フイルタに供給され、また可変
スライサ120をバイアスし、第2のループを形
成する。可変スライサ120は、導線122を介
して発振周波数信号も受信する。位相検波器11
4は、水平フライバツクパルスとスライサ106
から与えられる発振周波数との位相を比較し、位
相差に応じた電圧出力を発生し、可変スライサ1
20へと供給する。これにより水平フライバツク
パルスが発振周波数、すなわち水平同期パルスに
関してロツクされる。上述したように、可変スラ
イサ120の出力は水平緩衝器124を通つて水
平偏向出力端子126に供給される。出力端子1
26における水平信号プロセツサ4からの出力は
水平励振器増幅器(図示せず)に供給され、テレ
ビジヨン受信機の陰極線管の水平偏向コイルを励
振する。
位相検波器108はまた、導線128を介して
ウインドー制御器130から利得モード制御信号
を受信する。位相検波器108の利得は、テレビ
ジヨン受信機回路がテレビジヨン複合信号に正し
く同期しているか否かに従つて、ウインドー制御
器130から供給されるこの利得モード制御信号
によつて変化される。もしテレビジヨン受信機回
路が正しく同期していれば、位相検波器108の
利得は標準値に維持される。もしテレビジヨン受
信機回路が複合テレビジヨン信号に同期していな
ければ利得が増加され、その結果位相同期ループ
部の捕獲範囲従つて帯域幅が広くなり、水平同期
パルスのマツチングまたは取り込みが迅速に行な
われる。
水平発振器104の発振周波数信号出力はま
た、導線131を介して垂直信号プロセツサ6の
カウントダウン回路132に供給される。カウン
トダウン回路132は、発振器104から供給さ
れるクロツク入力としての発振周波数をカウント
する。垂直信号プロセツサ部分6は、垂直同期器
100、ウインドー制御器130、カウントダウ
ン回路132、垂直走査器134および垂直前置
増幅器138から成る。垂直同期器100から垂
直同期パルスがカウントダウン回路132に供給
される。垂直同期パルスは、カウントダウン回路
132をリセツトするのに用いられ、また垂直フ
ライバツクパルスの同期に用いられる。垂直フラ
イバツクパルスは、各フレームまたは各フイール
ドにつき1回得られる。カウントダウン回路13
2は、導線72を介して上述した帰線消去信号を
帰線消去緩衝器70に供給する。カウントダウン
回路132の出力はまた、垂直走査器134へ供
給される。カウントダウン回路132の出力の1
つである垂直同期パルスは、垂直走査器134へ
供給され、ピン136に接続されているRC結合
両端にランプ信号を発生させるのに用いられる。
垂直偏向出力および垂直フライバツクパルスは、
垂直前置増幅器138を介して、出力端子140
に接続された陰極線管の垂直偏向コイルに導かれ
る。管の垂直偏向コイルを介して発生したフイー
ドバツク信号は入力ピン142において垂直前置
増幅器138に供給され、垂直帰線(フライバツ
ク)パルスのトラツキングを確実なものにする。
第3図および第4図を参照しながら、第2図の
カウントダウン回路132とウインドー制御器1
30との結合関係およびそれらの動作をより詳細
に説明する。第3図において、第2図に示した回
路要素および結線に対応するものは同一の参照符
号で指示している。第2図のカウントダウン回路
132は、第3図中破線で囲んだカウントダウン
回路132に相当する。第3図の実施例において
カウントダウン回路132は、垂直カウンタ14
4、ラツチ162、ゲート152およびリセツト
回路150を含む。カウンタ144は発振器10
4から導線131を介して発振周波数信号を受信
し、リセツト回路150は、垂直同期パルスを受
信する。第2図のウインドー制御器130は、第
3図中破線で囲んだウインドー制御器130に相
当する。第3図の実施例においてウインドー制御
器130は、一致検出器148およびゲート16
0を含む。
カウンタ144は発振器104からの発振周波
数信号をカウントし、カウント値が514に達した
ときにリセツトウインドー幅の始まりを示す信号
をゲート152へと出力する。この信号は、ゲー
ト152を介してリセツト回路150へ供給され
そのゲート部分150aがイネイブルとされ、垂
直同期パルスがリセツト回路150のラツチ部分
150bへと通過できるようにする。一致検出器
148は、カウンタ144からのカウント値514
−526に応じた通常の狭いリセツトウインドー幅
信号を導線156を介して受信する。
正常な同期状態において、垂直同期パルスがカ
ウント値514と526との間にリセツト回路150に
到達すると、ゲート部分150aを通過してラツ
チ部分150bにラツチされ、それによりリセツ
ト部分150cがリセツト信号を出力し、導線1
46を介してカウンタ144をリセツトする。そ
れと共にラツチ部分150bは、垂直走査器13
4の入力へ出力を与えて、垂直フライバツク期間
を開始させる。ラツチ回路150bの構成例は第
4図に示したような1対のI2Lナンドゲート16
4であつてよい。リセツト部分150cはD型フ
リツプフロツプ回路であつてもよい。
リセツト部分150cはさらに、垂直同期パル
スを受信したことを知らせる信号を、導線158
を介して一致検出器148へと出力する。一致検
出器148は、受信された垂直同期パルスが通常
の狭いリセツトウインドー幅(514−526)内に有
るかどうかを検出し、検出結果に応じてモード制
御信号を発生しカウントダウン回路132および
位相検波器108へと供給する。一致が検出され
るときには、位相検波器108は通常の利得を維
持し、一方ゲート152がイネイブルのまま維持
され、次の垂直同期パルスを待つことになる。そ
してカウント値514以降にやはりゲート150a
がイネイブルにされ、垂直同期パルスが受信され
ると先のサイクルと同様な動作が繰り返される。
垂直同期パルスがカウント値514−526の間に受信
されない(不一致)場合には、一致検出器がカウ
ント値526の時点において強制リセツト信号を出
力し、ゲート160を介してリセツト回路150
を強制的にリセツトする。こうして、垂直同期パ
ルスの一致が発生すべきである514のカウント値
と526のカウント値との間に狭いリセツトウイン
ドー幅が定義される。
一致検出器148が上記のような垂直同期パル
スの不存在(不一致)を連続して8回検出する
と、モード制御信号を発してカウントダウン回路
132を広いリセツトウインドー幅モードで動作
させる。
カウンタ144はカウント値が386に達したと
きに広いリセツトウインドー幅の始まりを示す信
号をラツチ162に出力する。一致検出器148
から広いリセツトウインドー幅モードを示すモー
ド制御信号によつて、ラツチ162はイネイブル
とされており、この広いリセツトウインドー幅の
始まり(386)を示す信号をリセツト回路150
へ供給し、ゲート部分150aをイネイブルと
し、垂直同期パルスがリセツト回路150のラツ
チ部分150bへと通過できるようにする。一致
検出器はまた、カウンタ144からカウント値
386−546に応じた信号も広いリセツトウインドー
幅信号として導線156を介して受信している。
広いリセツトウインドー幅モードにおいて、垂
直同期パルスがカウント値386と546との間にリセ
ツト回路150に到達すると、ゲート部分150
aを通過してラツチ部分150bにラツチされ、
それによりリセツト部分150cがリセツト信号
を出力し、導線146を介してカウンタ144を
リセツトする。
リセツト部分150cはさらに、垂直同期パル
スを受信したことを知らせる信号を、導線158
を介して一致検出器148へと出力する。一致検
出器148は受信された垂直同期パルスが広いリ
セツトウインドー幅(386−546)内に有る(一致
する)かどうかを検出する。一致が検出されない
(不一致)場合には、一致検出器がカウント値546
の時点において強制リセツト信号を出力し、ゲー
ト160を介してリセツト回路150を強制的に
リセツトする。こうして、386のカウント値と546
のカウント値との間に広いリセツトウインドー幅
が定義される。
一方、一致が検出されるときには、モード制御
信号が出力されただちに正常な狭いリセツトウイ
ンドー幅モードに逆戻りする。位相検波器108
は通常の利得となり、ラツチ162がデイスエイ
ブルとなつて、次の垂直同期パルスを待つことに
なる。そしてカウント値514以降にやはりゲート
150aがイネイブルにされ、垂直同期パルスが
受信されると上述の通常のサイクルと同様な動作
が繰り返される。
従つて、正常な動作状態の間には、狭ウインド
ーモードの動作が維持されて垂直同期を妨げる雑
音を抑制し、一方何らかの理由で垂直同期パルス
が失われた場合には広ウインドーモードが行なわ
れ、垂直位相同期ループ部の獲得範囲が拡大され
垂直同期パルスの急速な獲得を可能にする。
以上説明したのは、同調器、音声チヤネルおよ
び電力出力段を除く単色(モノクロ)テレビジヨ
ン受信機の電子機能を果すシングルチツプ集積回
路である。上記に説明したシングルチツプ集積回
路は、色信号(クロマ)復調器検波器段とともに
用いてカラーテレビジヨン受信機にも適用しうる
ことを理解すべきである。
JP56503581A 1980-12-29 1981-10-28 Expired - Lifetime JPH0237747B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/220,607 US4383273A (en) 1980-12-29 1980-12-29 Large scale, single chip integrated circuit television receiver subsystems

Publications (2)

Publication Number Publication Date
JPS57502031A JPS57502031A (ja) 1982-11-11
JPH0237747B2 true JPH0237747B2 (ja) 1990-08-27

Family

ID=22824207

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56503581A Expired - Lifetime JPH0237747B2 (ja) 1980-12-29 1981-10-28

Country Status (7)

Country Link
US (1) US4383273A (ja)
EP (1) EP0067822B1 (ja)
JP (1) JPH0237747B2 (ja)
KR (1) KR880002425B1 (ja)
DE (1) DE3177115D1 (ja)
SG (1) SG105391G (ja)
WO (1) WO1982002311A1 (ja)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3110890C2 (de) * 1981-03-20 1983-04-14 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung für die Vertikalablenkung in einem Fernsehgerät
US4965825A (en) 1981-11-03 1990-10-23 The Personalized Mass Media Corporation Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods
US7831204B1 (en) 1981-11-03 2010-11-09 Personalized Media Communications, Llc Signal processing apparatus and methods
US4488177A (en) * 1982-11-19 1984-12-11 Motorola, Inc. T.V. Integrator circuit and horizontal oscillator
US4605965A (en) * 1985-05-06 1986-08-12 Motorola, Inc. Universal vertical countdown and method for video display
EP0237087A1 (en) * 1986-02-11 1987-09-16 Koninklijke Philips Electronics N.V. Synchronising circuit and sawtooth generator for the field deflection in a picture display device
US5050238A (en) * 1988-07-12 1991-09-17 Sanyo Electric Co., Ltd. Shielded front end receiver circuit with IF amplifier on an IC
US5001564A (en) * 1989-08-18 1991-03-19 Burle Technologies, Inc. Vertical phase adjust circuit
JP2556151B2 (ja) * 1989-11-21 1996-11-20 株式会社村田製作所 積層型バリスタ
US5239685A (en) * 1991-10-08 1993-08-24 Qualcomm Incorporated Process for fabricating a MMIC hybrid device and a transceiver fabricated thereby
US5889500A (en) * 1997-01-31 1999-03-30 Dynacolor Inc. Single chip display system processor for CRT based display systems
KR100269159B1 (ko) * 1998-09-05 2000-10-16 윤종용 튜너 회로 설계 방법
US6738098B1 (en) 1998-09-30 2004-05-18 Thomson Licensing S.A. Video amplifier with integrated DC level shifting
KR100430097B1 (ko) 1999-04-06 2004-05-03 엘지.필립스 엘시디 주식회사 액정표시장치용 모니터 구동회로
JP2003133423A (ja) * 2001-10-30 2003-05-09 Mitsubishi Electric Corp 検査用素子を有する半導体装置およびそれを用いた検査方法
US7489338B2 (en) * 2005-08-17 2009-02-10 Broadcom Corporation Automatic color-sync polarity control

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3560865A (en) * 1969-03-03 1971-02-02 Rca Corp Direct coupled am detector
US3650865A (en) * 1969-12-15 1972-03-21 Goodyear Tire & Rubber Method of inflating tires with foamable material
US3673498A (en) * 1970-05-19 1972-06-27 Rca Corp Gain controlled cascode-connected transistor amplifier
US4162451A (en) * 1977-07-05 1979-07-24 Texas Instruments Incorporated MESFET-device surface-wave-device channel selector
JPS5527759A (en) * 1978-08-21 1980-02-28 Hitachi Ltd Monolithic semiconductor integrated circuit for television

Also Published As

Publication number Publication date
DE3177115D1 (en) 1989-11-16
EP0067822B1 (en) 1989-10-11
WO1982002311A1 (en) 1982-07-08
SG105391G (en) 1992-02-14
US4383273A (en) 1983-05-10
KR830008597A (ko) 1983-12-10
EP0067822A4 (en) 1985-12-02
EP0067822A1 (en) 1982-12-29
KR880002425B1 (ko) 1988-11-08
JPS57502031A (ja) 1982-11-11

Similar Documents

Publication Publication Date Title
JPH0237747B2 (ja)
US4551756A (en) Intercarrier sound detecting apparatus for a television receiver
US7151577B2 (en) Broadcast receiving system and method, and medium storing a broadcast reception control program
US5724105A (en) Television signal receiver
GB2034137A (en) Dual phase-control loop horizontal deflection synchronizing circuit
EP0188334B1 (en) Methods and apparatus for transferring data for digitally controlling video equipment
JPS63286070A (ja) ビデオ装置用偏向回路
KR890004218B1 (ko) 동기형 영상신호 검파회로
EP0715457B1 (en) Signal detecting apparatus
EP0186433A1 (en) Sync signal reproducing circuit for television receivers
US4524387A (en) Synchronization input for television receiver on-screen alphanumeric display
US6233020B1 (en) Phase lock loop with selectable response
US2988592A (en) Automatic-chrominance-control system
EP0067168B1 (en) Horizontal phase detector gain control
US4547805A (en) Television AFC system usable with offset carrier frequencies
JP2775223B2 (ja) テレビジョン受像機用のif・agcループおよび補助ビデオ信号のクランプシステム
JP2844690B2 (ja) Aft回路
JP3599253B2 (ja) Pal/secam信号判別回路およびテレビジョン信号受信装置
JP3165952B2 (ja) ディジタル自動微同調回路
JP2586639Y2 (ja) ビデオ信号処理装置
US2936332A (en) Automatic-chrominance-control system
JPH06105320A (ja) 映像表示装置の同期信号処理回路
JPS581006Y2 (ja) 同期回路
JPH08251445A (ja) 弱電界検出回路
JPS59186471A (ja) テレビジヨン受像機