JP4491408B2 - Portable information terminal - Google Patents

Portable information terminal Download PDF

Info

Publication number
JP4491408B2
JP4491408B2 JP2005340862A JP2005340862A JP4491408B2 JP 4491408 B2 JP4491408 B2 JP 4491408B2 JP 2005340862 A JP2005340862 A JP 2005340862A JP 2005340862 A JP2005340862 A JP 2005340862A JP 4491408 B2 JP4491408 B2 JP 4491408B2
Authority
JP
Japan
Prior art keywords
image data
data
display
communication line
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005340862A
Other languages
Japanese (ja)
Other versions
JP2007148665A (en
Inventor
弘樹 田邊
尚志 黒田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2005340862A priority Critical patent/JP4491408B2/en
Publication of JP2007148665A publication Critical patent/JP2007148665A/en
Application granted granted Critical
Publication of JP4491408B2 publication Critical patent/JP4491408B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Power Sources (AREA)
  • Calculators And Similar Devices (AREA)
  • Telephone Function (AREA)

Description

本発明は、携帯電話機などの携帯情報端末に係り、さらに詳しくは、画像表示を行う表示装置と、画像データを生成するホストコントローラとの間に表示コントローラを介在させた携帯情報端末の改良に関する。   The present invention relates to a portable information terminal such as a cellular phone, and more particularly to an improvement of a portable information terminal in which a display controller is interposed between a display device that displays an image and a host controller that generates image data.

一般に、携帯電話機などの携帯情報端末の表示装置には、液晶ディスプレイ(Liquid Crystal Display:LCD)が採用されている。この種の液晶ディスプレイは、液晶表示パネル及びドライバ回路などを含む予めモジュール化されたLCD表示装置として提供され、画像データを生成するホストコントローラとの間にLCDコントローラ(表示コントローラ)を介在させて使用される。LCDコントローラは、ホストコントローラで生成された画像データを格納するビデオRAMを内蔵し、このビデオRAM内の画像データを所定のタイミングで読み出して、LCD表示装置3へ出力している。   Generally, a liquid crystal display (LCD) is adopted as a display device of a portable information terminal such as a mobile phone. This type of liquid crystal display is provided as a pre-moduleized LCD display device including a liquid crystal display panel and a driver circuit, and is used with an LCD controller (display controller) interposed between it and a host controller that generates image data. Is done. The LCD controller has a built-in video RAM for storing the image data generated by the host controller, reads the image data in the video RAM at a predetermined timing, and outputs it to the LCD display device 3.

また、最近の携帯電話機では、液晶ディスプレイの大型化や高精細化、描画更新速度の高速化に対応するために、ホストコントローラ内には、ホストプロセッサに加えて、表示プロセッサが導入されている。表示プロセッサは、従来はホストプロセッサが行っていた画像データの生成や転送を高速に実行する表示処理専用の回路であり、ホストプロセッサによる表示系の処理負荷を軽減することによって、携帯電話機全体のパフォーマンスを向上させている。   Further, in recent mobile phones, a display processor is introduced in addition to the host processor in the host controller in order to cope with an increase in size and definition of the liquid crystal display and an increase in the drawing update speed. The display processor is a circuit dedicated to display processing that executes image data generation and transfer at a high speed, which was conventionally performed by the host processor, and reduces the processing load on the display system by the host processor. Has improved.

図9は、従来の携帯情報端末の要部について一構成例を示したブロック図であり、ホストコントローラ1、LCDコントローラ2、LCD表示装置3、I/O(Input/Output)コントローラ4及びデータ記憶部12,13が示されている。また、パラレル通信線51は、ホストコントローラ1及びLCDコントローラ2を接続している唯一のデータ通信線であり、これらのコントローラ間における全てのデータ通信が、パラレル通信線51を介して行われている。   FIG. 9 is a block diagram showing an example of the configuration of the main part of a conventional portable information terminal. The host controller 1, LCD controller 2, LCD display device 3, I / O (Input / Output) controller 4 and data storage are shown in FIG. Parts 12 and 13 are shown. The parallel communication line 51 is the only data communication line connecting the host controller 1 and the LCD controller 2, and all data communication between these controllers is performed via the parallel communication line 51. .

ホストコントローラ1は、ホストプロセッサ10及び表示プロセッサ11により構成される。表示プロセッサ11は、ホストプロセッサ10の指示に基づいて、液晶表示パネル33に表示させる画像データを生成し、パラレル通信線51を介して、LCDコントローラ2へ高速転送する。また、ホストプロセッサ10によって生成されたLCDコントローラ2及びLCD表示装置3の制御データも、一旦、ホストプロセッサ10から表示プロセッサ11へ送られた後、パラレル通信線51を介して、LCDコントローラ2へ出力される。   The host controller 1 includes a host processor 10 and a display processor 11. The display processor 11 generates image data to be displayed on the liquid crystal display panel 33 based on an instruction from the host processor 10 and transfers the image data to the LCD controller 2 through the parallel communication line 51 at a high speed. Also, the control data of the LCD controller 2 and the LCD display device 3 generated by the host processor 10 is once transmitted from the host processor 10 to the display processor 11 and then output to the LCD controller 2 via the parallel communication line 51. Is done.

LCDコントローラ2は、画像データを記憶するビデオRAM(VRAM)24と、制御データを記憶するレジスタ群27を備えている。表示プロセッサ11から転送される画像データは、通信部20によって受信され、VRAMアクセス部23によってビデオRAM24に書き込まれる。また、ビデオRAM24内に保持されている画像データは、所定のタイミングで画像データ出力部25によって読み出され、LCD表示装置3へ出力される。一方、表示プロセッサ11から出力される制御データは、通信部20によって受信され、レジスタアクセス部26によってレジスタ群27に書き込まれる。このレジスタ群27内には、制御データとして、書込制御データ、出力制御データ及びLCD制御データが保持されている。   The LCD controller 2 includes a video RAM (VRAM) 24 that stores image data and a register group 27 that stores control data. Image data transferred from the display processor 11 is received by the communication unit 20 and written to the video RAM 24 by the VRAM access unit 23. Further, the image data held in the video RAM 24 is read out by the image data output unit 25 at a predetermined timing and output to the LCD display device 3. On the other hand, control data output from the display processor 11 is received by the communication unit 20 and written to the register group 27 by the register access unit 26. In the register group 27, write control data, output control data, and LCD control data are held as control data.

書込制御データは、VRAMアクセス部23の動作を規定する制御データであり、例えば、書き込みを開始する画素位置、書き込み範囲、書き込み方向などの情報が含まれている。VRAMアクセス部23は、この書込制御データに基づいて、ビデオRAM24のアドレスを自動生成し、表示プロセッサ11から連続して入力される画像データをビデオRAM24へ書き込んでいく。このため、書込制御データは、表示プロセッサ11によって生成され、一連の画像データの転送に先立って、LCDコントローラ2へ出力される。   The write control data is control data that defines the operation of the VRAM access unit 23 and includes, for example, information such as a pixel position at which writing is started, a writing range, and a writing direction. The VRAM access unit 23 automatically generates an address of the video RAM 24 based on the write control data, and writes the image data continuously input from the display processor 11 to the video RAM 24. Therefore, the write control data is generated by the display processor 11 and output to the LCD controller 2 prior to the transfer of a series of image data.

出力制御データは、画像データ出力部25の動作を規定する制御データである。画像データ出力部25は、この出力制御データに基づいて、ビデオRAM24内の画像データをLCD表示装置3へ出力するタイミングを調整している。   The output control data is control data that defines the operation of the image data output unit 25. The image data output unit 25 adjusts the timing for outputting the image data in the video RAM 24 to the LCD display device 3 based on the output control data.

LCD制御データは、LCD表示装置3内の通信部31やドライバ回路32の動作を規定する制御データであり、制御データ出力部28によってLCD表示装置3へ送信される。なお、出力制御データ及びLCD制御データは、ホストプロセッサ10によって生成され、表示プロセッサ11を介してLCDコントローラ2へ入力される。   The LCD control data is control data that defines the operation of the communication unit 31 and the driver circuit 32 in the LCD display device 3, and is transmitted to the LCD display device 3 by the control data output unit 28. The output control data and the LCD control data are generated by the host processor 10 and input to the LCD controller 2 via the display processor 11.

I/Oコントローラ4は、シリアル通信線50を介して、ホストプロセッサ10に接続され、ホストプロセッサ10から出力される周辺機器制御データに基づいて、図示しない周辺機器に対する信号入出力や制御を行っている。この周辺機器には、例えば、USB機器やSDカードのように、携帯電話機に対して着脱可能に取り付けられる外部装置だけでなく、携帯電話機内に予め組み込まれている内部装置も含まれる。   The I / O controller 4 is connected to the host processor 10 via the serial communication line 50, and performs signal input / output and control for peripheral devices (not shown) based on peripheral device control data output from the host processor 10. Yes. The peripheral device includes not only an external device that is detachably attached to the mobile phone, such as a USB device or an SD card, but also an internal device that is built in the mobile phone in advance.

上述した通り、最近の携帯電話機は、ホストコントローラ1内に表示プロセッサ11を導入し、液晶ディスプレイの大型化や高精細化に対応しているが、このような変化に伴って、画像表示のために消費される電力量も増大している。   As described above, recent mobile phones have introduced the display processor 11 in the host controller 1 to cope with the increase in size and definition of the liquid crystal display. The amount of power consumed by the battery is also increasing.

一般に、電池電源を利用する携帯情報端末は、一時的にホストコントローラ1の動作周波数などを落として性能を低下させたり、機能を限定することによって、消費電力を低減させる動作モード、いわゆる省電力モードを有している場合が多い。特に、画像表示のための消費電力は、総消費電力に大きな影響を与えることから、省電力モード時に、LCD表示装置3のバックライトを消灯させるとともに、画質の抑制等により画像データを更新するための処理負荷も軽減されている。   In general, a portable information terminal using a battery power source has an operation mode, a so-called power saving mode, in which power consumption is reduced by temporarily reducing the operating frequency of the host controller 1 to reduce performance or limiting functions. In many cases. In particular, since the power consumption for image display greatly affects the total power consumption, the backlight of the LCD display device 3 is turned off and the image data is updated by suppressing the image quality in the power saving mode. The processing load is also reduced.

このため、省電力モード時には、表示プロセッサ11を用いて画像データを生成する必要は必ずしもなく、表示プロセッサ11による電力消費を削減することが望ましい。すなわち、省電力モード時には、画像データ生成処理の負荷が削減されているとともに、ホストプロセッサ10自身の負荷も軽減されている。このため、省電力モード時における画像データの生成処理をホストプロセッサ10に行わせることができれば、表示プロセッサ11への電源あるいはクロックの供給を遮断し、携帯情報端末全体としての消費電力を更に低減することができると考えられる。   For this reason, it is not always necessary to generate image data using the display processor 11 in the power saving mode, and it is desirable to reduce power consumption by the display processor 11. That is, in the power saving mode, the load of the image data generation process is reduced and the load of the host processor 10 itself is also reduced. For this reason, if the host processor 10 can perform image data generation processing in the power saving mode, the power supply or clock supply to the display processor 11 is cut off to further reduce the power consumption of the portable information terminal as a whole. It is considered possible.

しかしながら、従来の携帯電話機では、パラレル通信線51が、ホストコントローラ1及びLCDコントローラ2を接続している唯一のデータ通信線であり、表示プロセッサ11への電源あるいはクロックの供給を遮断すればホストコントローラ1及びLCDコントローラ2間でデータ通信を行うことができず、ビデオRAM24内の画像データを更新することができなくなるという問題があった。   However, in the conventional mobile phone, the parallel communication line 51 is the only data communication line connecting the host controller 1 and the LCD controller 2, and the host controller can be provided by cutting off the power supply or clock supply to the display processor 11. There is a problem that data communication cannot be performed between 1 and the LCD controller 2 and the image data in the video RAM 24 cannot be updated.

本発明は、上記の事情に鑑みてなされたものであり、通常電力モード時には、表示プロセッサを用いて、高精細な画像データを高速に生成し、LCDコントローラへ高速転送する一方、省電力モード時には表示プロセッサへの電源あるいはクロックの供給を遮断して消費電力を削減することを目的とする。特に、データ通信線の数を増大させたり、回路構成を複雑化させることなく、省電力モード時に表示プロセッサへの電源或いはクロックの供給を遮断し、消費電力を削減することを目的とする。また、この様な携帯情報端末を提供することを目的とする。   The present invention has been made in view of the above circumstances. In the normal power mode, the display processor is used to generate high-definition image data at high speed and transfer it to the LCD controller at high speed, while in the power saving mode. An object is to cut power supply or clock supply to the display processor to reduce power consumption. In particular, it is an object to reduce power consumption by cutting off the power supply or clock supply to the display processor in the power saving mode without increasing the number of data communication lines or complicating the circuit configuration. Another object of the present invention is to provide such a portable information terminal.

本発明に係る携帯情報端末は、画像表示を行う表示装置と、画像データを生成するホストコントローラと、上記表示装置及び上記ホストコントローラ間に介在させる表示コントローラとにより構成され、上記ホストコントローラ及び上記表示コントローラが、第1データ通信線及び第2データ通信線によって接続され、上記表示装置に表示される画像データが単位時間当たりに更新されるデータ量を異ならせた通常電力モード及び省電力モードを切り替え可能であるとともに、以下のような特徴を有している。   A portable information terminal according to the present invention includes a display device that displays an image, a host controller that generates image data, a display controller that is interposed between the display device and the host controller, and the host controller and the display. The controller is connected by the first data communication line and the second data communication line, and switches between the normal power mode and the power saving mode in which the amount of image data displayed on the display device is updated per unit time. It is possible and has the following features.

第1の本発明による携帯情報端末は、上記ホストコントローラが、上記通常電力モード時に画像データを生成し、上記省電力モード時には電源供給が遮断される表示プロセッサと、上記省電力モード時に画像データを生成するホストプロセッサとを備えて構成される。また、上記表示コントローラが、上記表示プロセッサから第1データ通信線を介して入力される画像データ、及び、第2データ通信線を介して上記ホストプロセッサから入力される画像データを保持するビデオRAMと、上記第2データ通信線を介して、上記ホストプロセッサから入力される周辺機器制御データを保持するレジスタ群と、上記周辺機器制御データに基づいて、当該携帯情報端末に着脱可能に接続される周辺機器との間で信号入出力を行う周辺機器制御部とを備えて構成される。   In the portable information terminal according to the first aspect of the present invention, the host controller generates image data in the normal power mode, and a display processor in which power supply is cut off in the power saving mode, and image data in the power saving mode. And a host processor for generation. A video RAM in which the display controller holds image data input from the display processor via the first data communication line and image data input from the host processor via the second data communication line; A register group for holding peripheral device control data input from the host processor via the second data communication line; and a peripheral device detachably connected to the portable information terminal based on the peripheral device control data And a peripheral device control unit that inputs and outputs signals to and from the device.

表示コントローラ及びホストコントローラが、2つのデータ通信線によって接続され、通常電力モード時には、ホストコントローラ内の表示プロセッサによって生成された画像データが、第1データ通信線を介して、表示コントローラへ転送される一方、画像データの更新データ量が少なくなる省電力モード時には、ホストコントローラ内のホストプロセッサによって生成された画像データが、第2データ通信線を介して、表示コントローラへ転送される。このため、省電力モード時に、画像表示を継続しつつ、表示プロセッサへの電源供給を遮断することができる。しかも、表示コントローラへ周辺機器制御データを転送するための第2データ通信線を用いて、省電力モード時の画像データを転送しているため、信号線の数を顕著に増大させ、あるいは、回路規模を顕著に増大させることなく実現することができる。   When the display controller and the host controller are connected by two data communication lines and in the normal power mode, the image data generated by the display processor in the host controller is transferred to the display controller via the first data communication line. On the other hand, in the power saving mode in which the amount of updated image data is reduced, the image data generated by the host processor in the host controller is transferred to the display controller via the second data communication line. For this reason, in the power saving mode, the power supply to the display processor can be cut off while the image display is continued. Moreover, since the image data in the power saving mode is transferred using the second data communication line for transferring the peripheral device control data to the display controller, the number of signal lines is remarkably increased, or the circuit This can be realized without significantly increasing the scale.

なお、後述するLCD表示装置3は、上記表示装置の一例であり、LCDコントローラ2Nは、上記表示コントローラの一例であって、本発明は、LCD表示装置を有する携帯電話機には限定されない。   Note that the LCD display device 3 to be described later is an example of the display device, and the LCD controller 2N is an example of the display controller. The present invention is not limited to a mobile phone having an LCD display device.

第2の本発明による携帯情報端末は、上記ホストコントローラが、上記通常電力モード時に画像データを生成し、上記省電力モード時には電源供給が遮断される表示プロセッサと、上記省電力モード時に画像データを生成するホストプロセッサとを備えて構成される。また、上記表示コントローラが、上記表示プロセッサから第1データ通信線を介して入力される画像データ、及び、第2データ通信線を介して上記ホストプロセッサから入力される画像データを保持するビデオRAMと、上記第2データ通信線を介して、上記ホストプロセッサから入力される周辺機器制御データを保持するレジスタ群と、上記周辺機器制御データに基づいて、当該携帯情報端末に着脱可能に接続される周辺機器との間で信号入出力を行う周辺機器制御部とを備えて構成される。   In the portable information terminal according to the second aspect of the present invention, the host controller generates image data in the normal power mode and the display processor in which power supply is cut off in the power saving mode, and the image data in the power saving mode. And a host processor for generation. A video RAM in which the display controller holds image data input from the display processor via the first data communication line and image data input from the host processor via the second data communication line; A register group for holding peripheral device control data input from the host processor via the second data communication line; and a peripheral device detachably connected to the portable information terminal based on the peripheral device control data And a peripheral device control unit that inputs and outputs signals to and from the device.

表示コントローラ及びホストコントローラが、2つのデータ通信線によって接続され、通常電力モード時には、ホストコントローラ内の表示プロセッサによって生成された画像データが、第1データ通信線を介して、表示コントローラへ転送される一方、画像データの更新データ量が少なくなる省電力モード時には、ホストコントローラ内のホストプロセッサによって生成された画像データが、第2データ通信線を介して、表示コントローラへ転送される。このため、省電力モード時に、画像表示を継続しつつ、表示プロセッサへのクロック供給を遮断することができる。しかも、表示コントローラへ周辺機器制御データを転送するための第2データ通信線を用いて、省電力モード時の画像データを転送しているため、信号線の数を顕著に増大させ、あるいは、回路規模を顕著に増大させることなく実現することができる。   When the display controller and the host controller are connected by two data communication lines and in the normal power mode, the image data generated by the display processor in the host controller is transferred to the display controller via the first data communication line. On the other hand, in the power saving mode in which the amount of updated image data is reduced, the image data generated by the host processor in the host controller is transferred to the display controller via the second data communication line. For this reason, in the power saving mode, the clock supply to the display processor can be cut off while the image display is continued. Moreover, since the image data in the power saving mode is transferred using the second data communication line for transferring the peripheral device control data to the display controller, the number of signal lines is remarkably increased, or the circuit This can be realized without significantly increasing the scale.

第3の本発明による携帯情報端末は、上記構成に加えて、通常電力モード時における画像データの書き込み時に、書込制御データに基づいて、書き込み先となる上記ビデオRAMのアドレスを生成するVRAMアクセス部を備え、上記レジスタ群が、上記ホストコントローラから入力される上記書込制御データを保持するように構成される。この様な構成によって、通常電力モード時における画像データの転送を高速化することができる。   In addition to the above-described configuration, the portable information terminal according to the third aspect of the present invention provides a VRAM access that generates an address of the video RAM serving as a write destination based on write control data when writing image data in the normal power mode. And the register group is configured to hold the write control data input from the host controller. With such a configuration, transfer of image data in the normal power mode can be speeded up.

第4の本発明による携帯情報端末は、上記構成に加えて、上記通常電力モード時には、上記表示装置の表示画面全体に相当するビデオRAM内の記憶領域が更新され、上記省電力モード時には、上記表示画面の一部に相当するビデオRAM内の記憶領域のみが更新されるように構成される。   In the portable information terminal according to the fourth aspect of the present invention, in addition to the above configuration, in the normal power mode, the storage area in the video RAM corresponding to the entire display screen of the display device is updated. Only a storage area in the video RAM corresponding to a part of the display screen is updated.

第5の本発明による携帯情報端末は、上記構成に加えて、上記省電力モード時には、ビデオRAM内に格納される画像データを構成する各ピクセル当たりの情報量が上記通常電力モード時よりも少なくなるように構成される。   In addition to the above configuration, the portable information terminal according to the fifth aspect of the present invention has a smaller amount of information per pixel constituting the image data stored in the video RAM in the power saving mode than in the normal power mode. It is comprised so that it may become.

第6の本発明による携帯情報端末は、上記構成に加えて、省電力モード時には、ビデオRAM内に格納される画像データの更新周期が、通常電力モード時よりも長くなるように構成される。   In addition to the above configuration, the portable information terminal according to the sixth aspect of the present invention is configured such that, in the power saving mode, the update cycle of the image data stored in the video RAM is longer than that in the normal power mode.

このような各構成によって、ホストコントローラで生成され、表示コントローラへ転送される画像データのデータ量を省電力モード及び通常電力モードに応じて異ならせることができる。従って、省電力モード時に表示プロセッサへの電源あるいはクロック供給を遮断し、ホストプロセッサによって画像データの生成及び転送を行うことが可能となる。   With such a configuration, the amount of image data generated by the host controller and transferred to the display controller can be made different depending on the power saving mode and the normal power mode. Accordingly, the power supply or clock supply to the display processor is interrupted in the power saving mode, and image data can be generated and transferred by the host processor.

本発明によれば、通常電力モード時には、表示プロセッサを用いて、高精細な画像データを高速に生成し、表示コントローラへ高速転送する一方、省電力モード時には表示プロセッサへの電源あるいはクロックの供給を遮断し、消費電力を効果的に削減することができる。特に、データ通信線の数を増大させたり、回路構成を複雑化させることなく、省電力モード時に表示プロセッサへの電源あるいはクロックの供給を遮断することができる。また、この様な携帯情報端末を提供することを目的とする。   According to the present invention, in the normal power mode, high-definition image data is generated at high speed using the display processor and transferred to the display controller at a high speed. On the other hand, in the power saving mode, power or clock is supplied to the display processor. It can be cut off and power consumption can be effectively reduced. In particular, the power supply or clock supply to the display processor can be shut off in the power saving mode without increasing the number of data communication lines or complicating the circuit configuration. Another object of the present invention is to provide such a portable information terminal.

実施の形態1.
図1は、本発明の実施の形態1による携帯情報端末の概略構成例を示したブロック図であり、ここでは、携帯情報端末の一例として携帯電話機が示されている。ホストコントローラ1は、プログラム記憶部13に保持されているプログラムに基づいて動作し、携帯電話機を構成する各ブロックの制御を行っている。無線通信部14は、図示しない基地局との間で無線通信を行っており、ユーザは、送受話器17を用いて通話することができる。この様な通話処理や発着信処理は、ホストコントローラ1によって制御される。また、ユーザがキー操作を行った場合、キー操作部16からの操作信号に基づいて、ホストコントローラ1が予め定められた処理を実行する。また、カメラ部15により撮影された画像データは、ホストコントローラ1によって画像データ記憶部12に一旦格納され、JPEG形式など既存の画像圧縮方式にしたがって圧縮された後、フラッシュメモリあるいはSDカードなどの不揮発性のメモリに格納される。
Embodiment 1 FIG.
FIG. 1 is a block diagram showing a schematic configuration example of a portable information terminal according to Embodiment 1 of the present invention. Here, a cellular phone is shown as an example of the portable information terminal. The host controller 1 operates based on a program held in the program storage unit 13 and controls each block constituting the mobile phone. The wireless communication unit 14 performs wireless communication with a base station (not shown), and the user can talk using the handset 17. Such call processing and outgoing / incoming processing are controlled by the host controller 1. When the user performs a key operation, the host controller 1 executes a predetermined process based on an operation signal from the key operation unit 16. The image data captured by the camera unit 15 is temporarily stored in the image data storage unit 12 by the host controller 1 and compressed according to an existing image compression method such as the JPEG format, and then stored in a nonvolatile memory such as a flash memory or an SD card. Stored in sex memory.

さらに、LCD表示装置3に画面表示される画像データも、ホストコントローラ1によって生成される。例えば、ホストコントローラ1がSDRAM、フラッシュメモリ、あるいはSDカードなどに保持されている画像データを読み出し、この画像データを加工することによって、画面表示すべき画像データが生成され、画像データ記憶部12に格納される。この様にして生成された画像データは、一旦、LCDコントローラ2Nに蓄積され、所定のタイミングでLCD表示装置3へ出力される。また、LCDコントローラ2Nは、ホストコントローラ1の指示に基づいて、周辺機器に対する信号入出力や制御も行っている。   Further, image data displayed on the screen of the LCD display device 3 is also generated by the host controller 1. For example, the host controller 1 reads out image data held in an SDRAM, flash memory, SD card, or the like, and processes the image data to generate image data to be displayed on the screen. Stored. The image data generated in this way is temporarily stored in the LCD controller 2N and output to the LCD display device 3 at a predetermined timing. The LCD controller 2N also performs signal input / output and control for peripheral devices based on instructions from the host controller 1.

また、この携帯電話機は、消費電力の異なる動作モードとして、通常電力モード及び省電力モードを有している。これらの動作モードの切り替えは、ホストコントローラ1が、キー操作部16からの操作信号や、無線通信部14からの着信信号などに基づいて行っている。例えば、一定の期間、ユーザがキー操作を行わなかった場合に省電力モードに移行し、その後にキー操作が行われたり、着信があった場合に、通常電力モードに戻る。   Further, this mobile phone has a normal power mode and a power saving mode as operation modes with different power consumption. Switching of these operation modes is performed by the host controller 1 based on an operation signal from the key operation unit 16 or an incoming signal from the wireless communication unit 14. For example, when the user does not perform a key operation for a certain period, the mode shifts to the power saving mode, and when the key operation is performed or an incoming call is received after that, the normal power mode is restored.

省電力モードは、通常電力モードよりも消費電力少ない動作モードであり、LCD表示装置3のバックライトを消灯させるとともに、LCD表示装置3により表示される画像データの単位時間当たりに更新されるデータ量を削減している。この様な更新データ量の削減は、例えば、画像データの更新が行われるエリアを表示画面内の一部に限定(パーシャル表示)したり、画面データの更新周期を遅くしたり、選択可能な色数(色の種類)を減少等させてピクセルごとの情報量を低減させたりすることにより行われる。特に、LCD表示装置3が、3原色(例えばRGB:Red/Green/Blue)の階調表現を組み合わせることによって、256以上の色数を実現している場合、これらの3原色の組み合わせからなる8色に色数を限定することによって、画像データのデータ量を削減できるだけでなく、階調表現に使用されるドライバ回路32内のD/A変換器(不図示)における消費電流も同時に削減することができる。   The power saving mode is an operation mode that consumes less power than the normal power mode. The backlight of the LCD display device 3 is turned off, and the amount of data updated per unit time of image data displayed by the LCD display device 3 Have reduced. This reduction in the amount of update data can be achieved, for example, by limiting the area where image data is updated to a part of the display screen (partial display), delaying the screen data update cycle, or selecting colors This is done by reducing the number (color type) or the like to reduce the amount of information for each pixel. In particular, when the LCD display device 3 realizes the number of colors of 256 or more by combining gradation representations of three primary colors (for example, RGB: Red / Green / Blue), the combination of these three primary colors 8 By limiting the number of colors to colors, not only the amount of image data can be reduced, but also the current consumption in a D / A converter (not shown) in the driver circuit 32 used for gradation expression is simultaneously reduced. Can do.

図2は、図1の携帯電話機の要部について更に詳細に示したブロック図であり、画面表示に関連する各ブロック、すなわち、ホストコントローラ1、LCDコントローラ2N、LCD表示装置3、画像データ記憶部12及びプログラム記憶部13が示されている。つまり、図1の携帯電話機に内蔵されている表示システムの一構成例を示したブロック図である。   FIG. 2 is a block diagram showing in more detail the main part of the mobile phone shown in FIG. 1, and shows each block related to screen display, that is, host controller 1, LCD controller 2N, LCD display device 3, and image data storage unit. 12 and a program storage unit 13 are shown. That is, it is a block diagram showing an example of the configuration of the display system built in the mobile phone of FIG.

図中のLCDコントローラ2Nは、従来のLCDコントローラ2及びI/Oコントローラ4の機能を統合した半導体デバイスである。このLCDコントローラ2Nは、ホストコントローラ1とは異なる半導体デバイスとして与えられ、ホストコントローラ1及びLCD表示装置3の間に介在させるとともに、ホストコントローラ1及び図示しない周辺機器の間にも介在させるように配置されている。また、ホストコントローラ1及びLCDコントローラ2N間は、2つのデータ通信線、すなわち、シリアル通信線50及びパラレル通信線51によって接続されている。なお、本明細書における半導体デバイスとは、単一の半導体基板上に形成され、プリント基板上へ固着するまでは互いに独立している回路素子を意味するものとする。   The LCD controller 2N in the figure is a semiconductor device in which the functions of the conventional LCD controller 2 and the I / O controller 4 are integrated. The LCD controller 2N is provided as a semiconductor device different from the host controller 1, and is disposed so as to be interposed between the host controller 1 and the LCD display device 3 and also between the host controller 1 and peripheral devices (not shown). Has been. The host controller 1 and the LCD controller 2N are connected by two data communication lines, that is, a serial communication line 50 and a parallel communication line 51. Note that the semiconductor device in this specification means circuit elements that are formed on a single semiconductor substrate and are independent from each other until they are fixed onto a printed circuit board.

シリアル通信線50は、ホストプロセッサ10及びLCDコントローラ2N間においてシリアル通信を行うためのデータ通信線である。ここでは、ホストプロセッサ10からのクロック信号を伝送するクロック信号線SCL(Serial Clock Line)と、データ信号を送受信するためのデータ信号線SDA(Serial Data line)で構成され、2線式の通信規格I2C(登録商標)が採用されているものとする。   The serial communication line 50 is a data communication line for performing serial communication between the host processor 10 and the LCD controller 2N. Here, it is composed of a clock signal line SCL (Serial Clock Line) for transmitting a clock signal from the host processor 10 and a data signal line SDA (Serial Data line) for transmitting and receiving a data signal. It is assumed that I2C (registered trademark) is adopted.

パラレル通信線51は、表示プロセッサ11及びLCDコントローラ2N間においてパラレル通信を行うためのデータ通信線であり、シリアル通信線50よりもビットレートが高く、データ量の多い画像データの転送に適している。ここでは、LCDコントローラ2Nに対するアクセスであることを示すチップセレクト信号線CSと、データの取り込みタイミングを示すライト信号線WRBと、複数のデータ信号線D0〜D7とによって構成され、8ビットのデータを同時に送信することができる。また、パラレル通信線51は、表示プロセッサ11からLCDコントローラ2Nへのデータ送信のみを行っており、シリアル通信線50からの画像データ転送と比べて、画像データを高速に転送することができる。   The parallel communication line 51 is a data communication line for performing parallel communication between the display processor 11 and the LCD controller 2N, and has a higher bit rate than the serial communication line 50 and is suitable for transferring image data having a large amount of data. . Here, it is composed of a chip select signal line CS indicating access to the LCD controller 2N, a write signal line WRB indicating data fetch timing, and a plurality of data signal lines D0 to D7. Can be sent at the same time. Further, the parallel communication line 51 only transmits data from the display processor 11 to the LCD controller 2N, and can transfer image data at a higher speed than image data transfer from the serial communication line 50.

画像データ記憶部12は、画像データを保持している記憶装置であり、例えば、ホストコントローラ1のクロック信号に同期して動作するSDRAM(Synchronous Dynamic RAM)が用いられる。この画像データは、ホストプロセッサ10又は表示プロセッサ11によって読み出され、所望の画像処理が行われることにより、液晶表示パネル33に表示させるための画像データが生成される。なお、画像データとは、静止画像や動作画像を規定しているピクセルデータやベクトルデータ、又は、これらの集合体であるものとする。   The image data storage unit 12 is a storage device that holds image data. For example, an SDRAM (Synchronous Dynamic RAM) that operates in synchronization with a clock signal of the host controller 1 is used. The image data is read by the host processor 10 or the display processor 11 and subjected to desired image processing, whereby image data to be displayed on the liquid crystal display panel 33 is generated. Note that the image data is pixel data or vector data defining a still image or an operation image, or a collection of these.

プログラム記憶部13は、プログラムやデータを保持している記憶装置であり、例えば、電気的に書き換え可能な不揮発性の半導体メモリであるフラッシュメモリが用いられる。ホストプロセッサ10は、プログラム記憶部13から読み出したプログラムを逐次実行している。また、ホストプロセッサ10は、表示プロセッサ11を初期化した後、プログラム記憶部13から表示プロセッサ11用のプログラムあるいはマイクロコードを読み出し、表示プロセッサ11内のメモリに書き込みを行う。   The program storage unit 13 is a storage device that holds programs and data. For example, a flash memory that is an electrically rewritable nonvolatile semiconductor memory is used. The host processor 10 sequentially executes the program read from the program storage unit 13. Further, after initializing the display processor 11, the host processor 10 reads a program or microcode for the display processor 11 from the program storage unit 13 and writes it in the memory in the display processor 11.

ホストコントローラ1は、ホストプロセッサ10、表示プロセッサ11及びタイミング制御部18により構成される。なお、ホストプロセッサ10、表示プロセッサ11及びタイミング制御部18は、異なる半導体デバイスとして構成することもできるが、一つの半導体デバイスとして構成することもできる。   The host controller 1 includes a host processor 10, a display processor 11, and a timing control unit 18. The host processor 10, the display processor 11, and the timing control unit 18 can be configured as different semiconductor devices, but can also be configured as one semiconductor device.

表示プロセッサ11は、動作モードが通常電力モードの場合、画像データ記憶部12から読み出された画像データに基づいて、LCD表示装置3において画面表示させる画像データを生成している。例えば、MPEG4、H.263などの形式でエンコードされた動画像データをフレームごとの画像データに展開するデコード処理や、画像データの拡大処理、縮小処理、回転処理、反転処理、フォーマット変換処理、色空間補正処理、重ね合わせ処理などを行っている。この様にして生成された画像データは、パラレル通信線51を介して、LCDコントローラ2Nへ高速転送される。その際、表示プロセッサ11による一連の画像データの転送に先立って、VRAMアクセス部23の動作を規定する書込制御データが、ホストプロセッサ10からLCDコントローラ2Nへ出力される。   When the operation mode is the normal power mode, the display processor 11 generates image data to be displayed on the LCD display device 3 based on the image data read from the image data storage unit 12. For example, MPEG4, H.264. Decoding processing that expands moving image data encoded in a format such as H.263 into image data for each frame, enlargement processing, reduction processing, rotation processing, inversion processing, format conversion processing, color space correction processing, superposition of image data Processing is performed. The image data generated in this way is transferred to the LCD controller 2N at high speed via the parallel communication line 51. At this time, prior to the transfer of a series of image data by the display processor 11, write control data defining the operation of the VRAM access unit 23 is output from the host processor 10 to the LCD controller 2N.

ホストプロセッサ10は、シリアル通信線50を介して、LCDコントローラ2Nに制御データを出力し、表示プロセッサ11が行う上記処理を除き、LCDコントローラ2N及びLCD表示装置3に対する様々な制御を行っている。ここでは、LCDコントローラ2Nに対し、VRAMアクセス部23の動作を規定する書込制御データ、画像データ出力部25の動作を規定する出力制御データ、LCD表示装置3の動作を規定するLCD制御データ、周辺機器制御部29の動作を規定する周辺機器制御データを出力している。   The host processor 10 outputs control data to the LCD controller 2N via the serial communication line 50, and performs various controls on the LCD controller 2N and the LCD display device 3 except for the processing performed by the display processor 11. Here, for the LCD controller 2N, write control data defining the operation of the VRAM access unit 23, output control data defining the operation of the image data output unit 25, LCD control data defining the operation of the LCD display device 3, Peripheral device control data defining the operation of the peripheral device control unit 29 is output.

また、ホストプロセッサ10は、動作モードの切り替え制御を行っている。すなわち、キー操作部16からの操作信号や、無線通信部14からの着信信号などを監視して、通常電力モード及び省電力モードの切り替えを行っている。動作モードを省電力モードへ移行させる場合、ホストプロセッサ10は、表示プロセッサ11への電源あるいはクロック供給を遮断するとともに、パーシャル表示や色数の削減などによって、画像データ生成処理の負荷を軽減させる。そして、省電力モード中は、停止中の表示プロセッサ11に代わり、ホストプロセッサ10が、画像データを生成し、シリアル通信線50を介して、LCDコントローラ2Nへ転送している。   In addition, the host processor 10 performs operation mode switching control. That is, the operation signal from the key operation unit 16 and the incoming signal from the wireless communication unit 14 are monitored to switch between the normal power mode and the power saving mode. When the operation mode is shifted to the power saving mode, the host processor 10 cuts off the power supply or clock supply to the display processor 11 and reduces the load of the image data generation processing by partial display or the reduction of the number of colors. During the power saving mode, the host processor 10 generates image data and transfers it to the LCD controller 2N via the serial communication line 50 instead of the stopped display processor 11.

タイミング制御部18は、通常電力モード時に、ホストプロセッサ10及び表示プロセッサ11によるLCDコントローラ2Nへのアクセスタイミングを制御している。ここでは、ホストプロセッサ10による書込制御データの転送完了後に、表示プロセッサ11による画像データの転送が行われるように、両者の動作タイミングを調整している。   The timing control unit 18 controls the access timing to the LCD controller 2N by the host processor 10 and the display processor 11 in the normal power mode. Here, the operation timing of both is adjusted so that the image data is transferred by the display processor 11 after the transfer of the write control data by the host processor 10 is completed.

LCDコントローラ2Nは、表示用通信部21、制御用通信部22、VRAMアクセス部23、ビデオRAM24、画像データ出力部25、レジスタアクセス部26、レジスタ群27、制御データ出力部28及び周辺機器制御部29により構成される。   The LCD controller 2N includes a display communication unit 21, a control communication unit 22, a VRAM access unit 23, a video RAM 24, an image data output unit 25, a register access unit 26, a register group 27, a control data output unit 28, and a peripheral device control unit. 29.

表示用通信部21は、パラレル通信線51に接続され、表示プロセッサ11から送出された画像データの受信処理を行っている。表示用通信部21によって受信された画像データは、VRAMアクセス部23へ出力され、ビデオRAM24に書き込まれる。   The display communication unit 21 is connected to the parallel communication line 51 and performs a process of receiving image data sent from the display processor 11. The image data received by the display communication unit 21 is output to the VRAM access unit 23 and written in the video RAM 24.

制御用通信部22は、シリアル通信線50に接続され、ホストプロセッサ10との間で制御データや画像データの送受信処理を行っている。すなわち、ホストプロセッサ10から書込制御データ、出力制御データ、LCD制御データ及び周辺機器制御データを受信した場合には、レジスタアクセス部26へ出力する。また、レジスタアクセス部26からレジスタ群27内の制御データが入力され、あるいは、VRAMアクセス部23からビデオRAM24内の画像データが入力された場合には、これらのデータをホストプロセッサ10へ送信する。さらに、省電力モード時には、ホストプロセッサ10により生成された画像データを受信して、VRAMアクセス部23へ出力する。さらに、シリアル通信線50に2線式の通信規格I2C(登録商標)が採用されている場合、制御用通信部22には、レジスタ群27アクセス用のスレーブアドレスとVRAM24アクセス用のスレーブアドレスとが用意されており、ホストプロセッサ10から受信したスレーブアドレスによって、レジスタ群27へのアクセスかVRAM24へのアクセスかの判定が行われる。   The control communication unit 22 is connected to the serial communication line 50 and performs transmission / reception processing of control data and image data with the host processor 10. That is, when write control data, output control data, LCD control data, and peripheral device control data are received from the host processor 10, they are output to the register access unit 26. When control data in the register group 27 is input from the register access unit 26 or image data in the video RAM 24 is input from the VRAM access unit 23, these data are transmitted to the host processor 10. Further, in the power saving mode, the image data generated by the host processor 10 is received and output to the VRAM access unit 23. Furthermore, when the two-wire communication standard I2C (registered trademark) is adopted for the serial communication line 50, the control communication unit 22 has a slave address for accessing the register group 27 and a slave address for accessing the VRAM 24. Whether the access to the register group 27 or the access to the VRAM 24 is made based on the slave address prepared and received from the host processor 10.

VRAMアクセス部23は、表示用通信部21又は制御用通信部22が受信した画像データをビデオRAM24へ書き込み、また、ビデオRAM24から読み出した画像データを制御用通信部22へ出力する。画像データの書き込みは、レジスタ群27内の書込制御データに基づいて、一連の画像データをビデオRAM24に順次に書き込むことによって行われる。表示プロセッサ11及びホストプロセッサ10から転送される一連の画像データは、その画素位置が連続領域を形成していることから、VRAMアクセス部23は、書込制御データに基づいて、各画像データの書き込み先となるビデオRAM24上のアドレスを順次に生成し、画像データの高速書き込みを行っている。この書込制御データは、例えば、画像データのフォーマットや、ビデオRAM24への書き込みを開始する画素位置、書き込み方向、書き込み範囲、書き込み禁止許可などの情報からなる。   The VRAM access unit 23 writes the image data received by the display communication unit 21 or the control communication unit 22 to the video RAM 24, and outputs the image data read from the video RAM 24 to the control communication unit 22. The image data is written by sequentially writing a series of image data into the video RAM 24 based on the write control data in the register group 27. Since the series of image data transferred from the display processor 11 and the host processor 10 has a continuous pixel position, the VRAM access unit 23 writes each image data based on the write control data. The addresses on the video RAM 24 are generated in order, and the image data is written at high speed. The write control data includes, for example, information such as the format of the image data, the pixel position where writing to the video RAM 24 is started, the writing direction, the writing range, and writing prohibition permission.

ビデオRAM24は、画像データを書き換え可能に記憶する半導体記憶装置であり、表示用通信部21の受信した画像データがVRAMアクセス部23の指定する画素位置に対応づけて格納される。このビデオRAM24内に格納されている画像データは、画像データ出力部25によって読み出され、LCD表示装置3へ出力される。なお、ビデオRAM24は、書き込み時のオーバーヘッドを低減するための入力バッファが設けられており、平均書き込み速度はレジスタ群27よりも速い。   The video RAM 24 is a semiconductor storage device that stores image data in a rewritable manner, and stores the image data received by the display communication unit 21 in association with the pixel position designated by the VRAM access unit 23. The image data stored in the video RAM 24 is read by the image data output unit 25 and output to the LCD display device 3. The video RAM 24 is provided with an input buffer for reducing overhead during writing, and the average writing speed is faster than that of the register group 27.

画像データ出力部25は、データ通信線53を介して、LCD表示装置3に接続されており、レジスタ群27内の出力制御データに基づいて、ビデオRAM24から読み出した画像データを加工するとともに、レジスタ群27内の出力制御データに基づくタイミングにて、加工後の画像データをデータ通信線53へ出力している。この出力制御データには、例えば、画像データのカラーパレット、転送速度、フォーマット、水平垂直信号の出力タイミング、画素データの出力タイミングなどの情報が含まれている。また、データ通信線53による画像データの伝送には、RGB666のパラレル通信や、LVDS(Low Voltage Differential Signaling:低電圧差動伝送)方式が採用され、例えば、毎秒60フレームのフレームレートで画像データが転送される。   The image data output unit 25 is connected to the LCD display device 3 through the data communication line 53, processes the image data read from the video RAM 24 based on the output control data in the register group 27, and registers The processed image data is output to the data communication line 53 at a timing based on the output control data in the group 27. This output control data includes, for example, information such as the color palette of image data, transfer speed, format, horizontal / vertical signal output timing, and pixel data output timing. Further, the transmission of image data through the data communication line 53 employs RGB666 parallel communication or LVDS (Low Voltage Differential Signaling) system, for example, image data is transmitted at a frame rate of 60 frames per second. Transferred.

レジスタ群27は、制御データを保持する複数のレジスタで構成される書き換え可能な半導体記憶装置であり、レジスタアクセス部26は、ホストコントローラ1から入力された制御データをレジスタ群27に書き込み、また、レジスタ群27から読み出した制御データを制御用通信部22へ出力する。すなわち、シリアル通信線50を介してホストプロセッサ10から入力された書込制御データ、出力制御データ、LCD制御データ及び周辺機器制御データは、レジスタアクセス部26によって、レジスタ群27内のいずれかのレジスタに書き込まれる。   The register group 27 is a rewritable semiconductor memory device including a plurality of registers that hold control data. The register access unit 26 writes the control data input from the host controller 1 to the register group 27. The control data read from the register group 27 is output to the control communication unit 22. That is, write control data, output control data, LCD control data, and peripheral device control data input from the host processor 10 via the serial communication line 50 are sent to any register in the register group 27 by the register access unit 26. Is written to.

制御データ出力部28は、データ通信線52を介して、LCD表示装置3に接続されており、レジスタ群27内のLCD制御データをLCD表示装置3へ出力している。このLCD制御データには、データ通信線53を介してLCD表示装置3へ入力される画像データを除く様々な制御情報が含まれている。例えば、画像データの転送速度やフォーマット情報、水平垂直信号の出力タイミング、画素データの出力タイミングなどの情報や、LCD表示装置3内のドライバ回路32の電圧制御、ガンマ補正などの情報が含まれており、これらの情報がLCD表示装置3へ出力される。   The control data output unit 28 is connected to the LCD display device 3 via the data communication line 52 and outputs the LCD control data in the register group 27 to the LCD display device 3. The LCD control data includes various control information except image data input to the LCD display device 3 via the data communication line 53. For example, it includes information such as image data transfer speed and format information, horizontal and vertical signal output timing, pixel data output timing, voltage control of the driver circuit 32 in the LCD display device 3, and gamma correction. These pieces of information are output to the LCD display device 3.

周辺機器制御部29は、レジスタ群27内の周辺機器制御データに基づいて、図示しない周辺機器に対する信号入出力や制御を行っており、例えば、USBトランシーバ、信号レベルを変換するレベルシフタとしての機能を有している。つまり、図9に示した従来の携帯電話機におけるI/Oコントローラ4に相当する。なお、この周辺機器制御部29が対象とする周辺機器には、USB機器やSDカードのように着脱可能に取り付けられる外部装置だけでなく、携帯電話機内に予め組み込まれている内部装置も含まれる。   The peripheral device control unit 29 performs signal input / output and control for peripheral devices (not shown) based on the peripheral device control data in the register group 27. For example, the peripheral device control unit 29 functions as a USB transceiver and a level shifter for converting signal levels. Have. That is, it corresponds to the I / O controller 4 in the conventional mobile phone shown in FIG. The peripheral devices targeted by the peripheral device control unit 29 include not only external devices that are detachably attached, such as USB devices and SD cards, but also internal devices that are built in the mobile phone in advance. .

LCD表示装置3は、LCDコントローラ2NのビデオRAM24から転送される画像データを画面表示する表示装置である。このLCD表示装置3は、データ通信線53を介して画像データを受信する通信部31と、受信した画像データに基づいて液晶表示パネル33を駆動するドライバ回路32と、表示画面を有する液晶表示パネル33によって構成される。なお、通信部31及びドライバ回路32は、異なる半導体デバイスとして構成することもできるが、一つの半導体デバイスとして構成することもできる。   The LCD display device 3 is a display device that displays the image data transferred from the video RAM 24 of the LCD controller 2N on the screen. The LCD display device 3 includes a communication unit 31 that receives image data via a data communication line 53, a driver circuit 32 that drives a liquid crystal display panel 33 based on the received image data, and a liquid crystal display panel having a display screen. 33. The communication unit 31 and the driver circuit 32 can be configured as different semiconductor devices, but can also be configured as a single semiconductor device.

通信部31及びドライバ回路32は、データ通信線52を介して入力されるLCD制御データに基づいて動作している。また、通信部31は、LCDコントローラ2Nから画像データを正しく受信できなかった場合、受信エラーを通知する制御信号として、インタラプト信号(割り込み信号)を生成し、LCDコントローラ2N或いはホストコントローラ1へ出力する。   The communication unit 31 and the driver circuit 32 operate based on LCD control data input via the data communication line 52. If the image data cannot be correctly received from the LCD controller 2N, the communication unit 31 generates an interrupt signal (interrupt signal) as a control signal for notifying a reception error, and outputs the interrupt signal to the LCD controller 2N or the host controller 1. .

図3は、図2のレジスタアクセス部26及びレジスタ群27について更に詳細な構成例を示したブロック図である。   FIG. 3 is a block diagram showing a more detailed configuration example of the register access unit 26 and the register group 27 of FIG.

レジスタ群27は、2以上のレジスタ71及びRA(Read Address)レジスタ72によって構成され、いずれもシリアル通信線50を介してホストプロセッサ10からアクセスされる。レジスタ71には、書込制御データ、出力制御データ、LCD制御データ及び周辺機器制御データが格納されている。一方、RAレジスタ72は、レジスタ71内に保持されている制御データを読み出す際、読み出し対象となるレジスタのアドレス(リードアドレス)を予め書き込んでおくレジスタである。   The register group 27 includes two or more registers 71 and an RA (Read Address) register 72, both of which are accessed from the host processor 10 via the serial communication line 50. The register 71 stores write control data, output control data, LCD control data, and peripheral device control data. On the other hand, the RA register 72 is a register in which an address (read address) of a register to be read is written in advance when the control data held in the register 71 is read.

レジスタアクセス部26は、入力バッファ61、アドレスデコーダ64及びセレクタ65からなる。入力バッファ61は、制御用通信部22からのデータ書き込み要求を一時格納している。この入力バッファ61は、アドレス記憶部62及びデータ記憶部63からなり、書き込み先となるレジスタアドレスがアドレス記憶部62に格納され、書き込むべきデータがデータ記憶部63に格納される。   The register access unit 26 includes an input buffer 61, an address decoder 64, and a selector 65. The input buffer 61 temporarily stores a data write request from the control communication unit 22. The input buffer 61 includes an address storage unit 62 and a data storage unit 63, a register address as a write destination is stored in the address storage unit 62, and data to be written is stored in the data storage unit 63.

アドレスデコーダ64は、レジスタ群27内のレジスタを指定するレジスタアドレスをデコードしている。書き込み時には、アドレス記憶部62内のレジスタアドレスをデコードしている。セレクタ65は、上記デコード結果に基づいて、レジスタ群27を構成するレジスタのいずれか一つを選択する。このようにして選択されたレジスタに対して、データ記憶部63内のデータの書き込みが行われる。   The address decoder 64 decodes a register address that specifies a register in the register group 27. At the time of writing, the register address in the address storage unit 62 is decoded. The selector 65 selects one of the registers constituting the register group 27 based on the decoding result. Data in the data storage unit 63 is written to the register thus selected.

図4のステップS101〜S104は、図3のレジスタアクセス部26における動作の一例を示したフローチャートであり、レジスタ群27に対するデータ書き込み(ライト)時の処理手順が示されている。まず、入力バッファ61は、シリアル通信線50を介してホストプロセッサ10から入力されるレジスタアドレス及びデータをそれぞれアドレス記憶部62及びデータ記憶部63に蓄積する。(ステップS101)。   Steps S101 to S104 in FIG. 4 are flowcharts illustrating an example of the operation in the register access unit 26 in FIG. 3, and a processing procedure at the time of data writing (writing) to the register group 27 is shown. First, the input buffer 61 stores the register address and data input from the host processor 10 via the serial communication line 50 in the address storage unit 62 and the data storage unit 63, respectively. (Step S101).

次に、アドレス記憶部62内のレジスタアドレスがアドレスデコーダ64へ出力され、データ記憶部63内のデータがセレクタ65へ出力される。アドレスデコーダ64は、このレジスタアドレスをデコードし、デコード結果をセレクタ65へ出力する(ステップS102)。セレクタ65は、このデコード結果に基づいて、書き込み先となるレジスタを選択し、当該レジスタにデータ記憶部63のデータを書き込む(ステップS103,S104)。   Next, the register address in the address storage unit 62 is output to the address decoder 64, and the data in the data storage unit 63 is output to the selector 65. The address decoder 64 decodes the register address and outputs the decoding result to the selector 65 (step S102). Based on the decoding result, the selector 65 selects a register as a write destination, and writes the data in the data storage unit 63 to the register (steps S103 and S104).

図5のステップS201〜S204は、図3のレジスタアクセス部26における動作の一例を示したフローチャートであり、レジスタ群27からのデータ読み出し(リード)時の処理手順が示されている。   Steps S201 to S204 in FIG. 5 are flowcharts illustrating an example of the operation in the register access unit 26 in FIG. 3, and a processing procedure at the time of data reading (reading) from the register group 27 is shown.

まず、ホストコントローラ1によって、レジスタ群27内のRAレジスタ72に、読み出し対象となるレジスタのアドレス(リードアドレス)が書き込まれる(ステップS201,S202)。次に、ホストプロセッサ11から制御用通信部22へレジスタ群27の読出し要求が入力されるとRAレジスタ72によって指定されたアドレスのレジスタ内に保持されている制御データが読み出される(ステップS203)。そして、RAレジスタ72内に記憶されているレジスタのアドレス(リードアドレス)とレジスタから読み出されたデータが、シリアル通信線50を介して、ホストプロセッサ10へ出力される(ステップS204)。   First, the host controller 1 writes the address (read address) of the register to be read into the RA register 72 in the register group 27 (steps S201 and S202). Next, when a read request for the register group 27 is input from the host processor 11 to the control communication unit 22, the control data held in the register at the address specified by the RA register 72 is read (step S203). Then, the register address (read address) stored in the RA register 72 and the data read from the register are output to the host processor 10 via the serial communication line 50 (step S204).

図6のステップS301〜S305は、図2のホストコントローラ1における画像データの送出動作の一例を示したフローチャートである。なお、表示プロセッサ11の動作タイミングは、タイミング制御部18を介して、ホストプロセッサ10によって制御されているものとする。   Steps S301 to S305 in FIG. 6 are flowcharts showing an example of the image data sending operation in the host controller 1 in FIG. It is assumed that the operation timing of the display processor 11 is controlled by the host processor 10 via the timing control unit 18.

まず、ホストプロセッサ10が、シリアル通信線50に書込制御データを送出し、LCDコントローラ2Nのレジスタ群27に書き込む(ステップS301)。この書込制御データには、画像データのフォーマット情報と、ビデオRAM24に対する書き込み許可の情報と、画像データの書き込み時にアドレスを生成するために必要な情報とが含まれている。書込制御データの送出が完了すると、一連の画像データが生成され、LCDコントローラ2Nへ転送される(ステップS302〜304)。この画像データの生成処理及び転送処理は、通常電力モードの場合には、表示プロセッサ11によって実行され、省電力モードの場合には、ホストプロセッサ10によって実行される。   First, the host processor 10 sends write control data to the serial communication line 50 and writes it to the register group 27 of the LCD controller 2N (step S301). This write control data includes image data format information, write permission information for the video RAM 24, and information necessary for generating an address when writing the image data. When transmission of the write control data is completed, a series of image data is generated and transferred to the LCD controller 2N (steps S302 to S304). The image data generation processing and transfer processing are executed by the display processor 11 in the normal power mode, and executed by the host processor 10 in the power saving mode.

通常電力モードの場合、書込制御データの送出が完了すると、ホストプロセッサ10からタイミング制御部18へ画像データ送信許可が通知され、表示プロセッサ11が、画像データの生成を開始する(ステップS302)。次に、表示プロセッサ11は、生成した画像データをパラレル通信線51に順次に送出し、LCDコントローラ2NのビデオRAM24に書き込む(ステップS303)。このとき、ビデオRAM24内の書き込み先アドレスは、書込制御データに基づいて、VRAMアクセス部23が生成している。画像データの送出は、全ての画像データが送出されるまで繰り返される(ステップS304)。そして、全ての画像データの送出が完了すれば、タイミング制御部18が、画像データの転送完了をホストプロセッサ10に通知する。   In the normal power mode, when transmission of the write control data is completed, the host processor 10 notifies the timing control unit 18 of permission to transmit image data, and the display processor 11 starts generating image data (step S302). Next, the display processor 11 sequentially sends the generated image data to the parallel communication line 51 and writes it in the video RAM 24 of the LCD controller 2N (step S303). At this time, the write destination address in the video RAM 24 is generated by the VRAM access unit 23 based on the write control data. The transmission of the image data is repeated until all the image data is transmitted (step S304). When the transmission of all the image data is completed, the timing control unit 18 notifies the host processor 10 of the completion of the image data transfer.

一方、省電力モードの場合、ステップS301で書込制御データの送出が完了すると、ホストプロセッサ10が画像データを生成し(ステップS302)、生成した画像データをシリアル通信線50に順次に送出し、LCDコントローラ2NのビデオRAM24に書き込む(ステップS303)。このとき、ビデオRAM24内の書き込み先アドレスは、書込制御データに基づいて、VRAMアクセス部23が生成している。画像データの送出は、全ての画像データが送出されるまで繰り返される(ステップS304)。   On the other hand, in the power saving mode, when transmission of the write control data is completed in step S301, the host processor 10 generates image data (step S302), and sequentially transmits the generated image data to the serial communication line 50. Writing to the video RAM 24 of the LCD controller 2N (step S303). At this time, the write destination address in the video RAM 24 is generated by the VRAM access unit 23 based on the write control data. The transmission of the image data is repeated until all the image data is transmitted (step S304).

表示プロセッサ11又はホストプロセッサ10によって、全ての画像データの送出が完了すれば、ホストプロセッサ10が、シリアル通信線50に書込制御データを再び送出し、LCDコントローラ2Nのレジスタ群27に書き込む(ステップS305)。この書込制御データには、ビデオRAM24に対する書き込み禁止の情報が含まれている。   When the display processor 11 or the host processor 10 completes sending all the image data, the host processor 10 sends the write control data to the serial communication line 50 again and writes it to the register group 27 of the LCD controller 2N (step S305). This write control data includes information for prohibiting writing to the video RAM 24.

この様にして、ホストコントローラ1による画像データの書き込みは、動作モードに応じて、シリアル通信線50又はパラレル通信線51を介して行われるが、画像データの読み出しは、動作モードにかかわらず、シリアル通信線50を介して行われる。つまり、VRAMアクセス部23によって読み出されたビデオRAM24内の画像データは、動作モードにかかわらず、制御用通信部22へ出力され、シリアル通信線50を介して、ホストプロセッサ10へ出力される。   In this manner, the image data is written by the host controller 1 via the serial communication line 50 or the parallel communication line 51 depending on the operation mode. However, the image data is read serially regardless of the operation mode. This is done via the communication line 50. That is, the image data in the video RAM 24 read by the VRAM access unit 23 is output to the control communication unit 22 and output to the host processor 10 through the serial communication line 50 regardless of the operation mode.

LCD表示装置3を用いて画像表示を行う場合、ホストコントローラ1からビデオRAM24へ画像データの書き込みが行われる必要があるが、ホストコントローラ1がビデオRAM24内の画像データを読み出す必要はない。しかしながら、例えば、携帯情報端末の設計時には、デバッグ作業のために、ビデオRAM24内の任意の画像データを読み出すことが必要になる場合がある。このような画像データの読み出しをシリアル通信線50を介して行うことによって、パラレル通信線51をLCDコントローラ2Nに対するデータ送信専用にすることができる。このため、表示プロセッサ11の制御手順および回路構成を複雑化させることなく、パラレル通信線51を介して行われる画像データの転送を更に高速化することができる。   When displaying an image using the LCD display device 3, it is necessary to write image data from the host controller 1 to the video RAM 24, but it is not necessary for the host controller 1 to read out the image data in the video RAM 24. However, for example, when designing a portable information terminal, it may be necessary to read arbitrary image data in the video RAM 24 for debugging work. By reading such image data through the serial communication line 50, the parallel communication line 51 can be dedicated to data transmission to the LCD controller 2N. Therefore, it is possible to further speed up the transfer of image data performed via the parallel communication line 51 without complicating the control procedure and circuit configuration of the display processor 11.

また、デバッグ時に、ホストコントローラ1及びLCDコントローラ2N間のデータ通信線50又は51に外部機器を接続し、その伝送データを監視する場合にも、パラレル通信線51よりもマルチ・マスター・バスに対応したI2Cインタフェイスなどのシリアル通信線50を使用した方が、外部機器の接続および外部機器からのビデオRAM24の読み出しが容易である。このため、ビデオRAM24から読み出された画像データをシリアル通信線50へ出力する方が、デバッグ作業にも好適である。   Also, when debugging, connecting an external device to the data communication line 50 or 51 between the host controller 1 and the LCD controller 2N and monitoring the transmission data is more compatible with the multi-master bus than the parallel communication line 51. When the serial communication line 50 such as the I2C interface is used, it is easier to connect the external device and read the video RAM 24 from the external device. Therefore, outputting image data read from the video RAM 24 to the serial communication line 50 is also suitable for debugging work.

また、LCDコントローラ2N内に周辺機器制御部29を設け、周辺機器制御データの転送に使用されるシリアル通信線50を用いて、書込制御データを転送することによって、ホストコントローラ1が有するデータ通信線の数を増大させることなく、画像データの転送を高速化することができる。   Further, the peripheral device control unit 29 is provided in the LCD controller 2N, and the write communication data is transferred using the serial communication line 50 used for transferring the peripheral device control data. The transfer of image data can be speeded up without increasing the number of lines.

なお、省電力モード時には、表示プロセッサ11への電源あるいはクロックの供給が遮断され、ホストプロセッサ10のみが動作する状態となるため、タイミング制御部18への電源あるいはクロックの供給も遮断することによって、更に消費電力を削減することが可能である。   In the power saving mode, the power supply or clock supply to the display processor 11 is cut off and only the host processor 10 operates, so that the power supply or clock supply to the timing control unit 18 is also cut off. Furthermore, power consumption can be reduced.

なお、本実施の形態では、通信線50がパラレル通信線、通信線51がシリアル通信線である場合の例について説明したが、本発明はこれに限られるものではない。例えば、通信線50がシリアル通信線、通信線がパラレル通信線である場合、或いは、2つのデータ通信線50,51がいずれもパラレル通信線、又は、いずれもシリアル通信線である場合にも適用することができる。   In the present embodiment, an example in which the communication line 50 is a parallel communication line and the communication line 51 is a serial communication line has been described, but the present invention is not limited to this. For example, when the communication line 50 is a serial communication line and the communication line is a parallel communication line, or when the two data communication lines 50 and 51 are both parallel communication lines or both are serial communication lines. can do.

さらに、本実施の形態では、表示プロセッサ11がLCDコントローラ2Nへ1フレーム分の画像データを転送終了後に、タイミング制御部18がホストプロセッサ11へ画像データ転送完了を通知するとしたが、本発明はこれに限られるものではない。例えば、タイミング制御部18内に、表示プロセッサ11が画像データ送信中か否かを示すビットを含むレジスタを設け、ホストプロセッサ10が同レジスタをポーリングすることによって、表示プロセッサ11による画像データ転送が完了したかどうかを確認する構成にしてもよい。   Furthermore, in the present embodiment, the timing processor 18 notifies the host processor 11 of the completion of image data transfer after the display processor 11 finishes transferring one frame of image data to the LCD controller 2N. It is not limited to. For example, a register including a bit indicating whether or not the display processor 11 is transmitting image data is provided in the timing control unit 18, and the host processor 10 polls the register to complete the image data transfer by the display processor 11. You may be the structure which confirms whether it did.

実施の形態2.
実施の形態1では、ホストプロセッサ10がタイミング制御部18へ画像データ送信許可信号を送信することで表示プロセッサ11の動作タイミングをコントロールしている場合について説明した。これに対し、本実施の形態では、ホストプロセッサ10及び表示プロセッサ11が、独自のタイミングで動作している場合について説明する。
Embodiment 2. FIG.
In the first embodiment, the case where the host processor 10 controls the operation timing of the display processor 11 by transmitting an image data transmission permission signal to the timing control unit 18 has been described. On the other hand, in the present embodiment, a case will be described in which the host processor 10 and the display processor 11 are operating at their own timing.

なお、実施の形態2の構成は、実施の形態1で説明した図2と同じ構成をとるものとするが、ホストプロセッサ10と表示プロセッサ11の動作は独自のタイミングで動作しているものとする。さらに、タイミング制御部18はホストプロセッサ10および表示プロセッサ11と通信を行いながら、各プロセッサ10,11の状態の管理および各プロセッサ10,11の制御を行っているものとする。   The configuration of the second embodiment is the same as that of FIG. 2 described in the first embodiment, but the operations of the host processor 10 and the display processor 11 are operating at their own timing. . Further, it is assumed that the timing control unit 18 manages the state of each processor 10 and 11 and controls each processor 10 and 11 while communicating with the host processor 10 and the display processor 11.

図7は、図2のタイミング制御部18の動作の一例を示したシーケンス図であり、通常電力モード時に表示プロセッサ11によって生成された画像データをLCDコントローラ2Nへ送信する際の手順が示されている。ホストプロセッサ10は、シリアル通信線50へ書込制御データを出力する際、タイミング制御部18に対し、書込制御データの送信要求信号を出力する。タイミング制御部18は、表示プロセッサ11によるLCDコントローラ2Nへのアクセス状況に基づいて、ホストプロセッサ10からLCDコントローラ2Nへ書込制御データを送信可能かを判定する。   FIG. 7 is a sequence diagram showing an example of the operation of the timing control unit 18 of FIG. 2, and shows a procedure for transmitting image data generated by the display processor 11 to the LCD controller 2N in the normal power mode. Yes. When outputting the write control data to the serial communication line 50, the host processor 10 outputs a write control data transmission request signal to the timing control unit 18. The timing control unit 18 determines whether or not write control data can be transmitted from the host processor 10 to the LCD controller 2N based on the access status of the display processor 11 to the LCD controller 2N.

ホストプロセッサ10は、タイミング制御部18から送信許可信号を受信すると、シリアル通信線50を介して、LCDコントローラ2Nへ書込制御データを送信する。この書込制御データの送信が完了すると、ホストプロセッサ10は、送信完了通知信号をタイミング制御部18へ出力する。タイミング制御部18はホストプロセッサ10から送信完了通知信号を受信すると、ホストコントローラへACK信号(応答信号)を返し、一連のLCDコントローラ2Nへの書込制御データの送信処理が終了する。   When the host processor 10 receives the transmission permission signal from the timing control unit 18, the host processor 10 transmits the write control data to the LCD controller 2N via the serial communication line 50. When the transmission of the write control data is completed, the host processor 10 outputs a transmission completion notification signal to the timing control unit 18. When the timing control unit 18 receives the transmission completion notification signal from the host processor 10, the timing control unit 18 returns an ACK signal (response signal) to the host controller, and a series of processing for transmitting the write control data to the LCD controller 2N ends.

一方、表示プロセッサ11は、画像データ記憶部12内の画像データを読み出し、ビデオRAM24へ書き込む画像データを生成している。表示プロセッサ11は、生成した画像データをLCDコントローラ2Nへ送信する際、タイミング制御部18に対し、画像データの送信要求信号を出力する。このとき、ホストプロセッサ10による書込制御データの送信完了前であれば、タイミング制御部18は、表示プロセッサ11へ送信拒絶信号を返信し、画像データの送信を許可しない。   On the other hand, the display processor 11 reads out image data in the image data storage unit 12 and generates image data to be written in the video RAM 24. The display processor 11 outputs an image data transmission request signal to the timing controller 18 when transmitting the generated image data to the LCD controller 2N. At this time, if transmission of the write control data by the host processor 10 is not completed, the timing control unit 18 returns a transmission rejection signal to the display processor 11 and does not permit transmission of the image data.

書込制御データの送信完了後に、表示プロセッサ11が、画像データの送信要求信号を出力すれば、タイミング制御部18は、表示プロセッサ11がLCDコントローラ2Nへ画像データを送信可能と判定し、表示プロセッサ11に対し、送信許可信号を返信する。表示プロセッサ11は、タイミング制御部18から送信許可信号を受信すると、パラレル通信線51を介して、LCDコントローラ2Nへの画像データの送信を開始する。この画像データの送信が完了すると、表示プロセッサ11が、タイミング制御部18へ送信完了通知信号を出力し、この送信完了通知信号を受信したタイミング制御部18から表示プロセッサ11へACK信号が返され、一連のLCDコントローラ2Nへの画像データの送信処理が終了する。   If the display processor 11 outputs the image data transmission request signal after the transmission of the write control data is completed, the timing control unit 18 determines that the display processor 11 can transmit the image data to the LCD controller 2N, and the display processor 11 11, a transmission permission signal is returned. When the display processor 11 receives the transmission permission signal from the timing control unit 18, the display processor 11 starts transmission of image data to the LCD controller 2N via the parallel communication line 51. When the transmission of the image data is completed, the display processor 11 outputs a transmission completion notification signal to the timing control unit 18, and an ACK signal is returned to the display processor 11 from the timing control unit 18 that has received the transmission completion notification signal. A series of image data transmission processing to the LCD controller 2N is completed.

本実施の形態によれば、通常電力モード時にはホストプロセッサ10及び表示プロセッサ11が、独立したタイミングで動作している場合であっても、LCDコントローラ2Nに対し、書込制御データの送信完了後に、画像データを送信することができる。   According to the present embodiment, even when the host processor 10 and the display processor 11 are operating at independent timings in the normal power mode, after the transmission of the write control data to the LCD controller 2N is completed, Image data can be transmitted.

なお、省電力モード時には、表示プロセッサ11が停止し、書込制御データ及び画像データの転送は、いずれもホストプロセッサ10が行っているため、タイミング制御部18は必要とされない。したがって、タイミング制御部18への電源あるいはクロックの供給も遮断することによって、更に消費電力を削減することが可能である。   In the power saving mode, the display processor 11 is stopped, and the writing control data and the image data are both transferred by the host processor 10, so that the timing control unit 18 is not required. Therefore, it is possible to further reduce power consumption by shutting off the power supply or clock supply to the timing control unit 18.

実施の形態3.
実施の形態1、2では、動作モードにかかわらず、シリアル通信線50を介して、ホストプロセッサ10からLCDコントローラ2Nへ書込制御データが送信される場合の例について説明した。これに対し、本実施の形態では、通常電力モードの場合には、パラレル通信線51を介して、表示プロセッサ11からLCDコントローラ2Nへ書込制御データが転送される場合について説明する。
Embodiment 3 FIG.
In the first and second embodiments, the example in which the write control data is transmitted from the host processor 10 to the LCD controller 2N via the serial communication line 50 regardless of the operation mode has been described. In contrast, in the present embodiment, a case will be described in which the write control data is transferred from the display processor 11 to the LCD controller 2N via the parallel communication line 51 in the normal power mode.

図8は、本発明の実施の形態3による携帯情報端末の要部について一構成例を示したブロック図であり、図2と比較すれば、ホストコントローラ1が、タイミング制御部18を備えることなく構成され、LCDコントローラ2N内において、レジスタアクセス部26が、表示用通信部21及び制御用通信部22のいずれにも接続されている点で異なる。   FIG. 8 is a block diagram showing an example of the configuration of the main part of the portable information terminal according to Embodiment 3 of the present invention. Compared with FIG. 2, the host controller 1 does not include the timing control unit 18. The difference is that the register access unit 26 is connected to both the display communication unit 21 and the control communication unit 22 in the LCD controller 2N.

本実施の形態では、表示プロセッサ11が、画像データの転送に先立って、パラレル通信線51を介して、LCDコントローラ2Nへ書込制御データを送信している。このため、ホストプロセッサ10との動作タイミングを調整するタイミング制御部18は不要となる。   In the present embodiment, the display processor 11 transmits write control data to the LCD controller 2N via the parallel communication line 51 prior to transfer of image data. For this reason, the timing control unit 18 for adjusting the operation timing with the host processor 10 is not necessary.

パラレル通信線51には、書き込み先としてビデオRAM24又はレジスタ群27を指定するためのセレクト信号線RSPが含まれている。表示用通信部21は、このセレクト信号線RSPに基づいて、受信データが画像データ又は書込制御データのいずれであるのかを判別し、画像データの場合にはVRAMアクセス部23へ出力し、書込制御データの場合にはレジスタアクセス部26へ出力する。   The parallel communication line 51 includes a select signal line RSP for designating the video RAM 24 or the register group 27 as a write destination. Based on this select signal line RSP, the display communication unit 21 determines whether the received data is image data or write control data, and outputs the data to the VRAM access unit 23 in the case of image data. In the case of embedded control data, it is output to the register access unit 26.

また、レジスタアクセス部26は、ホストプロセッサ10及び表示プロセッサ11からのレジスタ群27に対するデータ書き込みに競合が生じれば、これらのデータ書き込みについて調停を行って、レジスタ群27への書き込みを順次に行う。   Further, if there is a conflict in data writing to the register group 27 from the host processor 10 and the display processor 11, the register access unit 26 arbitrates these data writing and sequentially writes to the register group 27. .

本発明の実施の形態による携帯電話機の概略構成例を示したブロック図である。It is the block diagram which showed the example of schematic structure of the mobile telephone by embodiment of this invention. 図1の携帯電話機の要部について更に詳細に示したブロック図である。FIG. 2 is a block diagram illustrating in detail a main part of the mobile phone in FIG. 1. 図2のレジスタアクセス部26及びレジスタ群27について更に詳細な構成例を示したブロック図である。FIG. 3 is a block diagram showing a more detailed configuration example of a register access unit 26 and a register group 27 in FIG. 図3のレジスタアクセス部26におけるデータ書き込み動作の一例を示したフローチャートである。4 is a flowchart showing an example of a data write operation in the register access unit 26 of FIG. 3. 図3のレジスタアクセス部26におけるデータ読み出し動作の一例を示したフローチャートである。4 is a flowchart showing an example of a data read operation in the register access unit 26 of FIG. 3. 図2のホストコントローラ1における画像データの送出動作の一例を示したフローチャートである。3 is a flowchart illustrating an example of an image data transmission operation in the host controller 1 of FIG. 2. 図2のタイミング制御部18の動作の一例を示したシーケンス図であり、通常電力モード時に画像データをLCDコントローラ2Nへ送信する様子が示されている。FIG. 3 is a sequence diagram illustrating an example of the operation of the timing control unit 18 of FIG. 2, and illustrates a state in which image data is transmitted to the LCD controller 2N in the normal power mode. 本発明の実施の形態3による携帯情報端末の要部について一構成例を示したブロック図である。It is the block diagram which showed one structural example about the principal part of the portable information terminal by Embodiment 3 of this invention. 従来の携帯情報端末の要部について一構成例を示したブロック図である。It is the block diagram which showed one structural example about the principal part of the conventional portable information terminal.

符号の説明Explanation of symbols

1 ホストコントローラ
2 LCDコントローラ
3 LCD表示装置
10 ホストプロセッサ
11 表示プロセッサ
12 画像データ記憶部
13 プログラム記憶部
14 無線通信部
15 カメラ部
16 キー操作部
18 タイミング制御部
19 アナログ制御部
21 表示用通信部
22 制御用通信部
23 VRAMアクセス部
24 ビデオRAM
25 画像データ出力部
26 レジスタアクセス部
27 レジスタ群
28 制御データ出力部
29 周辺機器制御部
31 通信部
32 ドライバ回路
33 液晶表示パネル
50〜53 データ通信線
61 入力バッファ
62 アドレス記憶部
63 データ記憶部
64 アドレスデコーダ
65 セレクタ
71 レジスタ
72 RAレジスタ
DESCRIPTION OF SYMBOLS 1 Host controller 2 LCD controller 3 LCD display device 10 Host processor 11 Display processor 12 Image data storage part 13 Program storage part 14 Wireless communication part 15 Camera part 16 Key operation part 18 Timing control part 19 Analog control part 21 Communication part 22 for a display Control communication unit 23 VRAM access unit 24 Video RAM
25 Image data output unit 26 Register access unit 27 Register group 28 Control data output unit 29 Peripheral device control unit 31 Communication unit 32 Driver circuit 33 Liquid crystal display panel 50 to 53 Data communication line 61 Input buffer 62 Address storage unit 63 Data storage unit 64 Address decoder 65 Selector 71 Register 72 RA register

Claims (6)

画像表示を行う表示装置と、画像データを生成するホストコントローラと、上記表示装置及び上記ホストコントローラ間に介在させる表示コントローラとを備え、上記表示装置に表示される画像データが単位時間当たりに更新されるデータ量を異ならせた通常電力モード及び省電力モードを切り替え可能な携帯情報端末において、
上記ホストコントローラ及び上記表示コントローラが、第1データ通信線及び第2データ通信線により接続され、
上記ホストコントローラが、通常電力モード時に画像データを生成し、省電力モード時には電源供給が遮断される表示プロセッサと、省電力モード時に画像データを生成するホストプロセッサとを備え、
上記表示コントローラが、上記表示プロセッサから第1データ通信線を介して入力される画像データ、及び、第2データ通信線を介して上記ホストプロセッサから入力される画像データを保持するビデオRAMと、
上記第2データ通信線を介して、上記ホストプロセッサから入力される周辺機器制御データを保持するレジスタ群と、
上記周辺機器制御データに基づいて、当該携帯情報端末に着脱可能に接続される周辺機器との間で信号入出力を行う周辺機器制御部とを備えたことを特徴とする携帯情報端末。
A display device that displays an image, a host controller that generates image data, and a display controller that is interposed between the display device and the host controller. The image data displayed on the display device is updated per unit time. In portable information terminals that can switch between the normal power mode and the power saving mode with different amounts of data,
The host controller and the display controller are connected by a first data communication line and a second data communication line,
The host controller includes a display processor that generates image data in a normal power mode and a power supply that is cut off in a power saving mode, and a host processor that generates image data in a power saving mode,
A video RAM in which the display controller holds image data input from the display processor via the first data communication line and image data input from the host processor via the second data communication line;
A group of registers for holding peripheral device control data input from the host processor via the second data communication line;
A portable information terminal comprising: a peripheral device control unit that performs signal input / output with a peripheral device that is detachably connected to the portable information terminal based on the peripheral device control data.
画像表示を行う表示装置と、画像データを生成するホストコントローラと、上記表示装置及び上記ホストコントローラ間に介在させる表示コントローラとを備え、上記表示装置に表示される画像データが単位時間当たりに更新されるデータ量を異ならせた通常電力モード及び省電力モードを切り替え可能な携帯情報端末において、
上記ホストコントローラ及び上記表示コントローラが、第1データ通信線及び第2データ通信線により接続され、
上記ホストコントローラが、通常電力モード時に画像データを生成し、省電力モード時にはクロック供給が遮断される表示プロセッサと、省電力モード時に画像データを生成するホストプロセッサとを備え、
上記表示コントローラが、上記表示プロセッサから第1データ通信線を介して入力される画像データ、及び、第2データ通信線を介して上記ホストプロセッサから入力される画像データを保持するビデオRAMと、
上記第2データ通信線を介して、上記ホストプロセッサから入力される周辺機器制御データを保持するレジスタ群と、
上記周辺機器制御データに基づいて、当該携帯情報端末に着脱可能に接続される周辺機器との間で信号入出力を行う周辺機器制御部とを備えたことを特徴とする携帯情報端末。
A display device that displays an image, a host controller that generates image data, and a display controller that is interposed between the display device and the host controller. The image data displayed on the display device is updated per unit time. In portable information terminals that can switch between the normal power mode and the power saving mode with different amounts of data,
The host controller and the display controller are connected by a first data communication line and a second data communication line,
The host controller includes a display processor that generates image data in the normal power mode and a clock supply is cut off in the power saving mode, and a host processor that generates image data in the power saving mode,
A video RAM in which the display controller holds image data input from the display processor via the first data communication line and image data input from the host processor via the second data communication line;
A group of registers for holding peripheral device control data input from the host processor via the second data communication line;
A portable information terminal comprising: a peripheral device control unit that performs signal input / output with a peripheral device that is detachably connected to the portable information terminal based on the peripheral device control data.
通常電力モード時における画像データの書き込み時に、書込制御データに基づいて、書き込み先となる上記ビデオRAMのアドレスを生成するVRAMアクセス部を備え、
上記レジスタ群が、上記ホストコントローラから入力される上記書込制御データを保持することを特徴とする請求項1または2に記載の携帯情報端末。
A VRAM access unit that generates an address of the video RAM as a writing destination based on write control data when writing image data in the normal power mode;
The portable information terminal according to claim 1 or 2, wherein the register group holds the write control data input from the host controller.
通常電力モード時には、上記表示装置の表示画面全体に相当するビデオRAM内の記憶領域が更新され、
省電力モード時には、上記表示画面の一部に相当するビデオRAM内の記憶領域のみが更新されることを特徴とする請求項1または2に記載の携帯情報端末。
In the normal power mode, the storage area in the video RAM corresponding to the entire display screen of the display device is updated,
3. The portable information terminal according to claim 1, wherein only a storage area in the video RAM corresponding to a part of the display screen is updated in the power saving mode.
省電力モード時には、ビデオRAM内に格納される画像データを構成する各ピクセル当たりの情報量が、通常電力モード時よりも少ないことを特徴とする請求項1または2に記載の携帯情報端末。   3. The portable information terminal according to claim 1, wherein the amount of information per pixel constituting the image data stored in the video RAM is smaller in the power saving mode than in the normal power mode. 省電力モード時には、ビデオRAM内に格納される画像データの更新周期が、通常電力モード時よりも長いことを特徴とする請求項1または2に記載の携帯情報端末。   3. The portable information terminal according to claim 1, wherein the update period of the image data stored in the video RAM is longer in the power saving mode than in the normal power mode.
JP2005340862A 2005-11-25 2005-11-25 Portable information terminal Expired - Fee Related JP4491408B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005340862A JP4491408B2 (en) 2005-11-25 2005-11-25 Portable information terminal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005340862A JP4491408B2 (en) 2005-11-25 2005-11-25 Portable information terminal

Publications (2)

Publication Number Publication Date
JP2007148665A JP2007148665A (en) 2007-06-14
JP4491408B2 true JP4491408B2 (en) 2010-06-30

Family

ID=38210030

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005340862A Expired - Fee Related JP4491408B2 (en) 2005-11-25 2005-11-25 Portable information terminal

Country Status (1)

Country Link
JP (1) JP4491408B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011141818A (en) * 2010-01-08 2011-07-21 Toshiba Corp Graphic controller, information processing apparatus, and power saving method
JP5564285B2 (en) * 2010-02-25 2014-07-30 株式会社日立製作所 Power on / off non-deteriorating electronic equipment
JP6554998B2 (en) * 2015-08-18 2019-08-07 株式会社リコー Information processing apparatus, power control method, program, and information processing system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000298536A (en) * 1999-04-15 2000-10-24 Toshiba Corp Information processor
WO2005038638A1 (en) * 2003-10-21 2005-04-28 Sony Computer Entertainment Inc. Electronic device and electronic device control method
JP2005316176A (en) * 2004-04-28 2005-11-10 Toshiba Corp Electronic equipment and display control method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2549765B2 (en) * 1990-11-30 1996-10-30 シチズン時計株式会社 Microcomputer
JP2665836B2 (en) * 1991-03-25 1997-10-22 三菱電機株式会社 Liquid crystal display controller
EP0524362B1 (en) * 1991-07-24 2000-05-17 Texas Instruments France Display adapter
US7538762B2 (en) * 2003-09-30 2009-05-26 Intel Corporation Switching display update properties upon detecting a power management event

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000298536A (en) * 1999-04-15 2000-10-24 Toshiba Corp Information processor
WO2005038638A1 (en) * 2003-10-21 2005-04-28 Sony Computer Entertainment Inc. Electronic device and electronic device control method
JP2005316176A (en) * 2004-04-28 2005-11-10 Toshiba Corp Electronic equipment and display control method

Also Published As

Publication number Publication date
JP2007148665A (en) 2007-06-14

Similar Documents

Publication Publication Date Title
JP4127510B2 (en) Display control device and electronic device
TWI375938B (en)
US20020190943A1 (en) Image display apparatus
JP2004233742A (en) Electronic equipment equipped with display driving controller and display device
US20060194613A1 (en) Communication terminal apparatus
JP6645738B2 (en) Display driver, display system, and display panel driving method
JP4726614B2 (en) Portable information terminal
CN111798781A (en) Display driving integrated circuit and operation method thereof
JP4491408B2 (en) Portable information terminal
JPWO2008047568A1 (en) Display method, display system, portable communication terminal, and display controller
US9542721B2 (en) Display control device and data processing system
US7081874B2 (en) Portable display device and method utilizing embedded still image buffer to facilitate full motion video playback
EP1638074A2 (en) Image display circuitry and mobile electronic device
US20050162509A1 (en) Mobile terminal apparatus and its information displaying method
JP4744277B2 (en) Portable information terminal
US20030160748A1 (en) Display control circuit, semiconductor device, and portable device
JP2007141101A (en) Personal digital assistant
JP3925130B2 (en) Data transfer circuit, semiconductor device, and portable device
JP2006079013A (en) Liquid crystal display part control device and method, and mobile telephone set using liquid crystal display part controller
US20070171231A1 (en) Image display controlling device and image display controlling method
JP2004180040A (en) Mobile terminal device and signal control circuit
JP2003203006A (en) Power supply control method for semiconductor memory and terminal device
JP4412352B2 (en) Communication terminal device
KR20080076484A (en) Method for sharing memory by a plurality of processors and portable terminal having structure of memory share
JP2009080494A (en) Mobile information terminal

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080220

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100209

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100330

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100405

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees