JP4055011B2 - Receiver - Google Patents

Receiver Download PDF

Info

Publication number
JP4055011B2
JP4055011B2 JP2004273626A JP2004273626A JP4055011B2 JP 4055011 B2 JP4055011 B2 JP 4055011B2 JP 2004273626 A JP2004273626 A JP 2004273626A JP 2004273626 A JP2004273626 A JP 2004273626A JP 4055011 B2 JP4055011 B2 JP 4055011B2
Authority
JP
Japan
Prior art keywords
video signal
signal processing
processing unit
frame buffer
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004273626A
Other languages
Japanese (ja)
Other versions
JP2006093846A (en
Inventor
則宏 東
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Funai Electric Co Ltd
Original Assignee
Funai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Funai Electric Co Ltd filed Critical Funai Electric Co Ltd
Priority to JP2004273626A priority Critical patent/JP4055011B2/en
Publication of JP2006093846A publication Critical patent/JP2006093846A/en
Application granted granted Critical
Publication of JP4055011B2 publication Critical patent/JP4055011B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、テレビジョン放送信号に基づく映像信号や、ビデオ端子等の映像信号入力端子から入力された映像信号を受信してディスプレイに表示可能な映像信号に変換する機能を有する受信装置に関するものである。   The present invention relates to a receiving device having a function of receiving a video signal based on a television broadcast signal or a video signal input from a video signal input terminal such as a video terminal and converting the received video signal into a video signal that can be displayed on a display. is there.

従来、第1のフレ−ムバッファと第2のフレ−ムバッファとの2つのフレ−ムバッファを具備し、第1のフレ−ムバッファから読み出した映像信号に基づく映像が表示されるように構成された受信装置であって、入力映像信号が第1の映像信号から第2の映像信号に切り替わる際に、第1の映像信号の最後の信号および第2の映像信号の最初の信号をそれぞれ第2のフレ−ムバッファに書き込み、第2のフレ−ムバッファの内容を順次第1のフレ−ムバッファに転送しつつ、第1のフレ−ムバッファから映像信号の読み出しを行い、同転送が終了したときに上記第2の映像信号を上記第1のフレ−ムバッファに供給するように構成された受信装置が知られている(例えば、特許文献1参照)。
このような受信装置では、第1の映像信号に基づく映像から、第2の映像信号に基づく映像に切り替えが、紙芝居の場面が切り替わる如く連続して行われるようにすることが可能となるため、入力映像信号の切り替えの際の表示画面の映像の乱れの発生を抑制することが可能となる。
特開平3−159384号公報
2. Description of the Related Art Conventionally, there are two frame buffers, a first frame buffer and a second frame buffer, and reception is configured to display a video based on a video signal read from the first frame buffer. When the input video signal is switched from the first video signal to the second video signal, the last signal of the first video signal and the first signal of the second video signal are respectively set to the second frame. -Write to the frame buffer, read the video signal from the first frame buffer while sequentially transferring the contents of the second frame buffer to the first frame buffer. There is known a receiving apparatus configured to supply the first video buffer to the first frame buffer (see, for example, Patent Document 1).
In such a receiving apparatus, since switching from the video based on the first video signal to the video based on the second video signal can be continuously performed so that the scene of the picture-story show is switched, It is possible to suppress the occurrence of video disturbance on the display screen when the input video signal is switched.
Japanese Patent Laid-Open No. 3-159384

しかしながら、特許文献1に記載の受信装置では、入力映像信号の切り替えにかかる指示の入力があった後に、第2のフレ−ムバッファへの映像信号の書き込み、第2のフレ−ムバッファから第1のフレ−ムバッファへの映像信号の転送の処理が順に行われるため、上記指示の入力があってから、ディスプレイの映像が切り替わるまでに時間がかかってしまうという問題があった。特に、デジタルの映像信号に基づく映像を表示するように構成されている場合には、映像信号の水平垂直の画素数を変換するスケ−リング処理等の処理を行う際に時間がかかってしまうため、上述した入力映像信号の切り替え指示が入力されてから、実際に表示映像が切り替わるまでに相当の時間(例えば、0.6秒程度)かかってしまうため、ユ−ザ−がストレスを感じてしまうという問題があった。   However, in the receiving apparatus described in Patent Document 1, after an instruction for switching the input video signal is input, the video signal is written into the second frame buffer, and the first frame buffer starts writing the first video signal. Since the process of transferring the video signal to the frame buffer is sequentially performed, there is a problem that it takes time until the video on the display is switched after the instruction is input. In particular, when configured to display video based on a digital video signal, it takes time to perform processing such as scaling processing that converts the number of horizontal and vertical pixels of the video signal. Since it takes a considerable time (for example, about 0.6 seconds) until the display image is actually switched after the input video signal switching instruction described above is input, the user feels stress. There was a problem.

本発明は、かかる実情に鑑み、入力映像信号の切り替えの指示を行ってから、表示映像が切り替わるまでの時間を大幅に短縮させることができ、ユ−ザ−のストレスを軽減することが可能な受信装置を提供するものである。   In view of such a situation, the present invention can significantly reduce the time from when an instruction to switch an input video signal to when a display video is switched, and to reduce user stress. A receiving apparatus is provided.

上記目的を達成するため、請求項2にかかる発明は、入力された映像信号に対して、同映像信号に基づく映像をディスプレイに表示させるための各種の処理を行う映像信号処理部と、同映像信号処理部により処理が行われた映像信号の水平垂直の画素数を変換するスケ−ラ部とを具備する受信装置において、
上記映像信号処理部が複数備えられるとともに、上記映像信号を入力するための映像信号入力端子が複数備えられ且つ、
入力映像信号の切り替え指示を受付けるリモコンと、
上記リモコンの受付けた切り替え指示に基づいて上記映像信号処理部の各々に入力される映像信号の入力元を上記映像信号入力端子の中で切り替えるスイッチ部と、
上記スケーラ部に上記映像信号処理部と同数具備されており、上記スケーラ部に対する入力元となる上記映像信号処理部毎に、上記スケーラ部において画素数が変換された上記映像信号を一時的に保持するフレ−ムバッファと、
上記リモコンの受付けた切り替え指示に対応する映像信号の記憶されたフレ−ムバッファの映像信号を上記スケーラ部から出力させるフレ−ムバッファ切替手段と、
を具備する構成としてある。
In order to achieve the above object, the invention according to claim 2 is directed to a video signal processing unit that performs various processes for displaying an image based on the input video signal on a display. In a receiving device comprising a scaler unit that converts the number of horizontal and vertical pixels of a video signal processed by a signal processing unit,
A plurality of video signal processing units, a plurality of video signal input terminals for inputting the video signal; and
A remote control that accepts input video signal switching instructions;
A switch unit that switches an input source of a video signal input to each of the video signal processing units based on a switching instruction received by the remote control in the video signal input terminal;
The same number of video signal processing units as the video signal processing units are provided in the scaler unit, and the video signal in which the number of pixels is converted in the scaler unit is temporarily held for each video signal processing unit as an input source to the scaler unit. A frame buffer to be
Frame buffer switching means for outputting the video signal of the frame buffer in which the video signal corresponding to the switching instruction received by the remote controller is stored from the scaler unit;
It is set as the structure which comprises.

上記のように構成した請求項2において、受信装置は、入力された映像信号に対して、同映像信号に基づく映像をディスプレイに表示させるための各種の処理を行う映像信号処理部と、同映像信号処理部により処理が行われた映像信号の水平垂直の画素数を変換するスケ−ラ部とを具備している。また、上記映像信号処理部は、複数設けられ、複数の映像信号処理部の各々に入力される映像信号を切り替えるスイッチ部を具備している。   The reception apparatus according to claim 2, configured as described above, includes: a video signal processing unit that performs various processes for displaying an image based on the video signal on a display with respect to the input video signal; And a scaler unit that converts the number of horizontal and vertical pixels of the video signal processed by the signal processing unit. The video signal processing unit includes a plurality of video signal processing units, and a switch unit that switches a video signal input to each of the video signal processing units.

さらに、上記スケ−ラ部は、画素数が変換された上記映像信号を一時的に保持するフレ−ムバッファを、上記映像信号処理部と同数具備しているとともに、同フレ−ムバッファのなかの一のフレ−ムバッファに保持されている映像信号を出力するように構成されている。すなわち、上記スケ−ラ部は、複数の映像信号処理部のから出力される映像信号の各々について、画素数変換(スケ−リング)の処理を行うとともに、同処理後の映像信号を複数のフレ−ムバッファの各々に保持させておくことが可能となっている。   Further, the scaler unit includes the same number of frame buffers as the video signal processing unit for temporarily holding the video signal in which the number of pixels is converted, and one of the frame buffers. The video signal held in the frame buffer is output. That is, the scaler unit performs pixel number conversion (scaling) processing on each of the video signals output from the plurality of video signal processing units, and converts the processed video signal into a plurality of frames. It can be held in each buffer.

さらにまた、入力映像信号の切り替えの指示があったことを受けて、上記スケ−ラ部から出力される映像信号が保持されている上記フレ−ムバッファを切り替えるフレ−ムバッファ切替手段を具備している。上記映像信号処理部と同数設けられたフレ−ムバッファの各々には、既に映像信号が保持されているため、ディスプレイに対して出力するフレ−ムバッファを切り替えることにより、上記入力映像信号の切り替えの指示があってから、一瞬で映像の切り替えが行われることとなる。その結果、入力映像信号の切り替えの指示を行ってから、表示映像が切り替わるまでの時間を大幅に短縮させることができ、ユ−ザ−のストレスを軽減することが可能となる。
また、表示映像が一瞬で切り替わるため、表示映像が切り替わるまでの待ち時間に全黒映像を表示させる処理(所謂ブラックミュ−ト処理)を行う必要がなくなるため、同処理に起因するバグの発生を防止することができる。
Further, frame buffer switching means for switching the frame buffer holding the video signal output from the scaler unit in response to the instruction to switch the input video signal is provided. . Since each of the frame buffers provided in the same number as the video signal processing unit already holds the video signal, an instruction to switch the input video signal is obtained by switching the frame buffer output to the display. After that, the video is switched instantly. As a result, it is possible to greatly reduce the time from when the instruction to switch the input video signal to when the display video is switched, and to reduce the stress on the user.
In addition, since the display video is switched instantaneously, it is not necessary to perform a process of displaying an all-black video during the waiting time until the display video is switched (so-called black mute processing). Can be prevented.

また、請求項3にかかる発明は、上記映像信号処理部が、入力された映像信号をデジタル映像信号に変換する処理を行う構成としてある。
上記のように構成した請求項3において、アナログの映像信号をデジタル映像信号に変換する際に時間がかかるため、予めフレ−ムバッファにデジタル映像信号を保持させておいて、同フレ−ムバッファを切り替えることにより、表示画像が切り替わるまでの時間を短縮させるという効果を強く享受することが可能となる。
According to a third aspect of the present invention, the video signal processing unit performs a process of converting an input video signal into a digital video signal.
In the third aspect configured as described above, since it takes time to convert an analog video signal into a digital video signal, the digital video signal is held in the frame buffer in advance, and the frame buffer is switched. Thus, it is possible to strongly enjoy the effect of shortening the time until the display image is switched.

また、請求項4にかかる発明は、上記映像再生装置として、第1の映像信号処理部および第2の映像信号処理部を具備し、
上記スケ−ラ部は、上記フレ−ムバッファとして、上記第1の映像信号処理部からの映像信号を一時的に保持する第1のフレ−ムバッファ、および、上記第2の映像信号処理部からの信号を一時的に保持する第2のフレ−ムバッファを具備する構成としてある。
The invention according to claim 4 includes a first video signal processing unit and a second video signal processing unit as the video playback device,
The scaler unit includes, as the frame buffer, a first frame buffer that temporarily holds a video signal from the first video signal processing unit, and a second frame from the second video signal processing unit. A second frame buffer for temporarily holding a signal is provided.

上記のように構成した請求項4において、設置する映像信号処理部が2つで済むため、製造コストの高騰を抑制することが可能となる。
また、例えば、市場に出回っているテレビジョンのように、リモコンの「入力切替」のボタンを押下する毎に、VIDEO1、VIDEO2、VIDEO3の順に入力映像信号が切り替わるように構成されている場合には、第1のフレ−ムバッファにVIDEO1の映像信号が保持されており、同VIDEO1の映像信号に基づく映像が表示されているときに、第2のフレ−ムバッファにVIDEO2の映像信号が保持されるようにしておけば、上記「入力切替」のボタンが押下されたときに、VIDEO2の映像信号に基づく映像に一瞬で切り替わるため、請求項4の構成が実用的でもある。
In the fourth aspect configured as described above, since only two video signal processing units are required to be installed, it is possible to suppress an increase in manufacturing cost.
Also, for example, when the input video signal is switched in the order of VIDEO1, VIDEO2, and VIDEO3 every time the “input switch” button on the remote controller is pressed, such as a television on the market. When the video signal of VIDEO1 is held in the first frame buffer and the video based on the video signal of VIDEO1 is displayed, the video signal of VIDEO2 is held in the second frame buffer. Therefore, when the “input switching” button is pressed, the video is switched to the video based on the video signal of VIDEO 2 in an instant, so the configuration of claim 4 is also practical.

さらに、複数の映像信号入力端子を具備し、
上記スイッチ部は、同複数の映像信号入力端子のなかのいずれかを介して上記複数の映像信号の各々に入力される映像信号を切り替える構成としてもよい
上記のように構成すると、例えば、複数の映像信号入力端子に、ビデオ再生装置や、ゲ−ム装置を接続し、これらの装置から映像信号を入力するように構成した場合に、ビデオ映像からゲ−ム映像への切り替えを一瞬で行うことが可能となる。
Further comprising a video signal input terminal of the multiple,
The switch unit may be configured to switch a video signal input to each of the plurality of video signals via any one of the plurality of video signal input terminals.
Configuration Then, as described above, for example, a plurality of video signal input terminal, and a video reproducing device, gate - to connect the beam device, when configured to input video signals from these devices, video entwined -It is possible to switch to video in an instant.

さらに、請求項にかかる発明は、所定の周波数帯のテレビジョン放送信号を受信するチュ−ナ部を備え、同チュ−ナ部からの映像信号が上記映像信号処理部に入力される構成としてある。
上記のように構成した請求項において、例えば、ビデオ映像からテレビ映像への切り替えを一瞬で行うことが可能となる。
Furthermore, the invention according to claim 5 includes a tuner unit that receives a television broadcast signal of a predetermined frequency band, and a video signal from the tuner unit is input to the video signal processing unit. is there.
In the fifth aspect configured as described above, for example, switching from a video image to a television image can be performed in an instant.

さらに、請求項にかかる発明は、受信装置が、上記スケ−ラ部から出力される映像信号に基づく映像を表示可能なディスプレイを備えたテレビジョン装置である構成としてある。
上記のように構成した請求項において、テレビジョン放送信号に基づくテレビ映像を表示可能であるとともに、ビデオ再生装置やゲ−ム装置からの映像信号に基づく映像を表示可能なテレビジョン装置とすることが可能となる。
Furthermore, the invention according to claim 6 is a configuration in which the receiving apparatus is a television apparatus including a display capable of displaying an image based on an image signal output from the scaler unit.
7. The television device according to claim 6 , configured as described above, capable of displaying a television image based on a television broadcast signal and capable of displaying an image based on a video signal from a video reproduction device or a game device. It becomes possible.

本発明の請求項2にかかる発明では、入力映像信号の切り替えの指示を行ってから、表示映像が切り替わるまでの時間を大幅に短縮させることができ、ユ−ザ−のストレスを軽減することが可能となる。
請求項3にかかる発明では、表示画像が切り替わるまでの時間を短縮させるという効果を強く享受することが可能となる。
請求項4にかかる発明では、製造コストの高騰を抑制することが可能となる
求項にかかる発明では、ビデオ映像からテレビ映像への切り替えを一瞬で行うことが可能となる。
請求項にかかる発明では、テレビジョン放送信号に基づくテレビ映像を表示可能であるとともに、ビデオ再生装置やゲ−ム装置からの映像信号に基づく映像を表示可能なテレビジョン装置とすることが可能となる。
In the invention according to claim 2 of the present invention, it is possible to greatly reduce the time from the instruction to switch the input video signal to the switching of the display video, thereby reducing the stress on the user. It becomes possible.
In the invention according to claim 3, it is possible to strongly enjoy the effect of shortening the time until the display image is switched.
In the invention according to claim 4, it is possible to suppress an increase in manufacturing cost .
In such an invention to Motomeko 5, it is possible to perform in an instant switching to the television image from the video image.
In the invention according to claim 6 , it is possible to display a television image based on a television broadcast signal and to be a television device capable of displaying an image based on a video signal from a video reproduction device or a game device. It becomes.

以下、本発明の実施形態について図面に基づいて説明する。なお、以下の実施形態においては、本発明の受信装置が、映像信号入力端子としての複数のビデオ端子と、所定の周波数帯のテレビジョン放送電波を受信して同テレビジョン放送電波に基づく映像信号を出力するチュ−ナ部と、映像が表示されるディスプレイとを具備するテレビジョン受信装置である場合について説明する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings. In the following embodiments, the receiving device of the present invention receives a plurality of video terminals as video signal input terminals and a television broadcast radio wave in a predetermined frequency band and receives a video signal based on the television broadcast radio wave. A case where the television receiver is provided with a tuner unit that outputs a video signal and a display on which video is displayed will be described.

図1は、本発明にかかるテレビジョン受信装置の構成を示すブロック図である。同図において、テレビジョン受信装置10は、チュ−ナ部11と、2つのビデオ端子12a、12bとを備えている。チュ−ナ部11は、接続された八木アンテナ等のアンテナ13により受信されたテレビジョン周波信号から、所望の周波数帯の周波信号を抽出することにより複数の受信チャンネルの中から一の受信チャンネルを選択し、同受信チャンネルに対応する映像信号を出力するように構成されている。また、ビデオ端子12a、12bには、外部装置としてのビデオ再生装置14、ゲ−ム装置15がそれぞれ接続され、これらの装置からの映像信号を入力することができるようになっている。   FIG. 1 is a block diagram showing a configuration of a television receiver according to the present invention. In the figure, a television receiver 10 includes a tuner unit 11 and two video terminals 12a and 12b. The tuner unit 11 extracts a frequency signal in a desired frequency band from a television frequency signal received by an antenna 13 such as a connected Yagi antenna, thereby selecting one reception channel from among a plurality of reception channels. It is configured to select and output a video signal corresponding to the reception channel. The video terminals 12a and 12b are connected to a video playback device 14 and a game device 15 as external devices, respectively, so that video signals from these devices can be input.

また、上述したチュ−ナ部11およびビデオ端子12a、12bは、スイッチ回路20に接続されている。このスイッチ回路は、後述する第1の映像信号処理部30aおよび第2の映像信号処理部30bにも接続されており、CPU80からの命令信号に基づいて、第1の映像信号処理部30aおよび第2の映像信号処理部30bの各々入力される映像信号を切り替える動作を行う。この構成により、チュ−ナ部11、ビデオ端子12a、12bから出力される3つの映像信号のうち、第1の映像信号処理部30a、第2の映像信号処理部30bの各々に入力される映像信号を選択的に切り替えることが可能となる。   Further, the tuner section 11 and the video terminals 12a and 12b described above are connected to the switch circuit 20. This switch circuit is also connected to a first video signal processing unit 30a and a second video signal processing unit 30b, which will be described later, and based on a command signal from the CPU 80, the first video signal processing unit 30a and the second video signal processing unit 30b. The two video signal processing units 30b perform an operation of switching the input video signals. With this configuration, of the three video signals output from the tuner unit 11 and the video terminals 12a and 12b, the video input to each of the first video signal processing unit 30a and the second video signal processing unit 30b. It becomes possible to selectively switch signals.

第1の映像信号処理部30a、および、第2の映像信号処理部30bは、チュ−ナ部11、ビデオ端子12a、12bのいずれかから入力された映像信号に対して、同映像信号に基づく映像をディスプレイ70に表示させるための各種の処理を行う。この第1の映像信号処理部30a、および、第2の映像信号処理部30bは、同様の構成となっており、詳しくは後に図面(図2)を用いて詳述する。   The first video signal processing unit 30a and the second video signal processing unit 30b are based on the video signal input from any one of the tuner unit 11 and the video terminals 12a and 12b. Various processes for displaying the video on the display 70 are performed. The first video signal processing unit 30a and the second video signal processing unit 30b have the same configuration, and will be described in detail later with reference to the drawing (FIG. 2).

第1の映像信号処理部30a、および、第2の映像信号処理部30bにより処理が行われた映像信号は、スケ−ラ50に入力される。スケ−ラ40は、第1の映像信号処理部30a、または、第2の映像信号処理部30bにより処理が行われた映像信号の水平垂直の画素数を変換するためのものである。例えば、表示デバイスとしてのディスプレイ70の水平垂直の画素数が1024×768であり、入力された映像信号の画素数が780×480である場合には、スケ−ラ50において、同映像信号の画素数(780×480)をディスプレイ70の画素数(1024×768)に変換する処理が行われるのである。   The video signals processed by the first video signal processing unit 30 a and the second video signal processing unit 30 b are input to the scaler 50. The scaler 40 is for converting the number of horizontal and vertical pixels of the video signal processed by the first video signal processing unit 30a or the second video signal processing unit 30b. For example, when the number of horizontal and vertical pixels of the display 70 as a display device is 1024 × 768 and the number of pixels of the input video signal is 780 × 480, the scaler 50 uses the pixel of the video signal. A process of converting the number (780 × 480) into the number of pixels of the display 70 (1024 × 768) is performed.

スケ−ラ50は、ワ−クエリアとして、第1のフレ−ムバッファ50a、および、第2のフレ−ムバッファ50bの2つのフレ−ムバッファを具備している。第1のフレ−ムバッファ50aは、第1の映像信号処理部30aから入力されて画素数変換処理が行われた映像信号を一時的に保持し、また、第2のフレ−ムバッファ50bは、第2の映像信号処理部30bから入力されて画素数変換処理が行われた映像信号一時的に保持する。   The scaler 50 includes two frame buffers, ie, a first frame buffer 50a and a second frame buffer 50b as work areas. The first frame buffer 50a temporarily holds the video signal input from the first video signal processing unit 30a and subjected to the pixel number conversion process, and the second frame buffer 50b includes the first frame buffer 50b. The video signal input from the second video signal processing unit 30b and subjected to the pixel number conversion processing is temporarily held.

上述した第1のフレ−ムバッファ50a、および、第2のフレ−ムバッファ50bは、フレ−ムバッファ切替手段としてのメモリコントロ−ラ60に接続されている。このメモリコントロ−ラ60は、ディスプレイ70に供給される映像信号を切り替えるためのものであり、CPU80からの命令信号に基づいて、第1のフレ−ムバッファ50aに保持されている映像信号、および、第2のフレ−ムバッファ50bに保持されている映像信号のうち、ディスプレイ70に供給する映像信号を選択的に切り替える。ディスプレイ70は、入力された映像信号に基づく映像を表示させる。   The above-described first frame buffer 50a and second frame buffer 50b are connected to a memory controller 60 as frame buffer switching means. This memory controller 60 is for switching the video signal supplied to the display 70, and based on the command signal from the CPU 80, the video signal held in the first frame buffer 50a, and Of the video signals held in the second frame buffer 50b, the video signal supplied to the display 70 is selectively switched. The display 70 displays a video based on the input video signal.

次に、図1に示したテレビジョン受信装置10が具備する第1の映像信号処理部30aについて説明する。なお、第2の映像信号処理部30bは、第1の映像信号処理部30aと同様の構成であるため、その説明を省略する。
図2は、第1の映像信号処理部の構成を示すブロック図である。同図において、第1の映像再生装置30aは、A/Dコンバ−タ31aと、Y/C分離回路32aと、クロマデコ−ダ33aと、画像補正回路34aとを具備している。A/Dコンバ−タ31aは、チュ−ナ11、ビデオ端子12a、12bのいずれかから入力されるアナログの映像信号をデジタルの映像信号に変換する。また、Y/C分離回路32aは、入力された映像信号に対して3次元Y/C分離処理を行うことにより輝度信号とクロマ信号とを生成する。また、クロマデコ−ダ33aは、Y/C分離回路32aから出力される映像信号を入力し、上記クロマ信号から色差信号を復調して生成する。
Next, the first video signal processing unit 30a included in the television receiver 10 shown in FIG. 1 will be described. Note that the second video signal processing unit 30b has the same configuration as that of the first video signal processing unit 30a, and a description thereof will be omitted.
FIG. 2 is a block diagram illustrating a configuration of the first video signal processing unit. In the figure, the first video reproduction apparatus 30a includes an A / D converter 31a, a Y / C separation circuit 32a, a chroma decoder 33a, and an image correction circuit 34a. The A / D converter 31a converts an analog video signal input from any one of the tuner 11 and the video terminals 12a and 12b into a digital video signal. The Y / C separation circuit 32a generates a luminance signal and a chroma signal by performing a three-dimensional Y / C separation process on the input video signal. The chroma decoder 33a receives the video signal output from the Y / C separation circuit 32a, and demodulates and generates a color difference signal from the chroma signal.

さらに、画像補正回路34aは、クロマデコ−ダ33aにより処理された映像信号に対して、輪郭強調の補正であるシャ−プネスや、振幅の小さい領域を抑える補正であるコアリング等の処理を行う。なお、上記輪郭強調においては、ピ−キング処理、輝度立ち上がり改善処理、クロマ信号立ち上がり改善処理等を行うように構成することが可能である。
上述したA/Dコンバ−タ31a、Y/C分離回路32a、クロマデコ−ダ33aおよび画質補正回路34aにより各種の処理が行われた映像信号は、図1に示したようにスケ−ラ50に供給されるのである。なお、本発明において、映像信号処理部が行う映像信号への処理は、図2に示した例に限定されるものではない。
Further, the image correction circuit 34a performs processing such as sharpness that is correction for contour enhancement and coring that is correction for suppressing a region having a small amplitude, on the video signal processed by the chroma decoder 33a. It should be noted that the contour enhancement can be configured to perform peaking processing, luminance rise improvement processing, chroma signal rise improvement processing, and the like.
The video signal subjected to various processes by the A / D converter 31a, the Y / C separation circuit 32a, the chroma decoder 33a, and the image quality correction circuit 34a is sent to the scaler 50 as shown in FIG. It is supplied. In the present invention, the processing of the video signal performed by the video signal processing unit is not limited to the example shown in FIG.

次に、図1、図2に示したテレビジョン受信装置10において実行されるメイン処理の流れを、図3に示すフロ−チャ−トに基づいて説明する。上記メイン処理は、テレビジョン受信装置10の電源がONになったときに実行される処理である。まず、ステップS100において初期設定を行う。この処理において、CPU80内のレジスタ、RAM(図示せず)のクリア、白バランス調整用の設定デ−タの読み出し等の初期設定にかかる処理を行う。次に、ステップS110において現在の入力映像信号にかかる情報の読み出しを行う。現在の入力映像信号とは、テレビジョン受信装置10の電源がOFFになる前にディスプレイ70に表示されていた映像にかかる入力映像信号のことである。すなわち、このステップS110の処理では、同メイン処理が開始される前に、テレビジョン受信装置10が表示していた映像がどの入力映像信号に基づくものであるかを特定するための行われるのである。なお、上記現在の入力映像信号にかかる情報は、例えば、電源OFF時にテレビジョン受信装置10が備えるEEPROM(図示せず)等に記憶されているものである。   Next, the flow of main processing executed in the television receiver 10 shown in FIGS. 1 and 2 will be described based on the flowchart shown in FIG. The main process is a process executed when the power of the television receiver 10 is turned on. First, initial setting is performed in step S100. In this processing, initial settings such as clearing a register in the CPU 80 and RAM (not shown) and reading setting data for white balance adjustment are performed. In step S110, information related to the current input video signal is read out. The current input video signal is an input video signal related to the video displayed on the display 70 before the television receiver 10 is turned off. That is, in the process of step S110, before the main process is started, the input video signal based on which video image displayed by the television receiver 10 is based is specified. . Note that the information related to the current input video signal is stored in, for example, an EEPROM (not shown) included in the television receiver 10 when the power is turned off.

ステップS110の処理を実行すると、次に、ステップS120において、第1、第2のフレ−ムバッファに保持させる映像信号を決定する処理を行う。この処理は、上述したステップS110の処理にて読み出された情報と、図4に示すテ−ブルに基づいて行われる。
図4は、図3に示したフロ−チャ−トのステップS120の処理にて用いられるテ−ブルの一例を示す図である。なお、以下においては、チュ−ナ部11からの映像信号を「テレビ」、ビデオ端子12aからの映像信号を「ビデオ1」、ビデオ端子12bからの映像信号を「ビデオ2」ということとする。同図において、例えば、現在の入力映像信号が「テレビ」ある場合には、第1のフレ−ムバッファ50aに保持される映像信号が「テレビ」に決定されるとともに、第2のフレ−ムバッファ50bに保持される映像信号が「ビデオ1」に決定される。また、例えば、現在の入力映像信号が「ビデオ1」である場合には、第1のフレ−ムバッファ50aに保持される映像信号が「ビデオ2」に決定される。
After the processing of step S110 is executed, next, in step S120, processing for determining video signals to be held in the first and second frame buffers is performed. This processing is performed based on the information read out in step S110 described above and the table shown in FIG.
FIG. 4 is a diagram showing an example of a table used in the process of step S120 of the flowchart shown in FIG. In the following, the video signal from the tuner unit 11 is referred to as “TV”, the video signal from the video terminal 12a is referred to as “video 1”, and the video signal from the video terminal 12b is referred to as “video 2”. In the figure, for example, when the current input video signal is “TV”, the video signal held in the first frame buffer 50a is determined to be “TV” and the second frame buffer 50b. The video signal held in is determined as “video 1”. Further, for example, when the current input video signal is “video 1”, the video signal held in the first frame buffer 50a is determined to be “video 2”.

ステップS120の処理を実行すると、次に、ステップS130において、スイッチ回路設定処理を行う。この処理において、上述したステップS120の処理の結果に基づいて、第1のフレ−ムバッファ50a、第2のフレ−ムバッファ50bの各々に映像信号を保持させるようにスイッチ回路20を設定する処理を行う。例えば、ステップS120において、第1のフレ−ムバッファ50aに保持させる映像信号が「テレビ」、第2のフレ−ムバッファ50bに保持させる映像信号が「ビデオ1」に決定された場合には、チュ−ナ11からの映像信号が第1の映像信号処理部30aを介して第1のフレ−ムバッファ50aに入力されるとともに、ビデオ端子12aからの映像信号が第2の映像信号処理部30bを介して第2のフレ−ムバッファ50bに入力されるようにスイッチ回路20を設定するのである。   When the process of step S120 is executed, a switch circuit setting process is then performed in step S130. In this process, based on the result of the process in step S120 described above, a process for setting the switch circuit 20 to hold the video signal in each of the first frame buffer 50a and the second frame buffer 50b is performed. . For example, if it is determined in step S120 that the video signal to be held in the first frame buffer 50a is “TV” and the video signal to be held in the second frame buffer 50b is “video 1”, the The video signal from the signal source 11 is input to the first frame buffer 50a through the first video signal processing unit 30a, and the video signal from the video terminal 12a is input through the second video signal processing unit 30b. The switch circuit 20 is set so as to be input to the second frame buffer 50b.

ステップS130の処理を実行すると、次に、ステップS140において、メモリコントロ−ラ60を第1のフレ−ムバッファ50aに切り替える処理を行う。この処理において、第1のフレ−ムバッファ50aに保持されている映像信号がディスプレイ70に供給されるようにメモリコントロ−ラ60の切り替えを行う。次に、ステップS150において、テレビジョン受信装置10を構成する各部、各回路を主導的に制御し、ディスプレイ70に映像を表示させる処理を実行する。   If the process of step S130 is executed, next, in step S140, the process of switching the memory controller 60 to the first frame buffer 50a is performed. In this process, the memory controller 60 is switched so that the video signal held in the first frame buffer 50 a is supplied to the display 70. Next, in step S150, each part and each circuit which comprise the television receiver 10 are controlled predominantly, and the process which displays an image | video on the display 70 is performed.

ステップS150の処理を実行すると、次に、ステップS160において、入力映像信号の切替指示があったか否かを判断する。この処理において、テレビリモコンの操作等により、入力映像信号を切り替える旨の指示の入力があったか否かを判断する。ステップS160において入力映像信号の切替指示があったと判断した場合には、ステップS170の入力映像信号切替処理を実行する。この処理については、後に図面(図5)を用いて説明する。一方、ステップS170において入力映像信号の切替指示がなかったと判断した場合には、次に、ステップS180において、テレビジョン受信装置10の電源をOFFにする旨の指示があったか否かを判断する。テレビジョン受信装置10の電源をOFFにする旨の指示がなかった場合には処理をステップS150に戻す一方、指示があった場合にはメイン処理を終了させる。   Once the process of step S150 is executed, it is next determined in step S160 whether or not there has been an instruction to switch the input video signal. In this process, it is determined whether or not an instruction for switching the input video signal has been input by operating the TV remote controller or the like. If it is determined in step S160 that an input video signal switching instruction has been issued, the input video signal switching process in step S170 is executed. This process will be described later with reference to the drawing (FIG. 5). On the other hand, if it is determined in step S170 that there is no input video signal switching instruction, it is then determined in step S180 whether there is an instruction to turn off the power of the television receiver 10 or not. If there is no instruction to turn off the power of the television receiver 10, the process returns to step S150. If there is an instruction, the main process is terminated.

次に、図3に示したフロ−チャ−トのステップS170において呼び出されて実行される入力映像信号切替処理の流れを図5に基づいて説明する。まず、ステップS200において、フレ−ムバッファ切替処理を行う。この処理において、現在、第1のフレ−ムバッファ50aに保持されている映像信号が有効となっており、同映像信号がディスプレイ70に供給されている場合には、第2のフレ−ムバッファ50aを有効とし、第2のフレ−ムバッファ50aに保持されている映像信号をディスプレイ70に供給するように切り替える一方、現在、第2のフレ−ムバッファ50bが有効となっている場合には、第1のフレ−ムバッファ50aが有効となるように切り替えるのである。   Next, the flow of the input video signal switching process called and executed in step S170 of the flowchart shown in FIG. 3 will be described with reference to FIG. First, in step S200, frame buffer switching processing is performed. In this processing, when the video signal currently held in the first frame buffer 50a is valid and the same video signal is supplied to the display 70, the second frame buffer 50a is changed to the second frame buffer 50a. If the video signal held in the second frame buffer 50a is switched to be supplied to the display 70 while the second frame buffer 50b is currently enabled, the first frame buffer 50a is enabled. The frame buffer 50a is switched so as to be effective.

ステップS200の処理を実行すると、次に、ステップS210において、無効なフレ−ムバッファに保持される映像信号を決定する処理を行う。この処理において、上述したステップS200においてフレ−ムバッファの切り替えが行われた結果、ディスプレイ70に映像信号が供給されなくなった(無効となった)フレ−ムバッファに新たに保持させる映像信号を決定する処理を行う。このステップS210の処理は、例えば、図6に示すテ−ブルに基づいて行われる。   After the process of step S200 is executed, next, in step S210, a process of determining a video signal held in an invalid frame buffer is performed. In this process, as a result of switching the frame buffer in step S200 described above, a process of determining a video signal to be newly held in the frame buffer that is no longer supplied (invalidated) to the display 70 I do. The processing in step S210 is performed based on, for example, the table shown in FIG.

図6は、図5に示したフロ−チャ−トのステップS210の処理を行う際に用いられるテ−ブルの一例を示す図である。例えば、上述したステップS200において、有効なフレ−ムバッファが、第1のフレ−ムバッファ50aから第2のフレ−ムバッファ50bに切り替えられ、有効となったフレ−ムバッファ50bに保持されている映像信号が「テレビ」である場合には、無効となった第1のフレ−ムバッファ50aに新たに保持される映像信号は「ビデオ1」に決定される。また、例えば、有効なフレ−ムバッファが、第2のフレ−ムバッファ50bから第1のフレ−ムバッファ50aに切り替えられ、有効となった第1のフレ−ムバッファ50aに保持されている映像信号が「ビデオ1」である場合には、無効となった第2のフレ−ムバッファ50bに新たに保持される映像信号は「ビデオ2」に決定されるのである。   FIG. 6 is a diagram showing an example of a table used when performing the process of step S210 of the flowchart shown in FIG. For example, in step S200 described above, the valid frame buffer is switched from the first frame buffer 50a to the second frame buffer 50b, and the video signal held in the valid frame buffer 50b is changed. In the case of “TV”, the video signal newly held in the invalidated first frame buffer 50a is determined to be “video 1”. Further, for example, the valid frame buffer is switched from the second frame buffer 50b to the first frame buffer 50a, and the video signal held in the valid first frame buffer 50a is “ In the case of “video 1”, the video signal newly held in the invalid second frame buffer 50b is determined to be “video 2”.

ステップS210の処理を実行すると、次に、ステップS220において、無効なフレ−ムバッファに、上述したステップS210の処理により決定された映像信号が保持されるようにスイッチ回路20を設定する処理を行う。例えば、無効なフレ−ムバッファとなった第1のフレ−ムバッファ50aに保持させる映像信号が、ステップS210の処理の結果、「テレビ」に決定された場合には、チュ−ナ11からの映像信号が第1の映像信号処理部30aを介して第1のフレ−ムバッファ50aに入力されるようにスイッチ回路20が設定される。また、例えば、無効なフレ−ムバッファとなった第2のフレ−ムバッファ50bに保持させる映像信号が、ステップS210の処理の結果、「ビデオ1」に決定された場合には、ビデオ端子12aからの映像信号が第2の映像信号処理部30bを介して第2のフレ−ムバッファ50bに入力されるようにスイッチ回路20が設定される。上述したステップS220の処理を実行すると、入力映像信号切替処理を終了させる。   When the process of step S210 is executed, next, in step S220, a process of setting the switch circuit 20 so that the invalid frame buffer holds the video signal determined by the process of step S210 described above is performed. For example, if the video signal to be held in the first frame buffer 50a, which is an invalid frame buffer, is determined to be “TV” as a result of the process in step S210, the video signal from the tuner 11 is determined. Is set to be input to the first frame buffer 50a via the first video signal processing unit 30a. Further, for example, when the video signal to be held in the second frame buffer 50b which has become an invalid frame buffer is determined to be “video 1” as a result of the processing in step S210, the video signal from the video terminal 12a is displayed. The switch circuit 20 is set so that the video signal is input to the second frame buffer 50b via the second video signal processing unit 30b. When the process of step S220 described above is executed, the input video signal switching process is terminated.

以下、図3、図5に示したフロ−チャ−トに基づく処理が実行されるときの具体例を、図7(a)〜(c)を参照しながら説明する。まず、テレビジョン受信装置10の電源がONとなったことを受けて初期設定にかかる処理が行われ(ステップS100)、現在の入力映像信号が「テレビ」、「ビデオ1」、「ビデオ2」のいずれであったかについての情報を取得する(ステップS110)。そして、同情報に基づいて第1のフレ−ムバッファ50a、第2のフレ−ムバッファ50bに保持させる映像信号をそれぞれ決定し(ステップS120)、決定結果に基づいてスイッチ回路20の設定を行う(ステップS130)。そして、第1のフレ−ムバッファ50aが有効となり、第1のフレ−ムバッファ50aに保持されている映像信号がディスプレイ70に供給されるようにメモリコントロ−ラ140の切り替えを行う(ステップS140)。図7(a)には、これらの処理が行われた結果、第1のフレ−ムバッファ50aに映像信号「テレビ」が保持されるとともに、第2のフレ−ムバッファ50bに映像信号「ビデオ1」が保持され、更に、第1のフレ−ムバッファ50aが有効となるように設定されている様子が示されている。   A specific example when the processing based on the flowchart shown in FIGS. 3 and 5 is executed will be described below with reference to FIGS. First, when the power of the television receiver 10 is turned on, a process for initial setting is performed (step S100), and the current input video signal is “TV”, “Video 1”, “Video 2”. Information about which one of the two has been obtained is acquired (step S110). Based on the information, video signals to be held in the first frame buffer 50a and the second frame buffer 50b are determined (step S120), and the switch circuit 20 is set based on the determination result (step S120). S130). Then, the memory controller 140 is switched so that the first frame buffer 50a is enabled and the video signal held in the first frame buffer 50a is supplied to the display 70 (step S140). In FIG. 7A, as a result of these processes being performed, the video signal “TV” is held in the first frame buffer 50a, and the video signal “video 1” is stored in the second frame buffer 50b. And the first frame buffer 50a is set to be effective.

図7(a)に示して状態では、チュ−ナ部11からの映像信号「テレビ」が、第1の映像信号処理部30aにて所定の処理が行われてスケ−ラ50の第1のフレ−ムバッファ50aに保持され、第1のフレ−ムバッファ50aの映像信号「テレビ」がディスプレイ70に供給されてテレビジョン映像が表示されるのである。このとき、テレビリモコン等の操作により入力映像信号の切替指示があったときには、図7(b)に示すように、フレ−ムバッファ切替処理(ステップS210)が行われて、有効なフレ−ムバッファが第1のフレ−ムバッファ50aから第2のフレ−ムバッファ50bに切り替わるとともに、第1のフレ−ムバッファ50aには、ビデオ端子12aからの映像信号「ビデオ2」が新たに保持される(ステップS220)。   In the state shown in FIG. 7A, the video signal “TV” from the tuner unit 11 is subjected to predetermined processing by the first video signal processing unit 30 a and the first of the scaler 50. The video signal “TV” stored in the frame buffer 50a is supplied to the display 70 to display a television image. At this time, when there is an instruction to switch the input video signal by operating the TV remote controller or the like, a frame buffer switching process (step S210) is performed as shown in FIG. The first frame buffer 50a is switched to the second frame buffer 50b, and the video signal “Video 2” from the video terminal 12a is newly held in the first frame buffer 50a (step S220). .

図7(b)に示した状態で更に、入力映像信号の切替指示があったときには、図7(c)に示すように、フレ−ムバッファ切替処理(ステップS210)が行われて、有効なフレ−ムバッファが第2のフレ−ムバッファ50bから第1のフレ−ムバッファ50aに切り替わるとともに、第2のフレ−ムバッファ50bには、チュ−ナ部11からの映像信号「テレビ」が新たに保持される(ステップS220)。   In the state shown in FIG. 7B, when there is an instruction to switch the input video signal, the frame buffer switching process (step S210) is performed as shown in FIG. The frame buffer is switched from the second frame buffer 50b to the first frame buffer 50a, and the video signal “TV” from the tuner unit 11 is newly held in the second frame buffer 50b. (Step S220).

このように、実施形態にかかるテレビジョン受信装置10では、入力映像信号の切替指示がある毎に、ディスプレイ70に供給される映像信号が、「テレビ」、「ビデオ1」、「ビデオ2」、「テレビ」…の順に順次切り替わることとなる。
実施形態にかかるテレビジョン受信装置10では、例えば、第1のフレ−ムバッファ50aに保持されている映像信号「テレビ」に基づく映像が表示されているときに、入力映像信号の切替指示があったときの次の映像信号である「ビデオ1」が予め第2のフレ−ムバッファ50bに保持されている。そして、入力映像信号の切替指示があったときには、ディスプレイ70に対して映像信号を供給するフレ−ムバッファを、第1のフレ−ムバッファ50aから第2のフレ−ムバッファ50bに切り替えるだけで入力映像信号の切り替えが行われるため、一瞬で入力映像信号の切り替えを行うことができる。その結果、入力映像信号の切替支持があってから表示映像が切り替わるまでの時間を大幅に短縮させることができ、ユ−ザ−のストレスを軽減することが可能となる。
As described above, in the television receiver 10 according to the embodiment, every time there is an instruction to switch the input video signal, the video signal supplied to the display 70 is “TV”, “Video 1”, “Video 2”, It will be sequentially switched in the order of “TV”.
In the television receiver 10 according to the embodiment, for example, when a video based on the video signal “TV” held in the first frame buffer 50a is displayed, there is an instruction to switch the input video signal. "Video 1" which is the next video signal at that time is held in advance in the second frame buffer 50b. When there is an instruction to switch the input video signal, the input video signal is simply switched from the first frame buffer 50a to the second frame buffer 50b. Thus, the input video signal can be switched in an instant. As a result, it is possible to significantly reduce the time from when the input video signal is switched to when the display video is switched, and to reduce the stress on the user.

上述した実施形態においては、テレビジョン受信装置が2つの映像信号処理部と、同映像信号処理部の各々に対応する2つのフレ−ムバッファとを具備している場合について説明したが、本発明において、受信装置が具備する映像信号処理部、および、フレ−ムバッファの数としては特に限定されるものではなく、例えば、映像信号処理部およびフレ−ムバッファをそれぞれ3つ、または、4つずつ具備していてもよい。しかし、映像信号処理部およびフレ−ムバッファの数を多くし過ぎると、製造コストが高騰してしまう点と、実施形態に示したように、映像信号処理部の切替指示がある毎に、「テレビ」、「ビデオ1」、「ビデオ2」、「テレビ」…というように、入力映像信号が順番に切り替わるように構成されたテレビジョン受信装置が一般的である点とから、実施形態のように映像信号処理部、および、フレ−ムバッファをそれぞれ2つずつ具備していることが望ましい。   In the above-described embodiment, the case where the television receiving apparatus includes two video signal processing units and two frame buffers corresponding to each of the video signal processing units has been described. The number of video signal processing units and frame buffers included in the receiving device is not particularly limited. For example, the reception device includes three or four video signal processing units and four frame buffers. It may be. However, if the number of video signal processing units and frame buffers is excessively increased, the manufacturing cost will increase, and as shown in the embodiment, every time there is an instruction to switch the video signal processing unit, "Video 1", "Video 2", "TV", and so on, the television receiver configured so that the input video signals are switched in order is generally used as in the embodiment. It is desirable to have two video signal processing units and two frame buffers.

また、上述した実施形態では、本発明の受信装置が、複数のビデオ端子と、アンテナからのテレビジョン放送電波を受信するチュ−ナ部とを具備するテレビジョン受信装置である場合について説明したが、本発明の受信装置は、複数の映像信号入力端子を具備するものであれば、実施形態に限定されるものではない。また、必ずしも映像を表示するためのディスプレイを具備している必要はなく、例えば、ディスプレイを具備せず、複数の映像入力端子と、チュ−ナ部とのみを具備するテレビジョン受信チュ−ナであってもよい。   In the above-described embodiment, the case has been described in which the receiving device of the present invention is a television receiving device including a plurality of video terminals and a tuner unit that receives a television broadcast radio wave from an antenna. The receiving apparatus of the present invention is not limited to the embodiment as long as it includes a plurality of video signal input terminals. In addition, it is not always necessary to have a display for displaying an image. For example, a television receiving tuner that does not include a display and includes only a plurality of video input terminals and a tuner unit. There may be.

以上説明したように、実施形態にかかるテレビジョン受信装置10では、第1のフレ−ムバッファ50aに保持されている映像信号「テレビ」に基づく映像が表示されているときに、入力映像信号の切替指示があったときの次の映像信号である「ビデオ1」が予め第2のフレ−ムバッファ50bに保持されており、入力映像信号の切替指示があったときには、ディスプレイ70に対して映像信号を供給するフレ−ムバッファを、第1のフレ−ムバッファ50aから第2のフレ−ムバッファ50bに切り替えるだけで入力映像信号の切り替えが行われるため、一瞬で入力映像信号の切り替えを行うことができる。その結果、入力映像信号の切替支持があってから表示映像が切り替わるまでの時間を大幅に短縮させることができ、ユ−ザ−のストレスを軽減することが可能となる。   As described above, in the television receiver 10 according to the embodiment, when an image based on the video signal “TV” held in the first frame buffer 50a is displayed, the input video signal is switched. “Video 1”, which is the next video signal at the time of the instruction, is held in the second frame buffer 50b in advance, and when the input video signal is switched, the video signal is sent to the display 70. Since the input video signal is switched simply by switching the supplied frame buffer from the first frame buffer 50a to the second frame buffer 50b, the input video signal can be switched instantaneously. As a result, it is possible to significantly reduce the time from when the input video signal is switched to when the display video is switched, and to reduce the stress on the user.

実施形態にかかるテレビジョン受信装置の構成を示すブロック図である。It is a block diagram which shows the structure of the television receiver concerning embodiment. 第1の映像信号処理部の構成を示すブロック図である。It is a block diagram which shows the structure of a 1st video signal process part. メイン処理の流れを示すフロ−チャ−トである。It is a flowchart showing the flow of main processing. 図3に示したフロ−チャ−トのステップS120の処理にて用いられるテ−ブルの一例を示す図である。It is a figure which shows an example of the table used by the process of step S120 of the flowchart shown in FIG. 図3に雨したフロ−チャ−トのステップS170において呼び出されて実行される入力映像信号切替処理の流れを示すフロ−チャ−トである。FIG. 3 is a flowchart showing the flow of the input video signal switching process which is called and executed in step S170 of the rained flowchart. 図5に示したフロ−チャ−トのステップS210の処理を行う際に用いられるテ−ブルの一例を示す図である。It is a figure which shows an example of the table used when performing the process of step S210 of the flowchart shown in FIG. (a)〜(c)は、図3、図5に示したフロ−チャ−トにかかる処理が実行されているときにフレ−ムバッファに記憶される映像信号を示す説明図である。(A)-(c) is explanatory drawing which shows the video signal memorize | stored in a frame buffer, when the process concerning the flowchart shown in FIG. 3, FIG. 5 is performed.

符号の説明Explanation of symbols

10…テレビジョン受信装置
11…チュ−ナ部
12a、12b…ビデオ端子
13…アンテナ
14…ビデオ再生装置
15…ゲ−ム装置
20…スイッチ回路
30a…第1の映像信号処理部
30b…第2の映像信号処理部
50…スケ−ラ
50a…第1のフレ−ムバッファ
50b…第2のフレ−ムバッファ
60…メモリコントロ−ラ
70…ディスプレイ
80…CPU
DESCRIPTION OF SYMBOLS 10 ... Television receiver 11 ... Tuner part 12a, 12b ... Video terminal 13 ... Antenna 14 ... Video reproduction apparatus 15 ... Game apparatus 20 ... Switch circuit 30a ... 1st video signal processing part 30b ... 2nd Video signal processing unit 50 ... scaler 50a ... first frame buffer 50b ... second frame buffer 60 ... memory controller 70 ... display 80 ... CPU

Claims (6)

入力された映像信号に対して、同映像信号に基づく映像をディスプレイに表示させるための各種の処理を行う映像信号処理部と、同映像信号処理部により処理が行われた映像信号の水平垂直の画素数を変換するスケ−ラ部とを具備するテレビジョン受信装置において、
上記映像信号処理部として第1の映像信号処理部と第2の映像信号処理部との2つを具備するとともに
複数の映像信号入力端子、および、所定の周波数帯のテレビジョン放送信号を受信するチュ−ナ部と、
第1の映像信号処理部および第2の映像信号処理部の各々に入力される映像信号を切り替えるスイッチ部と、
上記スケーラ部に備えられると共に、上記第1の映像信号処理部から入力されて上記スケ−ラ部において水平垂直の画素数を変換された映像信号を一時的に保持する第1のフレ−ムバッファと、
上記スケーラ部に備えられると共に、上記第2の映像信号処理部から入力されて上記スケーラ部において水平垂直の画素数を変換された映像信号を一時的に保持する第2のフレ−ムバッファと、
入力映像信号の切り替え指示を受付けるリモコンと、
上記リモコンの受付けた切り替え指示に対応する映像信号の記憶されたフレームバッファの映像信号を上記スケーラ部から出力させるフレ−ムバッファ切替手段と、
を具備することを特徴とするテレビジョン受信装置。
A video signal processing unit that performs various processes for displaying an image based on the video signal on the display with respect to the input video signal, and a horizontal and vertical direction of the video signal processed by the video signal processing unit In a television receiver including a scaler unit that converts the number of pixels,
With comprising two of the first video signal processing unit and the second image signal processing unit as the video signal processing unit,
A plurality of video signal input terminals and a tuner unit for receiving a television broadcast signal of a predetermined frequency band;
A switch unit for switching a video signal input to each of the first video signal processing unit and the second video signal processing unit ;
A first frame buffer provided in the scaler unit and temporarily holding a video signal input from the first video signal processing unit and converted in the number of horizontal and vertical pixels in the scaler unit ; ,
A second frame buffer provided in the scaler unit and temporarily holding a video signal input from the second video signal processing unit and converted in the number of horizontal and vertical pixels in the scaler unit ;
A remote control that accepts input video signal switching instructions;
Frame buffer switching means for outputting the video signal of the frame buffer in which the video signal corresponding to the switching instruction received by the remote control is stored from the scaler unit;
A television receiver characterized by comprising:
入力された映像信号に対して、同映像信号に基づく映像をディスプレイに表示させるための各種の処理を行う映像信号処理部と、同映像信号処理部により処理が行われた映像信号の水平垂直の画素数を変換するスケ−ラ部とを具備する受信装置において、
上記映像信号処理部が複数備えられるとともに、上記映像信号を入力するための映像信号入力端子が複数備えられ且つ、
入力映像信号の切り替え指示を受付けるリモコンと、
上記リモコンの受付けた切り替え指示に基づいて上記映像信号処理部の各々に入力される映像信号の入力元を上記映像信号入力端子の中で切り替えるスイッチ部と、
上記スケーラ部に上記映像信号処理部と同数具備されており、上記スケーラ部に対する入力元となる上記映像信号処理部毎に、上記スケーラ部において画素数が変換された上記映像信号を一時的に保持するフレ−ムバッファと、
上記リモコンの受付けた切り替え指示に対応する映像信号の記憶されたフレ−ムバッファの映像信号を上記スケーラ部から出力させるフレ−ムバッファ切替手段と、
を具備することを特徴とする受信装置。
A video signal processing unit that performs various processes for displaying an image based on the video signal on the display with respect to the input video signal, and a horizontal and vertical direction of the video signal processed by the video signal processing unit In a receiving device comprising a scaler unit for converting the number of pixels,
Together with the video signal processing unit is a plurality, and provided with plurality of video signal input terminal for receiving the video signal,
A remote control that accepts input video signal switching instructions;
A switch unit that switches an input source of a video signal input to each of the video signal processing units based on a switching instruction received by the remote control in the video signal input terminal ;
The same number of video signal processing units as the video signal processing units are provided in the scaler unit, and the video signal in which the number of pixels is converted in the scaler unit is temporarily held for each video signal processing unit as an input source to the scaler unit. A frame buffer to be
Frame buffer switching means for outputting the video signal of the frame buffer in which the video signal corresponding to the switching instruction received by the remote controller is stored from the scaler unit;
A receiving apparatus comprising:
上記映像信号処理部は、入力された映像信号をデジタル映像信号に変換する処理を行うことを特徴とする請求項2に記載の受信装置。   The receiving apparatus according to claim 2, wherein the video signal processing unit performs processing for converting an input video signal into a digital video signal. 上記映像信号処理部として、第1の映像信号処理部および第2の映像信号処理部を具備し、
上記スケ−ラ部は、上記フレ−ムバッファとして、上記第1の映像信号処理部からの映像信号を一時的に保持する第1のフレ−ムバッファ、および、上記第2の映像信号処理部からの信号を一時的に保持する第2のフレ−ムバッファを具備していることを特徴とする請求項2または3に記載の受信装置。
As the video signal processing unit, comprising a first video signal processing unit and a second video signal processing unit,
The scaler unit includes, as the frame buffer, a first frame buffer that temporarily holds a video signal from the first video signal processing unit, and a second frame from the second video signal processing unit. 4. A receiving apparatus according to claim 2, further comprising a second frame buffer for temporarily holding a signal.
所定の周波数帯のテレビジョン放送信号を受信するチュ−ナ部を備え、同チュ−ナ部からの映像信号が上記映像信号処理部に入力されるように構成されていることを特徴とする請求項2〜のいずれか1に記載の受信装置。 A tuner unit that receives a television broadcast signal of a predetermined frequency band is provided, and a video signal from the tuner unit is input to the video signal processing unit. Item 5. The receiving device according to any one of Items 2 to 4 . 上記スケ−ラ部から出力される映像信号に基づく映像を表示可能なディスプレイを備えたテレビジョン装置であることを特徴とする請求項に記載の受信装置。 The receiving apparatus according to claim 5 , wherein the receiving apparatus is a television apparatus including a display capable of displaying an image based on an image signal output from the scaler unit.
JP2004273626A 2004-09-21 2004-09-21 Receiver Expired - Fee Related JP4055011B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004273626A JP4055011B2 (en) 2004-09-21 2004-09-21 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004273626A JP4055011B2 (en) 2004-09-21 2004-09-21 Receiver

Publications (2)

Publication Number Publication Date
JP2006093846A JP2006093846A (en) 2006-04-06
JP4055011B2 true JP4055011B2 (en) 2008-03-05

Family

ID=36234435

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004273626A Expired - Fee Related JP4055011B2 (en) 2004-09-21 2004-09-21 Receiver

Country Status (1)

Country Link
JP (1) JP4055011B2 (en)

Also Published As

Publication number Publication date
JP2006093846A (en) 2006-04-06

Similar Documents

Publication Publication Date Title
CA2241457C (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
JP4467479B2 (en) Video signal processing device
US20040263686A1 (en) Method and apparatus displaying double screen
US6449018B1 (en) Video processing apparatus and video processing method
JP5124618B2 (en) Subscreen processing method for TV
US20100165200A1 (en) Display control device, display control method and display control program
JP2004159081A (en) Video output apparatus
JPH04320174A (en) Video signal processor
JP4817635B2 (en) Image display device and image display method
JPH06205326A (en) Television receiver
JP4055011B2 (en) Receiver
USRE37501E1 (en) Apparatus and method for displaying caption broadcast and teletext on the screen of a double-wide television
JPH09135394A (en) Digital braodcasting television receiver
JP3119101U (en) Television and broadcast signal receiver
KR100391070B1 (en) On-screen display device in digital television set:
JP3607798B2 (en) Television receiver and video signal processing apparatus
JP2008099091A (en) Image processing method and television receiver
JP3731304B2 (en) Video signal processing device and video display device
KR100595162B1 (en) apparatus for automatic controlling aspect_ratio of picture in digital braodcasting receiver
KR100387185B1 (en) Video signal decoder
JPH07298096A (en) Gamma correction circuit
JP2005079699A (en) Video, audio signal processing apparatus, and video display, audio output apparatus
KR200262131Y1 (en) Teletext receiver that can switch channels in telecast mode
KR100351866B1 (en) Apparatus for processing display of Digital TV
JP3013217B2 (en) Inline screen linearity controller

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070511

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070821

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071022

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071127

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101221

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101221

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111221

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111221

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121221

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121221

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131221

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees