JP2684815B2 - Digital multiplex transmission system - Google Patents

Digital multiplex transmission system

Info

Publication number
JP2684815B2
JP2684815B2 JP2101074A JP10107490A JP2684815B2 JP 2684815 B2 JP2684815 B2 JP 2684815B2 JP 2101074 A JP2101074 A JP 2101074A JP 10107490 A JP10107490 A JP 10107490A JP 2684815 B2 JP2684815 B2 JP 2684815B2
Authority
JP
Japan
Prior art keywords
nbmb
data
master
decoder
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2101074A
Other languages
Japanese (ja)
Other versions
JPH04826A (en
Inventor
良雄 伊地知
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Cable Ltd
Original Assignee
Hitachi Cable Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Cable Ltd filed Critical Hitachi Cable Ltd
Priority to JP2101074A priority Critical patent/JP2684815B2/en
Publication of JPH04826A publication Critical patent/JPH04826A/en
Application granted granted Critical
Publication of JP2684815B2 publication Critical patent/JP2684815B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、ディジタル多重伝送システムに関するもの
である。
TECHNICAL FIELD The present invention relates to a digital multiplex transmission system.

[従来の技術] 近年、光通信が広く普及するに伴い、ディジタル動画
像の多チャネル多重伝送システム等、その広帯域性を十
分に活用するアプリケーションが数多く開発され始めて
きている。
[Prior Art] With the widespread use of optical communication in recent years, many applications such as multi-channel multiplex transmission systems for digital moving images, which make full use of its wide band property, have begun to be developed.

ディジタル動画像の伝送速度は、1チャネル当たり10
0Mbps程度であり、これを例えば4チャネル多重化して
光伝送するとなると、400Mbpsの光伝送系が必要とな
る。
The transmission speed of digital moving images is 10 per channel.
It is about 0 Mbps, and if this is multiplexed for four channels for optical transmission, a 400 Mbps optical transmission system is required.

一般にディジタルデータを光伝送するためには、ディ
ジタルデータを光伝送に適する形に符号変換することが
必要であり、このような符号変換方式の1つにnBmB符号
変換がある。
Generally, in order to optically transmit digital data, it is necessary to perform code conversion of digital data into a form suitable for optical transmission, and one of such code conversion systems is nBmB code conversion.

この符号変換は、予め定められた規則に従って、符号
器(符号変換装置)によってnビットをmビット(m>
n)に変換し、1や0が連続しないようにするものであ
る。
In this code conversion, according to a predetermined rule, an encoder (code conversion device) converts n bits into m bits (m>
It is converted to n) so that 1s and 0s do not continue.

8B10B符号変換を用いて上記の4チャネルディジタル
画像伝送を行なうと、符号化後の伝送速度は500Mbpsと
なる。しかしながら、500Mbpsの信号処理を行なう8B10B
符号器は、現状では入手困難である。
When the above 4-channel digital image transmission is performed using 8B10B code conversion, the transmission rate after encoding becomes 500 Mbps. However, 8B10B that performs signal processing at 500 Mbps
Encoders are currently difficult to obtain.

そこで250Mbpsで動作可能な8B10B符号器を2台用い
て、符号変換は250Mbpsで行ない、その結果得られる2
本の直列8B10B符号列を多重化することによって、500Mb
psの伝送速度を確保するという送信方式が考えられる。
Therefore, using two 8B10B encoders that can operate at 250 Mbps, code conversion is performed at 250 Mbps, and the resulting 2
500 Mb by multiplexing two serial 8B10B code strings
A transmission method that secures the ps transmission rate is conceivable.

第2図〜第4図は、従来例として、このような送信方
式を使ったディジタル多重伝送システムを示したもので
ある。
As a conventional example, FIGS. 2 to 4 show a digital multiplex transmission system using such a transmission method.

第2図は、送信側における多重化回路の一例を示して
おり、図中の符号15,16は原データ列(送信データ)を
生成する論理処理部であり、21,22は8B10B符号変換を行
なう符号器である。また、26は、2本の符号列(直列デ
ータ列)を時分割多重して1本の直列データ列を出力す
るマルチプレクサである。
FIG. 2 shows an example of a multiplexing circuit on the transmission side. Reference numerals 15 and 16 in the figure are logical processing units for generating an original data string (transmission data), and 21 and 22 are 8B10B code conversions. It is an encoder to perform. Reference numeral 26 is a multiplexer that time-division multiplexes two code strings (serial data strings) and outputs one serial data string.

前記論理処理部15,16は、それぞれ符号器21,22より入
力されるクロック19,20を用いて、原データ列17,18(そ
れぞれ2チャネルのディジタル画像信号が多重化された
もの)を出力する。これを符号器21,22において符号化
して、2本の8B10B符号列23,24を出力する。
The logic processing units 15 and 16 output original data strings 17 and 18 (each of which is a multiplexed digital image signal of 2 channels) using clocks 19 and 20 input from encoders 21 and 22, respectively. To do. This is encoded by the encoders 21 and 22, and two 8B10B code strings 23 and 24 are output.

信号線25は、符号器21,22を動作させるための基本ク
ロックであり、最終的に得たい伝送速度が500Mbpsの場
合には250MHzとする。これによって、符号器21,22にお
ける処理速度は250Mbpsとすることができ、250Mbpsの2
本の8B10B符号列をマルチプレクサ26において多重化し
て500Mbpsの直列データ列を得て、その直列データ列を
出力端27より送出する。
The signal line 25 is a basic clock for operating the encoders 21 and 22 and is set to 250 MHz when the finally desired transmission speed is 500 Mbps. As a result, the processing speed in the encoders 21 and 22 can be set to 250 Mbps, and
The 8B10B code string of the book is multiplexed in the multiplexer 26 to obtain a serial data string of 500 Mbps, and the serial data string is transmitted from the output terminal 27.

第3図は、このようにして多重化された直列データ列
(シリアル信号列)28のフォーマットを示す。
FIG. 3 shows the format of the serial data string (serial signal string) 28 thus multiplexed.

これは、いわゆるビット多重方式によるもので、符号
器21による符号列DOn,DOn+1,DOn+2,…と、符号器22によ
る符号列DIn,DIn+1,DIn+2,…とが、ビット毎に交互に多
重化されている。
This is based on the so-called bit multiplexing method, and the code strings DO n , DO n + 1 , DO n + 2 , ... By the encoder 21 and the code strings DI n , DI n + 1 , DI n + by the encoder 22. 2 , ... Are alternately multiplexed for each bit.

この直列データ列28が、光ファイバ等の伝送路を介し
て遠隔の受信地まで送信されることになる。
This serial data string 28 is transmitted to a remote receiving place via a transmission line such as an optical fiber.

さて、受信側においては、この多重化された直列デー
タ列28を、第4図の復調回路で、分離・復号する。
At the receiving side, the multiplexed serial data string 28 is separated / decoded by the demodulation circuit shown in FIG.

第4図において、符号1は前述の直列データ列28を受
ける入力端で、2は直列データ列28を多重分離するデマ
ルチプレクサであり、6,7は前記nBmB符号器によって変
換されたデータを元に戻す符号変換を行う8B10B復号器
である。また、14は、復号された原データ列に対して処
理を行なう論理処理部である。
In FIG. 4, reference numeral 1 is an input terminal for receiving the serial data stream 28 described above, 2 is a demultiplexer for demultiplexing the serial data stream 28, and 6 and 7 are based on the data converted by the nBmB encoder. It is an 8B10B decoder that performs code conversion to return to. Reference numeral 14 is a logical processing unit that processes the decoded original data string.

伝送路より入力端1に入った500Mbpsの直列データ列2
8は、デマルチプレクサ2によって伝送速度が250Mbpsの
2本の8B10B符号列4,5に分離される。
500 Mbps serial data string 2 that entered the input end 1 from the transmission line
Demultiplexer 2 separates 8 into two 8B10B code strings 4 and 5 having a transmission speed of 250 Mbps.

3は、この8B10B符号列の変化点を示す250MHzのクロ
ックである。前記復号器6,7は、8B10B符号を復号し、そ
れぞれ復号データ列10,11(それぞれ2チャネルのディ
ジタル画像信号が多重化されたもので、送信側における
原データ列に相当する)を出力する。
Reference numeral 3 is a 250 MHz clock indicating the change point of this 8B10B code string. The decoders 6 and 7 decode the 8B10B code and output decoded data sequences 10 and 11 (each of which is a multiplexed digital image signal of two channels and corresponds to an original data sequence on the transmission side). .

8,9は、復号データ列10,11の変化点を示すクロックで
ある。
Reference numerals 8 and 9 are clocks indicating the change points of the decoded data strings 10 and 11.

前記論理処理部14は、このクロック8,9を用いて、多
重化されたディジタル画像信号を分離するなどのデータ
の処理を行なう。
The logic processing unit 14 uses the clocks 8 and 9 to perform data processing such as separation of multiplexed digital image signals.

[発明が解決しようとする課題] 以上のような構成のディジタル多重伝送システムで
は、低価格で容易に入手することのできる250Mbpsの8B1
0B符号器を2台使用することによって、経済的に、しか
も500Mbpsの高速伝送を実現し得るように見える。とこ
ろが、実際上では、次のような理由から、実現し得なか
った。
[Problems to be Solved by the Invention] In the digital multiplex transmission system configured as described above, 8B1 of 250 Mbps which is easily available at a low price
It seems that by using two 0B encoders, high-speed transmission of 500 Mbps can be realized economically. However, in reality, it could not be realized because of the following reasons.

送信側の符号器21,22は、それぞれの論理処理部15,16
の出力する(送信同期用の)ヘッダパターン送信指示に
従ってヘッダパターンを送出しており、受信側の復号器
6,7は、いずれも、前記符号器21,22の送出したヘッダパ
ターンを検出して、その検出時で直・並列変換のタイミ
ングを調整して送受の同期を取っている。
The encoders 21 and 22 on the transmission side have respective logical processing units 15 and 16 respectively.
The header pattern is sent according to the header pattern transmission instruction (for transmission synchronization) output by the
Each of 6 and 7 detects the header pattern sent by the encoders 21 and 22, and adjusts the timing of serial / parallel conversion at the time of detection to synchronize transmission and reception.

即ち、受信側の論理処理部14に入力する復号データ列
10,11の位相が、送信側の論理処理部15,16の出力するヘ
ッダパターン送信指示によって決定されている。
That is, the decoded data string input to the logical processing unit 14 on the receiving side
The phases of 10 and 11 are determined by the header pattern transmission instruction output from the logical processing units 15 and 16 on the transmission side.

しかし、送信側における論理処理部15,16は、互いに
独立して動作しており、それぞれ任意のタイミングで前
記ヘッタパターン送信指示を出すため、これら論理処理
部15,16におけるヘッダパターン送信指示の出力タイミ
ングが一致しない場合が起こり得る。
However, since the logical processing units 15 and 16 on the transmission side operate independently of each other and output the header pattern transmission instruction at arbitrary timings, the output of the header pattern transmission instruction from these logical processing units 15 and 16 is performed. It is possible that the timings do not match.

そして、このような場合には、必然的に、復号器6,7
における直・並列変換のタイミング調整も異なるタイミ
ングで行われることになり、その結果、受信側の論理処
理部14に入力する2種類の復号データ列10,11の位相が
異なったものになり、これら2種類のデータ列に対して
正常な論理処理が行えなくなるという問題が発生するか
らである。
And in such a case, inevitably the decoders 6,7
The timing adjustment of the serial / parallel conversion in is also performed at different timings, and as a result, the phases of the two types of decoded data strings 10 and 11 input to the logical processing unit 14 on the receiving side are different, This is because a problem occurs that normal logical processing cannot be performed on two types of data strings.

第5図は、このような問題の発生したケースを図示し
たものである。
FIG. 5 illustrates a case where such a problem occurs.

第5図において、(a)は復号器6から出力される並
列の復号データ10、(b)は前記復号データ10の変化点
を示すクロック8、(c)は復号器7から出力される並
列の復号データ11、(d)は前記復号データ11の変化点
を示すクロック9である。この図示例は、ヘッダパター
ンを検出して以後の直・並列変換のタイミングが、復号
器6,7で互いに異なることを示している。
In FIG. 5, (a) is the parallel decoded data 10 output from the decoder 6, (b) is the clock 8 indicating the change point of the decoded data 10, and (c) is the parallel output from the decoder 7. Decoded data 11 and (d) are clocks 9 indicating the change points of the decoded data 11. This illustrated example shows that the timings of serial / parallel conversion after detecting the header pattern are different between the decoders 6 and 7.

このように2種類のデータ列が互いに位相が異なる場
合には、2種類のデータ列に対して正常な論理処理を行
なえなくなる可能性がある。
When the two types of data strings have different phases from each other as described above, normal logical processing may not be performed on the two types of data strings.

本発明は、前記事情に鑑みてなされたもので、その目
的とするところは、複数台のnBmB符号器の出力を多重化
して送信する形式のディジタル多重伝送システムを実現
可能にすること、即ち、前記システムにおいて送信側の
複数台のnBmB符号器が互いに独立にヘッダパターンを送
出したために、受信側の復号データ列相互に位相のずれ
が生じたとしても、それらの復号データ列を正常に論理
処理し得るようにして、経済的な高速多重伝送を可能な
らしめることにある。
The present invention has been made in view of the above circumstances, and an object thereof is to make it possible to realize a digital multiplex transmission system of a format in which outputs of a plurality of nBmB encoders are multiplexed and transmitted, that is, Since a plurality of nBmB encoders on the transmission side in the system output header patterns independently of each other, even if a phase shift occurs between the decoded data strings on the receiving side, those decoded data strings are logically processed normally. In order to enable economical high-speed multiplex transmission.

[課題を解決するための手段] 本発明に係るディジタル多重伝送システムは、送信側
では、原データ列を出力する論理処理部と前記原データ
列に対してnビットのデータをmビットのデータに変換
するnBmB符号器とを複数組備えておいて、複数台のnBmB
符号器によって得た複数本の符号列をマルチプレクサで
時分割多重して1本の直列データ列として出力させる。
[Means for Solving the Problems] In the digital multiplex transmission system according to the present invention, on the transmission side, a logical processing unit for outputting an original data string and n-bit data for the original data string are converted into m-bit data. Multiple nBmB encoders for conversion are provided, and multiple nBmB encoders
A plurality of code strings obtained by the encoder are time division multiplexed by a multiplexer and output as one serial data string.

一方、受信側では、受信した一本の直列データ列をデ
マルチプレクサで複数本の符号列に多重分離し、分離し
た各符号列は、前記nBmB符号器によって変換されたデー
タを元に戻す符号変換を行う複数台のnBmB復号器によっ
て個別に復号して、共通の論理処理部で処理する。
On the other hand, on the receiving side, a received serial data string is demultiplexed into a plurality of code strings by a demultiplexer, and each separated code string is a code conversion that restores the data converted by the nBmB encoder. Are individually decoded by a plurality of nBmB decoders, and processed by a common logic processing unit.

しかし、前記受信側では、複数台のnBmB復号器のうち
の1台をマスターとし、マスターのnBmB復号器の出力デ
ータは直接論理処理部に入力させるが、マスター以外の
各nBmB復号器の出力データはそれぞれ非同期の書き込み
・読み出しが可能なバッファ手段を介して論理処理部に
入力させることとしている。
However, on the receiving side, one of the nBmB decoders is used as a master, and the output data of the master nBmB decoder is directly input to the logic processing unit, but the output data of each nBmB decoder other than the master is input. Are to be input to the logic processing unit via buffer means capable of asynchronous writing and reading.

そして、マスター以外のnBmB復号器の出力データの各
バッファ手段への書き込みは各出力データの変化点を示
すクロックにより行い、各バッファ手段からの読み出し
はマスターのnBmB復号器の出力データの変化点を示すク
ロックにより行なう。
Then, the writing of the output data of the nBmB decoder other than the master to each buffer means is performed by the clock indicating the change point of each output data, and the reading from each buffer means changes the change point of the output data of the master nBmB decoder. It is performed by the clock shown.

[作用] 本発明に係るディジタル多重伝送システムは、受信側
の複数台のnBmB復号器の内の一台をマスターに選定し、
マスターとなるnBmB復号器の出力データは自己の変化点
を示すクロックで直接論理処理部に入力するが、マスタ
ーでないnBmB復号器の出力データはいずれも各自の変化
点を示すクロックで一旦バッファに書き込み、マスター
となるnBmB復号器のクロックでバッファから読み出して
論理処理部に入力させる。
[Operation] In the digital multiplex transmission system according to the present invention, one of a plurality of receiving side nBmB decoders is selected as a master,
The output data of the master nBmB decoder is directly input to the logic processing unit at the clock indicating its own change point, but the output data of all non-master nBmB decoders is once written to the buffer at the clock indicating its own change point. , Read from the buffer at the clock of the master nBmB decoder and input to the logic processing unit.

そのため、マスターでないB全てのnBmB復号器の出力
データは、マスターとなるnBmB復号器のクロックで、マ
スターとなるnBmB復号器の出力データと同期されて、こ
れによって、受信側において分離した全ての復号データ
列が位相補償されて、互いに同期した状態で、論理処理
部に入力する。
Therefore, the output data of all nBmB decoders that are not the master B are synchronized with the output data of the master nBmB decoder at the clock of the master nBmB decoder, and as a result, all the decoded signals separated at the receiving side are synchronized. The data strings are phase-compensated and input to the logic processing unit in a state of being synchronized with each other.

従って、送信側の複数台のnBmB符号器が互いに独立に
ヘッダパターンを送出したために、受信側の復号データ
列相互に位相のずれが生じたとしても、それらの復号デ
ータ列を正常に論理処理するが可能になり、複数台のnB
mB符号器の出力を多重化して送信する形式のディジタル
多重伝送システムが実現可能になるとともに、経済的な
高速多重伝送が可能になった。
Therefore, even if a plurality of nBmB encoders on the transmission side send header patterns independently of each other, and even if a phase difference occurs between the decoded data strings on the receiving side, those decoded data strings are logically processed normally. It is possible to use multiple nB
It became possible to realize a digital multiplex transmission system in which the output of the mB encoder is multiplexed and transmitted, and economical high-speed multiplex transmission has become possible.

[実施例] 以下、第1図乃至第3図に基づいて、本発明の一実施
例を説明する。
[Embodiment] An embodiment of the present invention will be described below with reference to FIGS. 1 to 3.

この一実施例のディジタル多重伝送システムでは、従
来のシステムと比較して、受信側における装置構成の一
部を改良したものであり、送信側の装置構成は従来のも
のと同様である。
In the digital multiplex transmission system of this embodiment, part of the device configuration on the receiving side is improved as compared with the conventional system, and the device configuration on the transmitting side is the same as the conventional one.

従って、送信側では、原データ列を出力する論理処理
部と前記原データ列に対してnビットのデータをmビッ
トのデータに変換するnBmB符号器とを複数組備えておい
て、複数台のnBmB符号器によって得た複数本の符号列を
マルチプレクサで時分割多重して1本の直列データ列と
して出力させる装置構成をなす。
Therefore, the transmitting side is provided with a plurality of sets of a logical processing unit that outputs an original data sequence and an nBmB encoder that converts n-bit data into m-bit data for the original data sequence. The device configuration is such that a plurality of code strings obtained by the nBmB encoder are time-division multiplexed by a multiplexer and are output as one serial data string.

具体的には、第2図に示したように、2台の論理処理
部15,16が装備される場合には、各論理処理部と対をな
す2台のnBmB符号器21,22と、これら2台の符号器の出
力を多重化するマルチプレクサ26とを装備した装置構成
をなし、前記論理処理部15,16の出力する原データ列17,
18を各nBmB符号器21,22で符号変換し、その結果たる2
本の符号列23,24を前記マルチプレクサ26で多重化し、
第3図に示した直列データ列28として出力する。
Specifically, as shown in FIG. 2, when two logical processing units 15 and 16 are provided, two nBmB encoders 21 and 22 paired with the respective logical processing units, An original data string 17, which is output from the logic processing units 15 and 16, has a device configuration including a multiplexer 26 that multiplexes the outputs of these two encoders.
18 is code-converted by each nBmB encoder 21 and 22, and the result is 2
The code strings 23 and 24 of the book are multiplexed by the multiplexer 26,
It is output as the serial data string 28 shown in FIG.

一方、受信側では、受信した一本の直列データ列をデ
マルチプレクサで複数本の符号列に多重分離し、分離し
た各符号列は、前記nBmB符号器によって変換されたデー
タを元に戻す符号変換を行う複数台のnBmB復号器によっ
て個別に復号して、共通の論理処理部で処理する装置構
成であるが、複数台のnBmB復号器と論理処理部との間
に、改良を施している。
On the other hand, on the receiving side, a received serial data string is demultiplexed into a plurality of code strings by a demultiplexer, and each separated code string is a code conversion that restores the data converted by the nBmB encoder. Although the device configuration is such that it is individually decoded by a plurality of nBmB decoders that perform the above, and is processed by a common logic processing unit, improvements have been made between the plurality of nBmB decoders and the logic processing unit.

第1図に基づいて、具体的に説明する。なお、第1図
の装置構成は、第2図の送信側の装置構成に対応させた
もので、第4図のものと共通する部分には、同番号を付
してある。
A specific description will be given based on FIG. The device configuration in FIG. 1 corresponds to the device configuration on the transmission side in FIG. 2, and the same parts as those in FIG. 4 are denoted by the same reference numerals.

受信側では、受信した一本の直列データ列28が入力端
1に入ると、デマルチプレクサ2で2本の符号列4,5に
多重分離し、分離した各符号列4,5は、2台のnBmB復号
器6,7によって個別に復号する。なお、3は、符号列4,5
の変化点を示す250MHzのクロックである。
On the receiving side, when one received serial data string 28 enters the input terminal 1, the demultiplexer 2 demultiplexes it into two code strings 4,5, and each separated code string 4,5 is two units. NBmB decoders 6 and 7 are individually decoded. In addition, 3 is a code string 4,5
It is a clock of 250MHz that shows the change point of.

ここに、2台のnBmB復号器6,7のうち、一方のnBmB復
号器7はマスターに設定されており、このマスターのnB
mB復号器7の出力データである復号データ列11はその変
化点を示すクロック9とともに直接論理処理部14に入力
させるが、他方のnBmB復号器6の出力データである復号
データ列10はその変化点を示すクロック8とともに一旦
FIFO(First In First Out)メモリ12に入力させてい
る。
Here, of the two nBmB decoders 6 and 7, one nBmB decoder 7 is set as a master and the nBmB of this master is
The decoded data string 11 which is the output data of the mB decoder 7 is directly input to the logic processing unit 14 together with the clock 9 which indicates the change point, but the decoded data string 10 which is the output data of the other nB mB decoder 6 has its change. Once with the clock 8 showing points
Input to FIFO (First In First Out) memory 12.

このFIFOメモリ12は、書き込みと読み出しとを非同期
になし得るタイプのバッファ手段であり、前記nBmB復号
器6の出力した復号データ列10は該FIFOメモリ12に一旦
保持された後、復号データ列13として論理処理部14に入
力させられる。
The FIFO memory 12 is a buffer means of a type capable of asynchronous writing and reading. The decoded data string 10 output from the nBmB decoder 6 is temporarily held in the FIFO memory 12 and then the decoded data string 13 is stored. Is input to the logic processing unit 14.

この場合に、前記復号器6が出力する復号データ列10
のFIFOメモリ12への書き込みは、その復号データ列10の
変化点を示すクロック8により行い、一方、FIFOメモリ
12から復号データ列13の読み出しは、マスターの復号器
7の復号データ列11の変化点を示すクロックにより行な
う。
In this case, the decoded data string 10 output by the decoder 6
Writing to the FIFO memory 12 is performed by the clock 8 indicating the change point of the decoded data string 10, while the FIFO memory 12
Reading of the decoded data string 13 from 12 is performed by the clock indicating the change point of the decoded data string 11 of the master decoder 7.

以上の構成のシステムでは、送信側の論理処理部15,1
6が互いに独立に異なったタイミングでヘッダパターン
送信指示を出し、そのために、2台の符号器21,22が互
いに異なったタイミングでヘッダパターンを送出し、受
信側の復号データ列10,11相互間において位相のずれが
生じたとしても、受信側の論理処理部14に入力する復号
データ列11,13は、クロック9によって位相の同期がと
られるから、それらの復号データ列11,13を正常に論理
処理し得る。
In the system having the above configuration, the logical processing units 15 and 1 on the transmitting side are
6 independently issues a header pattern transmission instruction at different timings. Therefore, the two encoders 21 and 22 send the header patterns at different timings, and the decoded data strings 10 and 11 on the receiving side are mutually transmitted. Even if there is a phase shift in, the decoded data strings 11 and 13 that are input to the logical processing unit 14 on the receiving side are synchronized in phase by the clock 9, so that the decoded data strings 11 and 13 are normally processed. It can be processed logically.

換言すれば、前記一実施例は、マスターの復号器7の
出力データは直接論理処理部14に入力させるが、マスタ
ーでない復号器6の出力データは非同期の書き込み・読
み出しが可能なバッファ手段であるFIFOメモリ12を介し
て論理処理部14に入力させることとし、この場合に、マ
スターでない復号器6の出力データのFIFOメモリ12から
の読み出しはマスターの復号器7の出力データの変化点
を示すクロックにより行なうことにより、二つの復号器
6,7からの出力データ相互間における位相補償を実行す
るようにしたもので、この位相補償により、論理処理が
正常になし得ることになり、複数台のnBmB符号器の出力
を多重化して送信する形式のディジタル多重伝送システ
ムが実現可能になり、経済的な高速多重伝送が可能にな
った。
In other words, in the above embodiment, the output data of the master decoder 7 is directly input to the logic processing unit 14, but the output data of the non-master decoder 6 is a buffer means capable of asynchronous writing / reading. It is assumed that the data is input to the logic processing unit 14 via the FIFO memory 12, and in this case, the output data of the decoder 6 which is not the master is read from the FIFO memory 12 by the clock indicating the change point of the output data of the master decoder 7. By doing two decoders
It is designed to execute phase compensation between output data from 6 and 7, and by this phase compensation, logical processing can be normally performed, and the outputs of multiple nBmB encoders are multiplexed and transmitted. It has become possible to realize a digital multiplex transmission system of the type described above, and economical high-speed multiplex transmission has become possible.

なお、前述の実施例では、マスターでない復号器の出
力データを保持するために、書き込みと読み出しとを非
同期になし得るタイプのバッファ手段として、FIFOメモ
リ12を使用したが、FIFOメモリ12の代わりに、アドレス
生成手段を備えたRAM(Random Access Memory)を使用
してもよい。
In the above-described embodiment, the FIFO memory 12 is used as a buffer means of a type capable of asynchronous writing and reading in order to hold the output data of the non-master decoder, but instead of the FIFO memory 12, A RAM (Random Access Memory) having an address generating means may be used.

また、システムに装備する符号器と復号器の台数は、
図示の一実施例に限定するものではなく、符号器と復号
器の台数は3台以上であっても良い。
The number of encoders and decoders installed in the system is
The number of encoders and decoders may be three or more, without being limited to the illustrated embodiment.

なお、符号器と復号器の台数を3台以上とした場合に
は、受信側では、任意の1台の復号器をマスターとし、
マスターの復号器の出力データは直接論理処理部14に入
力させるが、マスター以外の各復号器の出力データはそ
れぞれ非同期の書き込み・読み出しが可能なバッファ手
段を介して論理処理部14に入力させることとする。そし
て、マスター以外の復号器の出力データの各バッファ手
段への書き込みは、各出力データの変化点を示すクロッ
クにより行い、各バッファ手段からの読み出しはマスタ
ーの復号器の出力データの変化点を示すクロックにより
行なえば良い。
In addition, when the number of encoders and decoders is three or more, on the receiving side, any one decoder is used as a master,
The output data of the master decoder is directly input to the logic processing unit 14, but the output data of each decoder other than the master is input to the logic processing unit 14 via asynchronous write / read buffer means. And Then, the output data of the decoder other than the master is written to each buffer means by the clock indicating the change point of each output data, and the reading from each buffer means indicates the change point of the output data of the master decoder. It should be done with a clock.

[発明の効果] 以上の説明から明らかなように、本発明に係るディジ
タル多重伝送システムは、受信側の複数台のnBmB復号器
の内の一台をマスターに選定し、マスターとなるnBmB復
号器の出力データは自己の変化点を示すクロックで直接
論理処理部に入力するが、マスターでないnBmB復号器の
出力データはいずれも各自の変化点を示すクロックで一
旦バッファに書き込み、マスターとなるnBmB復号器のク
ロックでバッファから読み出して論理処理部に入力させ
る。
[Effects of the Invention] As is clear from the above description, in the digital multiplex transmission system according to the present invention, one of a plurality of receiving side nBmB decoders is selected as the master, and the nBmB decoder serving as the master is selected. The output data of each is directly input to the logic processing unit at the clock indicating the change point of itself, but all the output data of the non-master nBmB decoders are once written in the buffer at the clock indicating the change point of each and then nBmB decoding as the master. The clock is read from the buffer and input to the logic processing unit.

そのため、マスターでない全てのnBmB復号器の出力デ
ータは、マスターとなるnBmB復号器のクロックで、マス
ターとなるnBmB復号器の出力データと同期されて、これ
によって、受信側において分離した全ての復号データ列
が位相補償されて、互いに同期した状態で、論理処理部
に入力する。
Therefore, the output data of all non-master nBmB decoders is synchronized with the output data of the master nBmB decoder at the clock of the master nBmB decoder, and as a result, all the decoded data separated at the receiving side The columns are phase-compensated and input to the logic processing unit in a state of being synchronized with each other.

従って、送信側の複数台のnBmB符号器が互いに独立に
ヘッダパターンを送出したために、受信側の復号データ
列相互に位相のずれが生じたとしても、それらの復号デ
ータ列を正常に論理処理するが可能になり、複数台のnB
mB符号器の出力を多重化して送信する形式のディジタル
多重伝送システムが実現可能になるとともに、経済的な
高速多重伝送が可能になった。
Therefore, even if a plurality of nBmB encoders on the transmission side send header patterns independently of each other, and even if a phase difference occurs between the decoded data strings on the receiving side, those decoded data strings are logically processed normally. It is possible to use multiple nB
It became possible to realize a digital multiplex transmission system in which the output of the mB encoder is multiplexed and transmitted, and economical high-speed multiplex transmission has become possible.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例における受信側の構成を示す
ブロック図、第2図は前記一実施例および従来例におけ
る送信側の構成を示すブロック図、第3図は2本の符号
列を多重化した直列データ列のフォーマット図、第4図
は従来例における受信側の構成を示すブロック図、第5
図は従来例における復号データ列相互の位相の相違を示
す説明図である。 1……入力端、2……デマルチプレクサ、3,25……250M
Hzクロック、4,5,23,24……符号列、6,7……nBmB復号
器、8,9,19,20……20MHzクロック、10,11,13,17,18……
原データ、12……バッファ手段、14〜16……論理処理
部、21,22……nBmB符号器、26……マルチプレクサ、27
……出力端、28……多重化された直列データ列。
FIG. 1 is a block diagram showing the configuration of the receiving side in one embodiment of the present invention, FIG. 2 is a block diagram showing the configuration of the transmitting side in the one embodiment and the conventional example, and FIG. 3 is two code strings. FIG. 4 is a format diagram of a serial data string in which data is multiplexed, FIG.
The figure is an explanatory view showing the difference in phase between the decoded data strings in the conventional example. 1 …… Input end, 2 …… Demultiplexer, 3,25 …… 250M
Hz clock, 4,5,23,24 …… code string, 6,7 …… nBmB decoder, 8,9,19,20 …… 20MHz clock, 10,11,13,17,18 ……
Raw data, 12 ... Buffer means, 14-16 ... Logic processing unit, 21, 22 ... nBmB encoder, 26 ... Multiplexer, 27
...... Output end, 28 …… Multiplexed serial data string.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】送信側では、原データ列を出力する論理処
理部と前記原データ列に対してnビットのデータをmビ
ットのデータに変換するnBmB符号器とを複数組備えてお
いて、複数台のnBmB符号器によって得た複数本の符号列
をマルチプレクサで時分割多重して1本の直列データ列
として出力させ、 一方、受信側では、受信した一本の直列データ列をデマ
ルチプレクサで複数本の符号列に多重分離し、分離した
各符号列は、前記nBmB符号器によって変換されたデータ
を元に戻す符号変換を行う複数台のnBmB復号器によって
個別に復号して、共通の論理処理部で処理するディジタ
ル多重伝送システムであって、 受信側における複数台のnBmB復号器のうちの1台をマス
ターとし、マスターのnBmB復号器の出力データは直接論
理処理部に入力させるが、マスター以外の各nBmB復号器
の出力データはそれぞれ非同期の書き込み・読み出しが
可能なバッファ手段を介して論理処理部に入力させるこ
ととし、 マスター以外のnBmB復号器の出力データの各バッファ手
段への書き込みは各出力データの変化点を示すクロック
により行い、各バッファ手段からの読み出しはマスター
のnBmB復号器の出力データの変化点を示すクロックによ
り行なうことを特徴としたディジタル多重伝送システ
ム。
1. A transmission side is provided with a plurality of sets of a logical processing unit for outputting an original data string and an nBmB encoder for converting n-bit data into m-bit data for the original data string, Multiple code strings obtained by multiple nBmB encoders are time-division multiplexed by a multiplexer and output as one serial data string. On the other hand, on the receiving side, one received serial data string is demultiplexed. Demultiplexed into a plurality of code strings, each separated code string is individually decoded by a plurality of nBmB decoders that perform code conversion to restore the data converted by the nBmB encoder to a common logic. In the digital multiplex transmission system processed by the processing unit, one of the plurality of nBmB decoders on the receiving side serves as a master, and the output data of the master nBmB decoder is directly input to the logical processing unit. The output data of each nBmB decoder other than the master is input to the logic processing unit via the asynchronous write / read buffer means, and the output data of the nBmB decoder other than the master is written to each buffer means. The digital multiplex transmission system is characterized in that a clock indicating the change point of each output data is used, and the reading from each buffer means is performed by a clock indicating the change point of the output data of the master nBmB decoder.
JP2101074A 1990-04-17 1990-04-17 Digital multiplex transmission system Expired - Lifetime JP2684815B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2101074A JP2684815B2 (en) 1990-04-17 1990-04-17 Digital multiplex transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2101074A JP2684815B2 (en) 1990-04-17 1990-04-17 Digital multiplex transmission system

Publications (2)

Publication Number Publication Date
JPH04826A JPH04826A (en) 1992-01-06
JP2684815B2 true JP2684815B2 (en) 1997-12-03

Family

ID=14290957

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2101074A Expired - Lifetime JP2684815B2 (en) 1990-04-17 1990-04-17 Digital multiplex transmission system

Country Status (1)

Country Link
JP (1) JP2684815B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06143469A (en) * 1992-11-11 1994-05-24 Japan Atom Energy Res Inst Carbon composite heat inulating material and production thereof
EP1152565A1 (en) * 1999-01-19 2001-11-07 Sharp Kabushiki Kaisha Transmission method and device
TWI281391B (en) * 2004-08-06 2007-05-21 Uni Charm Corp Warmer
TWI288631B (en) * 2004-08-06 2007-10-21 Uni Charm Corp Warmer to be used in contact with skin
JP6603005B2 (en) 2017-09-29 2019-11-06 積水化学工業株式会社 Reinforced fiber bundle, reinforced fiber spread fabric, fiber reinforced composite, and production method thereof

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8501738A (en) * 1985-06-17 1987-01-16 Philips Nv HIGHER ORDER DIGITAL TRANSMISSION SYSTEM WITH A MULTIPLEXER AND A DEMULTIPLEXER.
JPH07105818B2 (en) * 1986-05-19 1995-11-13 株式会社日立製作所 Parallel transmission method

Also Published As

Publication number Publication date
JPH04826A (en) 1992-01-06

Similar Documents

Publication Publication Date Title
US4107469A (en) Multiplex/demultiplex apparatus
US4759018A (en) Higher order digital transmission system including a multiplexer and a demultiplexer
US4215369A (en) Digital transmission system for television video signals
US7515614B1 (en) Source synchronous link with clock recovery and bit skew alignment
US5570356A (en) High bandwidth communications system having multiple serial links
US8000350B2 (en) Reducing bandwidth of a data stream transmitted via a digital multimedia link without losing data
US5426644A (en) Parallel code transmission method and apparatus of the same
GB2191662A (en) Parallel transmission system
JP2684815B2 (en) Digital multiplex transmission system
EP0284089B1 (en) Multiplexing apparatus having BSI-code processing and bit interleave functions
US5761209A (en) Method of transmitting digital signals, transmitter and receiver used therefor
US5822326A (en) Synchronizing digital audio signals
AU596973B2 (en) Higher order digital transmission system including a multiplexer and a demultiplexer
KR100795465B1 (en) Serial compressed bus interface having a reduced pin count and a method for transmitting serial compressed data
CA1255004A (en) Digital signal transmission system
JP3317296B2 (en) Channel demultiplexing method, channel multiplexing circuit and channel demultiplexing device
JPS61281728A (en) Wide-band broadcasting system
JPH0622287A (en) Video signal multiplex transmitter
JPH0461528A (en) Time division multiplexer/demultiplexer
JPS615640A (en) Frame synchronizing system
KR20000040531A (en) High-speed physical chip system for ieee 1394 serial bus interface and method transmitting and receiving data of the same
JPH0541871A (en) Video signal multiplex demutiplex system
JPH02104144A (en) Synchronizing signal multiplex transmission system
JPS633512B2 (en)
JPH09275576A (en) Digital signal transmission system