JP2000347619A - Driving method of plasma display panel - Google Patents

Driving method of plasma display panel

Info

Publication number
JP2000347619A
JP2000347619A JP11154776A JP15477699A JP2000347619A JP 2000347619 A JP2000347619 A JP 2000347619A JP 11154776 A JP11154776 A JP 11154776A JP 15477699 A JP15477699 A JP 15477699A JP 2000347619 A JP2000347619 A JP 2000347619A
Authority
JP
Japan
Prior art keywords
discharge
pixel data
display
light emitting
light emission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11154776A
Other languages
Japanese (ja)
Inventor
Tsutomu Tokunaga
勉 徳永
Nobuhiko Saegusa
信彦 三枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP11154776A priority Critical patent/JP2000347619A/en
Publication of JP2000347619A publication Critical patent/JP2000347619A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To obtain good image display even when the pulse width of driving pulse is shortened to make hardly generate erroneous discharge and by generating maintenance discharge of an intial time portion on a discharge cell which belongs to a part of display line group, then writing picture element data in discharge cells which belong to remaining display groups, and generating remaining maintenance discharge on all the discharge cells at completing. SOLUTION: In a printing process Pc, within display in PDP of the first - the second (n) line, priming discharge is generated against discharge cells which belong to a display line group (display line group B) of the n+1 - the second (n) line. When a first light emission maintenance process Ic1 and the priming process Pc are completed, a second picture element writing process Wc2 is executed. In the second picture element data writing process Wc2, writing of picture element data is executed against the discharge cells which belong to the display line group B. When this is completed, the second light emission maintenance process Ic2 is executed. In the second light emission maintenance process Ic2, maintenance pulse of positive polarity IPx2, IPy2 are alternately and repeatedly impressed.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明が属する技術分野】本発明は、プラズマディスプ
レイパネルの駆動方法に関する。
The present invention relates to a method for driving a plasma display panel.

【0002】[0002]

【従来の技術】近年、表示装置の大画面化にともなって
薄型のものが要求され、各種の薄型表示デバイスが実用
化されている。交流放電型のプラズマディスプレイパネ
ルは、この薄型表示デバイスの1つとして着目されてい
る。図1は、かかるプラズマディスプレイパネルと、こ
れを駆動する駆動装置とからなるプラズマディスプレイ
装置の概略構成を示す図である。
2. Description of the Related Art In recent years, as display devices have become larger in size, thinner ones have been required, and various thin display devices have been put to practical use. An AC discharge type plasma display panel is receiving attention as one of the thin display devices. FIG. 1 is a diagram showing a schematic configuration of a plasma display device including such a plasma display panel and a driving device for driving the plasma display panel.

【0003】図1において、プラズマディスプレイパネ
ルとしてのPDP10は、データ電極としてのm個の列
電極D1〜Dmと、これら列電極各々と交叉して配列され
ている夫々n個の行電極X1〜Xn及び行電極Y1〜Yn
備えている。尚、行電極は、X及びYの一対にてPDP
における1行分に対応した行電極を形成している。これ
ら列電極Dと、行電極X及びYは、放電空間を挟んで互
いに対向して配置された2つのガラス基板各々に形成さ
れており、各行電極対と列電極との交点にて1画素に対
応した放電セルが形成される構造となっている。
In FIG. 1, a PDP 10 as a plasma display panel has m column electrodes D 1 to D m as data electrodes, and n row electrodes X each arranged so as to cross each of the column electrodes. and a 1 to X n and row electrodes Y 1 to Y n. The row electrode is a pair of X and Y PDP.
, A row electrode corresponding to one row is formed. The column electrode D and the row electrodes X and Y are formed on each of two glass substrates disposed so as to face each other with a discharge space therebetween, and are formed in one pixel at the intersection between each row electrode pair and the column electrode. The structure is such that corresponding discharge cells are formed.

【0004】この際、各放電セルは、放電現象を利用し
て発光を行うものである為、"発光"及び"非発光"の2つ
の状態しかもたない。つまり、最低輝度(非発光状態)
と、最高輝度(発光状態)の2階調分の輝度しか表現出来
ないのである。そこで、駆動装置100は、このような
PDP10に対して、入力された映像信号に対応した中
間調の輝度表示を実現させるべく、サブフィールド法を
用いた階調駆動を実施する。
At this time, since each discharge cell emits light by utilizing a discharge phenomenon, it has only two states of "light emission" and "non-light emission". That is, the lowest luminance (non-light emitting state)
Thus, only the luminance of two gradations of the maximum luminance (light emission state) can be expressed. Therefore, the driving device 100 performs the gradation driving using the subfield method on the PDP 10 in order to realize the halftone luminance display corresponding to the input video signal.

【0005】サブフィールド法では、入力された映像信
号を各画素毎に対応した例えば4ビットの画素データに
変換し、この4ビットのビット桁各々に対応させて1フ
ィールドを図2に示されるが如く4個のサブフィールド
SF1〜SF4に分割する。図3は、1サブフィールド
内において、駆動装置100が上記PDP10の行電極
対及び列電極に印加する各種駆動パルスの印加タイミン
グを示す図である。
In the subfield method, an input video signal is converted into, for example, 4-bit pixel data corresponding to each pixel, and one field is shown in FIG. 2 corresponding to each of these 4-bit bit digits. Thus, it is divided into four subfields SF1 to SF4. FIG. 3 is a diagram showing the application timing of various drive pulses applied to the row electrode pairs and the column electrodes of the PDP 10 by the drive device 100 within one subfield.

【0006】図3に示されるように、先ず、駆動装置1
00は、正極性のリセットパルスRPXを行電極X1〜X
n、負極性のリセットパルスRPYを行電極Y1〜Ynに印
加する。これらリセットパルスRPx及びRPYの印加に
応じて、PDP10の全ての放電セルがリセット放電さ
れ、各放電セル内には一様に所定量の壁電荷が形成され
る。その直後に、駆動装置100は、消去パルスEPを
PDP10の行電極X 1〜Xnに一斉に印加する。これに
より、全ての放電セルには消去放電が生起され、上記壁
電荷が消滅する(一斉リセット行程Rc)。すなわち、か
かる一斉リセット行程Rcによれば、PDP10におけ
る全ての放電セルは、"非発光セル"の状態に初期化され
るのである。
[0006] As shown in FIG.
00 is a positive reset pulse RPXTo row electrode X1~ X
n, Negative reset pulse RPYIs the row electrode Y1~ YnMark on
Add. These reset pulses RPxAnd RPYTo the application of
Accordingly, all discharge cells of PDP 10 are reset discharged.
And a predetermined amount of wall charge is uniformly formed in each discharge cell.
You. Immediately thereafter, the driving device 100 generates the erase pulse EP.
Row electrode X of PDP10 1~ XnAre applied simultaneously. to this
Therefore, an erasing discharge is generated in all the discharge cells, and
The charge disappears (simultaneous reset process Rc). That is,
According to the simultaneous reset process Rc, the PDP 10
All discharge cells are initialized to "non-light emitting cells".
Because

【0007】次に、駆動装置100は、入力された映像
信号に対応した1行分毎の画素データパルス群DP1
DPnを順次、列電極D1-mに印加して行くと共に、各画
素データパルス群DPの印加タイミングにて走査パルス
SPを発生し、これを行電極Y1〜Ynへと順次印加して
行く(画素データ書込行程Wc)。この際、走査パルスS
Pが印加された"行"と、高電圧の画素データパルスが印
加された"列"との交差部の放電セルにのみ放電(選択書
込放電)が生じて壁電荷が形成される。これにより、上
記一斉リセット行程Rcにおいて"非発光セル"の状態に
初期化された放電セルは、"発光セル"に推移する。一
方、走査パルスSPが印加されたものの、低電圧の画素
データパルスが印加された"行"及び"列"に交叉して形成
されている放電セルには上記選択書込放電は生起され
ず、上記一斉リセット行程Rcにて初期化された状態、
つまり"非発光セル"の状態が保持される。
[0007] Next, the driving device 100 controls the pixel data pulse groups DP 1 -DP 1 for each row corresponding to the input video signal.
The DP n sequentially, with to the column electrodes D 1-m, the scan pulse SP generated at the application timing of the pixel data pulse group DP, which sequentially applies to the row electrodes Y 1 to Y n (Pixel data writing process Wc). At this time, the scanning pulse S
A discharge (selective write discharge) is generated only in a discharge cell at an intersection of a “row” to which P is applied and a “column” to which a high-voltage pixel data pulse is applied, thereby forming wall charges. As a result, the discharge cells that have been initialized to the “non-light emitting cell” state in the simultaneous reset process Rc change to “light emitting cells”. On the other hand, the selective writing discharge does not occur in the discharge cells formed intersecting the "row" and "column" where the scan pulse SP is applied but the low-voltage pixel data pulse is applied, A state initialized in the simultaneous reset process Rc,
That is, the state of the “non-light emitting cell” is maintained.

【0008】次に、駆動装置100は、図3に示される
ように、維持パルスIPXを繰り返し行電極X1〜Xn
印加すると共に、かかる維持パルスIPXとはそのタイ
ミングをずらして維持パルスIPYを繰り返し行電極Y1
〜Ynに印加する(発光維持行程Ic)。尚、1サブフィ
ールド内において維持パルスIPX及びIPYが印加され
る回数は、図2に示されるが如く、各サブフィールドの
重み付けに応じて設定されている。ここで、壁電荷が存
在している放電セル、すなわち"発光セル"のみが、これ
ら維持パルスIPX及びIPYが印加される度に維持放電
する。つまり、上記画素データ書込行程Wcにおいて"
発光セル"に設定された放電セルのみが、図2に示され
ているが如き、サブフィールドの重み付けに対応した回
数分だけ維持放電に伴う発光を繰り返し、その発光状態
を維持するのである。
[0008] Next, the drive apparatus 100, as shown in FIG. 3, and applies to repeated sustain pulse IP X row electrode X 1 to X n, and according sustain pulse IP X by shifting the timing maintained Repeat the pulse IP Y for the row electrode Y 1
Applied to to Y n (light emission sustain process Ic). Incidentally, one sub-number field in pulses IP X and IP Y maintained in is applied, as is shown in FIG. 2, are set in accordance with the weighting of each subfield. Here, discharge cells in which wall charges are present, that is, only the "light emitting cell", to sustain every time these sustain pulses IP X and IP Y are applied. That is, in the pixel data writing process Wc,
Only the discharge cells set as "light-emitting cells" repeat the light emission accompanying the sustain discharge by the number of times corresponding to the weight of the subfield, as shown in FIG. 2, and maintain the light-emitting state.

【0009】駆動装置100は、以上の如き動作を各サ
ブフィールド毎に実施する。この際、各サブフィールド
で生起された上記維持放電の回数の合計(1フィールド
での)により、映像信号に対応した中間調の輝度が表現
されるのである。尚、上記サブフィールド法によって表
現出来る輝度の階調数は、分割されたサブフィールドの
数が多いほど多くなる。ところが、1フィールドの表示
期間は予め定められているので、サブフィールドの数を
多くする為には、図3に示されるが如き各種駆動パルス
のパルス幅を短くする必要がある。
The drive device 100 performs the above operation for each subfield. At this time, the halftone luminance corresponding to the video signal is expressed by the total number (in one field) of the sustain discharges generated in each subfield. Note that the number of luminance gradations that can be expressed by the subfield method increases as the number of divided subfields increases. However, since the display period of one field is predetermined, in order to increase the number of subfields, it is necessary to shorten the pulse widths of various drive pulses as shown in FIG.

【0010】しかしながら、駆動パルスのパルス幅を短
くすると誤放電が生じるようになり、結果として良好な
表示品質が得られなくなるという問題が生じた。
However, when the pulse width of the driving pulse is shortened, erroneous discharge occurs, resulting in a problem that good display quality cannot be obtained.

【0011】[0011]

【発明が解決しようとする課題】本発明は、かかる問題
を解決すべく為されたものであり、プラズマディスプレ
イパネルに印加する駆動パルスのパルス幅を短くしても
良好な画像表示を行うことが出来るプラズマディスプレ
イパネルの駆動方法を提供することを目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve such a problem, and it is possible to display a good image even if the pulse width of a driving pulse applied to a plasma display panel is shortened. An object of the present invention is to provide a driving method of a plasma display panel that can be performed.

【0012】[0012]

【課題を解決するための手段】本発明によるプラズマデ
ィスプレイパネルの駆動方法は、複数の表示ライン各々
に対応した行電極と前記行電極に交叉して配列された列
電極との各交点にて1画素に対応した放電セルを形成し
ているプラズマディスプレイパネルの駆動方法であっ
て、入力映像信号の単位表示期間を複数の分割表示期間
に分割し、前記分割表示期間の各々において、前記表示
ライン各々の内の一部の表示ライン群に属する前記放電
セルの各々を前記入力映像信号に対応した画素データに
応じて非発光セル又は発光セルのいずれか一方に設定す
べき選択放電を生起させる第1画素データ書込行程と、
前記一部の表示ライン群に属する前記発光セルのみを発
光させるべき維持放電を所定回数だけ生起させる第1発
光維持行程と、前記表示ライン各々の内の他部の表示ラ
イン群に属する前記放電セルの各々を前記画素データに
応じて前記非発光セル又は前記発光セルのいずれか一方
に設定すべき選択放電を生起させる第2画素データ書込
行程と、前記発光セルのみを発光させるべき維持放電を
前記分割表示期間各々の重み付けに対応した回数から前
記所定回数を減じた回数分だけ生起させる第2発光維持
行程とを順次実行する。
A driving method of a plasma display panel according to the present invention is characterized in that a row electrode corresponding to each of a plurality of display lines and a column electrode arranged so as to intersect the row electrode have one point. A method of driving a plasma display panel forming discharge cells corresponding to pixels, wherein a unit display period of an input video signal is divided into a plurality of divided display periods, and in each of the divided display periods, each of the display lines is A first discharge generating a selective discharge to be set to one of a non-light-emitting cell and a light-emitting cell in accordance with pixel data corresponding to the input video signal in each of the discharge cells belonging to some of the display line groups. A pixel data writing process;
A first light emission sustaining step of causing a predetermined number of sustain discharges to cause only the light emitting cells belonging to the partial display line group to emit light, and the discharge cells belonging to other display line groups in each of the display lines A second pixel data writing step for generating a selective discharge to be set to either the non-light emitting cell or the light emitting cell according to the pixel data, and a sustain discharge to cause only the light emitting cell to emit light. A second light emission sustaining process is sequentially performed in which the predetermined number of times is subtracted from the number of times corresponding to the weight of each of the divided display periods.

【0013】[0013]

【発明の実施の形態】以下、本発明の実施の形態を図を
参照しつつ説明する。図4は、本発明による駆動方法に
基づいてプラズマディスプレイパネルを駆動するプラズ
マディスプレイ装置の概略構成を示す図である。図4に
示されるように、かかるプラズマディスプレイ装置は、
プラズマディスプレイパネルとしてのPDP10と、A
/D変換器1、駆動制御回路2、メモリ4、アドレスド
ライバ6、第1サスティンドライバ7及び第2サスティ
ンドライバ8からなる駆動部と、から構成されている。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 4 is a diagram showing a schematic configuration of a plasma display device for driving a plasma display panel based on a driving method according to the present invention. As shown in FIG. 4, such a plasma display device includes:
PDP 10 as a plasma display panel and A
And a drive unit including a / D converter 1, a drive control circuit 2, a memory 4, an address driver 6, a first sustain driver 7 and a second sustain driver 8.

【0014】PDP10は、アドレス電極としてのm個
の列電極D1〜Dmと、これら列電極各々と交叉して配列
されている夫々2n個の行電極X1〜X2n及び行電極Y1
〜Y 2nを備えている。この際、行電極X及び行電極Yの
一対にて、PDP10における1つの表示ラインに対応
した行電極を形成している。列電極D、行電極X及びY
は放電空間に対して誘電体層で被覆されており、各行電
極対と列電極との交点にて1画素に対応した放電セルが
形成される構造となっている。
The PDP 10 has m address electrodes.
Column electrode D1~ DmAnd crossed with each of these column electrodes
2n row electrodes X1~ X2nAnd row electrode Y1
~ Y 2nIt has. At this time, the row electrodes X and Y
One pair corresponds to one display line in PDP10
Row electrodes are formed. Column electrode D, row electrodes X and Y
Is covered with a dielectric layer for the discharge space,
A discharge cell corresponding to one pixel is formed at the intersection between the pole pair and the column electrode.
The structure is formed.

【0015】A/D変換器1は、駆動制御回路2から供
給されるクロック信号に応じて、入力されたアナログの
入力映像信号をサンプリングしてこれを1画素毎に対応
した例えば4ビットの画素データDに変換し、これをメ
モリ4に供給する。メモリ4は、駆動制御回路2から供
給された書込信号に従って上記画素データDを順次書き
込む。
An A / D converter 1 samples an input analog input video signal in response to a clock signal supplied from a drive control circuit 2 and converts the sampled analog input video signal into, for example, a 4-bit pixel corresponding to each pixel. The data is converted into data D and supplied to the memory 4. The memory 4 sequentially writes the pixel data D according to a write signal supplied from the drive control circuit 2.

【0016】かかる書込動作によりPDP10における
1画面(2n行、m列)分の書き込みが終了すると、メ
モリ4は、この1画面分の画素データD11-2nmを上記駆
動制御回路2から供給された読出信号に従って以下の如
く読み出す。つまり、メモリ4は、先ず、後述するサブ
フィールドSF4での画素データ書込行程Wc1及びWc2
において、上記画素データD11-2nm各々の最上位ビット
である第4ビットだけを1行分づつグループ化したもの
を駆動画素データビット群DB1〜DB2nとして順次読
み出し、これをアドレスドライバ6に供給する。次に、
メモリ4は、後述するサブフィールドSF3での画素デ
ータ書込行程Wc1及びWc2において、上記画素データD
11-2nm各々の第3ビットだけを1行分づつグループ化し
たものを駆動画素データビット群DB1〜DB2nとして
順次読み出し、これをアドレスドライバ6に供給する。
次に、メモリ4は、後述するサブフィールドSF2での
画素データ書込行程Wc1及びWc2において、上記画素デ
ータD11-2nm各々の第2ビットだけを1行分づつグルー
プ化したものを駆動画素データビット群DB1〜DB2n
として順次読み出し、これをアドレスドライバ6に供給
する。次に、メモリ4は、後述するサブフィールドSF
1での画素データ書込行程Wc1及びWc2において、上記
画素データD11-2nm各々の最下位ビットである第1ビッ
トだけを1行分づつグループ化したものを駆動画素デー
タビット群DB1〜DB2nとして順次読み出し、これを
アドレスドライバ6に供給する。
When the writing operation for one screen (2n rows, m columns) in the PDP 10 is completed by this writing operation, the memory 4 is supplied with the pixel data D 11-2 nm for one screen from the drive control circuit 2. The readout is performed as follows in accordance with the readout signal. That is, the memory 4 first stores the pixel data writing processes Wc1 and Wc2 in the subfield SF4 described later.
In the above, only the fourth bit, which is the most significant bit of each of the pixel data D 11-2 nm , is grouped by one row and sequentially read out as drive pixel data bit groups DB 1 to DB 2n , and these are read out to the address driver 6. Supply. next,
The memory 4 stores the pixel data D in the pixel data writing processes Wc1 and Wc2 in a subfield SF3 described later.
Those obtained by grouping only the third bit of each 11-2 nm for one row are sequentially read as drive pixel data bit groups DB 1 to DB 2n and supplied to the address driver 6.
Next, in a pixel data writing process Wc1 and Wc2 in a subfield SF2 described later, the memory 4 groups driving pixel data D 11-2 nm in which only the second bit is grouped by one row. Bit group DB 1 to DB 2n
And sequentially supplies them to the address driver 6. Next, the memory 4 stores a subfield SF to be described later.
In the pixel data writing step Wc1 and Wc2 at 1, the pixel data D 11-2Nm each of the least significant bit in a first bit only one line at a time grouped drive pixel data bit group DB 1 to DB those 2n are sequentially read and supplied to the address driver 6.

【0017】駆動制御回路2は、上記入力映像信号中に
おける水平及び垂直同期信号に応じて、上記A/D変換
器1に対するクロック信号、及びメモリ4に対する書込
及び読出信号を発生する。更に、駆動制御回路2は、図
5に示されるが如き発光駆動フォーマットに従って、P
DP10を駆動させるべき各種タイミング信号をアドレ
スドライバ6、第1サスティンドライバ7及び第2サス
ティンドライバ8各々に供給する。
The drive control circuit 2 generates a clock signal for the A / D converter 1 and a write / read signal for the memory 4 according to the horizontal and vertical synchronizing signals in the input video signal. Further, the drive control circuit 2 operates according to the light emission drive format as shown in FIG.
Various timing signals for driving the DP 10 are supplied to the address driver 6, the first sustain driver 7, and the second sustain driver 8, respectively.

【0018】尚、図5に示される発光駆動フォーマット
では、入力映像信号の1フィールド期間を4つのサブフ
ィールドSF1〜4に分割し、各サブフィールド内にお
いて、一斉リセット行程Rc、第1画素データ書込行程
Wc1、第1発光維持行程Ic1、第2画素データ書込行程
Wc2、及び第2発光維持行程Ic2を順次実行する。更
に、上記第2画素データ書込行程Wc2の直前においてプ
ライミング行程Pcを実行する。
In the light emission drive format shown in FIG. 5, one field period of the input video signal is divided into four subfields SF1 to SF4, and in each subfield, the simultaneous reset process Rc and the first pixel data writing are performed. The incorporation step Wc1, the first light emission sustaining step Ic1, the second pixel data writing step Wc2, and the second light emission sustaining step Ic2 are sequentially executed. Further, the priming process Pc is executed immediately before the second pixel data writing process Wc2.

【0019】図6は、図5に示される発光駆動フォーマ
ットに従って、アドレスドライバ6、第1サスティンド
ライバ7及び第2サスティンドライバ8各々が、1サブ
フィールド内においてPDP10の行電極及び列電極に
印加する各種駆動パルスの印加タイミングを示す図であ
る。先ず、図6に示される一斉リセット行程Rcでは、
第1サスティンドライバ7が、正極性のリセットパルス
RPxを行電極X1〜X2nに印加し、このリセットパルス
RPxの印加と同時に、第2サスティンドライバ8が、
負極性のリセットパルスRPYを行電極Y1〜Y2nに印加
する。これらリセットパルスRPx及びRPYの印加に応
じて、PDP10における全ての放電セルがリセット放
電され、各放電セル内には一様に所定量の壁電荷が形成
される。その直後、第1サスティンドライバ7は、図6
に示されるが如き消去パルスEPをPDP10の行電極
1〜X2nに一斉に印加する。これにより、全ての放電
セルで消去放電が生起され、上記壁電荷が消滅する。
FIG. 6 shows that the address driver 6, the first sustain driver 7, and the second sustain driver 8 apply to the row electrodes and the column electrodes of the PDP 10 within one subfield according to the light emission drive format shown in FIG. FIG. 4 is a diagram illustrating application timings of various drive pulses. First, in the simultaneous reset process Rc shown in FIG.
The first sustain driver 7 applies a positive reset pulse RP x to the row electrodes X 1 to X 2n, simultaneously with the application of the reset pulse RP x, the second sustain driver 8,
Applying a negative reset pulse RP Y to the row electrodes Y 1 to Y 2n. Depending on the application of these reset pulses RP x and RP Y, all the discharge cells in the PDP10 is reset discharge, uniform predetermined amount of wall charge in each discharge cell is formed. Immediately after that, the first sustain driver 7
Simultaneously applies an erasure pulse EP as but such shown in the PDP10 in the row electrode X 1 to X 2n. As a result, an erasure discharge is generated in all the discharge cells, and the wall charges disappear.

【0020】すなわち、かかる一斉リセット行程Rcに
より、PDP10における全ての放電セルは、"非発光
セル"の状態に初期化されるのである。一斉リセット行
程Rcが終了すると、次に第1画素データ書込行程Wc1
を実行する。第1画素データ書込行程Wc1では、アドレ
スドライバ6が、上記メモリ4から順次読み出された駆
動画素データビット群DB1〜DBn各々に対応した画素
データパルス群DP1〜DPnを発生し、これらを図6に
示されるように順次、列電極D1-mに印加して行く。こ
の際、駆動画素データビット群DB1〜DBnとは、例え
ば、サブフィールドSF4では上記画素データDの最上
位ビットのみで成り、又、サブフィールドSF1では上
記画素データDの最下位ビットのみで成るものである。
すなわち、アドレスドライバ6は、この画素データDに
よるデータビットが例えば論理レベル"1"である場合に
は高電圧、論理レベル"0"である場合には低電圧(0ボ
ルト)の画素データパルスを発生し、これをPDP10
の表示ラインの第1行〜第n行各々に相当するもの同士
でグループ化したものを上記画素データパルス群DP1
〜DPnとして順次、列電極D1-mに印加して行くのであ
る。これら画素データパルス群DP1〜DPn各々の印加
タイミングにて、第2サスティンドライバ8は、負極性
の走査パルスSPを発生し、これを図6に示されるが如
く行電極Y1〜Ynへと順次印加して行く。この際、走査
パルスSPが印加された"行"と、高電圧の画素データパ
ルスが印加された"列"との交差部の放電セルにのみ放電
(選択書込放電)が生起され、その放電セル内に壁電荷が
形成される。つまり、この放電セルは、"発光セル"の状
態に推移するのである。一方、走査パルスSPが印加さ
れたものの、低電圧の画素データパルスが印加された放
電セルでは、上記の如き選択書込放電は生起されないの
で、"非発光セル"の状態が保持される。
That is, by the simultaneous reset process Rc, all the discharge cells in the PDP 10 are initialized to "non-light emitting cells". When the simultaneous reset process Rc is completed, the first pixel data write process Wc1 is performed next.
Execute In the first pixel data writing process Wc1, the address driver 6 sequentially read drive pixel data bit group DB 1 to DB n each generates a pixel data pulse group DP 1 to DP n corresponding from the memory 4 These are sequentially applied to the column electrodes D 1-m as shown in FIG. At this time, the drive pixel data bit groups DB 1 to DB n include, for example, only the most significant bit of the pixel data D in the subfield SF4, and include only the least significant bit of the pixel data D in the subfield SF1. It consists of
That is, the address driver 6 outputs a high-voltage pixel data pulse when the data bit based on the pixel data D is, for example, the logical level “1”, and a low voltage (0 volt) when the data bit is the logical level “0”. Occurs, and this is called PDP10
Are grouped by the display lines corresponding to the first row to the n-th row, and the pixel data pulse group DP 1
DPDP n are sequentially applied to the column electrodes D 1 -m . At each application timing of these pixel data pulse groups DP 1 to DP n , the second sustain driver 8 generates a negative scan pulse SP, and supplies this to the row electrodes Y 1 to Y n as shown in FIG. Are sequentially applied. At this time, only the discharge cells at the intersection of the “row” to which the scan pulse SP is applied and the “column” to which the high-voltage pixel data pulse is applied are discharged.
(Selective write discharge) occurs, and wall charges are formed in the discharge cells. That is, the discharge cell changes to a “light emitting cell” state. On the other hand, in the discharge cells to which the scan pulse SP is applied but the low-voltage pixel data pulse is applied, the above-described selective write discharge is not generated, and thus the state of the “non-light emitting cell” is maintained.

【0021】すなわち、第1画素データ書込行程Wc1で
は、PDP10における第1行〜第2n行からなる表示
ラインの内、第1行〜第n行までの表示ライン群(以
下、表示ライン群Aと称する)に属する放電セルに対し
て、画素データの書込が為されるのである。かかる第1
画素データ書込行程Wc1が終了すると、次に、第1発光
維持行程Ic1が実施される。
That is, in the first pixel data writing step Wc1, of the display lines consisting of the first to second n rows in the PDP 10, the first to nth display line groups (hereinafter referred to as display line group A). Pixel data is written to the discharge cells belonging to the same type. The first
When the pixel data writing process Wc1 ends, next, a first light emission sustaining process Ic1 is performed.

【0022】第1発光維持行程Ic1では、先ず、第2サ
スティンドライバ8が、図6に示されるが如き正極性の
維持パルスIPY1をPDP10の行電極Y1〜Ynに同時
印加する。更に、かかる維持パルスIPY1の印加直後
に、第1サスティンドライバ7が、図6に示されるが如
き正極性の維持パルスIPX1をPDP10の行電極X1
〜X2nに同時印加する。これら維持パルスの印加によ
り、上記第1画素データ書込行程Wc1において壁電荷が
形成された放電セル、すなわち"発光セル"のみが上記維
持パルスIPY1及びIPX1が印加される度に維持放電し
て、2回分のパルス発光が為される。
[0022] In the first light emission sustain process Ic1, first, the second sustain driver 8, the sustain pulse IP Y1 is but such positive polarity shown in FIG. 6 simultaneously applied to the PDP10 in the row electrodes Y 1 to Y n. Furthermore, immediately after application of the sustain pulse IP Y1, the first sustain driver 7, the row electrodes X 1 of the sustain pulse IP X1 is but such positive polarity shown in FIG. 6 PDP 10
To X 2n . The application of these sustain pulses, the discharge cells in which the wall charges are formed in the first pixel data writing process Wc1, i.e., only "light-emitting cell" to sustain discharge every time the sustain pulse IP Y1 and IP X1 are applied Thus, two times of pulse emission are performed.

【0023】すなわち、第1発光維持行程Ic1では、P
DP10における第1行〜第2n行なる表示ラインの
内、第1行〜第n行の表示ライン群Aに属する放電セル
("発光セル"状態にある)に対して、最初の2回分の維持
放電を生起させるのである。一方、かかる第1発光維持
行程Ic1と同時に実施されるプライミング行程Pcで
は、第2サスティンドライバ8が、図6に示されるが如
き正極性のプライミングパルスPPをPDP10の行電
極Yn+1〜Y2nに同時印加する。かかるプライミングパ
ルスPPの印加に応じてプライミング放電が生起され、
行電極Yn+1〜Y2nに属する各放電セルの放電空間内に
荷電粒子が形成される。
That is, in the first light emission sustaining step Ic1, P
Discharge cells belonging to the first to n-th display line groups A among the first to second n-th display lines in DP10
(In the "light emitting cell" state), the first two sustain discharges are generated. On the other hand, in the priming process Pc performed simultaneously with the first light emission sustaining process Ic1, the second sustain driver 8 applies the positive priming pulse PP as shown in FIG. 6 to the row electrodes Y n + 1 to Y Y of the PDP 10. Apply simultaneously to 2n . A priming discharge is generated in response to the application of the priming pulse PP,
Charged particles in the discharge space of each discharge cell is formed belonging to the row electrode Y n + 1 ~Y 2n.

【0024】すなわち、かかるプライミング行程Pcで
は、PDP10における第1行〜第2n行なる表示ライ
ンの内、第n+1行〜第2n行の表示ライン群(以下、
表示ライン群Bと称する)に属する放電セルに対し、荷
電粒子を形成させる為のプライミング放電を生起させる
のである。上記第1発光維持行程Ic1及びプライミング
行程Pcが終了すると、次に、第2画素データ書込行程
Wc2が実施される。
That is, in the priming process Pc, among the display lines of the first row to the 2nth row in the PDP 10, the display line groups of the (n + 1) th row to the 2nth row (hereinafter, referred to as “P1”).
A priming discharge for forming charged particles is generated in the discharge cells belonging to the display line group B). When the first light emission sustaining process Ic1 and the priming process Pc are completed, next, a second pixel data writing process Wc2 is performed.

【0025】第2画素データ書込行程Wc2では、アドレ
スドライバ6が、上記メモリ4から順次読み出された駆
動画素データビット群DBn+1〜DB2n各々に対応した
画素データパルス群DPn+1〜DP2nを発生し、これら
を図6に示されるように順次、列電極D1-mに印加して
行く。この際、駆動画素データビット群DBn+1〜DB
2nとは、例えば、サブフィールドSF4では上記画素デ
ータDの最上位ビットのみで成り、又、サブフィールド
SF1では上記画素データDの最下位ビットのみで成る
ものである。すなわち、アドレスドライバ6は、この画
素データDによるデータビットが例えば論理レベル"1"
である場合には高電圧、論理レベル"0"である場合には
低電圧(0ボルト)の画素データパルスを発生し、これを
PDP10の表示ラインの第n行〜第2n行各々に相当
するもの同士でグループ化したものを上記画素データパ
ルス群DPn+1〜DP2nとして順次、列電極D1-mに印加
して行くのである。この際、走査パルスSPが印加され
た"行"と、高電圧の画素データパルスが印加された"列"
との交差部の放電セルにのみ放電(選択書込放電)が生起
され、その放電セル内に壁電荷が形成される。つまり、
この放電セルは、"発光セル"の状態に推移する。一方、
走査パルスSPが印加されたものの、低電圧の画素デー
タパルスが印加された放電セルでは、上記の如き選択書
込放電は生起されないので、"非発光セル"の状態が保持
される。
In the second pixel data writing step Wc2, the address
The driver 6 reads the drive sequentially read from the memory 4.
Video elementary data bit group DBn + 1~ DB2nCorresponding to each
Pixel data pulse group DPn + 1~ DP2nCauses these
Are sequentially applied to the column electrodes D as shown in FIG.1-mApplied to
go. At this time, the driving pixel data bit group DBn + 1~ DB
2nThis means that, for example, in the subfield SF4, the pixel data
Data D only consists of the most significant bit
SF1 consists of only the least significant bit of the pixel data D
Things. That is, the address driver 6
The data bit by the raw data D is, for example, a logical level "1".
Is high voltage, and if the logic level is "0",
Generates a low voltage (0 volt) pixel data pulse, which is
Corresponds to each of the nth to 2nth rows of the display lines of the PDP 10
The data grouped by
Luth group DPn + 1~ DP2nAs the column electrode D1-mApplied to
I will go. At this time, the scanning pulse SP is applied.
"Row" and "column" to which high-voltage pixel data pulse was applied
Discharge (selective write discharge) occurs only in the discharge cell at the intersection with
As a result, wall charges are formed in the discharge cells. That is,
This discharge cell transitions to a “light emitting cell” state. on the other hand,
Although the scanning pulse SP is applied, the low-voltage pixel data
In the discharge cell to which the data pulse is applied,
No discharge occurs, so "non-light emitting cell" status is maintained
Is done.

【0026】すなわち、第2画素データ書込行程Wc2で
は、PDP10における第1行〜第2n行からなる表示
ラインの内の第n+1行〜第2n行の表示ライン群Bに
属する放電セルに対して画素データの書込が為されるの
である。かかる第2画素データ書込行程Wc2が終了する
と、次に、第2発光維持行程Ic2が実施される。第2発
光維持行程Ic2では、第1サスティンドライバ7及び第
2サスティンドライバ8各々が、行電極X1〜X2n及び
1〜Y2nに対して図6に示されるが如く、交互に正極
性の維持パルスIPX2及びIPY2を繰り返し印加する。
尚、各サブフィールドの第2発光維持行程Ic2で印加さ
れる維持パルスの回数は、各サブフィールドSFの重み
付けに対応して予め設定されている数、例えば、 SF4:8 SF3:4 SF2:2 SF1:1 なる回数比に基づいて設定されている回数から、上記第
1発光維持行程Ic1において生起させた維持放電の回数
を減じた回数となる。
That is, in the second pixel data writing step Wc2, the discharge cells belonging to the display line group B of the (n + 1) th row to the 2nth row among the display lines consisting of the first row to the 2nth row in the PDP 10 are The writing of the pixel data is performed. When the second pixel data writing process Wc2 ends, a second light emission sustaining process Ic2 is next performed. In the second light emission sustain process Ic2, the first sustain driver 7 and second sustain driver 8 each of which is shown in FIG. 6 with respect to the row electrodes X 1 to X 2n and Y 1 to Y 2n as a positive polarity alternately repeatedly applying a sustain pulse IP X2 and IP Y2 of.
The number of sustain pulses applied in the second light emission sustain step Ic2 in each subfield is a number preset in accordance with the weight of each subfield SF, for example, SF4: 8 SF3: 4 SF2: 2 SF1: 1 is the number obtained by subtracting the number of sustain discharges generated in the first light emission sustain step Ic1 from the number set based on the number ratio SF1: 1.

【0027】かかる維持パルスの印加により、上記第1
画素データ書込行程Wc1及び第2画素データ書込行程W
c2において壁電荷が形成された放電セル、すなわち"発
光セル"のみが上記維持パルスIPX2及びIPY2が印加
される度に維持放電し、上述した如き回数分だけ断続的
な発光を繰り返す。以上の如く、本発明においては、P
DP10における第1行〜第2n行の表示ラインの内、
第1行〜第n行の表示ライン群Aに属する放電セルに対
する画素データ書き込みが終了した時点で、この表示ラ
イン群Aに属する放電セルに対して最初の所定回数分だ
け維持放電を生起させるようにしている。これにより、
上記第1画素データ書込行程Wc1での選択書込放電によ
って形成されたものの時間経過とともに減少してしまっ
た荷電粒子は、かかる維持放電によって再形成される。
By applying the sustain pulse, the first
Pixel data writing process Wc1 and second pixel data writing process W
Only the discharge cell in which the wall charges are formed at c2, that is, the "light-emitting cell" sustain discharges each time the sustain pulses IPX2 and IPY2 are applied, and repeat the intermittent light emission as many times as described above. As described above, in the present invention, P
Of the display lines of the first row to the second n-th row in DP10,
When the pixel data writing to the discharge cells belonging to the display line group A of the first row to the n-th row is completed, the sustain discharge is generated by the first predetermined number of times for the discharge cells belonging to the display line group A. I have to. This allows
The charged particles formed by the selective writing discharge in the first pixel data writing step Wc1 but reduced with the passage of time are re-formed by the sustaining discharge.

【0028】よって、図6に示される第2発光維持行程
Ic2の直前の段階において、表示ライン群Aに属する放
電セル内には上述した如く荷電粒子が残留するので、例
え、第2発光維持行程Ic2において印加する維持パルス
IPX2及びIPY2各々のパルス幅が短くても、維持放電
が正しく生起されるようになる。一方、PDP10の残
りの表示ライン群Bに属する放電セル各々に対しては、
画素データの書き込みを行う前に、プライミングパルス
PPを印加してプライミング放電を生起させている。こ
れにより、上記一斉リセット行程Rcでのリセット放電
にて形成されたものの時間経過につれて減少してしまっ
た荷電粒子は再形成される。
Therefore, at the stage immediately before the second light emission sustaining step Ic2 shown in FIG. 6, the charged particles remain in the discharge cells belonging to the display line group A as described above. It is shorter sustain pulses IP X2 and IP Y2 each pulse width is applied at ic2, so sustain discharge is correctly occur. On the other hand, for each discharge cell belonging to the remaining display line group B of the PDP 10,
Before writing pixel data, a priming pulse PP is applied to generate a priming discharge. As a result, the charged particles formed by the reset discharge in the simultaneous reset process Rc but reduced with time are re-formed.

【0029】よって、図6に示される第2画素データ書
込行程Wc2の直前の段階において、表示ライン群Bに属
する放電セル内には上記荷電粒子が残留することになる
ので、例え、この第2画素データ書込行程Wc2において
印加する走査パルスSPのパルス幅が短くても、選択書
込放電が正しく生起されるようになる。従って、本発明
による駆動によれば、分割するサブフィールドの数を増
加させるべくPDPに印加すべき駆動パルス(走査パル
スSP、維持パルスIP)のパルス幅を短くしても、各
種放電(選択書込放電及び維持放電)を正しく生起させる
ことが出来るので、良好な画像表示が得られるようにな
る。
Therefore, the charged particles remain in the discharge cells belonging to the display line group B immediately before the second pixel data writing step Wc2 shown in FIG. Even when the pulse width of the scanning pulse SP applied in the two-pixel data writing process Wc2 is short, the selective writing discharge is correctly generated. Therefore, according to the driving according to the present invention, even if the pulse width of the driving pulse (scanning pulse SP, sustaining pulse IP) to be applied to the PDP is shortened in order to increase the number of divided subfields, various discharges (selection Discharge and sustain discharge) can be properly generated, so that good image display can be obtained.

【0030】尚、上記実施例においては、画素データの
書込方法として、画素データに応じて各放電セル内に選
択的に壁電荷を形成させることにより画素データの書込
を為すという、いわゆる選択書込アドレス法を採用した
場合について述べた。しかしながら、本発明は、かかる
画素データの書込方法として、予め全放電セル内に壁電
荷を形成させておき、画素データに応じて選択的にその
壁電荷を消去することにより画素データの書込を為す、
いわゆる選択消去アドレス法を採用した場合についても
同様に適用可能である。
In the above embodiment, as a method of writing pixel data, a so-called selection method of writing pixel data by selectively forming wall charges in each discharge cell according to the pixel data. The case where the write address method is adopted has been described. However, according to the present invention, as such a method of writing pixel data, a wall charge is formed in all discharge cells in advance, and the wall charge is selectively erased according to the pixel data to write the pixel data. Do
The same applies to the case where a so-called selective erase address method is adopted.

【0031】又、上記実施例においては、図5に示され
るが如き、各サブフィールド毎に一斉リセット行程Rc
を実施するようにした発光駆動フォーマットに基づく駆
動を例にとってその動作を説明したが、本発明は、これ
以外の発光駆動フォーマットにも適用可能である。図7
は、以上の如き点に鑑みて為されたプラズマディスプレ
イ装置の他の構成を示す図である。
In the above embodiment, as shown in FIG. 5, the simultaneous reset process Rc is performed for each subfield.
Although the operation has been described by taking as an example the drive based on the light emission drive format that implements the above, the present invention can be applied to other light emission drive formats. FIG.
Is a diagram showing another configuration of a plasma display device made in view of the above points.

【0032】図7において、プラズマディスプレイパネ
ルとしてのPDP10は、アドレス電極としてのm個の
列電極D1〜Dmと、これら列電極各々と交叉して配列さ
れている夫々2n個の行電極X1〜X2n及び行電極Y1
2nを備えている。この際、行電極X及び行電極Yの一
対にて、PDP10の1表示ラインに対応した行電極を
形成している。列電極D、行電極X及びYは放電空間に
対して誘電体層で被覆されており、各行電極対と列電極
との交点にて1画素に対応した放電セルが形成される構
造となっている。
In FIG. 7, a PDP 10 as a plasma display panel has m column electrodes D 1 to D m as address electrodes, and 2n row electrodes X each arranged so as to cross each of these column electrodes. 1 to X 2n and row electrodes Y 1 to
Y 2n is provided. At this time, a row electrode corresponding to one display line of the PDP 10 is formed by a pair of the row electrode X and the row electrode Y. The column electrodes D and the row electrodes X and Y are covered with a dielectric layer with respect to the discharge space, and have a structure in which a discharge cell corresponding to one pixel is formed at an intersection between each row electrode pair and a column electrode. I have.

【0033】A/D変換器1は、駆動制御回路20から
供給されるクロック信号に応じて、入力されたアナログ
の入力映像信号をサンプリングしてこれを1画素毎に対
応した例えば4ビットの画素データDに変換し、これを
画像処理回路30に供給する。画像処理回路30は、か
かる画素データDに対して輝度補正、逆γ補正、更に、
誤差拡散処理及びディザ処理等の多階調化処理を施して
得た画像処理画素データHDをメモリ4に供給する。こ
の際、上記誤差拡散処理では、画素データDの上位ビッ
トを表示データ、残りの下位ビットを誤差データとして
捉え、周辺画素各々の画素データDから求められた上記
誤差データを夫々重み付け加算して上記表示データに反
映させたものを新たな画素データとする。かかる動作に
より、原画素における下位ビットに対応した輝度成分が
上記周辺画素によって擬似的に表現されるようになる。
又、ディザ処理とは、画面上において互いに隣接する画
素に対応した複数個の画素データ(拡散処理の施された
画素データ)により、1つの中間表示レベルを表現する
ものである。この際、ディザ処理では、例えば、左右、
上下に互いに隣接する4つの画素を1組とし、この1組
の各画素に対応した画素データ各々に、互いに異なる係
数値からなる4つのディザ係数a〜dを夫々割り当てて
加算する。かかるディザ処理によれば、4画素で4つの
異なる中間表示レベルの組み合わせが発生することにな
る。
The A / D converter 1 samples the input analog input video signal in accordance with the clock signal supplied from the drive control circuit 20 and converts the sampled analog video signal into, for example, a 4-bit pixel corresponding to each pixel. The data is converted to data D and supplied to the image processing circuit 30. The image processing circuit 30 performs luminance correction, inverse γ correction, and
The image processing pixel data HD obtained by performing multi-gradation processing such as error diffusion processing and dither processing is supplied to the memory 4. At this time, in the error diffusion process, the upper bits of the pixel data D are regarded as display data, and the remaining lower bits are regarded as error data, and the error data obtained from the pixel data D of each of the surrounding pixels is weighted and added, respectively. What is reflected on the display data is new pixel data. With this operation, the luminance component corresponding to the lower bit in the original pixel is pseudo-expressed by the peripheral pixels.
The dithering process is to express one intermediate display level by a plurality of pixel data (pixel data subjected to diffusion processing) corresponding to pixels adjacent to each other on a screen. At this time, in the dither processing, for example,
Four pixels vertically adjacent to each other are set as one set, and four dither coefficients a to d each having a different coefficient value are assigned to each pixel data corresponding to each pixel of the set and added. According to such dither processing, combinations of four different intermediate display levels occur in four pixels.

【0034】更に、画像処理回路30は、上記誤差拡散
及びディザ処理の施された画素データをその輝度レベル
に応じて5段階の階調に分類し、この分類に対応した図
8に示されるが如きビットパターンを有する4ビットの
画像処理画素データHDに変換してメモリ4に供給す
る。すなわち、入力映像信号は、上記A/D変換器1及
び画像処理回路30によって、図8に示されるが如きビ
ットパターンを有する5種類の画像処理画素データHD
のいずれか1つに変換されるのである。
Further, the image processing circuit 30 classifies the pixel data subjected to the error diffusion and the dither processing into five gradations according to the luminance level, and FIG. 8 corresponding to this classification is shown in FIG. The image data is converted into 4-bit image processing pixel data HD having a bit pattern as described above and supplied to the memory 4. That is, the input video signal is converted by the A / D converter 1 and the image processing circuit 30 into five types of image processing pixel data HD having a bit pattern as shown in FIG.
Is converted to any one of

【0035】メモリ4は、駆動制御回路20から供給さ
れた書込信号に従って上記画像処理画素データHDを順
次書き込む。かかる書込動作によりPDP10における
1画面(2n行、m列)分の書き込みが終了すると、メ
モリ4は、この1画面分の画像処理画素データHD
11-2nmを上記駆動制御回路20から供給された読出信号
に従って以下の如く読み出す。
The memory 4 sequentially writes the image processing pixel data HD according to a write signal supplied from the drive control circuit 20. When the writing for one screen (2n rows, m columns) in the PDP 10 is completed by the writing operation, the memory 4 stores the image processing pixel data HD for the one screen.
11-2 nm is read as follows in accordance with the read signal supplied from the drive control circuit 20.

【0036】つまり、メモリ4は、先ず、後述するサブ
フィールドSF1での画素データ書込行程Wc1及びWc2
において、上記画像処理画素データHD11-2nm各々の最
下位ビットである第1ビットだけを1行分づつグループ
化したものを駆動画素データビット群DB1〜DB2n
して順次読み出し、これをアドレスドライバ6に供給す
る。次に、メモリ4は、後述するサブフィールドSF2
での画素データ書込行程Wc1及びWc2において、上記画
像処理画素データHD11-2nm各々の第2ビットだけを1
行分づつグループ化したものを駆動画素データビット群
DB1〜DB2nとして順次読み出し、これをアドレスド
ライバ6に供給する。次に、メモリ4は、後述するサブ
フィールドSF3での画素データ書込行程Wc1及びWc2
において、上記画像処理画素データHD11-2nm各々の第
3ビットだけを1行分づつグループ化したものを駆動画
素データビット群DB1〜DB2nとして順次読み出し、
これをアドレスドライバ6に供給する。次に、メモリ4
は、後述するサブフィールドSF4での画素データ書込
行程Wc1及びWc2において、上記画像処理画素データH
11-2nm各々の最上位ビットである第4ビットだけを1
行分づつグループ化したものを駆動画素データビット群
DB1〜DB2nとして順次読み出し、これをアドレスド
ライバ6に供給する。
That is, the memory 4 first stores the pixel data writing processes Wc1 and Wc2 in the subfield SF1 described later.
In sequentially reads those one row at a time grouping only the first bit is the least significant bit of the image processing pixel data HD 11-2Nm each as drive pixel data bit group DB 1 to DB 2n, which address driver 6 Next, the memory 4 stores a subfield SF2 described later.
In the pixel data writing process Wc1 and Wc2, only the second bit of each of the image processing pixel data HD 11-2 nm is set to 1
The grouped data for each row is sequentially read out as drive pixel data bit groups DB 1 to DB 2n and supplied to the address driver 6. Next, the memory 4 stores pixel data writing processes Wc1 and Wc2 in a subfield SF3 described later.
In the above, a group of only the third bit of each of the image processing pixel data HD 11-2 nm for each row is sequentially read as drive pixel data bit groups DB 1 to DB 2n .
This is supplied to the address driver 6. Next, memory 4
The image processing pixel data H in the pixel data writing processes Wc1 and Wc2 in the subfield SF4 described below.
D 11-2nm Only the 4th bit, which is the most significant bit, is 1
The grouped data for each row is sequentially read out as drive pixel data bit groups DB 1 to DB 2n and supplied to the address driver 6.

【0037】駆動制御回路20は、上記入力映像信号中
における水平及び垂直同期信号に応じて、上記A/D変
換器1に対するクロック信号、及びメモリ4に対する書
込及び読出信号を発生する。更に、駆動制御回路20
は、図9に示されるが如き発光駆動フォーマットに従っ
て、PDP10を駆動させるべき各種タイミング信号を
アドレスドライバ6、第1サスティンドライバ7及び第
2サスティンドライバ8各々に供給する。
The drive control circuit 20 generates a clock signal for the A / D converter 1 and a write / read signal for the memory 4 in accordance with the horizontal and vertical synchronizing signals in the input video signal. Further, the drive control circuit 20
Supplies various timing signals for driving the PDP 10 to each of the address driver 6, the first sustain driver 7, and the second sustain driver 8 according to the light emission drive format as shown in FIG.

【0038】尚、図9に示される発光駆動フォーマット
では、入力映像信号の1フィールド期間を4つのサブフ
ィールドSF1〜4に分割し、先頭のサブフィールドS
F1において、一斉リセット行程Rc、第1画素データ
書込行程Wc1、第1発光維持行程Ic1、第2画素データ
書込行程Wc2、及び第2発光維持行程Ic2を順次実行す
る。更に、かかるサブフィールドSF1では、上記第2
画素データ書込行程Wc2の直前にプライミング行程Pc
を実行する。又、サブフィールドSF2〜SF4各々で
は、第1画素データ書込行程Wc1、第1発光維持行程I
c1、第2画素データ書込行程Wc2、及び第2発光維持行
程Ic2を順次実行する。更に、これらサブフィールドS
F2〜SF4各々では、上記第2画素データ書込行程W
c2の直前に第3発光維持行程Ic3を実行する。
In the light emission drive format shown in FIG. 9, one field period of the input video signal is divided into four subfields SF1 to SF4, and the first subfield S1
In F1, the simultaneous resetting process Rc, the first pixel data writing process Wc1, the first light emission sustaining process Ic1, the second pixel data writing process Wc2, and the second light emitting sustaining process Ic2 are sequentially performed. Further, in the subfield SF1, the second field
The priming process Pc immediately before the pixel data writing process Wc2
Execute In each of the subfields SF2 to SF4, the first pixel data writing process Wc1 and the first light emission sustaining process I
c1, a second pixel data writing process Wc2, and a second light emission sustaining process Ic2 are sequentially performed. Further, these subfields S
In each of F2 to SF4, the second pixel data writing process W
Immediately before c2, the third light emission sustaining step Ic3 is executed.

【0039】図10は、図9に示される発光駆動フォー
マットに従って、アドレスドライバ6、第1サスティン
ドライバ7及び第2サスティンドライバ8各々が、PD
P10の行電極及び列電極に印加する各種駆動パルスの
印加タイミングを示す図である。尚、図10において
は、先頭のサブフィールドSF1と、それに続くサブフ
ィールドSF2での印加タイミングのみを示している。
FIG. 10 shows that each of the address driver 6, the first sustain driver 7, and the second sustain driver 8 includes a PD according to the light emission drive format shown in FIG.
It is a figure which shows the application timing of various drive pulses applied to the row electrode and column electrode of P10. Note that FIG. 10 shows only the application timing in the first subfield SF1 and the subsequent subfield SF2.

【0040】図10において、先頭のサブフィールドS
F1においてのみで実施される一斉リセット行程Rcで
は、第1サスティンドライバ7が負極性のリセットパル
スRPxを行電極X1〜X2nに印加し、かかるリセットパ
ルスRPxの印加と同時に、第2サスティンドライバ8
が正極性のリセットパルスRPYを行電極Y1〜Y2nに印
加する。これらリセットパルスRPx及びRPYの印加に
応じて、PDP10における全ての放電セルがリセット
放電され、各放電セル内には一様に所定量の壁電荷が形
成される。
In FIG. 10, the first subfield S
In the simultaneous resetting step Rc, which is implemented only in the F1, the first sustain driver 7 applies a negative reset pulse RP x to the row electrodes X 1 to X 2n, simultaneously with the application of the reset pulse RP x, the second Sustain driver 8
There applies a positive reset pulse RP Y to the row electrodes Y 1 to Y 2n. Depending on the application of these reset pulses RP x and RP Y, all the discharge cells in the PDP10 is reset discharge, uniform predetermined amount of wall charge in each discharge cell is formed.

【0041】すなわち、かかる一斉リセット行程Rcに
より、PDP10における全ての放電セルは、"発光セ
ル"の状態に初期化されるのである。一斉リセット行程
Rcが終了すると、次に、第1画素データ書込行程Wc1
を実行する。第1画素データ書込行程Wc1では、アドレ
スドライバ6が、上記メモリ4から順次読み出された駆
動画素データビット群DB1〜DBn各々に対応した画素
データパルス群DP1〜DPnを発生し、これらを図10
に示されるように順次、列電極D1-mに印加して行く。
この際、駆動画素データビット群DB1〜DBnとは、例
えば、サブフィールドSF1では図8に示されるが如き
画像処理画素データHDの第1ビットのみでなり、又、
サブフィールドSF4では図8に示されるが如き画像処
理画素データHDの第4ビットのみでなるものである。
すなわち、アドレスドライバ6は、上記画像処理画素デ
ータHDによるデータビットが例えば論理レベル"1"で
ある場合には高電圧、論理レベル"0"である場合には低
電圧(0ボルト)の画素データパルスを発生し、これをP
DP10の表示ラインの第1行〜第n行各々に相当する
もの同士でグループ化したものを上記画素データパルス
群DP1〜DPnとして順次、列電極D1-mに印加して行
くのである。第2サスティンドライバ8は、これら画素
データパルス群DP1〜DPn各々の印加タイミングに
て、負極性の走査パルスSPを発生し、これを図10に
示されるが如く行電極Y1〜Ynへと順次印加して行く。
この際、走査パルスSPが印加された"行"と、高電圧の
画素データパルスが印加された"列"との交差部の放電セ
ルにのみ放電(選択消去放電)が生起され、上記一斉リセ
ット行程Rcで形成された壁電荷が消滅する。つまり、
この放電セルは、"非発光セル"の状態に推移するのであ
る。一方、走査パルスSPが印加されたものの、低電圧
の画素データパルスが印加された放電セルには、上記の
如き選択消去放電は生起されないので、"発光セル"の状
態が保持される。
That is, by the simultaneous reset process Rc, all the discharge cells in the PDP 10 are initialized to the "light emitting cell" state. When the simultaneous reset process Rc is completed, the first pixel data writing process Wc1 is next performed.
Execute In the first pixel data writing process Wc1, the address driver 6 sequentially read drive pixel data bit group DB 1 to DB n each generates a pixel data pulse group DP 1 to DP n corresponding from the memory 4 These are shown in FIG.
As shown in FIG. 7, the voltage is sequentially applied to the column electrodes D 1 -m .
At this time, the drive pixel data bit groups DB 1 to DB n include, for example, only the first bit of the image processing pixel data HD as shown in FIG.
The subfield SF4 consists of only the fourth bit of the image processing pixel data HD as shown in FIG.
That is, the address driver 6 outputs a high voltage when the data bit of the image processing pixel data HD is, for example, the logical level “1”, and a low voltage (0 volt) when the data bit is the logical level “0”. Generate a pulse,
Sequentially a grouping with each other corresponds to the first row to the n-th row of each display line of DP10 as the pixel data pulse groups DP 1 to DP n, is the to the column electrodes D 1-m . The second sustain driver 8 generates a negative-polarity scan pulse SP at each of the application timings of the pixel data pulse groups DP 1 to DP n , and supplies this to the row electrodes Y 1 to Y n as shown in FIG. Are sequentially applied.
At this time, a discharge (selective erase discharge) is generated only in the discharge cell at the intersection of the “row” to which the scanning pulse SP is applied and the “column” to which the high-voltage pixel data pulse is applied, and the simultaneous reset is performed. The wall charges formed in the process Rc disappear. That is,
This discharge cell changes to a “non-light emitting cell” state. On the other hand, the selective erasing discharge as described above is not generated in the discharge cells to which the scan pulse SP is applied but the low-voltage pixel data pulse is applied, so that the state of the “light emitting cell” is maintained.

【0042】すなわち、第1画素データ書込行程Wc1に
よれば、PDP10における第1行〜第2n行からなる
表示ラインの内、第1行〜第n行からなる表示ライン群
(以下、表示ライン群Aと称する)に属する放電セルに対
して、選択消去アドレス法を適用した画素データの書込
が為されるのである。かかる第1画素データ書込行程W
c1が終了すると、次に、第1発光維持行程Ic1が実施さ
れる。
That is, according to the first pixel data writing process Wc1, the display line group consisting of the first to n-th rows among the display lines consisting of the first to second n-th rows in the PDP 10
Pixel data is written to the discharge cells belonging to the display line group A (hereinafter, referred to as display line group A) by applying the selective erase address method. The first pixel data writing process W
When c1 ends, next, the first light emission sustaining step Ic1 is performed.

【0043】第1発光維持行程Ic1では、先ず、第1サ
スティンドライバ7が、図10に示されるが如き正極性
の維持パルスIPX1をPDP10の行電極X1〜X2n
同時印加する。更に、かかる維持パルスIPX1の印加直
後に、第2サスティンドライバ8が、図10に示される
が如き正極性の維持パルスIPY1をPDP10の行電極
1〜Ynに同時印加する。これら維持パルスの印加によ
り、上記第1画素データ書込行程Wc1において壁電荷が
残留したままとなっている放電セル、すなわち"発光セ
ル"のみが上記維持パルスIPY1及びIPX1が印加され
る度に維持放電して、2回分のパルス発光が為される。
In the first light emission sustaining step Ic1, first, the first sustain driver 7 simultaneously applies a sustain pulse IP X1 having a positive polarity to the row electrodes X 1 to X 2n of the PDP 10 as shown in FIG. Furthermore, immediately after application of the sustain pulse IP X1, the second sustain driver 8, the sustain pulse IP Y1 is but such positive polarity shown in FIG. 10 simultaneously applied to the PDP10 in the row electrodes Y 1 to Y n. Due to the application of these sustain pulses, only the discharge cells in which the wall charges remain in the first pixel data writing step Wc1, that is, the "light emitting cells" are applied each time the sustain pulses IP Y1 and IP X1 are applied. And two pulses of light emission are performed.

【0044】すなわち、第1発光維持行程Ic1では、P
DP10における第1行〜第2n行なる表示ラインの
内、第1行〜第n行からなる表示ライン群Aに属する"
発光セル"に対して、最初の2回分の維持放電を生起さ
せるのである。一方、かかる第1発光維持行程Ic1と同
時に実施されるプライミング行程Pcでは、第2サステ
ィンドライバ8が、図10に示されるが如き正極性のプ
ライミングパルスPPをPDP10の行電極Yn+1〜Y
2nに同時印加する。かかるプライミングパルスPPの印
加に応じてプライミング放電が生起され、行電極Yn+1
〜Y2nに属する各放電セルの放電空間内に荷電粒子が形
成される。
That is, in the first light emission sustaining process Ic1, P
It belongs to the display line group A consisting of the first row to the n-th row among the display rows consisting of the first row to the second n-th row in the DP 10.
The first two sustain discharges are generated in the light-emitting cell. On the other hand, in the priming step Pc performed simultaneously with the first light-emission sustain step Ic1, the second sustain driver 8 shown in FIG. The priming pulse PP of the positive polarity is applied to the row electrodes Y n + 1 to Y of the PDP 10 as shown in FIG.
Apply simultaneously to 2n . A priming discharge is generated in response to the application of the priming pulse PP, and the row electrode Y n + 1
Charged particles are formed in the discharge spaces of the discharge cells belonging to .about.Y 2n .

【0045】すなわち、かかるプライミング行程Pcで
は、PDP10における第1行〜第2n行なる表示ライ
ンの内、第n+1行〜第2n行からなる表示ライン群
(以下、表示ライン群Bと称する)に属する放電セルに対
して、荷電粒子を形成させる為のプライミング放電を生
起させるのである。上記第1発光維持行程Ic1及びプラ
イミング行程Pcが終了すると、次に、第2画素データ
書込行程Wc2が実施される。
That is, in the priming process Pc, the display line group consisting of the (n + 1) th row to the (2n) th row among the display lines of the first row to the (2n) th row in the PDP 10
A priming discharge for forming charged particles is generated in the discharge cells belonging to the display line group B (hereinafter, referred to as display line group B). When the first light emission sustaining process Ic1 and the priming process Pc are completed, next, a second pixel data writing process Wc2 is performed.

【0046】第2画素データ書込行程Wc2では、アドレ
スドライバ6が、上記メモリ4から順次読み出された駆
動画素データビット群DBn+1〜DB2n各々に対応した
画素データパルス群DPn+1〜DP2nを発生し、これら
を図10に示されるように順次、列電極D1-mに印加し
て行く。この際、駆動画素データビット群DBn+1〜D
2nとは、例えばサブフィールドSF1では、図8に示
されるが如き画像処理画素データHDの第1ビットのみ
でなり、又、サブフィールドSF4では、図8に示され
るが如き画像処理画素データHDの第4ビットのみでな
るものである。すなわち、アドレスドライバ6は、この
画像処理画素データHDによるデータビットが例えば論
理レベル"1"である場合には高電圧、論理レベル"0"で
ある場合には低電圧(0ボルト)の画素データパルスを発
生し、これをPDP10の表示ラインの第n+1行〜第
2n行各々に相当するもの同士でグループ化したものを
上記画素データパルス群DPn+1〜DP2nとして順次、
列電極D1-mに印加して行くのである。これら画素デー
タパルス群DPn+1〜DP2n各々の印加タイミングに
て、第2サスティンドライバ8は、負極性の走査パルス
SPを発生し、これを図10に示されるが如く行電極Y
n+1〜Y2nへと順次印加して行く。この際、走査パルス
SPが印加された"行"と、高電圧の画素データパルスが
印加された"列"との交差部の放電セルにのみ放電(選択
消去放電)が生起され、その放電セル内に残存していた
壁電荷が消滅する。つまり、この放電セルは、"非発光
セル"の状態に推移するのである。一方、走査パルスS
Pが印加されたものの、低電圧の画素データパルスが印
加された放電セルでは、上記の如き選択消去放電は生起
されないので、"発光セル"の状態が保持される。
In the second pixel data writing step Wc2, the address driver 6 operates the pixel data pulse group DP n + corresponding to each of the driving pixel data bit groups DB n + 1 to DB 2n sequentially read from the memory 4. 1 to DP 2n are generated and sequentially applied to the column electrodes D 1-m as shown in FIG. At this time, the driving pixel data bit groups DB n + 1 to D
B 2n is, for example, only the first bit of the image processing pixel data HD as shown in FIG. 8 in the subfield SF1, and the image processing pixel data HD as shown in FIG. 8 in the subfield SF4. Only the fourth bit. That is, the address driver 6 outputs a high voltage when the data bit of the image processing pixel data HD is, for example, the logical level “1”, and a low voltage (0 volt) when the data bit is the logical level “0”. Pulses are generated, grouped by those corresponding to the (n + 1) -th to (2n) -th rows of the display lines of the PDP 10, and sequentially grouped as the pixel data pulse groups DP n + 1 to DP 2n .
The voltage is applied to the column electrode D 1-m . At each application timing of these pixel data pulse groups DP n + 1 to DP 2n , the second sustain driver 8 generates a scan pulse SP of a negative polarity, and supplies this to the row electrode Y as shown in FIG.
n + 1 is sequentially applied to the ~Y 2n. At this time, a discharge (selective erase discharge) is generated only in the discharge cell at the intersection of the “row” to which the scan pulse SP is applied and the “column” to which the high-voltage pixel data pulse is applied, and the discharge cell The wall charges remaining inside disappear. That is, this discharge cell changes to a “non-light emitting cell” state. On the other hand, the scanning pulse S
In the discharge cells to which the P is applied but the low-voltage pixel data pulse is applied, the selective erasing discharge as described above is not generated, so that the state of the “light emitting cell” is maintained.

【0047】すなわち、第2画素データ書込行程Wc2で
は、PDP10における第1行〜第2n行からなる表示
ラインの内、第n+1行〜第2n行からなる表示ライン
群Bに属する放電セルに対して、選択消去アドレス法を
適用した画素データの書込が為されるのである。かかる
第2画素データ書込行程Wc2が終了すると、次に、第2
発光維持行程Ic2が実施される。
That is, in the second pixel data writing process Wc2, the discharge cells belonging to the display line group B consisting of the (n + 1) th row to the 2nth row among the display lines consisting of the first row to the 2nth row in the PDP 10 are Thus, writing of pixel data to which the selective erase address method is applied is performed. When the second pixel data writing process Wc2 ends, the second pixel data
The light emission sustaining step Ic2 is performed.

【0048】第2発光維持行程Ic2では、第1サスティ
ンドライバ7及び第2サスティンドライバ8各々が、正
極性の維持パルスIPX2及びIPY2を図10に示される
ように、行電極X1〜X2n及びY1〜Y2nに交互に繰り返
し印加する。尚、各サブフィールドの第2発光維持行程
Ic2で印加される維持パルスの回数は、各サブフィール
ドSFの重み付けに対応して予め設定されている数、例
えば、 SF4:8 SF3:4 SF2:2 SF1:1 なる回数比に基づいて設定されている回数から、上記第
1発光維持行程Ic1において生起させた維持放電の回数
を減じた回数となる。
[0048] In the second light emission sustain process Ic2, as the first sustain driver 7 and second sustain driver 8 each of which is shown a sustain pulse IP X2 and IP Y2 positive polarity in FIG. 10, the row electrodes X 1 to X 2n and Y 1 to Y 2n are alternately and repeatedly applied. The number of sustain pulses applied in the second light emission sustain step Ic2 in each subfield is a number preset in accordance with the weight of each subfield SF, for example, SF4: 8 SF3: 4 SF2: 2 SF1: 1 is the number obtained by subtracting the number of sustain discharges generated in the first light emission sustain step Ic1 from the number set based on the number ratio SF1: 1.

【0049】かかる維持パルスの印加により、上記第1
画素データ書込行程Wc1及び第2画素データ書込行程W
c2において壁電荷が形成された放電セル、すなわち、"
発光セル"のみが上記維持パルスIPX2及びIPY2が印
加される度に維持放電して、上述した如き回数分だけ断
続的な発光を繰り返す。上記第2発光維持行程Ic2が終
了すると、サブフィールドSF2の第1画素データ書込
行程Wc1が実施される。
By applying the sustain pulse, the first
Pixel data writing process Wc1 and second pixel data writing process W
The discharge cell in which wall charges are formed in c2, ie, "
Only the light-emitting cell "is sustain-discharged every time the sustain pulses IPX2 and IPY2 are applied, and repeats intermittent light emission for the number of times as described above. When the second light-emission sustain step Ic2 ends, the subfield The first pixel data writing process Wc1 of SF2 is performed.

【0050】この際、サブフィールドSF2においても
上記サブフィールドSF1の場合と同様に、第1画素デ
ータ書込行程Wc1、第1発光維持行程Ic1、第2画素デ
ータ書込行程Wc2、第2発光維持行程Ic2が順次実施さ
れる。ここで、先頭のサブフィールドSF1では、上記
第2画素データ書込行程Wc2の直前にプライミング行程
Pcを実施したが、サブフィールドSF2においては、
かかるプライミング行程Pcに代わり第3発光維持行程
Ic3を実施する。
At this time, in the subfield SF2, as in the case of the subfield SF1, the first pixel data writing step Wc1, the first light emission sustaining step Ic1, the second pixel data writing step Wc2, and the second light emitting sustaining step are performed. Step Ic2 is performed sequentially. Here, in the first subfield SF1, the priming process Pc was performed immediately before the second pixel data writing process Wc2, but in the subfield SF2,
A third light emission sustaining step Ic3 is performed instead of the priming step Pc.

【0051】第3発光維持行程Ic3では、第2サスティ
ンドライバ8が、上記第1発光維持行程Ic1において印
加する維持パルスIPY1と同一タイミングにて維持パル
スIPY3をPDP10の行電極Yn+1〜Y2nに同時印加
する。この際、上記維持パルスIPX1及び上記維持パル
スIPY3の印加により、サブフィールドSF1での第2
画素データ書込行程Wc2の終了時点において壁電荷が残
留したままとなっている放電セル、すなわち"発光セル"
のみが上記維持パルスIPX1及びIPY3が印加される度
に維持放電して、2回分のパルス発光が為される。
[0051] In the third emission sustaining process Ic3, the second sustain driver 8, the sustain pulse IP Y3 in sustain pulse IP Y1 same timing of applying the first light emission sustain process Ic1 PDP 10 row electrodes Y n + 1 To Y 2n . At this time, the application of the sustain pulse IP X1 and the sustain pulse IP Y3 causes the second pulse in the subfield SF1 to be applied.
A discharge cell in which wall charges remain at the end of the pixel data writing step Wc2, that is, a “light emitting cell”
Only the sustain pulses IP X1 and IP Y3 are applied for sustain discharge, and two pulses of light emission are performed.

【0052】すなわち、サブフィールドSF2での第3
発光維持行程Ic3では、PDP10における第1行〜第
2n行なる表示ラインの内、第n+1行〜第2n行から
なる表示ライン群Bに属する"発光セル"に対し、上述の
如く予め設定されているサブフィールドSF1での発光
回数の内の最後の2回分の維持放電を生起させるのであ
る。つまり、かかる表示ライン群Bに属する放電セルで
は、サブフィールドSF1の第2発光維持行程Ic2にお
いて生起された維持放電の回数と、サブフィールドSF
2の第3発光維持行程Ic3において生起された維持放電
の回数の合計が、前述した如く設定されているサブフィ
ールドSF1での回数となる。
That is, the third in the subfield SF2
In the light emission sustaining process Ic3, the “light emitting cells” belonging to the display line group B consisting of the (n + 1) th row to the 2nth row among the display lines consisting of the first row to the 2nth row in the PDP 10 are preset as described above. That is, the last two sustain discharges of the number of times of light emission in the subfield SF1 are generated. That is, in the discharge cells belonging to the display line group B, the number of sustain discharges generated in the second light emission sustaining process Ic2 in the subfield SF1,
The total number of sustain discharges generated in the second third light emission sustaining process Ic3 is the number in the subfield SF1 set as described above.

【0053】かかるサブフィールドSF2での駆動を、
サブフィールドSF3及びSF4においても同様に実行
する。これにより、PDP10に対して、画像処理画素
データHDに応じた発光駆動、すなわち図8に示される
が如き5系統の発光駆動パターンの内のいずれか1によ
る発光駆動が為されるのである。すなわち、図8に示さ
れるように、先ず、サブフィールドSF1〜SF4の内
の1つのサブフィールドでの第1画素データ書込行程W
c1及び第2画素データ書込行程Wc2においてのみで、選
択消去放電が生起される(黒丸にて示す)。これにより、
一斉リセット行程RcによってPDP10の全放電セル
内に形成された壁電荷は、上記選択消去放電が実施され
るまでの間残留し、その間に存在するサブフィールドS
F各々での発光維持行程Ic1及びIc2(又はIc3)におい
て維持放電にともなう発光が生じる(白丸にて示す)。つ
まり、各放電セルは、1フィールド期間内において上記
選択消去放電が為されるまでの間、"発光セル"となり、
その間に存在するサブフィールド各々での発光維持行程
において、上述した如き回数分だけ発光を繰り返すので
ある。
The driving in the subfield SF2 is as follows.
The same applies to subfields SF3 and SF4. As a result, the PDP 10 is driven to emit light in accordance with the image processing pixel data HD, that is, to emit light by one of the five emission drive patterns as shown in FIG. That is, as shown in FIG. 8, first, the first pixel data writing process W in one of the subfields SF1 to SF4 is performed.
Only in c1 and the second pixel data writing process Wc2, a selective erase discharge is generated (shown by a black circle). This allows
The wall charges formed in all the discharge cells of the PDP 10 by the simultaneous reset process Rc remain until the above-described selective erasing discharge is performed, and the sub-field S existing during that period remains.
In each of the light emission sustaining processes Ic1 and Ic2 (or Ic3) in each of F, light emission accompanying the sustain discharge occurs (shown by white circles). That is, each discharge cell becomes a “light-emitting cell” until the above-described selective erasure discharge is performed within one field period,
Light emission is repeated as many times as described above in the light emission sustaining process in each of the subfields existing during that time.

【0054】この際、図8に示されるように、各放電セ
ルが"発光セル"から"非発光セル"へと推移する回数は、
1フィールド期間内において必ず1回以下となるように
している。すなわち、1フィールド期間内において一
旦、"非発光セル"に設定した放電セルを再び"発光セル"
に復帰させるような発光駆動パターンを禁止したのであ
る。よって、かかる発光駆動パターンによれば、1フィ
ールド期間内において発光状態にある期間と、非発光状
態となる期間とが互いに反転するような発光パターンは
存在しないので、偽輪郭を抑制出来るのである。
At this time, as shown in FIG. 8, the number of transitions of each discharge cell from “light emitting cell” to “non-light emitting cell” is as follows.
The number of times is always set to one or less within one field period. That is, the discharge cells once set as “non-light-emitting cells” are again changed to “light-emitting cells” within one field period.
That is, the light emission drive pattern for returning to the normal state is prohibited. Therefore, according to such a light emission drive pattern, there is no light emission pattern in which the light emitting state and the non-light emitting state are inverted from each other in one field period, so that a false contour can be suppressed.

【0055】ここで、かかる図8に示されるが如き発光
駆動パターンによれば、発光輝度比が、 {0、1、3、7、15} なる5段階の中間調表現が可能になる。ところが、上記
A/D変換器1から供給される画素データDは、4ビッ
ト、すなわち、16段階の中間調を表現しているもので
ある。
Here, according to the light emission drive pattern as shown in FIG. 8, it is possible to express the halftone in five stages in which the light emission luminance ratio is {0, 1, 3, 7, 15}. However, the pixel data D supplied from the A / D converter 1 expresses 4 bits, that is, 16 levels of halftones.

【0056】そこで、上記5段階の階調駆動によっても
擬似的に16段階の中間調表示を実施させるべく、上記
画像処理回路30によって画素データDに対し、誤差拡
散及びディザ処理を施しているのである。以上の如く、
上記図7〜図10に示される実施例においても、PDP
10の第1行〜第2n行の表示ラインの内、第1行〜第
n行の表示ライン群Aに属する放電セルに対する画素デ
ータ書き込みが終了した時点で、この表示ライン群Aに
対して所定回数分だけ最初の維持放電を生起させるよう
にしている。これにより、上記第1画素データ書込行程
Wc1での選択書込放電によって形成されたものの時間経
過とともに減少してしまった荷電粒子は、かかる維持放
電によって再形成される。
Therefore, the image processing circuit 30 applies error diffusion and dither processing to the pixel data D so as to perform pseudo 16-step halftone display even by the 5-step gradation driving. is there. As mentioned above,
Also in the embodiment shown in FIGS.
When the pixel data writing to the discharge cells belonging to the first to n-th display line groups A out of the ten first to second n-th display lines is completed, a predetermined The first sustain discharge is generated by the number of times. As a result, the charged particles formed by the selective writing discharge in the first pixel data writing step Wc1 but reduced with the passage of time are re-formed by the sustaining discharge.

【0057】よって、図10に示される第2発光維持行
程Ic2の直前の段階において、表示ライン群Aに属する
放電セル内には上記荷電粒子が残留しているので、例
え、かかる第2発光維持行程Ic2において印加する維持
パルスIPX2及びIPY2各々のパルス幅が短くても、維
持放電が正しく生起されるようになる。一方、PDP1
0の残りの表示ライン群Bに属する放電セル各々に対し
ては、画素データの書き込みを行う前に、プライミング
パルスPP、又は維持パルスIPY3を印加してプライミ
ング放電、又は維持放電を生起させている。これによ
り、上記一斉リセット行程Rcでのリセット放電にて形
成されたものの時間経過につれて減少してしまった荷電
粒子が再形成される。
Therefore, the charged particles remain in the discharge cells belonging to the display line group A immediately before the second light emission sustaining step Ic2 shown in FIG. Even if the pulse width of each of the sustain pulses IP X2 and IP Y2 applied in the process Ic2 is short, the sustain discharge can be correctly generated. On the other hand, PDP1
A priming pulse PP or a sustaining pulse IPY3 is applied to each of the discharge cells belonging to the remaining display line group B of 0 before writing of pixel data to generate a priming discharge or a sustaining discharge. I have. As a result, the charged particles formed by the reset discharge in the simultaneous reset process Rc but reduced with time are re-formed.

【0058】よって、図10に示されるが如き第2画素
データ書込行程Wc2の直前の段階において、表示ライン
群Bに属する放電セル内には上記荷電粒子が残留するこ
とになるので、例え、この第2画素データ書込行程Wc2
において印加する走査パルスSPのパルス幅が短くて
も、選択消去放電が正しく生起される。
Therefore, at the stage immediately before the second pixel data writing step Wc2 as shown in FIG. 10, the above charged particles remain in the discharge cells belonging to the display line group B. This second pixel data writing process Wc2
In this case, even when the pulse width of the scan pulse SP applied is short, the selective erase discharge is correctly generated.

【0059】[0059]

【発明の効果】以上詳述した如く、本発明においては、
PDPの表示ラインの内の一部の表示ライン群に属する
放電セルに対して画素データの書き込みが終了したら、
この一部の表示ライン群に属する放電セルに対して初回
分の維持放電を生起させる。その後、残りの表示ライン
群に属する放電セルに対して画素データの書き込みを行
い、これが終了したら、全ての放電セルに対して残りの
維持放電を生起させるようにしている。
As described in detail above, in the present invention,
When the writing of the pixel data to the discharge cells belonging to a part of the display line group among the display lines of the PDP is completed,
The first sustain discharge is generated in the discharge cells belonging to the partial display line group. Thereafter, pixel data is written to the discharge cells belonging to the remaining display line groups, and when this is completed, the remaining sustain discharge is generated for all the discharge cells.

【0060】よって、かかる駆動によれば、各放電セル
内には常に荷電粒子が残留することになるので、例え、
PDPに印加すべき駆動パルスのパルス幅を短くしても
誤放電が生じにくくなり、良好な画像表示が得られるよ
うになる。
Therefore, according to such driving, charged particles always remain in each discharge cell.
Even if the pulse width of the driving pulse to be applied to the PDP is shortened, erroneous discharge hardly occurs, and a good image display can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】プラズマディスプレイ装置の概略構成を示す図
である。
FIG. 1 is a diagram showing a schematic configuration of a plasma display device.

【図2】発光駆動フォーマットの一例を示す図である。FIG. 2 is a diagram illustrating an example of a light emission drive format.

【図3】1サブフィールド内においてPDP10の列電
極及び行電極に印加する各種駆動パルスの印加タイミン
グを示す図である。
FIG. 3 is a diagram showing application timings of various drive pulses applied to a column electrode and a row electrode of the PDP 10 within one subfield.

【図4】本発明による駆動方法に従ってプラズマディス
プレイパネルを駆動するプラズマディスプレイ装置の概
略構成を示す図である。
FIG. 4 is a diagram showing a schematic configuration of a plasma display device for driving a plasma display panel according to a driving method according to the present invention.

【図5】本発明による駆動方法に基づく発光駆動フォー
マットの一例を示す図である。
FIG. 5 is a diagram showing an example of a light emission drive format based on a drive method according to the present invention.

【図6】図5に示される発光駆動フォーマットに従って
PDP10の列電極及び行電極に印加する各種駆動パル
スの印加タイミングを示す図である。
6 is a diagram showing application timings of various drive pulses applied to column electrodes and row electrodes of the PDP 10 according to the light emission drive format shown in FIG.

【図7】本発明による駆動方法に従ってプラズマディス
プレイパネルを駆動するプラズマディスプレイ装置の概
略構成を示す図である。
FIG. 7 is a diagram showing a schematic configuration of a plasma display device for driving a plasma display panel according to a driving method according to the present invention.

【図8】画像処理画素データHDと発光駆動パターンと
の対応を示す図である。
FIG. 8 is a diagram showing a correspondence between image processing pixel data HD and a light emission drive pattern.

【図9】本発明による駆動方法に基づく発光駆動フォー
マットの他の一例を示す図である。
FIG. 9 is a diagram showing another example of a light emission drive format based on a drive method according to the present invention.

【図10】図9に示される発光駆動フォーマットに従っ
てPDP10の列電極及び行電極に印加する各種駆動パ
ルスの印加タイミングを示す図である。放電セル内の状
態推移を示す図である。
10 is a diagram showing application timings of various drive pulses applied to column electrodes and row electrodes of the PDP 10 according to the light emission drive format shown in FIG. FIG. 5 is a diagram showing a state transition in a discharge cell.

【主要部分の符号の説明】[Explanation of Signs of Main Parts]

2,20 駆動制御回路 6 アドレスドライバ 7 第1サスティンドライバ 8 第2サスティンドライバ 10 PDP 30 画像処理回路 2,20 drive control circuit 6 address driver 7 first sustain driver 8 second sustain driver 10 PDP 30 image processing circuit

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 複数の表示ライン各々に対応した行電極
と前記行電極に交叉して配列された列電極との各交点に
て1画素に対応した放電セルを形成しているプラズマデ
ィスプレイパネルの駆動方法であって、 入力映像信号の単位表示期間を複数の分割表示期間に分
割し、前記分割表示期間の各々において、 前記表示ライン各々の内の一部の表示ライン群に属する
前記放電セルの各々を前記入力映像信号に対応した画素
データに応じて非発光セル又は発光セルのいずれか一方
に設定すべき選択放電を生起させる第1画素データ書込
行程と、 前記一部の表示ライン群に属する前記発光セルのみを発
光させるべき維持放電を所定回数だけ生起させる第1発
光維持行程と、 前記表示ライン各々の内の他部の表示ライン群に属する
前記放電セルの各々を前記画素データに応じて前記非発
光セル又は前記発光セルのいずれか一方に設定すべき選
択放電を生起させる第2画素データ書込行程と、 前記発光セルのみを発光させるべき維持放電を前記分割
表示期間各々の重み付けに対応した回数から前記所定回
数を減じた回数分だけ生起させる第2発光維持行程と、
を順次実行することを特徴とするプラズマディスプレイ
パネルの駆動方法。
1. A plasma display panel having a discharge cell corresponding to one pixel at each intersection of a row electrode corresponding to each of a plurality of display lines and a column electrode arranged to cross the row electrode. A driving method, wherein a unit display period of an input video signal is divided into a plurality of divided display periods, and in each of the divided display periods, the discharge cells belonging to a part of the display lines among the display lines are arranged. A first pixel data writing process for generating a selective discharge to be set in one of the non-light emitting cells and the light emitting cells according to the pixel data corresponding to the input video signal; A first light emission sustaining step of causing a predetermined number of sustain discharges to cause only the light emitting cells belonging to the light emitting cells to emit light, and each of the discharge cells belonging to a display line group in another part of the display lines A second pixel data writing step for generating a selective discharge to be set in one of the non-light emitting cell and the light emitting cell in accordance with the pixel data; and a sustained discharge for causing only the light emitting cell to emit light. A second light emission sustaining step that occurs by the number of times obtained by subtracting the predetermined number from the number corresponding to the weighting of each period;
Are sequentially performed, the method for driving a plasma display panel.
【請求項2】 前記第1画素データ書込行程に先だっ
て、全ての前記放電セルを前記発光セル又は前記非発光
セルのいずれか一方の状態に初期設定するリセット放電
を生起させるリセット行程を実行することを特徴とする
請求項1記載のプラズマディスプレイパネルの駆動方
法。
2. A reset process for generating a reset discharge for initializing all of the discharge cells to one of the light emitting cells and the non-light emitting cells prior to the first pixel data writing process. The method of driving a plasma display panel according to claim 1, wherein:
【請求項3】 前記単位表示期間内における先頭の前記
分割表示期間では前記第2画素データ書込行程の直前
に、前記他部の表示ライン群に属する前記放電セル各々
に対してプライミング放電を生起させるプライミング行
程を実行することを特徴とする請求項1記載のプラズマ
ディスプレイパネルの駆動方法。
3. A priming discharge is generated in each of the discharge cells belonging to the display line group of the other part immediately before the second pixel data writing process in the leading divided display period in the unit display period. 2. The method according to claim 1, wherein a priming step is performed.
【請求項4】 前記単位表示期間内における先頭の前記
分割表示期間においてのみで前記第1画素データ書込行
程に先だって、全ての前記放電セルを前記発光セル又は
前記非発光セルのいずれか一方の状態に初期設定するリ
セット放電を生起させるリセット行程を実行し、 前記単位表示期間内のいずれか1の前記分割表示期間で
の前記第1画素データ書込行程及び前記第2画素データ
書込行程においてのみで前記放電セルの前記初期設定の
状態を変更すべき前記選択放電を生起せしめることを特
徴とする請求項1記載のプラズマディスプレイパネルの
駆動方法。
4. Only in the first divided display period in the unit display period and prior to the first pixel data writing step, all the discharge cells are switched to one of the light emitting cells or the non-light emitting cells. Performing a reset process for causing a reset discharge to be initially set in a state, wherein the first pixel data write process and the second pixel data write process in any one of the divided display periods in the unit display period 2. The method according to claim 1, wherein the selective discharge for changing the initial setting state of the discharge cells is caused only by the discharge.
【請求項5】 前記単位表示期間内における先頭の前記
分割表示期間を除く他の分割表示期間各々において、前
記第2画素データ書込行程の直前に、前記他部の表示ラ
イン群に属する前記発光セルのみを発光させるべき維持
放電を前記所定回数だけ生起させる第3発光維持行程を
実行することを特徴とする請求項1及び4記載のプラズ
マディスプレイパネルの駆動方法。
5. In each of the divided display periods other than the first divided display period in the unit display period, the light emission belonging to the display line group of the other portion immediately before the second pixel data writing process. 5. The method of driving a plasma display panel according to claim 1, wherein a third light emission sustaining step of generating the sustained discharge for causing only the cells to emit light by the predetermined number of times is performed.
JP11154776A 1999-06-02 1999-06-02 Driving method of plasma display panel Pending JP2000347619A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11154776A JP2000347619A (en) 1999-06-02 1999-06-02 Driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11154776A JP2000347619A (en) 1999-06-02 1999-06-02 Driving method of plasma display panel

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005028365A Division JP3825793B2 (en) 2005-02-04 2005-02-04 Driving method of plasma display panel

Publications (1)

Publication Number Publication Date
JP2000347619A true JP2000347619A (en) 2000-12-15

Family

ID=15591654

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11154776A Pending JP2000347619A (en) 1999-06-02 1999-06-02 Driving method of plasma display panel

Country Status (1)

Country Link
JP (1) JP2000347619A (en)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006119596A (en) * 2004-10-19 2006-05-11 Samsung Sdi Co Ltd Display device and driving method thereof
JP2006146217A (en) * 2004-11-15 2006-06-08 Samsung Sdi Co Ltd Plasma display device and driving method thereof
KR100612371B1 (en) * 2005-07-27 2006-08-16 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759383B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759381B1 (en) * 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759382B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759379B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
WO2008093425A1 (en) * 2007-02-01 2008-08-07 Shinoda Plasma Co., Ltd. Method for driving display, and display
JP2008203906A (en) * 2001-01-18 2008-09-04 Lg Electronics Inc Method for expressing gray scale in plasma display panel
CN1652180B (en) * 2004-02-02 2010-06-09 三星Sdi株式会社 Method for driving discharge display panel based on address-display mixed scheme
US7911417B2 (en) 2001-01-18 2011-03-22 Lg Electronics Inc. Method and apparatus for expressing gray levels in a plasma display panel

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008203906A (en) * 2001-01-18 2008-09-04 Lg Electronics Inc Method for expressing gray scale in plasma display panel
US7911417B2 (en) 2001-01-18 2011-03-22 Lg Electronics Inc. Method and apparatus for expressing gray levels in a plasma display panel
CN1652180B (en) * 2004-02-02 2010-06-09 三星Sdi株式会社 Method for driving discharge display panel based on address-display mixed scheme
JP2006119596A (en) * 2004-10-19 2006-05-11 Samsung Sdi Co Ltd Display device and driving method thereof
JP2006146217A (en) * 2004-11-15 2006-06-08 Samsung Sdi Co Ltd Plasma display device and driving method thereof
US7656367B2 (en) 2004-11-15 2010-02-02 Samsung Sdi Co., Ltd. Plasma display device and driving method thereof
KR100612371B1 (en) * 2005-07-27 2006-08-16 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759383B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759379B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759382B1 (en) 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
KR100759381B1 (en) * 2006-04-28 2007-09-19 삼성에스디아이 주식회사 Plasma display and driving method thereof
WO2008093425A1 (en) * 2007-02-01 2008-08-07 Shinoda Plasma Co., Ltd. Method for driving display, and display
JP5189503B2 (en) * 2007-02-01 2013-04-24 篠田プラズマ株式会社 Display device driving method and display device

Similar Documents

Publication Publication Date Title
JP3585369B2 (en) Driving method of plasma display panel
JP3736671B2 (en) Driving method of plasma display panel
JP3730826B2 (en) Driving method of plasma display panel
US6476781B1 (en) Method for driving a display panel
JP2000242229A (en) Plasma display panel drive method
JP4698070B2 (en) Plasma display panel driving method and plasma display apparatus
JP4253422B2 (en) Driving method of plasma display panel
JP3736672B2 (en) Driving method of plasma display panel
JP3738890B2 (en) Driving method of plasma display panel
JP3708754B2 (en) Driving device for plasma display panel
JP4180828B2 (en) Method and apparatus for driving plasma display panel
JP2000231362A (en) Driving method for plasma display panel
JP2000347619A (en) Driving method of plasma display panel
US20020012075A1 (en) Plasma display panel driving method
KR100781214B1 (en) Method for driving display panel
JP4146129B2 (en) Method and apparatus for driving plasma display panel
JP3644838B2 (en) Driving method of plasma display panel
JP4698076B2 (en) Driving method of plasma display panel
JP3734244B2 (en) Driving method of display panel
JP2002023689A (en) Plasma display device
JP2005004148A (en) Driving method of display panel
JP2003076319A (en) Method for driving plasma display panel
JP2000305517A (en) Drive method for plasma display pannel
US6472825B2 (en) Method for driving a plasma display panel
JP2005037515A (en) Method for driving plasma display panel

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041206

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050203

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050506

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050629

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20051214